JPS59152565A - Disk record reproducer - Google Patents

Disk record reproducer

Info

Publication number
JPS59152565A
JPS59152565A JP2721083A JP2721083A JPS59152565A JP S59152565 A JPS59152565 A JP S59152565A JP 2721083 A JP2721083 A JP 2721083A JP 2721083 A JP2721083 A JP 2721083A JP S59152565 A JPS59152565 A JP S59152565A
Authority
JP
Japan
Prior art keywords
signal
circuit
pickup
tracking error
error control
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2721083A
Other languages
Japanese (ja)
Inventor
Tadashi Kojima
正 小島
Hiroshi Nakane
博 中根
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Priority to JP2721083A priority Critical patent/JPS59152565A/en
Publication of JPS59152565A publication Critical patent/JPS59152565A/en
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B7/00Recording or reproducing by optical means, e.g. recording using a thermal beam of optical radiation by modifying optical properties or the physical structure, reproducing using an optical beam at lower power by sensing optical properties; Record carriers therefor
    • G11B7/08Disposition or mounting of heads or light sources relatively to record carriers
    • G11B7/085Disposition or mounting of heads or light sources relatively to record carriers with provision for moving the light beam into, or out of, its operative position or across tracks, otherwise than during the transducing operation, e.g. for adjustment or preliminary positioning or track change or selection
    • G11B7/08505Methods for track change, selection or preliminary positioning by moving the head
    • G11B7/08517Methods for track change, selection or preliminary positioning by moving the head with tracking pull-in only
    • FMECHANICAL ENGINEERING; LIGHTING; HEATING; WEAPONS; BLASTING
    • F02COMBUSTION ENGINES; HOT-GAS OR COMBUSTION-PRODUCT ENGINE PLANTS
    • F02BINTERNAL-COMBUSTION PISTON ENGINES; COMBUSTION ENGINES IN GENERAL
    • F02B75/00Other engines
    • F02B75/02Engines characterised by their cycles, e.g. six-stroke
    • F02B2075/022Engines characterised by their cycles, e.g. six-stroke having less than six strokes per cycle
    • F02B2075/027Engines characterised by their cycles, e.g. six-stroke having less than six strokes per cycle four

Abstract

PURPOSE:To ensure an accurate track jumping action with a small number of errors through a simple constitution by detecting the backward shift of the pickup, then preventing the backward shift of the pickup. CONSTITUTION:If a spot crosses a pit string before a time point T1, a tracking error control signal having a left descending slope is delivered from a tracking error control signal generating circuit 16 as shown in a figure (a). At the same time, an envelope component of the read-out digitized data is delivered from an envelope wave detecting circuit 24 as shown in a figure (b). This tracking error signal is transmitted through a level comparator 27 to obtain the signals shown in figures (c) and (d). The signal of (d) has a phase advanced by 1/4 cycle compared with the signal of (c). If a spot crosses the pit string from the forward direction to the backward direction, the signal of (d) has a phase delayed by 1/4 cycle compared with the signal of (c). Therefore, the tracking error control signal is inverted to the negative polarity when a pickup 13 reaches a prescribed position. Then the pickup 13 can stop smoothly at a desired position by damping the shift of the pickup 13.

Description

【発明の詳細な説明】 〔発明の技術分野〕 この発明は、例えばCD(光学式コンパクトディスク)
方式のDAD(デジタルオーディオディスク)用等に好
適するディスクレコード再生装置に関するっ 〔発明の技術的背景〕 近時、音響機器の分野では、可及的に高忠実度再生化を
図るために、PCM(パルスコードモジュレ〜ンヨン)
技術を利用したデジタル記録角生方式を採用しつつある
。つまり、これはデジタルオーディオ化と称されている
もので、オーディオ特−性が記録媒体の特性に依存する
ことなく、在来のアナログ記録再生方式によるものに比
して格段に憬れたものとすることが原理的に確立されて
いるからである。
[Detailed Description of the Invention] [Technical Field of the Invention] This invention relates to a CD (optical compact disc), for example.
[Technical Background of the Invention] Recently, in the field of audio equipment, in order to achieve as high fidelity playback as possible, PCM (Pulse code module)
Digital recording methods using technology are being adopted. In other words, this is what is called digital audio, and the audio characteristics do not depend on the characteristics of the recording medium, and are much lower than those using conventional analog recording and playback methods. This is because it is established in principle.

この場合、記録媒体としてディスク(円盤)を対象とす
るものは、DADVステムと称されており、その記録再
生方式としても光学式、静電式及び機械式といったもの
が提案されているが、いずれの方式を採用する場合であ
ってもそれを具現する再生装置としては、やはり在来の
それにみられない種々の高度のコントロール機能や性能
等を瀾足し得るものであることが要求されている。
In this case, a system that uses a disk as a recording medium is called a DADV system, and optical, electrostatic, and mechanical recording and reproducing methods have been proposed, but none of them are possible. Even if this method is adopted, the playback device that embodies it is still required to be capable of various advanced control functions and performances not found in conventional devices.

すなわち、これはCD方式のものを例にとってみると、
直径12〔砿〕、厚さ1.2 (vtun )の透明樹
脂円盤にデジタル(PCM)化データに対応したビット
(反射率の異なる凹凸)を形成する金属薄膜を被着して
なるディスクを、CI、V(線速度一定)方式により約
500=200[r。
In other words, if we take the CD system as an example,
A transparent resin disk with a diameter of 12 [cold] and a thickness of 1.2 (vtun) is coated with a metal thin film that forms bits (irregularities with different reflectances) corresponding to digital (PCM) data. Approximately 500 = 200 [r by CI, V (constant linear velocity) method.

p、m )の可変回転速度で回転駆動せしめ、それを半
導体レーザ及び光電変換素子を内蔵した光学式ピックア
ップで内周側から外周側に向けてリニアトラッキング方
式に桐生せしめるものであるが、該ディスクはトラック
ピッチが]、6〔μm〕であって片面でも約1時間のス
テレオ再生をなし得る膨大な情報協がプログラムエリア
(半径25〜58 (ys 〕)に収録されているとと
もに、それらのインデツクメデータ等がリードインエリ
ア(半径23〜25 Cm) )に収録されているとい
ったことからも容易に窺い知れるところである。
The disc is rotated at a variable rotational speed of p, m), and is driven in a linear tracking manner from the inner circumference to the outer circumference using an optical pickup containing a semiconductor laser and a photoelectric conversion element. The program area (radius 25 to 58 (ys)) contains a huge amount of information that has a track pitch of 6 [μm] and can provide approximately 1 hour of stereo playback on one side. This can be easily seen from the fact that the Tsukume data, etc. are recorded in the lead-in area (radius 23-25 cm).

ところで、上記のようなCD方式のディスクレコード再
生装置にあっては、ディスクに記録されたデジタル化デ
ータを明確に読み出すため洗、上記ピックアップから照
射される光ビームが、ディスクのピット列からずれるこ
となく、つまりトラッキングエラーを生ず、ることガく
正確にビット列上をトレースするように、トラッキング
エラー制龜(トラッキングサーボ)を施すようにしてい
る。
By the way, in the above-mentioned CD type disc record playback device, in order to clearly read the digitized data recorded on the disc, the light beam emitted from the pickup may deviate from the pit row of the disc. Tracking error control (tracking servo) is applied so that the bit string is traced very accurately without causing tracking errors.

第1図はこのような従来のトラッキングエラー制御手段
を示すものである。すなわち、図中11はディスクで、
ディスクモータ12によって前述した可変回転速度で回
転駆動されるものである。このディスク1−1の第1図
中下部には、ピックアップ13が設置されている。そし
て、このピックアップ13は、ピックアップ送りモータ
14によって、ディスク11の半径方向に移動可能にな
されている。また、上記ピックアップ13は、対物レン
ズ13a1 ビームスフリッタ13b1半導体レー−9
’13C,光電変換素子(以下フォトディテクタという
)13d及び上記対物レンズ13aをディスクj1の半
径方向に移動させるためのアクチュエータ13eより構
成されているものである。
FIG. 1 shows such conventional tracking error control means. In other words, 11 in the figure is a disk,
It is rotationally driven by the disk motor 12 at the variable rotational speed described above. A pickup 13 is installed at the bottom of the disk 1-1 in FIG. The pickup 13 is movable in the radial direction of the disk 11 by a pickup feed motor 14. Further, the pickup 13 includes an objective lens 13a1, a beam splitter 13b1, a semiconductor laser 9
13C, a photoelectric conversion element (hereinafter referred to as a photodetector) 13d, and an actuator 13e for moving the objective lens 13a in the radial direction of the disk j1.

そして、まず、上記半導体レーf 13 c、から光ビ
ームが放射されると、該光ビームはビームスプリッタ1
3b及び対物レンズ13aを介して、ディスク1ノの信
号記録面上に焦点(スポット)が合わせられる。上記光
ビームは、ディスク1ノのビン)Kよって変化を受けて
反射され、対物レンズ13mを逆行して上記ビームスプ
リッタ13bにより直角に反射されてフォトディテクタ
13dに受光される。このため、フォトディテクタ13
dは、受光された光の強弱及び時間的長短に応じた電気
的信号を出力し、ここにディスク11に記録されたデジ
タル化データが読み出されるものである。
First, when a light beam is emitted from the semiconductor laser f 13 c, the light beam passes through the beam splitter 1.
3b and the objective lens 13a, a focus (spot) is set on the signal recording surface of the disk 1. The light beam is changed and reflected by the bin K of the disk 1, travels backward through the objective lens 13m, is reflected at right angles by the beam splitter 13b, and is received by the photodetector 13d. For this reason, the photodetector 13
d outputs an electrical signal according to the intensity and temporal length of the received light, from which the digitized data recorded on the disk 11 is read.

ここで、上記フォトディテクタ13dから出力される電
気的信号は、増幅回路15で増幅された後、トラッキン
グエラー副側信号生成回路16に供給される。このトラ
ッキングエラー制御信号生成回路16は、上記増幅回路
15からの出力信号を演櫛することにより、上記ディス
ク1ノ上に形成される光ビームのスポットが、ビット列
に対してディスク11の半径方向にどれだけずれている
かに対応する、トラッキングエラー制御信号を生成する
ものである。
Here, the electrical signal output from the photodetector 13d is amplified by the amplifier circuit 15 and then supplied to the tracking error sub-side signal generation circuit 16. The tracking error control signal generation circuit 16 manipulates the output signal from the amplification circuit 15 so that the spot of the light beam formed on the disk 1 is aligned in the radial direction of the disk 11 with respect to the bit string. A tracking error control signal corresponding to the amount of deviation is generated.

すなわち、上記ドラッギングエラー制御信号は、第2図
に示すように、略鋸爾状のレベル特性を有している。そ
して、上記トラツキ乙グエラー制御信号は、ディスク1
ノ上における任意のビット列Nに対して、光ビームのス
ポットが該ビット列N上に正確に位置しているとき、つ
まりトラッキングエラーのないときに、0〔■〕レベル
を有するようになされている。また、上記トラッキング
エラー制御信号は、上記スポットがビット列Nの外周側
に隣接するビット列(N+1)方向にずれた場合正極性
の市川レベルとなり、スポットがビット列Nの内周側に
隣接するビット列(N−1)方向にずれた場合負椿性の
重圧レベルとなるものである。さらに、上記トラッキン
グエラー制御信号の電圧レベルの大きさく絶対値)は、
スポットのビット列Nからのずれの量に対応しているも
のである。
That is, the dragging error control signal has a substantially sawtooth level characteristic, as shown in FIG. The above-mentioned tracking error control signal is the disk 1 error control signal.
When the spot of the light beam is accurately positioned on an arbitrary bit string N on the bit string N, that is, when there is no tracking error, it has a 0 [■] level. Further, the tracking error control signal becomes a positive Ichikawa level when the spot shifts in the direction of the bit string (N+1) adjacent to the outer circumferential side of the bit string N, and the spot shifts in the direction of the bit string (N+1) adjacent to the inner circumferential side of the bit string N. -1) When it deviates in the direction, it becomes a negative pressure level. Furthermore, the magnitude (absolute value) of the voltage level of the tracking error control signal is
This corresponds to the amount of deviation of the spot from the bit string N.

そして、上記トラッキングエラー制御信号は、スイッチ
17、トラッキングイコライザ回路18及び増幅回路1
9を介して前記アクチュエータ13eに供給されること
により、常にスポットがピット列N上に位置するように
、つまりトラッキングエラー制御信号が0〔v〕となる
ように、前記対物レンズ13aが移動され、ここにトラ
ッキングエラー制御が行なわれるものである。このとき
、上記トラッキングイコライザ回路からの出力信号は、
送り信号イコライザ回路20、切換スイッチ21の第1
の固定接点21a及び可動接点21bを介じて、前記ピ
ックアップ送りモータ14に供給される・。・このため
、ピックアップ送りモータ14゛は、前記スポットがビ
ット列上をトレースするのに追従するように、ピックア
ップ13をディスク11の外周方向に微速移動させる如
く回転制御され、ここに、ディスク1ノの全域にわたっ
ての馬主が行なわれるものである。
The tracking error control signal is transmitted to the switch 17, the tracking equalizer circuit 18, and the amplifier circuit 1.
9 to the actuator 13e, the objective lens 13a is moved so that the spot is always located on the pit row N, that is, the tracking error control signal is 0 [v], Tracking error control is performed here. At this time, the output signal from the tracking equalizer circuit is
The first of the sending signal equalizer circuit 20 and the changeover switch 21
is supplied to the pickup feed motor 14 via the fixed contact 21a and the movable contact 21b. - For this reason, the pickup feed motor 14' is controlled to rotate so as to move the pickup 13 at a very slow speed in the direction of the outer circumference of the disk 11 so as to follow the tracing of the spot on the bit string. This is done by horse owners throughout the area.

以上に、ディスク11の再生状態で、光ビームのスポッ
トがビット列からはずれないようにトラッキングエラー
制御を施すことについて説明したが、この種のディスク
レコード再生装置にあっては、ディスク11に記録され
たデジタル化データのうちから所望のデータを選出(サ
ーチ)したりするために、ピックアップ13を高速でデ
ィスク1ノの半径方向に移動させるようにしている。す
なわち、第1図において、32はトラック飛び込し制御
回路で、例えばマイクロコンピユータ等で構成されてお
り、図示しないキーボード部からのサーチ操作指令を受
けるものである。
As described above, tracking error control is performed so that the spot of the light beam does not deviate from the bit string when the disc 11 is being played back. In order to select (search) desired data from among the digitized data, the pickup 13 is moved at high speed in the radial direction of the disk 1. That is, in FIG. 1, numeral 32 denotes a track jumping control circuit, which is composed of, for example, a microcomputer, and receives search operation commands from a keyboard section (not shown).

そして、上記キーボード部に対してサーチ操作指令(こ
れはディスク11上における選出すべき目的データの記
録されている部分を示す目的アドレス情報を含んでいる
)が行なわれると、上記トラック飛び込し制御回路22
は、まず、前記スイッチ17及び切換スイッチ2ノに対
して切換信号を発生する。このため、スイッチ17はオ
フ状態となり、切換スイッチ21はその可動接点2 ’
1 bが第2の固定接点21cに接続されるように切換
えられる。また、同時に、上記トラック飛び込し制御回
路22は、トラック飛び込し信号を生成して、上記切換
スイッチ2ノの第2の固定接点21cに出力する。
When a search operation command (this includes target address information indicating a portion of the disk 11 where target data to be selected is recorded) is issued to the keyboard section, the track jumping control is performed. circuit 22
First, a switching signal is generated for the switch 17 and the changeover switch 2. Therefore, the switch 17 is turned off, and the changeover switch 21 has its movable contact 2'
1b is switched to be connected to the second fixed contact 21c. At the same time, the track jump control circuit 22 generates a track jump signal and outputs it to the second fixed contact 21c of the changeover switch 2.

ここで、上記トラック飛び込し制御回路22! は、岐記キーボード部に入力された目的アドレス情報と
、現在ピックアップ13が再生しているビット列から得
られる現在アドレス情報とに基づいて、ピックアップI
Jをディスク11の外周方向に移動させるか内周方向に
移動させるかという移動方向情報を算出すると゛ともに
、ピックアップ13の現在位置と目’h位置との間の距
離情報を算出する。そして、上記トラック飛び込し信号
は上記移動方向情報に基づいて生成されるもので、例え
ば、ピックアップ13をディスク11の外周方向に移動
させる場合正極性を有し、内周方向に移動させる場合負
極性を有する電圧信号となっているものである。
Here, the track jumping control circuit 22! The pickup I
The moving direction information indicating whether J is to be moved toward the outer circumference or the inner circumference of the disk 11 is calculated, and distance information between the current position of the pickup 13 and the eye 'h position is calculated. The track jump signal is generated based on the movement direction information, and has a positive polarity when the pickup 13 is moved toward the outer circumference of the disk 11, and a negative polarity when the pickup 13 is moved toward the inner circumference. This is a voltage signal that has characteristics.

このため、上記トラック飛び込し信号が、切換スイッチ
21を介してピックアップ送りモータ14に供給される
ことにより、ピックアップ送りモータ14がピックアッ
プ13をディスク1ノの半径方向に移動させるべくN1
され、こり こにピックアップ13が目的とするビット列のある方向
に高速移動されるようになるものである。
Therefore, the track jumping signal is supplied to the pickup feed motor 14 via the changeover switch 21, so that the pickup feed motor 14 moves the pickup 13 in the radial direction of the disk 1 by N1.
The pickup 13 is then moved at high speed in the direction of the target bit string.

ここで、上記のようにピックアップ13がディスク1ノ
の半径方向に高速移動される際、前記スポットが複数の
ビット列を横切ることによって、前記トラッキングエラ
ー制御信号生成回路16からは、連続的にトラッキング
エラー制宿1信号が出力される。このトラッキングエラ
ー制御信号は、例えばスポットがディスク1ノの外周方
向に移動されるとき第3図(、)に示すような特性とな
り、スポットがディスク11の内周方向に移動されると
き第3図(b) K示すような特性となるものである。
Here, when the pickup 13 is moved at high speed in the radial direction of the disk 1 as described above, the spot crosses a plurality of bit strings, so that the tracking error control signal generation circuit 16 continuously generates a tracking error. The hostel control 1 signal is output. For example, when the spot is moved toward the outer circumference of the disk 1, this tracking error control signal has a characteristic as shown in FIG. (b) It has the characteristics shown by K.

ところで、このトラッキングエラー制御信号は、前記ス
イッチ17がオン状態にあるため、トラッキングイコラ
イザ回路18には供給されない、つまりトラッキングエ
ラー制御には供され力いものである。そして、上記トラ
ッキングエラー制御信号は、図示しないカウンタ回路に
よって、その傾斜時における0〔■〕レベルクロス点を
カウントされる。すなわち、トラッキングエラー制御信
号のO〔■〕レベルクロス点をカウントするということ
は、取りも偵さずスポットが横切ったビット列の数をカ
ウントすることであり、このことは前述したようにトラ
ックピッチが1,6〔μm〕であるから、結局ピックア
ップ13がディスク11上を移動した距離を表わしてい
ることになる。
By the way, since the switch 17 is in the on state, this tracking error control signal is not supplied to the tracking equalizer circuit 18, that is, it is not used for tracking error control. Then, the tracking error control signal is counted by a counter circuit (not shown) for 0 [■] level crossing points at the time of its inclination. In other words, counting the O[■] level crossing points of the tracking error control signal simply means counting the number of bit strings crossed by the spot, and as mentioned above, this means that the track pitch is Since it is 1.6 [μm], it ultimately represents the distance that the pickup 13 has moved over the disk 11.

そして、上記トラック飛び込し制御回路22は、上記カ
ウンタ回路から得られるピックアップ13の移動距離が
、先に算出した距離情報と一致したとき、トラック飛び
込し信号及び切換信号の発生を停止する。このため、前
記スイッチ17がオン状態となり、かつ切換スイッチ2
1の可動接点21bが第1の固定接点21aに接続され
、上記トラッキングエラー制御信号に基づいて前述した
トラッキングエラー制御カー行なわれて、目的とするビ
ット列の再生を行なうことができるものである。
Then, the truck jumping control circuit 22 stops generating the truck jumping signal and the switching signal when the moving distance of the pickup 13 obtained from the counter circuit matches the previously calculated distance information. Therefore, the switch 17 is turned on, and the changeover switch 2
One movable contact 21b is connected to the first fixed contact 21a, and the above-mentioned tracking error control function is carried out based on the tracking error control signal, so that the intended bit string can be reproduced.

〔背景技術の問題点〕[Problems with background technology]

ところで、上記のような従来のディスクレコード再生装
置にあっては、次のような問題力玉生じる。、まず、前
記キーボード部によってサーチ操作指令が行なわれ、こ
れに伴ってトラック飛び込し制御回路22からトラック
飛び込し信号力1発生されるまでの過程は、全て電気的
処理系であるため、上記トラック飛び込し信号はサーチ
操セ「千旨令の行なわれた直後に発生され、同時に上言
己トラッキングエラー制御信号のO〔■〕レベルクロス
点のカウント動作も行なわれるようになる。
By the way, the following problems arise in the conventional disk record reproducing apparatus as described above. First, the process from the keyboard section issuing a search operation command to the track jumping control circuit 22 generating the track jumping signal force 1 is entirely an electrical processing system. The track jump signal is generated immediately after the search operation is executed, and at the same time, the O[■] level cross point of the tracking error control signal is counted.

ところが、前記ピックアップ送りモータ14カー回転駆
動されて、ピックアップ13がディスク11の半径方向
に移動されるまでの過程は、全て機械系であるため、上
記トラック飛し込し信号の発生と同時には、ピックアッ
プ13は移動されないものである。すなわち、上記トラ
ック飛び込し信号が発生開始されてから、実際にピック
アップ13がディスク11の半径方向に移動されるよう
になるまでには、ある程度の遅れ時間を有することにな
る。
However, since the process from the rotation of the pickup feed motor 14 to the movement of the pickup 13 in the radial direction of the disk 11 is entirely mechanical, at the same time as the track jump signal is generated, The pickup 13 is not moved. That is, there is a certain amount of delay time from when the track jump signal starts to be generated until the pickup 13 is actually moved in the radial direction of the disk 11.

一方、第4図に示すように、ディスク11上に形成され
た複数のビット列Pは、実際にはディスク11の偏心に
よって波形となっている。
On the other hand, as shown in FIG. 4, the plurality of bit strings P formed on the disk 11 actually have a waveform due to the eccentricity of the disk 11.

このため、ディスク1ノの再生時には、光ビームのスボ
ツ)Sが第4図中点線の丸印で示す位置にあって、任意
のピット列Pa上にあるとす゛ると、前述したトラッキ
ングエラー制御動作によって、スボツ)Sはビット列P
1上をトレースするように制御されている。°とのよう
な再生状態にあって、前述したサーチ操作指令が行なわ
れ、第5図中時刻T、で同図(、)に示すようにトラッ
ク飛び込し信号が発生されたとする。すると、この時刻
T1では、ピックアップ13は先に述べた遅れ時間があ
るため、第5図(b)に示すように、移動速度Vが「0
」となっている。
Therefore, when reproducing the first disc, if the light beam slot S is located at the position shown by the dotted circle in FIG. 4 and is on any pit row Pa, then the tracking error control described above Therefore, S is a bit string P
It is controlled to trace over 1. It is assumed that the above-mentioned search operation command is issued in the playback state as shown in FIG. 5, and a track jump signal is generated at time T in FIG. Then, at this time T1, since the pickup 13 has the delay time mentioned earlier, the moving speed V becomes "0" as shown in FIG. 5(b).
”.

ところが、上記トラック飛び込し信号が発生されるのと
同時に前記切換信号も発生されるので1、時刻T1でト
ラッキングエラー制御は施されなくなる。このため、ス
ポットSは、その移動が停止されかつディスク11が回
転されていることにより、第4図中矢印(A)で示すよ
うに、祷数のビット列Pを正方向から逆方向及び他方向
から正方向に横切ることになる。そして、このときに発
生されるトラッキングエラー制御信号(嶋5図(C)参
照)のO〔■〕レベルクロス点が、前記カウンク回路に
よってカウントされることになる。
However, since the switching signal is also generated at the same time as the track jump signal is generated, tracking error control is no longer performed at time T1. Therefore, since the movement of the spot S is stopped and the disk 11 is rotated, the spot S moves the number of bit strings P from the forward direction to the reverse direction and the other direction, as shown by the arrow (A) in FIG. It will cross in the positive direction. Then, the O[■] level crossing point of the tracking error control signal (see Figure 5 (C)) generated at this time is counted by the counting circuit.

その後、上記ピックアップ13の遅れ時間が経過した時
刻T、において、初めてピックアップ13は移動さ」1
.るものであるが、このときの移動速度Vは極めて遅い
ため、やはリスポットSは複数のビット列Pを正方向か
ら逆方向及び逆方向から正方向に横切ることになる。そ
して、ピックアップ13が時刻T、で、ビット列Pの波
形による影響を受けない速度Vに到達すると、スボツ)
8はビット列Pを一方向から他方向にのみ横切るように
なり、第5図(C) K示すように同一方向の傾斜を有
するトラッキングエラー制御信号が発生されるようにな
る。
Thereafter, at time T, when the delay time of the pickup 13 has elapsed, the pickup 13 is moved for the first time.
.. However, since the moving speed V at this time is extremely slow, the respot S crosses the plurality of bit strings P from the forward direction to the reverse direction and from the reverse direction to the forward direction. Then, when the pickup 13 reaches a speed V that is not affected by the waveform of the bit string P at time T, it is removed.
8 crosses the bit string P only from one direction to the other, and tracking error control signals having slopes in the same direction are generated as shown in FIG. 5(C)K.

すなわち、時刻T1からT、までの即においては、スボ
ツ)Sが同じビット列Pを正方向から逆方向及び逆方向
から正方向に横切ることによって、トラッキングエラー
制御信号が発生されているものであるから、このときの
トラッキングエラー制御信号のO(V)レベルクロス点
をカウントしてピックアップ13の移動距離としてサー
チ動作に供させるということは、取りも直さず、ピック
アップ13がサーチ動作終了時に停止した位置と、目的
とする位置との間に大きなずれが生ずることになり、正
確なサーチ動作を行なうことができないという問題を生
じるものである。
In other words, from time T1 to time T, the tracking error control signal is generated by S traversing the same bit string P from the forward direction to the reverse direction and from the reverse direction to the forward direction. , The O(V) level cross point of the tracking error control signal at this time is counted and used for the search operation as the moving distance of the pickup 13, which means that the position where the pickup 13 stopped at the end of the search operation is not changed. This results in a large deviation between the target position and the target position, resulting in the problem that an accurate search operation cannot be performed.

〔発明の目的〕[Purpose of the invention]

この発明は上記事情を考、慮してなされたもので、簡易
な構成で誤差が生じにくく正確にトラック飛び込し動作
を行ない得る極めて良好なディスクレコード再生装置を
提供することを目的とする。
The present invention has been made in consideration of the above circumstances, and it is an object of the present invention to provide an extremely good disk record reproducing apparatus which has a simple structure, is less prone to errors, and can accurately perform track jump operations.

〔発明の概要〕[Summary of the invention]

すなわち、この発明は、情報信号を符号化してなるデジ
タル化データがビット列になって記録されたディスクに
対して前記ビット列をピッ! クアツブがトレースすることにより前記デジタル化デー
タを読み出してなるディスクレコード再生装置において
、前記ピックアップからの出力信号に基づいて前記ビッ
ト列に対する前記ビッタアップの正逆方向のずれに対応
するトラッキングエラー制a]侶号を生成するトラッキ
ングエラー制御信号生成手段と、トラック飛び込し信号
に応じて前記ピックアップを前記ディスクの半径方向に
移動させるトラック飛び込し手段と、このトラック飛び
込し手段による前記ピックアップのトラック飛び込し状
態で前記ピックアップから読み出されるデジタル化デー
タのエンベロープ成分を抽出するエンベロープ検出手段
と、このエンベロープ検出手段から出力されるエンベロ
ープ信号及び前記トラッキングエラー制御信号をそれぞ
れ波形整形する波形整形手段と、前記トラック飛び込し
信号の発生状態で前記ピックアップが該トラック飛び込
し信号に対応する方向に前記ビット列を横切ったときと
前記トラック飛び込し信号に対応する方向と反対の方向
に前記ビット列を横切ったときとで前記波形整形手段か
ら出力される前記エンベロープ信号とトラッキングエラ
ー制御信号との位相の進み遅れ関係が反転することに基
づいて前記ピックアップが前記トラック飛び込し信号に
対応する方向と反対の方向に前記ビット列を横切ったこ
とを検出する逆方向検出゛羊膜と゛を具備してなること
を特徴とするものである。
In other words, the present invention allows the bit string to be transferred to a disk on which digitized data obtained by encoding an information signal is recorded as a bit string! In a disc record playback device that reads out the digitized data by tracing it with a quadrup, a tracking error system is provided that corresponds to the shift in the forward and reverse directions of the bit up with respect to the bit string based on the output signal from the pickup. tracking error control signal generation means for generating a tracking error control signal; track jumping means for moving the pickup in the radial direction of the disk in response to the track jumping signal; and track jumping of the pickup by the track jumping means. an envelope detection means for extracting an envelope component of the digitized data read out from the pickup in a state where the data is read from the pickup; a waveform shaping means for shaping the envelope signal output from the envelope detection means and the tracking error control signal, respectively; When the pickup crosses the bit string in a direction corresponding to the track jumping signal in a state where a truck jumping signal is generated, and when the pickup crosses the bit string in a direction opposite to the direction corresponding to the truck jumping signal. Based on the fact that the phase lead/lag relationship between the envelope signal and the tracking error control signal outputted from the waveform shaping means is reversed at different times, the pickup moves in the opposite direction to the direction corresponding to the track jumping signal. The present invention is characterized in that it is equipped with a reverse direction detection device that detects that the bit string has been crossed in the direction of the bit string.

〔発明の実施例〕[Embodiments of the invention]

以下、この発明の一実施例について図面を参照して詳細
に説明−する。第6図において、第1図と同一部分には
同一記号を符して示し、ここでは異なる部分についての
み述べる。すなわち、前記増幅回路15からの出力信号
は、接続端子23を介して図示しない復調再生系に導か
れて復H47−生処理に供されるとともに、エンベロー
プ検波回路24を介してレベルコンパレータ25に供給
される。このレベルコンパレータ25は、上記エンベロ
ープ検波回路24の出力電圧信号が0〔Vlレベルより
も高い場合Hレベル信号を出力し、0〔■〕レベルより
も低い場合Lレベル信号を出力するものである。このレ
ベルコンパレータ25の出力信号は、詳細を後述する逆
方向検出回路26に供給されるとともに、前記トラック
飛び込し制御回路22に供給される。
Hereinafter, one embodiment of the present invention will be described in detail with reference to the drawings. In FIG. 6, the same parts as in FIG. 1 are designated by the same symbols, and only the different parts will be described here. That is, the output signal from the amplifier circuit 15 is guided to a demodulation/reproduction system (not shown) via a connection terminal 23 and subjected to demodulation/raw processing, and is also supplied to a level comparator 25 via an envelope detection circuit 24. be done. This level comparator 25 outputs an H level signal when the output voltage signal of the envelope detection circuit 24 is higher than the 0 [Vl level], and outputs an L level signal when it is lower than the 0 [■] level. The output signal of the level comparator 25 is supplied to a reverse direction detection circuit 26, which will be described in detail later, and also to the track jump control circuit 22.

一方、前記トラッキングエラー制御信号生成回路I6か
ら出力されるトラッキングエラー制御信号は、レベルコ
ンパレータ27に供給されるとともに、カウンタ回路2
8に供給される。
On the other hand, the tracking error control signal output from the tracking error control signal generation circuit I6 is supplied to the level comparator 27, and is also supplied to the counter circuit 2.
8.

このレベルコンパレータ27は、上記トラッキングエラ
ー制御信号が0〔v〕レベルよりも高い場合Hレベル信
号を出力し、0〔■〕レベルよりも低い場合しレベル信
号を出力するもので、このレベルコンパレータ27から
の出力信号は上記逆方向検出回路26に供給される。ま
た、上記カウンタ回路28は、トラッキングエラー制御
信号の傾斜時における0〔■〕レベルクロス点をカウン
トし、前述したサーチ時におけるピックアップ13の移
動距離を得るためのものであり、このカウンタ回路28
から出力されるカウント値は、トラック飛び込し制御回
路22に供給されて該トラック飛び込し制御回路22で
算出された前記距離情報と比較されるのに供せられる。
This level comparator 27 outputs an H level signal when the tracking error control signal is higher than the 0 [v] level, and outputs a level signal when it is lower than the 0 [■] level. The output signal from the reverse direction detection circuit 26 is supplied to the reverse direction detection circuit 26. Further, the counter circuit 28 is for counting the 0 [■] level crossing point when the tracking error control signal is inclining, and obtaining the moving distance of the pickup 13 during the above-mentioned search.
The count value output from the track jump control circuit 22 is supplied to the track jump control circuit 22 and is compared with the distance information calculated by the track jump control circuit 22.

ここで、上記逆方向検出回路2,6は、その詳細な構成
及び動作は後述するが、上記レベルコンパレータ25,
27の出力と、トラック飛び込し制御回路22から出力
される移動方向信号及び移動期間信号とに基づいて、デ
ィスク1ノ上のスポットが、目的とするビット列のある
方向に対して、逆方向にビット列を横切ったことを検出
するものである。ただし、上記移動方向信号とは、前述
したようにピックアップ13をディスク11の外周方向
に移動させるか内周方向に検動させるかという移動方向
情報に対応するものであり、移動期間信号とはトラック
、飛び込し信号の発生が終了したつまりサーチ動作が終
了したこ。店に対応するものである。
Here, the reverse direction detection circuits 2 and 6 are connected to the level comparators 25 and 6, whose detailed configuration and operation will be described later.
27 and the moving direction signal and moving period signal output from the track jumping control circuit 22, the spot on the disk 1 is moved in the opposite direction to the direction in which the target bit string is located. It detects when a bit string is crossed. However, as described above, the moving direction signal corresponds to the moving direction information indicating whether the pickup 13 is moved toward the outer circumference or toward the inner circumference of the disk 11, and the moving period signal corresponds to , the generation of the jump signal has ended, that is, the search operation has ended. It corresponds to a store.

そして、この逆方向検出回路26から出力される検出信
号は、オア回路29を介して上記カウンタ回路28に供
給され、該カウンタ回路28をリセットするのに供され
るものである。また、上記トラック飛び込し制御回路2
2から出力される移動期間信号も、オア回路29を介し
てカウンタ回路28に供給され、該カウンタ回路28を
リセットするのに供せられている。
The detection signal output from the reverse direction detection circuit 26 is supplied to the counter circuit 28 via the OR circuit 29, and is used to reset the counter circuit 28. In addition, the above-mentioned truck jumping control circuit 2
The moving period signal output from 2 is also supplied to the counter circuit 28 via the OR circuit 29, and is used to reset the counter circuit 28.

上記のような構成によれば、第7図中時刻T。According to the above configuration, the time T in FIG.

で同図(a)に示すようにトラック飛び込し信号が発生
されてから、ピックアップ13が時刻T。
As shown in FIG. 5(a), the pickup 13 reaches time T after the truck jumping signal is generated.

で同図(b)に示すように、ビット列が波形となってい
ることによる影響を受けない速度Vに到達するまでの間
に、第7図(c)に示すようにスポットが同じビット列
を正方向から逆方向及び逆方向から正方向に横切ること
によってトラッキングエラー制御信号が発生されても、
スポットが目的とするビット列のある方向と逆方向にビ
ット列を横切ったことに対応するトラッキングエラー制
御信号(つまり第7図(C)では右下りの傾斜を有して
いる部分)の発生時には、逆方向検出回路26から第7
図(d)に示すようにHレベルの検出信号が発生される
ことになる。そして、この検出信号の発生時には、上記
カウンタ回路28がリセットされるので、結局カウンタ
回路28(は第7図中時刻T、以後に発生されるトラッ
キングエラー制御信号の0〔V、〕レベルクロス点をカ
ウントした値を、ピックアップJ3の移動距離としてト
ラック飛び込し゛開破回路22に出力することになる。
As shown in Figure 7(b), until the spot reaches a speed V that is not affected by the waveform of the bit string, the spot can move the same bit string in the correct direction as shown in Figure 7(c). Even if a tracking error control signal is generated by crossing from the opposite direction and from the reverse direction to the forward direction,
When a tracking error control signal corresponding to the spot crossing the bit string in the direction opposite to the direction in which the target bit string exists (that is, the portion having a downward slope to the right in FIG. 7(C)) occurs, the reverse signal is generated. The direction detection circuit 26 to the seventh
As shown in Figure (d), an H level detection signal is generated. When this detection signal is generated, the counter circuit 28 is reset, so that the counter circuit 28 (is at time T in FIG. 7, the 0 [V,] level cross point of the tracking error control signal generated thereafter). The counted value is outputted to the truck jumping and breaking circuit 22 as the moving distance of the pickup J3.

したがって、第7図中時刻TIからT、の間に発生され
る不要トラッキングエラー制御信号をサーチ動作に供さ
せないようにしたので、ピックアップ13がサーチ動1
作終了時に停止した位置と、口開さする位1h゛との間
にずれが生じることなく、正確なサーチ動作を行なわせ
ることができるものである。
Therefore, since the unnecessary tracking error control signal generated between times TI and T in FIG. 7 is not used in the search operation, the pickup 13
This makes it possible to perform accurate search operations without causing any deviation between the position at which the device stops at the end of the operation and the position at which the user opens his or her mouth.

ここで、上記トラック飛び込し信号が発生されてから、
ピックアップ13が所定の速度に達するまでの時間、つ
まり紺7図中時刻T、からT、までの時間は、予め測定
等を行なうことによって知ることができ、かっこの時間
内にピット列が波形であることに起因してスポットが同
じビット列を正方向から逆方向及び逆方向から正方向に
横切る回数nも統計的に知ることができる。このため、
逆方向検出回路26がら発生される検出信号(Hレベル
となった回数)をカウントし、このカウント値が上記n
に達したときカウンク回路28を始めてリセットするよ
うにしてもよいことはもちろんである。
Here, after the above track jump signal is generated,
The time it takes for the pickup 13 to reach a predetermined speed, that is, the time from time T in Figure 7 to T, can be known by performing measurements in advance, and the pit row will become a waveform within the time in parentheses. The number n of times a spot crosses the same bit string from the forward direction to the reverse direction and from the reverse direction to the forward direction due to a certain reason can also be statistically known. For this reason,
The detection signal (the number of times it becomes H level) generated by the reverse direction detection circuit 26 is counted, and this count value is equal to the above n.
Of course, the count circuit 28 may be reset only when .

ここで、上記逆方向検出回路26について説明する。す
なわち、第8図において、3θは前記レベルコン・ぐレ
ータ27の出力信号が供給される入力端子で、排他的論
理和回路(以下EXオア回路という)31の一方の入力
端に接続されている。また、図中32は前記トラック飛
び込し制御回路22から出力される移動方向信号が供給
される入力端子で、′〜証記EXオア回路31の他方の
入力端に接続されている。そして、上記Exオア回路3
1の出力端は、ノット回路33を介してDタイプフリッ
プフロラプ回路(以下D−FF回路という)340入力
端DIl’C接続されるとともに、他のD−FF回路3
50入力端りに接続されている。
Here, the reverse direction detection circuit 26 will be explained. That is, in FIG. 8, 3θ is an input terminal to which the output signal of the level converter 27 is supplied, and is connected to one input terminal of an exclusive OR circuit (hereinafter referred to as an EX-OR circuit) 31. . Reference numeral 32 in the figure is an input terminal to which a moving direction signal outputted from the track jumping control circuit 22 is supplied, and is connected to the other input terminal of the EX OR circuit 31. And the above Ex-OR circuit 3
The output terminal of 1 is connected to the input terminal DIl'C of a D-type flip-flop circuit (hereinafter referred to as D-FF circuit) 340 via a knot circuit 33, and is connected to the input terminal DIl'C of another D-FF circuit 3.
It is connected to the 50 input end.

また、図中36は、前記レベルコンパレータ25の出力
信号力f供給される入力端子で、上記D−4’F回路3
4のクロック入力端Cに接続されるとともに、ノット回
路37を介して上記D−FF回路35のクロック入力端
cK接続されている。そして、上記D−FF回路34.
35のクリアー入力端CLは、上記トラック飛び込し制
御回路22から出力される移動期間信号が供給される接
続端子38にそれぞれ接続されている。
36 in the figure is an input terminal to which the output signal force f of the level comparator 25 is supplied,
The clock input terminal C of the D-FF circuit 35 is connected to the clock input terminal cK of the D-FF circuit 35 via a NOT circuit 37. Then, the D-FF circuit 34.
The clear input terminals CL of 35 are respectively connected to connection terminals 38 to which the moving period signal output from the track jumping control circuit 22 is supplied.

ここで、逆方向の検出信号は、1)−FF回路34.3
5の出力端Qにそれぞれ接続された出力端子39.40
から得られるものであるが、どちらの出力端子39,4
θから出力される検出信号を、iff記カタカ9フ路2
8のリセット用に使用しでもよいものである。
Here, the detection signal in the reverse direction is 1) -FF circuit 34.3
Output terminals 39 and 40 respectively connected to the output terminals Q of 5.
which output terminal 39, 4
The detection signal output from θ is
It can also be used for resetting 8.

上記のような構成において、以下第9図を参照してそq
動作を説明する。ただし、第9図(C)乃至(g)は第
8図中(c)乃”L (g)点の信号を示している。そ
して、ここでは、前記トラック飛び込し制御回路22か
らスポットを正方向に移動させるのに対応したI−]レ
ベルの移動方向信号が出力されている状態で、スポット
がビット列を正方向から逆方向に横切ったことを検出す
ることについで説明する。
In the above configuration, please refer to Figure 9 below.
Explain the operation. However, FIGS. 9(C) to 9(g) show the signals at points (c) to "L(g) in FIG. Detecting that the spot has crossed the bit string from the forward direction to the reverse direction while a moving direction signal of I-] level corresponding to moving in the forward direction is being outputted will be described.

すなわち、第9図中時刻TI以前で、スポットがピット
列を正方向に横切っているとすると、前記トラッキング
エラー制御信号生成回路I6からは、第9図(、)に示
す如き左下りの傾斜を有するトラッキングエラー制御信
号が出力されている。また、前記エーンペロープ検波回
路24からは、第9図(b)に示すような、読み出され
たデジタル化データのエンベロープ成分が出力されてい
る。そして、このトラッキングエラー制卸信号をレベル
コンパレータ27を介すことにより、第9図(C)に示
す信号が得られAoさらに、上記エンベロープ信号をレ
ベルコンパレータ1を介すことにより、第9図(d)に
示す信号が得られる。
That is, if the spot crosses the pit row in the positive direction before time TI in FIG. 9, the tracking error control signal generation circuit I6 generates a downward slope to the left as shown in FIG. A tracking error control signal having the following characteristics is output. Further, the envelope detection circuit 24 outputs an envelope component of the read digitized data as shown in FIG. 9(b). Then, by passing this tracking error control signal through the level comparator 27, the signal shown in FIG. 9(C) is obtained. The signal shown in d) is obtained.

そして、この第9図(e) l (d)に示す信号は、
互いに同じ周期を有しているものであるが、時刻T1以
的においては、第9図(C)に示す信号よりも第9図(
d)に示す信号の方が、位相が1/4周期進んでいる。
The signals shown in FIG. 9(e)l(d) are
Although they have the same period, from time T1 onward, the signal shown in FIG. 9(C) is higher than that shown in FIG.
The signal shown in d) is ahead in phase by 1/4 period.

ここで、上記したようにHレベル−1+ の移動方向信号と第9図(c)にボ゛す信号とが、EX
オア回路31を介すことにより、該EXオア回路31の
出力は第9図(e)に示すように、上記第9図(C)を
示す信号を極性反転させたものとなる。
Here, as mentioned above, the moving direction signal of H level -1+ and the signal shown in FIG. 9(c) are EX
By passing through the OR circuit 31, the output of the EX-OR circuit 31 becomes the signal shown in FIG. 9(C) with the polarity inverted, as shown in FIG. 9(e).

そして、上記D−FF回路34は、第9図(e)に示す
信号をノット回路33で極性反転させてなる信号ビ、第
9図(d)に示す信号の立上りでラッチすることにより
、時刻T、以帥では常にLレベルをラッチしていること
になる。このため、1) −F F回路34の出力端Q
は、第9図(r)に示すようにLレベルとなされている
Then, the D-FF circuit 34 latches the signal B, which is obtained by inverting the polarity of the signal shown in FIG. 9(e) in the NOT circuit 33, at the rising edge of the signal shown in FIG. 9(d). From T onwards, the L level is always latched. For this reason, 1) -FF output terminal Q of the F circuit 34
is at L level as shown in FIG. 9(r).

一方、上記り、−FF回路35は、第9図(e)に示す
信号を、第9図(d)に示す信号をノット回路37で極
性反転させてなる信号の立上りでラッチすることにより
、時刻T1以前では常にLレベルをラッチしていること
になる。このため、D−FF回路35の出力端Qは、第
9図(g)に示すようにLレベルとなされている。
On the other hand, as described above, the -FF circuit 35 latches the signal shown in FIG. 9(e) at the rising edge of the signal obtained by inverting the polarity of the signal shown in FIG. 9(d) by the NOT circuit 37. Before time T1, the L level is always latched. Therefore, the output terminal Q of the D-FF circuit 35 is set to the L level as shown in FIG. 9(g).

ここで、第9図中時刻T1でスポットがピット列を正方
向から逆方向に横切ったとする。すると、第9図(b)
に示すように、エンベロープ信号が時刻T1を境に時間
軸対称となる。このため、第9図(d)に示す信号も、
時刻T1を境に時間軸対称になる。よって、時刻T1以
後、第9図(d)に示す信号は第9図(C)に示す信号
よりも、位相が1/4周期遅れることになる。このため
、D−FF回路34は、時刻T、以後第9図(d)に示
す信号の最初の立上り(時刻T2  )で、第9図(e
) K示す信号をノット回路33で極性反転させた信号
をラッチするので、その出力端QからはLレベルの検出
信号が発生されることになる。
Here, it is assumed that the spot crosses the pit row from the forward direction to the reverse direction at time T1 in FIG. Then, Figure 9(b)
As shown in FIG. 2, the envelope signal becomes symmetrical with respect to the time axis after time T1. Therefore, the signal shown in FIG. 9(d) also
The time axis becomes symmetrical with respect to time T1. Therefore, after time T1, the phase of the signal shown in FIG. 9(d) is delayed by 1/4 period from that of the signal shown in FIG. 9(C). For this reason, the D-FF circuit 34 is activated at time T and thereafter at the first rise (time T2) of the signal shown in FIG. 9(d), as shown in FIG. 9(e).
) Since a signal obtained by inverting the polarity of the signal indicating K is latched by the NOT circuit 33, an L level detection signal is generated from its output terminal Q.

また、上記D−FF回路35は、時刻T1以後第9図(
d)に示す信号の最初の立下り(時刻T、)で、第9図
(e)に足す信号をラッチするので、その出力iQから
はLレベルの検出信号が発生される。
Further, the D-FF circuit 35 is operated as shown in FIG. 9 after time T1 (
At the first fall (time T,) of the signal shown in d), the signal added to FIG. 9(e) is latched, so that an L level detection signal is generated from its output iQ.

この場合、上記D−FF回路34.35から出力される
Lレベルの検出信号のうち、どちらかの検出信号を用い
て前記カウンタ回路28をリセットさせるようにしても
よい・が、D−FF回路35から出力される検出捕嶋の
方がスポットの反転時刻T、に近い時刻T、で発生され
るので、こちらの検出信号を用いる方が好ましいもので
ある。
In this case, the counter circuit 28 may be reset using one of the L level detection signals outputted from the D-FF circuits 34 and 35. Since the detection signal output from 35 is generated at a time T closer to the spot reversal time T, it is preferable to use this detection signal.

そして、サーチ動作が終了し、トラック飛び込し制御回
路22から移動期間信号が発生されると、D−FF’回
路34.35はクリアーされその出力端QがLレベルに
なされ、次のサーチ動作に待機されるものである。
When the search operation is completed and a moving period signal is generated from the track jumping control circuit 22, the D-FF' circuits 34 and 35 are cleared and their output terminals Q are set to L level, and the next search operation is started. It will be on standby.

ここで、上記検出信号として、D−FF回路34の出力
を使用する場合には、I)−FP’回路35及びノット
回路37は設けなくてよく、また検出信号としてI)−
F′F回路35の出力を使用する場合には、1)−FF
回路34及びノット回路33は設けなくてもよいもので
ある。
Here, when using the output of the D-FF circuit 34 as the detection signal, it is not necessary to provide the I)-FP' circuit 35 and the NOT circuit 37, and the I)-
When using the output of the F'F circuit 35, 1) -FF
The circuit 34 and the knot circuit 33 do not need to be provided.

ここにおいて、第10図は上記逆方向検出回路26の変
形例を示すものである。すなわち、ノット回路33の出
力端をアンド回、路4ノの一方の入力端に接続し、入力
端子36をコンデンサC1及び抵抗R1よりなる微分回
路42を介して上記アンド回路4ノの他方の入力端に接
続するよりにしたものである。そして、上記アンド回路
4ノの出力端が、出力端子43を介して前記カウンタ回
路28のリセット用入力端に接勃七されている。
Here, FIG. 10 shows a modification of the reverse direction detection circuit 26. That is, the output terminal of the NOT circuit 33 is connected to one input terminal of the AND circuit 4, and the input terminal 36 is connected to the other input terminal of the AND circuit 4 through a differentiating circuit 42 consisting of a capacitor C1 and a resistor R1. It is better to connect it at the end. The output terminal of the AND circuit 4 is connected to the reset input terminal of the counter circuit 28 via the output terminal 43.

ここで、第10図中(a)乃至(C)点の信号を、第1
1図(、)乃至(C)にそれぞれ示す。このうち、第1
1図(a) l (b)に示す信号は、第9図(d) 
、 (e)に示す信号と同等であり、第11図中時刻T
、は第9図中時刻T、と同一時期を示している。
Here, the signals at points (a) to (C) in FIG.
They are shown in Figures 1 (, ) to (C), respectively. Of these, the first
The signals shown in Figure 1 (a) l (b) are as shown in Figure 9 (d).
, is equivalent to the signal shown in (e), and at time T in FIG.
, indicates the same period as time T in FIG.

このような構成によれば、スポットの移動が正方向から
逆方向に反転した前記時刻T、以後、第11図(a)に
示す信号を微分回路42で微分した信号が、アンド回路
4ノから第11図(C)に示すように、時刻T、を最初
にして出力されることになり、ここに検出信号が得られ
るものであるっ また、上記逆方向検出回路26としては、第12図に示
すように、EXオア回路31の出力端をアンド回路41
の一方の入力端に接続し、入力端子36をコンデンサC
7及び的流柘田十Bの印加された電源端子44に接続さ
れた抵抗R7よりなる微分回路45を介した後、ノット
回路37を経てアンド回路4Iの他方の入力端に接続す
るようにしてもよい。ここで、第12図中(、)乃至(
C)点の信号を、第11,3図(a)乃至(C)にそれ
ぞれ示す。このうち、第13図(a) F (b)に示
す信号は、第9図(d) t’ (e)に示す信号と同
等であり、第13図中時刻T3は第9図中時刻T、と同
一時期を示している。
According to this configuration, at the time T when the movement of the spot is reversed from the forward direction to the reverse direction, the signal obtained by differentiating the signal shown in FIG. As shown in FIG. 11(C), the signal is output starting from time T, and the detection signal is obtained at this point. As shown in FIG.
The input terminal 36 is connected to one input terminal of the capacitor C.
After passing through a differentiating circuit 45 consisting of a resistor R7 connected to a power supply terminal 44 to which 7 and target Tsuda 10B are applied, it is connected to the other input terminal of an AND circuit 4I via a NOT circuit 37. Good too. Here, in FIG. 12, (,) to (
The signals at point C) are shown in FIGS. 11 and 3 (a) to (C), respectively. Among these, the signals shown in FIG. 13(a) F(b) are equivalent to the signals shown in FIG. 9(d) t'(e), and the time T3 in FIG. 13 is the same as the time T3 in FIG. , indicating the same period.

第12図に示すような構成によれば、スポットの移動が
正方向から逆方向に反転した前記時刻T、以後、第13
図(a)l/を示す信号を微分回路45で微分した信号
をノット回路37で極性反転させである信号が、アンド
回路41から第13図(c)に示すように、時刻Taを
最初にして出力されることになり、ここに検出信号が得
られるものである。
According to the configuration shown in FIG. 12, from the time T when the movement of the spot is reversed from the forward direction to the reverse direction,
The polarity of the signal obtained by differentiating the signal indicating l/ in FIG. 13(a) with the differentiating circuit 45 is inverted in the NOT circuit 37, and the signal is outputted from the AND circuit 41 with time Ta as the beginning, as shown in FIG. 13(c). This is where the detection signal is obtained.

また、第14図は上記逆方向検出回路26の他の例を示
すものである。すなわち、前記EXオア回路31の出力
端は、D−FF回路46のクロック入力端Cに接続され
るとともに、ノット回路47を介して他のI) −F 
F回路48.49の各クロック入力端Cにそれぞれ接続
されている。また、Mll大入力端子36、ノット回路
50を介して上記D7FF回%46の入力端DK接続さ
れるとともに、ノット回路5ノを介して上記1) −F
 F回路480入力端りに接続されている。この]) 
−FFF回路48の出力端Q及び上言己入力端子36は
、アンド回路520両入力端にそれぞれ接続され、該ア
ンード回路52の出力端は、上記D−FF回路49の入
力端DK接続されている。また、上記各D−FF回路4
6゜4849のクリアー入力端CLは、前記接続端子3
8にそれぞれ接続されている。
Further, FIG. 14 shows another example of the above-mentioned reverse direction detection circuit 26. That is, the output terminal of the EX OR circuit 31 is connected to the clock input terminal C of the D-FF circuit 46, and is connected to the other I) -F via the NOT circuit 47.
It is connected to each clock input terminal C of F circuits 48 and 49, respectively. In addition, the Mll large input terminal 36 is connected to the input terminal DK of the above D7FF times %46 via the knot circuit 50, and the above 1) -F is connected via the knot circuit 5.
It is connected to the input end of the F circuit 480. this])
The output terminal Q and the input terminal 36 of the -FFF circuit 48 are respectively connected to both input terminals of an AND circuit 520, and the output terminal of the AND circuit 52 is connected to the input terminal DK of the D-FF circuit 49. There is. In addition, each of the above D-FF circuits 4
The clear input terminal CL of 6°4849 is connected to the connection terminal 3.
8 respectively.

ここで、逆方向の検出信号は、D−FF回路46.49
の出力端Qにそれぞれ接続された出力端子53.54か
ら得られるものであるが、どちらの出力端子53.54
から出力される検出信号を、前記カウンタ回路28のリ
セット用に使用してもよいものである。
Here, the detection signal in the reverse direction is the D-FF circuit 46.49.
which output terminals 53.54 are respectively connected to the output terminals Q of
The detection signal output from the counter circuit 28 may be used for resetting the counter circuit 28.

そして、第14図中(c’)乃至(f)点の信号を、第
15図(C)乃至(f)にそれぞれ示す。すなわち、前
記トラッキングエラー制御信号生成回路16及びエンベ
ロープ検波回路24から、第15図(a)。
The signals at points (c') to (f) in FIG. 14 are shown in FIG. 15 (C) to (f), respectively. That is, from the tracking error control signal generation circuit 16 and the envelope detection circuit 24, FIG. 15(a).

(b)に示すような、トラツキ、ングエラー制御信号及
びエンベロープ信号がそれぞれ出力されると、第14図
中(C) l (d)点には、第15図(C) 、 (
d)に示す信号が得られる。そして、前記スポットの移
動方向が第15図中時刻T、で反転されると、時刻T1
以後最初の第15図(c)に示す信号の立上り(時刻T
2 )で、D−4F回路46の出力端QからHレベルの
検出信号が発生されることになる。
When the tracking and error control signals and envelope signals shown in (b) are respectively output, points (C) l (d) in FIG.
The signal shown in d) is obtained. Then, when the moving direction of the spot is reversed at time T in FIG.
After that, the first rise of the signal shown in FIG. 15(c) (time T
2), an H level detection signal is generated from the output terminal Q of the D-4F circuit 46.

また、上記D−F’F回路49は、時刻T、以後第15
図(c)に示す信号の最初の立下り(時刻Ts  )で
、その出力端QからHレベルの検出信号が発生されるこ
とになる。
Further, the D-F'F circuit 49 operates at time T, thereafter at the 15th
At the first fall (time Ts) of the signal shown in Figure (c), an H level detection signal is generated from the output terminal Q.

この場合、上記D−FP回路46.49から出力される
Hレベルの検出信号のうち、どちらの検出信号を用いて
前記カウンタ回路28をリセットさせるようにしてもよ
いが、D−FF回路49から出力される検出信号の方が
、スポットの反転時刻T、に近い時刻T、で発生される
ので、こちらの検出信号を用いる方が好ましいものであ
ろう なお、上記検出信号として、D−FF回路46の出力を
使用する場合には、D−FF回路49、アンド回路52
及びノット回路47.51は設けなくてよく、また検出
信号としてD−FF回路49の出力を使用する場合には
、D−FF回路46及びノット回路50は設けなくてよ
いものである。
In this case, the counter circuit 28 may be reset using either one of the H level detection signals outputted from the D-FP circuit 46 and 49, but the Since the output detection signal is generated at a time T closer to the spot reversal time T, it is preferable to use this detection signal.As the above detection signal, the D-FF circuit When using the output of 46, the D-FF circuit 49 and the AND circuit 52
The D-FF circuit 46 and the NOT circuit 50 do not need to be provided, and when the output of the D-FF circuit 49 is used as a detection signal, the D-FF circuit 46 and the NOT circuit 50 need not be provided.

ここで、上記逆方向検出回路26としては、第16図に
示すように、前記EXオア回路31の出力端を、コンデ
ンサC3及び抵抗R3よりなる微分回路35を介して、
アンド回路56の一方の入力端に接続し、入力端子36
をノット回路57を介して上記アンド回路56の他方の
入力端に接続するようにしてもよい−そして上記アンド
回路56の出力端が、出力端子58を介して前記カウン
タ回路28のリセット用入力端に接続されている。ここ
において、第16図中(a)乃至(d)点の信号を、゛
第17図(a)乃至(d)にそれぞれ示す。このうち、
第17図(a) 、 (b)に示す信号は、第15図(
C) 、 (d)に示す信号と同等であリ、第17図中
時刻T!+T!は第15図中′時刻TIIT2 と同一
時期を示している。
Here, as shown in FIG. 16, the reverse direction detection circuit 26 connects the output end of the EX-OR circuit 31 to a differentiating circuit 35 consisting of a capacitor C3 and a resistor R3.
Connected to one input end of the AND circuit 56 and connected to the input terminal 36
may be connected to the other input terminal of the AND circuit 56 via the NOT circuit 57 - and the output terminal of the AND circuit 56 is connected to the reset input terminal of the counter circuit 28 via the output terminal 58. It is connected to the. Here, the signals at points (a) to (d) in FIG. 16 are shown in FIG. 17 (a) to (d), respectively. this house,
The signals shown in FIGS. 17(a) and (b) are shown in FIG.
C) is equivalent to the signal shown in (d), and the time T! in FIG. 17 is the same as that shown in (d). +T! indicates the same period as time 'TIIT2' in FIG.

このよう々構成によれば、スポットの移動が正方向から
逆方向に反転した時刻T、以後、第17図(、)に示す
信号を微分回路55で微分してなる第17図(C)に示
す信号が、アンド回路56から第17図(d)に示すよ
′うに、時刻T2を最初にして出力されることになり、
ここに検出信号が得るれるものである。
According to this configuration, at time T when the movement of the spot is reversed from the forward direction to the reverse direction, the signal shown in FIG. The signal shown is output from the AND circuit 56 starting at time T2, as shown in FIG. 17(d).
This is where the detection signal is obtained.

また、上記逆方向検出回路26は、第18図に示すよう
に構成してもよい。すなわち、前記EXオア回路3ノの
出力端は、コンデンサC4及び直流電圧十Bの印加され
た電源端子59に接続された抵抗R4よりなる微分回路
6Qを介した後、ノット回路61を介してアンド回路6
2の第1の入力端に接続されるとともに、ナンド回路6
3の一方の入力端に接続されている。また、前記入力端
子36は、上記アンド回路62の第2の入力端に接続さ
れるとともに、ノット回路64を介して一ヒ記ナンド回
路63の他方の入力端に接続されている。このナンド回
路63の出力端は、セットリセットフリップフロップ回
路(以下S−R,FF回路という)65のセット入力端
SK接続されている。そして、この5−RFP回路65
の出力端Qは、上記アンド回路62の第3の入力端に接
続さ、れている。さらに、上記8−RFF回路65のリ
セット入力端Rは、前記接続端子38に接続されている
。そして、上記アンド回路62の出力端が、出力端子6
6を介して前記カウンタ回路28のリセット用入力端に
接続されているものである。
Further, the reverse direction detection circuit 26 may be configured as shown in FIG. 18. That is, the output terminal of the EX-OR circuit 3 is connected to the AND terminal via a NOT circuit 61 after passing through a differentiating circuit 6Q consisting of a capacitor C4 and a resistor R4 connected to a power supply terminal 59 to which a DC voltage of 10B is applied. circuit 6
2, and is connected to the first input terminal of the NAND circuit 6.
It is connected to one input end of 3. Further, the input terminal 36 is connected to the second input terminal of the AND circuit 62, and is also connected to the other input terminal of the NAND circuit 63 via the NOT circuit 64. The output terminal of this NAND circuit 63 is connected to the set input terminal SK of a set-reset flip-flop circuit (hereinafter referred to as SR, FF circuit) 65. And this 5-RFP circuit 65
The output terminal Q of is connected to the third input terminal of the AND circuit 62. Further, the reset input terminal R of the 8-RFF circuit 65 is connected to the connection terminal 38. The output terminal of the AND circuit 62 is connected to the output terminal 6
6 to the reset input terminal of the counter circuit 28.

ここで、第18図中(、)乃至(d)点の信号を、第1
9図(、)乃至(d) Kそれぞれ示す。このうち、第
19図(、) 、 (b)に示す信号は、第1゛5図(
C) l (d)に示す信号と同等であり、第19’7
中時刻TI 。
Here, the signals at points (,) to (d) in FIG.
Figures 9 (,) to (d) respectively show K. Of these, the signals shown in Figures 19(,) and (b) are those shown in Figures 1-5(
C) l Equivalent to the signal shown in (d) and 19'7
Middle time TI.

T、は第15図中時刻T、、、T、と同一時期を示して
いる。
T indicates the same period as times T, . . . T in FIG.

このような構成によれば、スポットの移動が正方向から
逆方向に反転した時刻T、以後、第19図(Jl)に示
す信号を微分回路60で微分しノット回路61で極性反
転させ千々る第19図(c)に示す信号が、アンド回路
62から第1)9図(d)に示すように時刻T、を最初
にして出力されることになり、ここに検出信号が得られ
るものである。
According to such a configuration, at time T when the movement of the spot is reversed from the forward direction to the reverse direction, the signal shown in FIG. The signal shown in FIG. 19(c) is outputted from the AND circuit 62 starting from time T as shown in FIG. 19(d), and the detection signal is obtained here. be.

以上、第8図から第19図において、逆方向検出回路2
6の種々の具体例について説明したが、このような逆方
向検出回路26は、前述したようにサーチ動作の開始時
にピックアップ13の移動速度Vが所定速度になるまで
カウント回路28をリセットするのに供せられるだけで
なく、サーチ動作の終了時にも利用し得るものである。
As described above, in FIGS. 8 to 19, the reverse direction detection circuit 2
Although various specific examples of 6 have been described, such a reverse direction detection circuit 26 is used to reset the count circuit 28 until the moving speed V of the pickup 13 reaches a predetermined speed at the start of the search operation, as described above. In addition to being provided, it can also be used at the end of a search operation.

すなわち、前記トラック飛び込し制御回路22から発生
さ朴るトラック飛び込し信号は、例えばピックアップ1
3を正方向に移動させるとき正極性の電圧信号となって
いるものであるが、この電圧信号はピックアップ13が
所定位置(例えばサーチ開始前のピックアップ13の位
置″と目的とするピット列のある位置との略中央部)に
到達したとき、負極性に反転され、ピックアップ13の
移動に制動を加えるようにし、ピックアップ13が目的
位置で無理なく静止し得るようになされている。
That is, the truck jumping signal generated from the truck jumping control circuit 22 is transmitted to the pickup 1, for example.
When the pickup 13 is moved in the positive direction, a positive voltage signal is generated. When the pickup 13 reaches the target position, the polarity is reversed to negative, and the movement of the pickup 13 is braked, so that the pickup 13 can easily come to rest at the target position.

ところが、上記トラック飛び込し信号の正極性期間(つ
まりピックアップ13の加速期間)と負極性期間(つま
りピックアップ13の制動期間)とのバランスをうまく
とり、ピックアップ13を目的とする位置で停止させる
ようにす−ることは、実際上極めて困難なものである。
However, it is necessary to balance the positive polarity period (that is, the acceleration period of the pickup 13) and the negative polarity period (that is, the braking period of the pickup 13) of the truck jumping signal to stop the pickup 13 at the target position. It is actually extremely difficult to do so.

そして、トラック飛び込し信号の加速期間にピックアッ
プ13に与えられた加速エネルギーよりも、制動期間に
ピックアップ13に与えられる制動エネルギーの方が若
干太きかったとする。
Assume that the braking energy given to the pickup 13 during the braking period is slightly greater than the acceleration energy given to the pickup 13 during the acceleration period of the truck jumping signal.

すると、ピックアップ13は正方向に移動して目的位置
圧到達した後、逆方高鯵動き出してしまうことになる。
Then, after the pickup 13 moves in the forward direction and reaches the target position pressure, it begins to move in the opposite direction.

このため、上記逆方向検出回路26によってピックアッ
プ13が逆方向に動いたことを検出し、例えばトラック
飛び込し制御回路22から、ピックアップ13の逆方向
、の移動を阻止する信号を発生させたり、ピックアップ
13に機械的制動を加えたりするように、することがで
きるものである。
Therefore, the reverse direction detection circuit 26 detects that the pickup 13 has moved in the reverse direction, and for example, the truck jumping control circuit 22 generates a signal to prevent the pickup 13 from moving in the reverse direction. It is possible to apply mechanical braking to the pickup 13.

なお、この発明は上記実施例に限定されるものではなく
、この外その要旨を逸脱しない範囲で種々変形して実施
することができる。
It should be noted that the present invention is not limited to the above-mentioned embodiments, and can be implemented with various modifications without departing from the gist thereof.

〔発明の効果〕〔Effect of the invention〕

したがって、以上詳述したようにこの発明によれば、簡
易な構成で誤差が生じにくく正確にトラック飛び込し動
作を行な匹得る極めて良好なディスクレコード再生装置
を提供することができる。
Therefore, as described in detail above, according to the present invention, it is possible to provide an extremely good disc record reproducing apparatus which has a simple structure, is less prone to errors, and can accurately perform track jumping operations.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は従来のディスクレコード再生装置を示すブロッ
ク構成図、第2図はトラッキングエラー制御信号の特性
図、第3図はサーチ時におけるトラッキングエラー制御
信号の特性図、第4図はディスクの偏心によるピット列
の変化を示す説明図、第5図はサーチ開始時における従
来の問題点を説明するためのタイミング図、第6図はこ
の発明に係るディスクレコード再生装置の一麦施例を示
すブロック構成図、第7図は同実施例の動作を説明する
ためのタイミング図、第8図及び第9図はそれぞれ同実
施例における逆方向検出回路の具体例を示すブロック回
路構成図及びその各部のタイミング図、第10図及び第
11図はそれぞれ同逆方向検出回路の他の具体例を示す
回路構成図及びその各部のタイミング図、第12図及び
第13図はそれぞれ同逆方向検出回路のさらに他の具体
例を示す回路構成図及びその各部のタイミング図、第1
4図及び第15図はそれぞれ同逆方向検出回路の他の具
体例を示すブロック回路構成図及びその各部のタイミン
グ図、第16図及び第17図はそれぞれ同逆方向検出回
路の他の具体例を示す回路構成図及びその各部のタイミ
ング図、第18図及び第19図はそれぞれ同逆方向検出
回路の他の具体例を示す回路構成図及びその各部のタイ
ミング図であるう 1ノ・・・ディスク、12・・・、ディスクモータ、1
3・・・ピックアップ、14・・・ピックアップ送りモ
ータ、15°・・増幅回路、16・・・トラッキングエ
ラー制御信号生成回路、17・・・スイッチ、18・・
・トラッキングイコライザ回路、19・・・増幅回路、
20・・・送り信号イコライザ回路、21・・・切]チ
スイッチ、22・・・トラック飛び込し制御回路、23
・・・接続端子、24・・・エンベロープ検波回路、2
5・・・レベルコンパレータ、26・・・逆方向検出回
路、27・・・レベルコン・母レータ、28・・・カウ
ンタ回路、29・・・オア回B、3o・・・入力端子、
3ノ・・・EXオア回路、32・・・入力端子、33・
・・ノット回路、34.35・・・D −F” F回路
、36・・・入力端子、37・・・ノット回路、38・
・・接続端子、39.40・・・出力端子、41・・・
アンド回路、42・・・微分回路、43・・・出力端子
、44・・・電源端子、45・・・微分回路、46・・
・D−FF回路、47・・・ノット回路、48.49・
・・])−FF回路、50,51・・・ノット回路、5
2・・・アンド回路、53.54・・・出力端子、55
・・・微分回路、56・・・アンド回路、57・・・ノ
ット回路、58・・・出力端子、59・・・電源端子、
60・・・微分回路、61・・・ノット回路、62・・
・アンド回路、63・・・ナンド回路、64・・・ノッ
ト回路、65・・・8−RFPFF回路6・・・出力端
子。 出願人代理人  弁理士 鈴 江 武 彦第9図 TI  T3  T2 第10図       第11[3 第12図      第13図 L2   j/           T3第16図 57 第18図 第17  図 (a)−丁Tトー「 (d)−m=−1 〒1T゛2 礫・19司 ”” 1fTl−丁 (d)−年上− エ:品
Figure 1 is a block configuration diagram showing a conventional disc record playback device, Figure 2 is a characteristic diagram of the tracking error control signal, Figure 3 is a characteristic diagram of the tracking error control signal during search, and Figure 4 is the eccentricity of the disc. FIG. 5 is a timing diagram for explaining conventional problems at the start of a search. FIG. 6 is a block diagram showing an embodiment of a disc record playback device according to the present invention. FIG. 7 is a timing diagram for explaining the operation of the same embodiment, and FIGS. 8 and 9 are block circuit diagrams showing a specific example of the reverse direction detection circuit in the same embodiment, and each part thereof. Timing diagrams, FIGS. 10 and 11 are circuit configuration diagrams showing other specific examples of the reverse direction detection circuit and timing diagrams of each part thereof, and FIGS. 12 and 13 are further diagrams of the same reverse direction detection circuit, respectively. Circuit configuration diagram showing other specific examples and timing diagram of each part thereof, Part 1
4 and 15 are block circuit configuration diagrams and timing diagrams of each part showing other specific examples of the reverse direction detection circuit, respectively, and FIGS. 16 and 17 are other specific examples of the same reverse direction detection circuit, respectively. 18 and 19 are a circuit diagram showing another specific example of the reverse direction detection circuit and a timing diagram of each part thereof, respectively. Disk, 12..., disk motor, 1
3...Pickup, 14...Pickup feed motor, 15°...Amplification circuit, 16...Tracking error control signal generation circuit, 17...Switch, 18...
・Tracking equalizer circuit, 19... amplifier circuit,
20... Feed signal equalizer circuit, 21... Switch off] switch, 22... Track jump control circuit, 23
... Connection terminal, 24 ... Envelope detection circuit, 2
5... Level comparator, 26... Reverse direction detection circuit, 27... Level comparator/mother circuit, 28... Counter circuit, 29... OR time B, 3o... Input terminal,
3. EX OR circuit, 32. Input terminal, 33.
...Knot circuit, 34.35...D-F'' F circuit, 36...Input terminal, 37...Knot circuit, 38.
...Connection terminal, 39.40...Output terminal, 41...
AND circuit, 42... Differential circuit, 43... Output terminal, 44... Power supply terminal, 45... Differential circuit, 46...
・D-FF circuit, 47... knot circuit, 48.49・
...])-FF circuit, 50, 51... knot circuit, 5
2...AND circuit, 53.54...Output terminal, 55
...Differential circuit, 56...AND circuit, 57...NOT circuit, 58...Output terminal, 59...Power terminal,
60...Differential circuit, 61...Knot circuit, 62...
-AND circuit, 63...NAND circuit, 64...NOT circuit, 65...8-RFPFF circuit 6...Output terminal. Applicant's representative Patent attorney Takehiko Suzue Figure 9 TI T3 T2 Figure 10 Figure 11 [3 Figure 12 Figure 13 L2 j/ T3 Figure 16 Figure 57 Figure 18 Figure 17 (a) - Ding T To "(d)-m=-1 〒1T゛2 Reki・19TSukasa"" 1fTl-T (d)-Older- E: Product

Claims (1)

【特許請求の範囲】[Claims] 情報信号を符号化してなるデジタル化データがビット列
になって記録されたディスクに対して前記ビット列をピ
ックアップがトレースすることにより前記デジタル化デ
ータを読み出してなるディスクレコード町生装置におい
て、前記ピックアップからの出力信号に基づいて前記ビ
ット列に対する前記ピックアップの正逆方向のずれに対
応するトラッキングエラー制御信号を生成するトラッキ
ングエラー制御信号生成手段と、トラック飛び込し信号
に応じて前記ピックアップを前記ディスクの半径方向に
移動させるトラック飛び込し手段と、このトラック飛び
込し手段による前記ピックアップのトラック飛び込し状
態で前記ピックアップから読み出されるデジタル化デー
タのエンベロープ成分を抽出するエンベロープ検出手段
と、このエンベロープ検出手段から出力されるエンベロ
ープ信号及び前記トラッキングエラー制御信号をそれぞ
れ波形整形する波形整形手段と、前記トラック飛び込し
信号の発生状態で前記ピックアップが該トラック飛び込
し信号に対応する方向に前記ビット列を横切ったときと
前記トラック飛び込し信号に対応する方向と反対の方向
に前記ビット列を横切ったときとで前記波形整形手段か
ら出力される前記エンベロープ信号とトラッキングエラ
ー制御信号との位相の進み遅れ関係が反転することに基
づいて前記ピックアップが前記トラック飛び込し信号に
対応する方向と反対の方向に前記ビット列を横切ったこ
とを検出する逆方向検出手段とを具備してなることを特
徴とするディスクレコード再生装置。
In a disk record townhouse device, in which digitized data obtained by encoding an information signal is recorded as a bit string on a disk, the digitized data is read by a pickup tracing the bit string, and the digitized data is read out from the pickup. tracking error control signal generation means for generating a tracking error control signal corresponding to the forward/reverse deviation of the pickup with respect to the bit string based on an output signal; a truck jumping means for moving the pickup into a truck; an envelope detecting means for extracting an envelope component of digitized data read from the pickup while the pickup is in a truck jumping state by the truck jumping means; waveform shaping means for respectively shaping the waveforms of the output envelope signal and the tracking error control signal, and the pickup traverses the bit string in a direction corresponding to the track jump signal in a state where the track jump signal is generated. The phase lead/lag relationship between the envelope signal output from the waveform shaping means and the tracking error control signal is reversed when the bit string is crossed in a direction opposite to the direction corresponding to the track jump signal. and reverse direction detection means for detecting that the pickup has crossed the bit string in a direction opposite to the direction corresponding to the track jump signal based on the above. playback device.
JP2721083A 1983-02-21 1983-02-21 Disk record reproducer Pending JPS59152565A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2721083A JPS59152565A (en) 1983-02-21 1983-02-21 Disk record reproducer

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2721083A JPS59152565A (en) 1983-02-21 1983-02-21 Disk record reproducer

Publications (1)

Publication Number Publication Date
JPS59152565A true JPS59152565A (en) 1984-08-31

Family

ID=12214736

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2721083A Pending JPS59152565A (en) 1983-02-21 1983-02-21 Disk record reproducer

Country Status (1)

Country Link
JP (1) JPS59152565A (en)

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0499122A2 (en) * 1991-02-07 1992-08-19 Hitachi, Ltd. Tracking control apparatus
US5521891A (en) * 1989-03-31 1996-05-28 Kabushiki Kaisha Toshiba Speed detection apparatus, speed control motor, and track jump control circuit
JP2007066913A (en) * 2000-10-20 2007-03-15 Massachusetts Inst Of Technol <Mit> Battery having electrode of controlled porosity in mesh shape
US7988746B2 (en) 2000-10-20 2011-08-02 A123 Systems, Inc. Battery structures, self-organizing structures and related methods
US8088512B2 (en) 2001-07-27 2012-01-03 A123 Systems, Inc. Self organizing battery structure method
US8999571B2 (en) 2007-05-25 2015-04-07 Massachusetts Institute Of Technology Batteries and electrodes for use thereof
US9065093B2 (en) 2011-04-07 2015-06-23 Massachusetts Institute Of Technology Controlled porosity in electrodes
US10569480B2 (en) 2014-10-03 2020-02-25 Massachusetts Institute Of Technology Pore orientation using magnetic fields
US10675819B2 (en) 2014-10-03 2020-06-09 Massachusetts Institute Of Technology Magnetic field alignment of emulsions to produce porous articles

Cited By (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5521891A (en) * 1989-03-31 1996-05-28 Kabushiki Kaisha Toshiba Speed detection apparatus, speed control motor, and track jump control circuit
EP0499122A2 (en) * 1991-02-07 1992-08-19 Hitachi, Ltd. Tracking control apparatus
US5327407A (en) * 1991-02-07 1994-07-05 Hitachi, Ltd. Tracking control apparatus for generating sawtooth tracking control signal from sinusoidal tracking error signal
US8206469B2 (en) 2000-10-20 2012-06-26 A123 Systems, Inc. Battery structures, self-organizing structures and related methods
US7988746B2 (en) 2000-10-20 2011-08-02 A123 Systems, Inc. Battery structures, self-organizing structures and related methods
US8168326B2 (en) 2000-10-20 2012-05-01 A123 Systems, Inc. Battery structures, self-organizing structures and related methods
US8206468B2 (en) 2000-10-20 2012-06-26 Massachusetts Institute Of Technology Battery structures, self-organizing structures and related methods
JP2007066913A (en) * 2000-10-20 2007-03-15 Massachusetts Inst Of Technol <Mit> Battery having electrode of controlled porosity in mesh shape
US8241789B2 (en) 2000-10-20 2012-08-14 Massachusetts Institute Of Technology Battery structures, self-organizing structures and related methods
US8277975B2 (en) 2000-10-20 2012-10-02 Massachusetts Intitute Of Technology Reticulated and controlled porosity battery structures
US8088512B2 (en) 2001-07-27 2012-01-03 A123 Systems, Inc. Self organizing battery structure method
US8999571B2 (en) 2007-05-25 2015-04-07 Massachusetts Institute Of Technology Batteries and electrodes for use thereof
US9065093B2 (en) 2011-04-07 2015-06-23 Massachusetts Institute Of Technology Controlled porosity in electrodes
US10164242B2 (en) 2011-04-07 2018-12-25 Massachusetts Institute Of Technology Controlled porosity in electrodes
US10569480B2 (en) 2014-10-03 2020-02-25 Massachusetts Institute Of Technology Pore orientation using magnetic fields
US10675819B2 (en) 2014-10-03 2020-06-09 Massachusetts Institute Of Technology Magnetic field alignment of emulsions to produce porous articles

Similar Documents

Publication Publication Date Title
JP2816142B2 (en) Automatic disc discriminating method and apparatus in optical disc system
JPS59152565A (en) Disk record reproducer
JPH0782648B2 (en) High density data storage
JPH02122424A (en) Information processor
JPS58122676A (en) Track jump device for disc
JPH0439154B2 (en)
JPS59152548A (en) Disk record reproducer
JPS59152571A (en) Disk record reproducing device
JPS59188873A (en) Magnetic disk reproduction system
JPH0439155B2 (en)
JPH0736228B2 (en) Automatic focus pull-in control device
JP3789730B2 (en) Mirror signal detection method
JPS6346932Y2 (en)
JPH0343712B2 (en)
JPS5864645A (en) Controllihg system for optical disk search
JPH0439130B2 (en)
JPS59201232A (en) Focus control circuit of optical disk record reproducing device
JPS59152539A (en) Disk record reproducer
JP3480023B2 (en) Optical disk drive
JP2652390B2 (en) Control device for optical pickup device
JPH0640390B2 (en) Focus servo timing control device for optical recording / reproducing apparatus
JPS59152570A (en) Disk record reproducer
JPS61224184A (en) Pickup movement amount detecting device
JPS6192435A (en) Optical disk device
JPS59152567A (en) Disk record reproducer