JPS58159578A - 表示装置 - Google Patents

表示装置

Info

Publication number
JPS58159578A
JPS58159578A JP57043167A JP4316782A JPS58159578A JP S58159578 A JPS58159578 A JP S58159578A JP 57043167 A JP57043167 A JP 57043167A JP 4316782 A JP4316782 A JP 4316782A JP S58159578 A JPS58159578 A JP S58159578A
Authority
JP
Japan
Prior art keywords
map
address
display
counter
memory
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP57043167A
Other languages
English (en)
Inventor
辻 順一郎
風間 成介
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP57043167A priority Critical patent/JPS58159578A/ja
Publication of JPS58159578A publication Critical patent/JPS58159578A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Digital Computer Display Output (AREA)
  • Document Processing Apparatus (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 本発明は、文字や記号等を陰極線管(CRT )等の画
面上に表示する表示装置に関するものである。
更に詳しくは、本発明は、表示画面をい(つかの領域に
分割することによって、文字、記号等から構成される複
数の画面を同時に表示する表示装置に関するものである
第1図は、従来のこの種の表示装置の一例を示す構成ブ
ロック図である。図において、1は表示すべき複数の画
面の文字情報をコードとして記憶するコード・メモリで
、データはバス2を介して図示してないコントローラよ
り送られて(る。3はアドレス・カウンタで、CRT表
示モニタ4上での表示アドレスを示す。5はこのアドレ
ス・カウンタ6からの信号を入力とするアドレス変換器
で、アドレス・カウンタ3で示される表示アドレスを、
その位置に表示すべき情報を記憶しているコード・メモ
リ1の該当アドレスに変換するアドレス変換情報を、テ
ーブルとして格納している。6はコード・メモリ1から
読み出されたコードに対応する表示パターンを生成し、
CRT 4に表示するキャラクタ・ジェネレータである
。走査線型(ラスクスキャン型)のCRTにおいては、
文字を複数の走査線で表示する。そこで、キャラクタ・
ジェネレータ乙に対して1行の表示を行うために、その
1行を構成するコード列を、文字を構成する走査線の数
だけ繰返しコード・メモリ1からコード情報を読み出す
必要がある。7は行開始アドレス・カウンタであり、こ
の繰り返しの際の各行の先頭の表示位置におけるアドレ
ス・カウンタ6の内容を記憶する。1走査線の走査終了
時に、行開始アトVス・カウンタ7の値が、アドレス・
カウンタ6に送られ、アドレス・カウンタ6がその行に
相当するアドレス値を順次繰り返して出力する。その行
を構成する最後の走査線の走査が終了すると、その時の
アドレス・カウンタの値に基づき次の行の先頭アドレス
値を示すように、行開始アドレス・カウンタ7の値が更
新される。
第2図は、第1図に示した従来装置において、表示画面
を10文字7行と仮定した場合の表示例である。カナ文
字を表示した画面部分8の右下部に5文字6行の英文字
を表示した画面部分9を分割表示した表示例である。こ
こで、10は画面部分8の表示開始位置であり、11は
画面部分9の表示開始位置である。
第6図は、第2図の表示例における画面部分9の表示領
域を縦、横各1文字ずつ拡大した場合の表示例である。
第4図は第2図、第3図を表示する際のコード・メモリ
1の内容を示したものである。ここで、12はコード・
メモリ1のアドレス、13はその内容を示す。
第5図及び第6図は、それぞれ第2図及び第6図の表示
例を表示するためのアドレス変換テーブルの内容を、表
示画面に対応した形で示したもので、各数値はその表示
位置に該当するコード・メモリ1のアドレス値を示す。
第5図及び第6図に示される様に、第2図から第6図に
画面部分の表示領域を拡大する場合、第6図において、
破線で囲まれた領域14のアドレス変換テーブルの内容
を全て変更しな(てはならず、これは多(の処理時間を
必要とする。
このように、第1図に示すような従来装置においては、
画面の分割表示をアドレス変換テーブルを用いて行なっ
ていたので、分割領域の大きさの変更、スクロールの際
に多くの処理時間を必要とするという欠点があった。
本発明は、このような従来装置における欠点をなくし、
表示画面領域の変更等の処理を高速化することを目的と
する。
本発明に係る装置は、画面分割機構において、アドレス
変換テーブルを有せず、アドレス・カウンタと同期して
動くマツプ・カウンタと、どのプレーンを選択するかと
いう情報のみを記憶するマツプ・メモリによって、コー
ド・メモリ上のアドレスを示すようにしたことを特徴と
している。
第7図は、本発明の一実施例を示す構成ブロック図であ
る。この図において、第1図と同一作用を行う部分は同
一符号を付して示し、その説明を省略する。第7図にお
いて、15はマツプ・メモリで、CRT 4にコード・
メモリ1上のどちらの画面を表示すべきかという画面切
換情報を記憶する。
その情報は、画面分割数が2の場合、各表示位置につき
1ビツトで表わされ、バス16を介して図示してないコ
ントローラから送られてくる。17.18は、第1.第
2のマツプ・カウンタで、それぞれコード・メモリ1上
の画面部分8,9の表示位置を示し、マツプ・メモリ1
5の内容に従って、信号線19から送られて(るカウン
トアツプイネーブル信号がオンのときにのみ、アドレス
・カウンタ6と同期してカウントアツプを行う。20 
、21は第1゜第2の行開始マツプ・カウンタで、行開
始アトVス・カウンタに対応して動き、各分割画面にお
けるその行の開始アドレスを記憶する。22.23は、
第1、 第2のベース・ンジスタで、コード・メモリ1
上における各画面の表示開始アドレスを記憶する。その
情報は、バス24.25を介してコントローラ(図示せ
ず)より送られる。各ベース・レジスタ22.23の出
力値は、1表示画面の表示終了時に、各行開始マツプ・
カウンタ20.21に初期値として送られる。26はセ
レクタで、マツプ・メモリ15の内容に基づいて、第1
.第2のマツプ・カウンタ17、18のどれかの出力を
選択し、その内容をコード・メモリ1に送る。
第8図は、本発明に係る装置において、第2図の表示例
を表示するためのマツプ・メモリ15の内容を、表示画
面に対応した形で示す説明図である。
マツプ・メモリ15ニおいて、画面部分8を表示する領
域には、QQ(kが記憶されており、画面部分9を表示
する領域には、5s−psが記憶されている。また、こ
の時、第1.第2のベース・レジスタ22.23には、
それぞれ0(画面部分8の表示開始位置10に該当スる
コード・メモリ1上のアドレス)、100(画面部分9
の表示開始位置11に該当するコード・メモリ1上のア
ドレス)が設定されている。
ここで、表示画面の分割を第6図のよ517C変更する
場合、本発明においては、マツプ・メモリ15上であっ
て、第8図において、27で示される部分、すなわち、
画面部分9を表示する領域の増加部分の内容を、lll
Q%%からN1XXに変更するだけで行なうことができ
る。また、画面の分割表示領域の大きさを変えず、画面
分割領域内でスクロールを行う場合、マツプ・メモリ1
5の内容を変更する必要はな(、ベース・レジスタ2ろ
の値を変更するだけで行なうことができる。
例えば、第2図の画面部分9に対して、上方向1行のス
クロールを行なう場合、ベース・レジスタ26の内容を
105に変更するだけでよい。
なお、上記の説明では、説明を簡単にするために画面の
分割数を2としたが、この分割数は、マツプ・メモリ1
5の各表示位置あたりのピット数と、マツプ・カウンタ
の個数(行開始マツプ・カウンタ、ベース・レジスタの
個数)によって決定されるもので、マツプ・メモリのビ
ット数、マツプ・カウンタ等の個数を増やすことによっ
て容易に画面の分割数を増やすことができる。因みに、
表示画面の分割数を8とする場合、マツプ・メモリを各
表示位置6ビツト、マツプ・カウンタ、行開始マツプ・
カウンタ、ベース・レジスタの個数をそれぞれ8個とす
ればよい。
また、上記の説明では、表示装置に適用する場合を想定
したが、本発明の技術思想は、これに限らず印刷紙面の
レイアウト編集等を必要とする分野向けのプリンタ等に
も使用することができる。
以上説明したように、本発明によれば、画面上の分割領
域の変更及び分割領域内のスクロールの際に、マツプ・
メモリ上の変更のあった部分の内容あるいは、各ベース
・レジスタの内容のみを変更すればよいから、この変更
処理が簡単になり、処理時間が短縮される利点がある。
また、画面分割処理のための回路手段は、その構成が簡
単であることから、容易にLSI化でき、全体のハード
ウェア・コストの低減化を図ることができる。
【図面の簡単な説明】
第1図は従来の表示装置の一例を示す構成ブロック図、
第2図は第1図装置において、表示画面の分割表示例、
第6図は第2図における画面部分9の表示領域を拡大し
た表示例、第4図は第2図。 第6図を表示する際のコード・メモリの内容を示す説明
図、第5図及び第6図は第2図及び第3図表示例を表示
するためのアドレス変換テーブルの内容を示す説明図、
第7図は本発明の一実施例を示す構成ブロック図、第8
図は第7図装置において、第2図の表示例を表示するた
めのマツプ・メモリの内容を示す説明図である。 1− コード・メモリ、3−アドレス・カウンタ。 4− CRT 、  5−−−−アドレス変換器、6−
キャラクタジェネレータ、7−行開始アドレス・カウン
タ。 15−−一−マツプ・メモリ、 17.18−マツプ・
カウンタ。 20 、21−−−一行開始マツブ・カウンタ、22.
23−ベース・レジスタ、26−セレクタ。 代理人  葛 野 信 − 第1図 第4図 第2図 O 第3ry! 第5図 I○ 第7図

Claims (1)

    【特許請求の範囲】
  1. (1)表示画面をい(つかの領域に分割することにより
    文字、記号を含む複数の画面を同時に表示する表示装置
    において、 分割表示される複数の画面のコード・メモリ上における
    アドレスを示すマツプ・カウンタ群と、各行の開始アド
    レスを示す行開始マツプ・カウンタ群と、この行開始マ
    ツプ・カウンタに初期値を与えるベース・レジスタ群と
    、どのマツプ・カウンタな選択するかの情報を記憶する
    マツプ・メモリと、このマツプ・メモリの内容に基づき
    前記マツプ・カウンタな選択するセレクタと、表示画面
    上の表示アドレスを示すアドレス・カウンタとを設け、 前記アドレス・カウンタで示されるアドレスに記憶され
    ているマツプ・メモリの内容に基づいて、アドレス・カ
    ウンタと同期して動作するマツプ・カウンタを選択し、
    選択されたマツプ・カウンタの内容をその表示位置に該
    当するコード・メモリ上のアドレスとしてコード−メモ
    リに送るようにしたことを特徴とする表示装置。
JP57043167A 1982-03-18 1982-03-18 表示装置 Pending JPS58159578A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP57043167A JPS58159578A (ja) 1982-03-18 1982-03-18 表示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP57043167A JPS58159578A (ja) 1982-03-18 1982-03-18 表示装置

Publications (1)

Publication Number Publication Date
JPS58159578A true JPS58159578A (ja) 1983-09-21

Family

ID=12656316

Family Applications (1)

Application Number Title Priority Date Filing Date
JP57043167A Pending JPS58159578A (ja) 1982-03-18 1982-03-18 表示装置

Country Status (1)

Country Link
JP (1) JPS58159578A (ja)

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60173660A (ja) * 1984-01-30 1985-09-07 Nippon Telegr & Teleph Corp <Ntt> 文書表示処理方式
JPS6114689A (ja) * 1984-06-29 1986-01-22 シャープ株式会社 画像表示方式
JPS6114688A (ja) * 1984-06-29 1986-01-22 シャープ株式会社 画像表示方式
JPS6114690A (ja) * 1984-06-29 1986-01-22 シャープ株式会社 画像表示方式
JPS6139092A (ja) * 1984-07-31 1986-02-25 日本電気株式会社 表示装置
JPS61230190A (ja) * 1985-04-03 1986-10-14 松下電器産業株式会社 マルチウインド表示用メモリ装置
JPS6225785A (ja) * 1985-07-26 1987-02-03 アルプス電気株式会社 マルチウインドウの表示制御処理方式
WO1987003409A1 (en) * 1985-11-28 1987-06-04 Fanuc Ltd Multiwindow picture display method

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60173660A (ja) * 1984-01-30 1985-09-07 Nippon Telegr & Teleph Corp <Ntt> 文書表示処理方式
JPS6114689A (ja) * 1984-06-29 1986-01-22 シャープ株式会社 画像表示方式
JPS6114688A (ja) * 1984-06-29 1986-01-22 シャープ株式会社 画像表示方式
JPS6114690A (ja) * 1984-06-29 1986-01-22 シャープ株式会社 画像表示方式
JPS6139092A (ja) * 1984-07-31 1986-02-25 日本電気株式会社 表示装置
JPH0570158B2 (ja) * 1984-07-31 1993-10-04 Nippon Electric Co
JPS61230190A (ja) * 1985-04-03 1986-10-14 松下電器産業株式会社 マルチウインド表示用メモリ装置
JPS6225785A (ja) * 1985-07-26 1987-02-03 アルプス電気株式会社 マルチウインドウの表示制御処理方式
WO1987003409A1 (en) * 1985-11-28 1987-06-04 Fanuc Ltd Multiwindow picture display method

Similar Documents

Publication Publication Date Title
JPS61254980A (ja) 文字フオント転送制御方式
JPS6049391A (ja) ラスタ走査表示システム
JPS59214079A (ja) ビデオ表示制御回路
JPS58159578A (ja) 表示装置
JPS638488B2 (ja)
JPH03196188A (ja) 情報処理装置の表示方式
JPS58159579A (ja) 表示装置
JPS60144789A (ja) 文字図形表示制御装置
GB2171279A (en) English and Chinese characters:- video signal generation
JPS632117B2 (ja)
JPS6333782A (ja) グラフイツク・デイスプレイの制御装置
JPH0610393Y2 (ja) キヤラクタデイスプレイ装置におけるカ−ソル幅制御回路
JPS6352179A (ja) デイスプレイ用ramの配置方法
JPS61279888A (ja) 文字発生装置
JPH0418048Y2 (ja)
JPS6237263Y2 (ja)
JPS585783A (ja) デイスプレイ装置の表示制御方式
JPS58187989A (ja) 表示メモリ回路
JPS6275592A (ja) 倍角文字表示装置
JPS5831592B2 (ja) 縦書き・横書きアドレス変換方式
JPS58107583A (ja) 表示装置
JPS61290484A (ja) 表示装置
JPS6231886A (ja) 表示制御装置
JPS5917585A (ja) キヤラクタ・ゼネレ−タの読出し方式
JPS62113194A (ja) 表示文字修飾制御方法