JPH0526363B2 - - Google Patents

Info

Publication number
JPH0526363B2
JPH0526363B2 JP58093426A JP9342683A JPH0526363B2 JP H0526363 B2 JPH0526363 B2 JP H0526363B2 JP 58093426 A JP58093426 A JP 58093426A JP 9342683 A JP9342683 A JP 9342683A JP H0526363 B2 JPH0526363 B2 JP H0526363B2
Authority
JP
Japan
Prior art keywords
transistor
current
base
collector
amplifier
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP58093426A
Other languages
Japanese (ja)
Other versions
JPS59229908A (en
Inventor
Junichi Hikita
Shigeyoshi Hayashi
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Rohm Co Ltd
Original Assignee
Rohm Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Rohm Co Ltd filed Critical Rohm Co Ltd
Priority to JP58093426A priority Critical patent/JPS59229908A/en
Publication of JPS59229908A publication Critical patent/JPS59229908A/en
Publication of JPH0526363B2 publication Critical patent/JPH0526363B2/ja
Granted legal-status Critical Current

Links

Landscapes

  • Amplifiers (AREA)

Description

【発明の詳細な説明】 この発明は電流反転回路に係り、特に集積回路
上で定電流源等として構成される電流反転回路の
改良に関する。
DETAILED DESCRIPTION OF THE INVENTION The present invention relates to a current inversion circuit, and more particularly to an improvement in a current inversion circuit configured as a constant current source or the like on an integrated circuit.

第1図は従来の電流反転回路を示している。即
ち、電源端子2から駆動電圧Vccが与えられる電
源ラインと基準電位点との間には、エミツタを電
源側にした第1のトランジスタ4及び定電流源6
が接続されている。トランジスタ4のベース・コ
レクタ間には増幅器8がその入力をコレクタ側、
出力をベース側にして挿入され、トランジスタ4
のベースには第2のトランジスタ10のベースが
共通に接続されている。トランジスタ10がエミ
ツタを電源ラインに接続し、そのコレクタには出
力端子12が形成されている。
FIG. 1 shows a conventional current inversion circuit. That is, between the power supply line to which the drive voltage Vcc is applied from the power supply terminal 2 and the reference potential point, there is a first transistor 4 whose emitter is on the power supply side and a constant current source 6.
is connected. Between the base and collector of the transistor 4, an amplifier 8 connects its input to the collector side.
Transistor 4 is inserted with the output on the base side.
The bases of the second transistors 10 are commonly connected to the bases of the transistors 10 and 10. A transistor 10 has an emitter connected to a power supply line, and an output terminal 12 formed at its collector.

このような構成によれば、定電流源6で基準電
流Iが与えられ、この電流Iは第1のトランジス
タ4の動作電流になるとともに、増幅器8に与え
られ、トランジスタ4,10は増幅器8の増幅出
力で駆動することができるので、トランジスタ4
に流れる電流を効率良く反転させてトランジスタ
10に流し、出力端子12から出力電流Iを取出
すことができ、その動作電流の低減を図ることが
できる。このような回路は、駆動電源にバツテリ
を使用する携帯用オーデイオ機器に適し、バツテ
リの減電時にも安定動作を得ることができる。
According to such a configuration, the reference current I is provided by the constant current source 6, and this current I becomes the operating current of the first transistor 4 and is also provided to the amplifier 8, and the transistors 4 and 10 Since it can be driven by amplified output, transistor 4
The current flowing through the transistor 10 can be efficiently inverted and passed through the transistor 10, and the output current I can be taken out from the output terminal 12, thereby reducing the operating current. Such a circuit is suitable for portable audio equipment that uses a battery as a drive power source, and can provide stable operation even when battery power is reduced.

しかしながら、このような電流反転回路を集積
回路で構成した場合、トランジスタ4及び増幅器
8を構成するトランジスタの構造上、発振するお
それがある。
However, when such a current inversion circuit is constructed using an integrated circuit, there is a risk of oscillation due to the structure of the transistors that constitute the transistor 4 and the amplifier 8.

この発振現象について説明すると、増幅器8は
単純化して記載しているが、詳細に記載すれば、
正相入力端子(+)及び逆相入力端子(−)を備
えたものであり、その正相入力端子(−)はトラ
ンジスタ4のコレクタに接続され、また、その逆
相入力端子(+)は接地されている。トランジス
タ4は増幅器を構成し、この増幅器と増幅器8と
は縦続関係を以て全帰還増幅器が構成されている
から位相余裕がなく、そのため、発振を生じるの
である。
To explain this oscillation phenomenon, the amplifier 8 is described in a simplified manner, but if described in detail,
It is equipped with a positive phase input terminal (+) and a negative phase input terminal (-), the positive phase input terminal (-) is connected to the collector of the transistor 4, and the negative phase input terminal (+) is connected to the collector of the transistor 4. Grounded. Transistor 4 constitutes an amplifier, and since this amplifier and amplifier 8 are connected in cascade to constitute a full feedback amplifier, there is no phase margin, and therefore oscillation occurs.

そこで、この発明は、発振を防止して電流反転
動作の安定化を図つた電流反転回路の提供を目的
とする。
SUMMARY OF THE INVENTION Accordingly, an object of the present invention is to provide a current reversal circuit that prevents oscillation and stabilizes current reversal operation.

即ち、この発明の電流反転回路は、エミツタが
電源ラインに接続されてベース電流に応じて電源
から電流を引き込む第1のトランジスタ4と、こ
の第1のトランジスタのコレクタと接地点との間
に接続されて前記第1のトランジスタ側から前記
電流を含む基準電流を引き込む定電流源6と、前
記第1のトランジスタとベースが共通に接続され
るとともに、前記電源ラインにエミツタが接続さ
れて前記基準電流に対応する出力電流を取り出す
第2のトランジスタ10と、前記第1のトランジ
スタのコレクタにベースが接続され、エミツタが
抵抗18を介して前記電源ラインに接続され、前
記基準電流によつてベース電流が与えられ、前記
電源側から前記抵抗を通して前記ベース電流に応
じた電流を引き込む第3のトランジスタ16と、
この第3のトランジスタのコレクタにベース・コ
レクタが接続されるとともに、エミツタが前記接
地点に接続されて、前記第3のトランジスタから
の前記電流を前記接地点側に流す第4のトランジ
スタ20と、この第4のトランジスタのベース・
コレクタにベースが接続されて前記第4のトラン
ジスタに流れる前記電流に対応する電流を前記第
1及び第2のトランジスタのベース側から引き込
んで前記接地点側に流す第5のトランジスタ22
と、前記第1のトランジスタのベースとコレクタ
との間に接続されたコンデンサ14とを備えたこ
とを特徴とする。
That is, the current inverting circuit of the present invention has a first transistor 4 whose emitter is connected to a power supply line and which draws current from the power supply according to the base current, and a transistor connected between the collector of this first transistor and a ground point. A constant current source 6 draws a reference current including the current from the first transistor side, and a constant current source 6 whose base is commonly connected to the first transistor and whose emitter is connected to the power supply line to draw the reference current including the current from the first transistor side. A second transistor 10 which extracts an output current corresponding to a third transistor 16 which is given and draws a current corresponding to the base current from the power supply side through the resistor;
a fourth transistor 20 whose base and collector are connected to the collector of the third transistor, and whose emitter is connected to the ground point so that the current from the third transistor flows toward the ground point side; The base of this fourth transistor
A fifth transistor 22 whose collector is connected to its base and draws a current corresponding to the current flowing through the fourth transistor from the base side of the first and second transistors and flows it to the ground side.
and a capacitor 14 connected between the base and collector of the first transistor.

以下、この発明を図面に示した実施例を参照し
て詳細に説明する。
Hereinafter, the present invention will be described in detail with reference to embodiments shown in the drawings.

第2図はこの発明の電流反転回路の実施例を示
し、第1図に示す電流反転回路と同一部分には同
一符号が付してある。図において、第1及び第2
のトランジスタ4,10のベースと、トランジス
タ4のコレクタとの間には、増幅器8が入力をト
ランジスタ4のコレクタ側、出力をトランジスタ
4,10のベース側にして接続されるとともに、
この増幅器8の入出力間にコンデンサ14が接続
されている。
FIG. 2 shows an embodiment of the current inverting circuit of the present invention, and the same parts as those in the current inverting circuit shown in FIG. 1 are given the same reference numerals. In the figure, the first and second
An amplifier 8 is connected between the bases of the transistors 4 and 10 and the collector of the transistor 4, with the input being connected to the collector side of the transistor 4 and the output being connected to the base side of the transistors 4 and 10.
A capacitor 14 is connected between the input and output of this amplifier 8.

このように構成すれば、増幅器8とコンデンサ
14とでミラー積分回路を構成している。即ち、
増幅器8の入力にはコンデンサ14を介して出力
電圧が帰還されるが、コンデンサ14を介して高
域成分が帰還されるため、電流反転回路の発振が
防止されて電流反転動作の安定化が図られる。ト
ランジスタ4のベースと増幅器8の入力端子との
間にコンデンサ14を挿入すると、コンデンサ1
4の容量に応じた位相余裕をトランジスタ4及び
増幅器8からなる全帰還増幅器に付与することに
なり、発振を防止することができる。コンデンサ
14を付加すると、このコンデンサ14と増幅器
8を以て積分器を構成することになり、この積分
器の時定数は、トランジスタ4の出力インピーダ
ンス、定電流源6のインピーダンス及び増幅器8
の入力インピーダンスが影響することになるが、
発振防止に大きく寄与する主パラメータは、増幅
器8の入力インピーダンスとコンデンサ14の容
量の積で与えられる。
With this configuration, the amplifier 8 and the capacitor 14 constitute a Miller integration circuit. That is,
The output voltage is fed back to the input of the amplifier 8 via the capacitor 14, and since the high-frequency component is fed back via the capacitor 14, oscillation of the current inversion circuit is prevented and the current inversion operation is stabilized. It will be done. When a capacitor 14 is inserted between the base of the transistor 4 and the input terminal of the amplifier 8, the capacitor 1
Since a phase margin corresponding to the capacitance of transistor 4 is given to the full feedback amplifier consisting of transistor 4 and amplifier 8, oscillation can be prevented. When the capacitor 14 is added, the capacitor 14 and the amplifier 8 constitute an integrator, and the time constant of this integrator is determined by the output impedance of the transistor 4, the impedance of the constant current source 6, and the amplifier 8.
This will be affected by the input impedance of
The main parameter that greatly contributes to preventing oscillation is given by the product of the input impedance of the amplifier 8 and the capacitance of the capacitor 14.

第3図はこの電流反転回路の具体的回路を示し
ている。即ち、第1のトランジスタ4のコレクタ
には、増幅器8の入力側の第3のトランジスタ1
6のベースが接続され、このトランジスタ16の
エミツタと電源ラインとの間には抵抗18が接続
されている。トランジスタ16のコレクタと基準
電位点との間には、ベース・コレクタを共通にし
たダイオードとしての第4のトランジスタ20が
エミツタを基準電位点側にして接続され、このト
ランジスタ20のベース・コレクタには出力側の
第5のトランジスタ22のベースが共通に接続さ
れている。即ち、トランジスタ20,22は増幅
器8の内部において電流反転回路を構成してい
る。増幅器8の出力をトランジスタ4,10のベ
ースに与えるため、トランジスタ22は第1及び
第2のトランジスタ4,10のベースと基準電位
点との間に、エミツタを基準電位点側にして接続
されている。そして、コンデンサ14は第1及び
第2のトランジスタ4,10のベースとトランジ
スタ16のベースとの間に接続されている。
FIG. 3 shows a concrete circuit of this current inversion circuit. That is, the collector of the first transistor 4 is connected to the third transistor 1 on the input side of the amplifier 8.
A resistor 18 is connected between the emitter of the transistor 16 and the power supply line. A fourth transistor 20 as a diode having a common base and collector is connected between the collector of the transistor 16 and the reference potential point, with the emitter facing the reference potential point. The bases of the fifth transistors 22 on the output side are connected in common. That is, the transistors 20 and 22 constitute a current inversion circuit inside the amplifier 8. In order to apply the output of the amplifier 8 to the bases of the transistors 4 and 10, the transistor 22 is connected between the bases of the first and second transistors 4 and 10 and the reference potential point, with the emitter facing the reference potential point. There is. The capacitor 14 is connected between the bases of the first and second transistors 4 and 10 and the base of the transistor 16.

このように増幅器8を構成し、コンデンサ14
を付加することにより、前記実施例で示したよう
に、電流反転回路の発振を防止し、安定した電流
反転動作を得ることができる。
The amplifier 8 is configured in this way, and the capacitor 14
By adding , it is possible to prevent oscillation of the current inversion circuit and obtain stable current inversion operation, as shown in the above embodiment.

特に、トランジスタ16のエミツタ側に抵抗1
8を挿入しているため、トランジスタ16の入力
インピーダンスが高くなるので、コンデンサ14
の容量は小さいもので充当させることができる。
例えば、集積回路上の10pF程度の容量で所望の
効果を得ることができ、このような集積回路で容
量を形成すれば、コンデンサを外付けする手数を
省くことができ、外部端子の形成等も必要としな
いので、構成の簡略化が可能になる。コンデンサ
14の容量を小さくできるのは、次の理由によ
る。即ち、発振を防止するための位相余裕は、コ
ンデンサ14を含む時定数で決定されており、こ
の時定数はコンデンサ14の容量Cと増幅器8の
入力インビーダンスの積で与えられる。したがつ
て、発振防止上、必要な位相余裕を得るための時
定数と同一とすれば、入力インピーダンスが高け
れば、その分だけコンデンサ14の容量は小さく
て済むことになる。
In particular, a resistor 1 is placed on the emitter side of the transistor 16.
8, the input impedance of the transistor 16 becomes high, so the capacitor 14
The capacity of can be filled with a small one.
For example, the desired effect can be obtained with a capacitance of about 10 pF on an integrated circuit, and if the capacitor is formed with such an integrated circuit, the trouble of externally attaching a capacitor can be saved, and the formation of external terminals etc. Since this is not necessary, the configuration can be simplified. The reason why the capacitance of the capacitor 14 can be reduced is as follows. That is, the phase margin for preventing oscillation is determined by a time constant including the capacitor 14, and this time constant is given by the product of the capacitance C of the capacitor 14 and the input impedance of the amplifier 8. Therefore, if the time constant is the same as that for obtaining the necessary phase margin to prevent oscillation, the higher the input impedance, the smaller the capacitance of the capacitor 14 will be.

以上説明したように、この発明によれば、定電
流源に流れる基準電流に対応する出力電流を取り
出すことができるとともに、極めて簡単な構成を
以て発振を防止して電流反転動作を安定化を図る
ことができる。
As explained above, according to the present invention, it is possible to extract the output current corresponding to the reference current flowing through the constant current source, and to stabilize the current reversal operation by preventing oscillation with an extremely simple configuration. I can do it.

【図面の簡単な説明】[Brief explanation of drawings]

第1図は従来の電流反転回路を示す回路図、第
2図はこの発明の電流反転回路の実施例を示す回
路図、第3図はこの発明の電流反転回路の他の実
施例を示す回路図である。 4……第1のトランジスタ、6……定電流源、
10……第2のトランジスタ、14……コンデン
サ、16……第3のトランジスタ、18……抵
抗、20……第4のトランジスタ、22……第5
のトランジスタ。
FIG. 1 is a circuit diagram showing a conventional current inverting circuit, FIG. 2 is a circuit diagram showing an embodiment of the current inverting circuit of the present invention, and FIG. 3 is a circuit diagram showing another embodiment of the current inverting circuit of the present invention. It is a diagram. 4...first transistor, 6...constant current source,
10... second transistor, 14... capacitor, 16... third transistor, 18... resistor, 20... fourth transistor, 22... fifth
transistor.

Claims (1)

【特許請求の範囲】 1 エミツタが電源ラインに接続されてベース電
流に応じて電源から電流を引き込む第1のトラン
ジスタと、 この第1のトランジスタのコレクタと接地点と
の間に接続されて前記第1のトランジスタ側から
前記電流を含む基準電流を引き込む定電流源と、 前記第1のトランジスタとベースが共通に接続
されるとともに、前記電源ラインにエミツタが接
続されて前記基準電流に対応する出力電流を取り
出す第2のトランジスタと、 前記第1のトランジスタのコレクタにベースが
接続され、エミツタが抵抗を介して前記電源ライ
ンに接続され、前記基準電流によつてベース電流
が与えられ、前記電源側から前記抵抗を通して前
記ベース電流に応じた電流を引き込む第3のトラ
ンジスタと、 この第3のトランジスタのコレクタにベース・
コレクタが接続されるとともに、エミツタが前記
接地点に接続されて、前記第3のトランジスタか
らの前記電流を前記接地点側に流す第4のトラン
ジスタと、 この第4のトランジスタのベース・コレクタに
ベースが接続されて前記第4のトランジスタに流
れる前記電流に対応する電流を前記第1及び第2
のトランジスタのベース側から引き込んで前記接
地点側に流す第5のトランジスタと、 前記第1のトランジスタのベースとコレクタと
の間に接続されたコンデンザと、 を備えたことを特徴とする電流反転回路。
[Scope of Claims] 1. A first transistor whose emitter is connected to a power supply line and draws current from the power supply according to the base current; and a first transistor whose emitter is connected between the collector of the first transistor and a ground point. a constant current source that draws a reference current including the current from the side of the first transistor; a base is commonly connected to the first transistor, and an emitter is connected to the power supply line to output an output current corresponding to the reference current; a second transistor for taking out the first transistor; a base is connected to the collector of the first transistor; an emitter is connected to the power supply line via a resistor; a base current is given by the reference current; a third transistor that draws a current corresponding to the base current through the resistor; and a base current connected to the collector of the third transistor.
a fourth transistor whose collector is connected and whose emitter is connected to the ground point to allow the current from the third transistor to flow toward the ground point; is connected and a current corresponding to the current flowing through the fourth transistor is connected to the first and second transistors.
A current reversing circuit comprising: a fifth transistor that draws in from the base side of the transistor and causes the flow to flow to the ground point side; and a capacitor connected between the base and collector of the first transistor. .
JP58093426A 1983-05-27 1983-05-27 Current inverting circuit Granted JPS59229908A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP58093426A JPS59229908A (en) 1983-05-27 1983-05-27 Current inverting circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP58093426A JPS59229908A (en) 1983-05-27 1983-05-27 Current inverting circuit

Publications (2)

Publication Number Publication Date
JPS59229908A JPS59229908A (en) 1984-12-24
JPH0526363B2 true JPH0526363B2 (en) 1993-04-15

Family

ID=14081972

Family Applications (1)

Application Number Title Priority Date Filing Date
JP58093426A Granted JPS59229908A (en) 1983-05-27 1983-05-27 Current inverting circuit

Country Status (1)

Country Link
JP (1) JPS59229908A (en)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4528496A (en) * 1983-06-23 1985-07-09 National Semiconductor Corporation Current supply for use in low voltage IC devices
US4769619A (en) * 1986-08-21 1988-09-06 Tektronix, Inc. Compensated current mirror
JPH0614496Y2 (en) * 1987-01-20 1994-04-13 三洋電機株式会社 Current mirror circuit
JPH0736496B2 (en) * 1987-06-05 1995-04-19 株式会社東芝 Semiconductor circuit

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5128459A (en) * 1974-09-03 1976-03-10 Omron Tateisi Electronics Co Pawaatoranjisutato no hogokairo
JPS54125950A (en) * 1978-03-24 1979-09-29 Victor Co Of Japan Ltd Current mirror circuit
JPS55132110A (en) * 1979-03-31 1980-10-14 Toshiba Corp Power amplifying circuit
JPS5619913B2 (en) * 1977-01-07 1981-05-11

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6122346Y2 (en) * 1979-07-20 1986-07-04

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5128459A (en) * 1974-09-03 1976-03-10 Omron Tateisi Electronics Co Pawaatoranjisutato no hogokairo
JPS5619913B2 (en) * 1977-01-07 1981-05-11
JPS54125950A (en) * 1978-03-24 1979-09-29 Victor Co Of Japan Ltd Current mirror circuit
JPS55132110A (en) * 1979-03-31 1980-10-14 Toshiba Corp Power amplifying circuit

Also Published As

Publication number Publication date
JPS59229908A (en) 1984-12-24

Similar Documents

Publication Publication Date Title
JPH11186843A (en) Stabilized oscillation circuit
JP2573666B2 (en) Unbalanced / balanced conversion circuit
JPS6218807A (en) Current mirror circuit
JPH0526363B2 (en)
JPS59178014A (en) Oscillation circuit
JPH044768B2 (en)
JPS5890807A (en) Transistor circuit
JPS58147211A (en) Differential amplifier capable of being integrated
JPS59122207A (en) Current source
JPH0243387B2 (en)
JP2752836B2 (en) Voltage-current conversion circuit
JPS5914817Y2 (en) Stabilized power supply circuit
JPS59168704A (en) Semiconductor integrated circuit
JPS6115619Y2 (en)
JPS6345048Y2 (en)
JPH0449701Y2 (en)
JPS6216572B2 (en)
JPS61284109A (en) Impedance converting circuit
JP3283910B2 (en) Clamp type current-voltage converter
JP3469639B2 (en) Amplifier circuit
JPH066136A (en) Piezoelectric oscillation circuit
JPH046281B2 (en)
JPH07112138B2 (en) Differential amplifier
JPS6228885B2 (en)
JPH09232874A (en) Amplifier circuit