JPS6115619Y2 - - Google Patents

Info

Publication number
JPS6115619Y2
JPS6115619Y2 JP16024779U JP16024779U JPS6115619Y2 JP S6115619 Y2 JPS6115619 Y2 JP S6115619Y2 JP 16024779 U JP16024779 U JP 16024779U JP 16024779 U JP16024779 U JP 16024779U JP S6115619 Y2 JPS6115619 Y2 JP S6115619Y2
Authority
JP
Japan
Prior art keywords
voltage
power supply
output
amplifier
transistor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP16024779U
Other languages
Japanese (ja)
Other versions
JPS5677116U (en
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP16024779U priority Critical patent/JPS6115619Y2/ja
Publication of JPS5677116U publication Critical patent/JPS5677116U/ja
Application granted granted Critical
Publication of JPS6115619Y2 publication Critical patent/JPS6115619Y2/ja
Expired legal-status Critical Current

Links

Landscapes

  • Amplifiers (AREA)

Description

【考案の詳細な説明】 本考案はテープレコーダに適用して好適な増幅
回路に関する。
DETAILED DESCRIPTION OF THE INVENTION The present invention relates to an amplifier circuit suitable for application to a tape recorder.

先ず第1図を参照して、従来のテープレコーダ
の音声信号増幅用の増幅回路について説明する。
この増幅回路では、電源が+B1,+B2と2つあ
り、電源+B1は電圧値がE1でリツプル分の除去
された直流電圧を発生し、電源+B2は電圧値が
E2でリツプル分を含む直流電圧を発生する。こ
のリツプル分は、ここではトランジスタモータの
トランジスタのスイツチングに基づいて発生する
ものである。E1とE2との間には|E2|>|E1
|,E1・E2>0の関係があり、ここではE1=+
2.7V,E2=+3Vである。
First, with reference to FIG. 1, a conventional amplification circuit for amplifying audio signals of a tape recorder will be described.
This amplifier circuit has two power supplies, +B 1 and +B 2. The power supply +B 1 generates a DC voltage with a voltage value of E 1 and ripples removed, and the power supply +B 2 has a voltage value of E 1 and generates a DC voltage with ripples removed.
E 2 generates a DC voltage that includes a ripple component. This ripple component is generated here due to the switching of the transistors of the transistor motor. Between E 1 and E 2 , |E 2 |>|E 1
|, E 1・E 2 > 0, here E 1 = +
2.7V, E 2 = +3V.

1は差動増幅器である。Q1,Q2はNPN形の差
動増幅用トランジスタで、その各エミツタが定電
流源回路2を通じて接地され、その各コレクタは
カレントミラー3を構成する夫々ダイオードD1
のカソード・アノード間及びPNP形トランジスタ
Q3のコレクタ・エミツタ間を通じて電源+B1
接続される。そして、トランジスタQ1のベース
から入力端子4が導出される。
1 is a differential amplifier. Q 1 and Q 2 are NPN type differential amplification transistors, each emitter of which is grounded through a constant current source circuit 2, and each collector of which is connected to a diode D 1 constituting a current mirror 3.
between cathode and anode and PNP type transistor
Connected to the power supply +B 1 through the collector and emitter of Q 3 . Input terminal 4 is then led out from the base of transistor Q1 .

5は定電圧電源回路で、これに電源+B1の直
流電圧が供給され、定電圧電源回路5の電圧安定
化用(平滑用)コンデンサ6に得られた安定化直
流電圧(絶対値に於いて|E1|より小)が抵抗
器7を通じてトランジスタQ1のベースにバイア
ス電圧(基準電圧)として供給される。
5 is a constant voltage power supply circuit, to which the DC voltage of the power supply + B1 is supplied, and the stabilized DC voltage (in absolute value) obtained by the voltage stabilizing (smoothing) capacitor 6 of the constant voltage power supply circuit 5 is |E 1 |) is supplied through resistor 7 to the base of transistor Q 1 as a bias voltage (reference voltage).

トランジスタQ2のコレクタよりの出力信号は
ドライブ回路8のPNP形のドライブ用トランジス
タQ4のベースに供給され、そのコレクタよりの
出力が出力増幅器9のNPN形の増幅用トランジ
スタQ5のベースに供給される。尚、トランジス
タQ4のエミツタは電源+B1に接続されている。
The output signal from the collector of transistor Q2 is supplied to the base of PNP type drive transistor Q4 of drive circuit 8, and the output from the collector is supplied to the base of NPN type amplification transistor Q5 of output amplifier 9. be done. Note that the emitter of transistor Q4 is connected to power supply + B1 .

出力増幅器9に於ては、増幅用トランジスタ
Q5のエミツタが接地され、コレクタから出力端
子10が導出されると共に、そのコレクタが負荷
(定電流源回路あるいは抵抗器)11を通じて電
源+B2に接続される。
In the output amplifier 9, an amplification transistor
The emitter of Q5 is grounded, an output terminal 10 is led out from the collector, and the collector is connected to the power supply + B2 through a load (constant current source circuit or resistor) 11.

出力増幅器9の出力信号の一部は負帰還回路1
2を通じて差動増幅器1に帰還される。即ち、負
帰還回路12は抵抗器13及びコンデンサ14よ
り構成されており、トランジスタQ5のコレクタ
が抵抗器13を通じてトランジスタQ2のベース
に接続されると共に、そのベースがコンデンサ1
4を通じて接地される。この負帰還回路12によ
つて直流及び交流の負帰還が掛けられるが、コン
デンサ14の存在によつて交流負帰還量を直流負
帰還量より十分小さくしている。尚、コンデンサ
14に可変抵抗器を直列接続すれば、その交流帰
還量を可変調整できる。
A part of the output signal of the output amplifier 9 is sent to the negative feedback circuit 1.
2 to the differential amplifier 1. That is, the negative feedback circuit 12 is composed of a resistor 13 and a capacitor 14, and the collector of the transistor Q5 is connected to the base of the transistor Q2 through the resistor 13, and the base is connected to the capacitor 1.
Grounded through 4. This negative feedback circuit 12 applies negative feedback to DC and AC, and the presence of the capacitor 14 makes the amount of AC negative feedback sufficiently smaller than the amount of DC negative feedback. Incidentally, by connecting a variable resistor in series with the capacitor 14, the amount of AC feedback can be variably adjusted.

さて、上述の第1図の増幅回路に於いては次の
ような問題が生じる。以下これについて第1図と
共に第2図を参照して説明しよう。電源+B2,+
B1が時点t0に於いて投入されたときの直流電圧の
変化の態様を夫々第2図A及びBに示す。電源+
B2の直流電圧の立上り時間は頗る短いが、電源
+B1の直流電圧の立上り時間はリツプルフイル
タの影響により長い。又、電源+B2の直流電圧
は上述したリツプル分を含むが、電源+B1の直
流電圧は平滑されている。
Now, the following problem occurs in the above-mentioned amplifier circuit shown in FIG. 1. This will be explained below with reference to FIG. 2 as well as FIG. 1. Power supply +B 2 , +
The manner in which the DC voltage changes when B 1 is turned on at time t 0 is shown in FIGS. 2A and 2B, respectively. Power +
The rise time of the DC voltage of B2 is extremely short, but the rise time of the DC voltage of power supply + B1 is long due to the influence of the ripple filter. Further, the DC voltage of the power supply +B 2 includes the above-mentioned ripple component, but the DC voltage of the power supply +B 1 is smoothed.

さて、時点t0の直後に於いては、電源+B1の直
流電圧はE1=2.7Vに未だ達していないので差動
増幅器1は作動せず、従つて出力増幅器9のトラ
ンジスタQ5はオフであり、このため、そのコレ
クタ、即ち出力端子10には電源+B2のリツプ
ル分を含む直流電圧がそのまま出力されることに
なる。出力端子10よりの出力電圧の直流成分は
第2図Cに示す如くノイズ分aを有する電圧値が
E2=3Vの直流電圧となる。
Now, immediately after time t 0 , the DC voltage of the power supply +B 1 has not yet reached E 1 = 2.7V, so the differential amplifier 1 does not operate, and therefore the transistor Q 5 of the output amplifier 9 is turned off. Therefore, the DC voltage including the ripple of the power supply +B 2 is output as is to the collector, that is, the output terminal 10. The DC component of the output voltage from the output terminal 10 has a voltage value with a noise component a as shown in Figure 2C.
E 2 =3V DC voltage.

その後時点t1に於いて差動増幅器1が作動し始
めて、ダイオードD1、トランジスタQ3,Q4が導
通し、これによりトランジスタQ5が導通する
と、出力端子10の出力電圧の直流成分が急激に
立下り、0V近くに達する。
Thereafter, at time t 1 , the differential amplifier 1 starts to operate, and the diode D 1 and transistors Q 3 and Q 4 become conductive, and as a result, the transistor Q 5 becomes conductive, and the DC component of the output voltage at the output terminal 10 suddenly increases. It falls to near 0V.

時点t1の後電源+B1の直流電圧の立上り中は、
差動増幅器1が未だ正常動作に至らず、このため
トランジスタQ1,Q2の各ベースの直流電位が同
一とならず、大小関係の反転を繰り返えしながら
上昇するため、出力端子10の出力電圧の直流成
分は電源+B2の直流電圧のリツプル分の影響を
受け、第2図Cに示す如きノイズ分bを有する。
During the rise of the DC voltage of power supply +B 1 after time t 1 ,
The differential amplifier 1 has not yet reached normal operation, and as a result, the DC potentials at the bases of the transistors Q 1 and Q 2 are not the same and rise while repeating the reversal of the magnitude relationship. The DC component of the output voltage is affected by the ripple component of the DC voltage of the power supply + B2 , and has a noise component b as shown in FIG. 2C.

尚、その後は、電源+B1の直流電圧が安定と
なつて電圧値E1=2.7Vの略達すれば、差動増幅
器1は正常に動作し、トランジスタQ1,Q2のベ
ースの直流電位は同一となり、このため電源+
B2の直流電圧のリツプル分の影響はなくなり、
出力端子10の出力電圧の直流成分は一定(例え
ば1.5V)に落ち着く。
After that, if the DC voltage of the power supply +B 1 becomes stable and reaches approximately the voltage value E 1 = 2.7V, the differential amplifier 1 will operate normally and the DC potential of the bases of the transistors Q 1 and Q 2 will become Therefore, the power supply +
The effect of the ripple of the DC voltage of B 2 disappears,
The DC component of the output voltage at the output terminal 10 settles at a constant value (for example, 1.5V).

かかる点に鑑み、本考案は上述の如き増幅回路
に於ける電源投入時のノイズの発生を抑えようと
するものである。
In view of this point, the present invention attempts to suppress the generation of noise when the power is turned on in the above-mentioned amplifier circuit.

以下に第3図を参照して、本考案をその一実施
例につき詳細に説明するも、第3図に於て上述の
第1図と対応する部分には同一符号を付して重複
説明を省略する。即ち、第3図の増幅回路では、
第1図の増幅回路に対し、次のような変更を加え
るものである。出力増幅器9のエミツタ接地形増
幅用トランジスタQ5の出力電極としてのコレク
タ、即ち出力端子10と電源+B1との間にクラ
ンプ用ダイオードD2を接続する。即ち、ダイオ
ードD2のアノードをトランジスタQ5のコレクタ
に接続し、カソードを電源+B1に接続する。
Hereinafter, one embodiment of the present invention will be explained in detail with reference to FIG. 3. In FIG. 3, parts corresponding to those in FIG. Omitted. That is, in the amplifier circuit of Fig. 3,
The following changes are made to the amplifier circuit shown in FIG. A clamping diode D2 is connected between the collector serving as the output electrode of the emitter-grounded amplification transistor Q5 of the output amplifier 9, that is, the output terminal 10, and the power supply + B1 . That is, the anode of the diode D2 is connected to the collector of the transistor Q5 , and the cathode is connected to the power supply + B1 .

更に、第1図に於けるコンデンサ14の接地側
端をコンデンサ6と抵抗器7との接続中点に接続
する。
Furthermore, the ground side end of the capacitor 14 in FIG. 1 is connected to the midpoint between the capacitor 6 and the resistor 7.

次に、この第3図の増幅回路の動作を第2図を
も参照して説明しよう。電源+B2,+B1が時点t0
に於いて投入されたときの直流電圧の変化の態様
は夫々上述の第2図A及びBと同じである。
Next, the operation of the amplifier circuit shown in FIG. 3 will be explained with reference to FIG. 2 as well. Power supply +B 2 , +B 1 at time t 0
The manner in which the DC voltage changes when the voltage is turned on is the same as that shown in FIGS. 2A and 2B above.

さて、時点t0の直後に於いては、電源+B1の直
流電圧はE1=2.7Vに未だ達していないので差動
増幅器1は作動せず、従つて出力増幅器9のトラ
ンジスタQ5はオフである。この場合、電源+B2
の直流電圧が電源+B1の直流電圧より高いので
ダイオードD2が導通するため、そのコレクタ、
即ち出力端子10には電源+B1のリツプル分を
含まず立上りの遅い直流電圧が略そのまま出力さ
れる。従つて、出力端子10よりの出力電圧の直
流成分は第2図C′に示す如く第2図Cのノイズ
分aを含まない直流電圧となる。
Now, immediately after time t 0 , the DC voltage of the power supply +B 1 has not yet reached E 1 = 2.7V, so the differential amplifier 1 does not operate, and therefore the transistor Q 5 of the output amplifier 9 is turned off. It is. In this case, power supply +B 2
Since the DC voltage of is higher than the DC voltage of power supply + B1 , diode D2 conducts, so its collector,
That is, a direct current voltage that does not include the ripple of the power supply +B 1 and has a slow rise is outputted to the output terminal 10 almost as is. Therefore, the DC component of the output voltage from the output terminal 10 becomes a DC voltage that does not include the noise component a shown in FIG. 2C, as shown in FIG. 2C'.

その後時点t1に於いて差動増幅器1が作動し始
めて、ダイオードD1、トランジスタQ3,Q4が導
通し、これによりトランジスタQ5が導通する
と、出力端子10の出力電圧の直流成分が急激に
立下り、0V近くに達する。
Thereafter, at time t 1 , the differential amplifier 1 starts to operate, and the diode D 1 and transistors Q 3 and Q 4 become conductive, and as a result, the transistor Q 5 becomes conductive, and the DC component of the output voltage at the output terminal 10 suddenly increases. It falls to near 0V.

時点t1の電源+B1の直流電圧の立上り中は、差
動増幅器1が未だ正常動作に至らないが、トラン
ジスタQ1,Q2の各ベースがコンデンサ14を介
して互いに接続されているので、その各ベースの
直流電位が同電位を保つて上昇するので、出力端
子10の出力電圧の直流成分は電源+B2の直流
電圧のリツプル分の影響を受けず、このため第2
図C′に示す如く第2図Cのノイズ分bの除去さ
れたものとなる。
While the DC voltage of the power supply +B 1 is rising at time t 1 , the differential amplifier 1 has not yet reached normal operation, but since the bases of the transistors Q 1 and Q 2 are connected to each other via the capacitor 14, Since the DC potential of each base increases while maintaining the same potential, the DC component of the output voltage of the output terminal 10 is not affected by the ripple of the DC voltage of the power supply + B2 , and therefore the second
As shown in Figure C', the noise component b in Figure 2C is removed.

その後、電源+B1の直流電圧が安定となつて
電圧値E1=2.7Vに達すれば、差動増幅器は正常
に動作し、出力端子10の出力電圧の直流成分は
一定(例えば1.5V)に落ち着く。
After that, when the DC voltage of the power supply +B 1 becomes stable and reaches the voltage value E 1 = 2.7V, the differential amplifier operates normally and the DC component of the output voltage at the output terminal 10 becomes constant (for example, 1.5V). calm down.

上述せる本考案によれば、冒頭に述べた如き増
幅回路に於ける電源投入時のノイズの発生を一部
抑えることができる。
According to the present invention described above, it is possible to partially suppress the generation of noise when the power is turned on in the amplifier circuit as described at the beginning.

尚、出力増幅器9は、A,AB,B級等のSEPP
回路でも良い。電源のリツプルは、商用交流電
圧、外部ノイズ等その原因の如何を問わない。
Note that the output amplifier 9 is a SEPP of A, AB, B class, etc.
It can also be a circuit. Ripples in the power supply may be caused by commercial AC voltage, external noise, etc., regardless of the cause.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は従来の増幅回路を示す回路図、第2図
は波形図、第3図は本考案による増幅回路の一実
施例を示す回路図である。 1は差動増幅器、Q1,Q2はその作動増幅用ト
ランジスタ、9は出力増幅器、Q5はその増幅用
トランジスタ、D2はクランプ用ダイオード、
6,14はコンデンサである。
FIG. 1 is a circuit diagram showing a conventional amplifier circuit, FIG. 2 is a waveform diagram, and FIG. 3 is a circuit diagram showing an embodiment of the amplifier circuit according to the present invention. 1 is a differential amplifier, Q 1 and Q 2 are transistors for operational amplification, 9 is an output amplifier, Q 5 is a transistor for amplification, D 2 is a clamp diode,
6 and 14 are capacitors.

Claims (1)

【実用新案登録請求の範囲】[Scope of utility model registration request] 差動増幅器と、その後段の出力増幅器とを有
し、該出力増幅器はその増幅用トランジスタの出
力電極が負荷を通じて電圧値がE2でリツプル分
を含む直流電圧を発生する電源に接続され、上記
差動増幅器には電圧値がE1(但し|E1|<E2
|,E1・E2>0)でリツプル分の除去された直
流電圧を発生する他の電源が接続されて成る増幅
回路に於て、上記増幅用トランジスタの出力電極
と上記他の電源との間にクランプ用ダイオードが
接続されて成る増幅回路。
It has a differential amplifier and an output amplifier at the subsequent stage, and the output amplifier has an output electrode of its amplifying transistor connected through a load to a power source that generates a DC voltage having a voltage value of E2 and including a ripple component. The differential amplifier has a voltage value of E 1 (however, |E 1 |<E 2
|, E 1 · E 2 > 0) and is connected to another power source that generates a DC voltage with ripples removed, in which the output electrode of the amplifying transistor and the other power source are An amplifier circuit with a clamp diode connected between them.
JP16024779U 1979-11-19 1979-11-19 Expired JPS6115619Y2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP16024779U JPS6115619Y2 (en) 1979-11-19 1979-11-19

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP16024779U JPS6115619Y2 (en) 1979-11-19 1979-11-19

Publications (2)

Publication Number Publication Date
JPS5677116U JPS5677116U (en) 1981-06-23
JPS6115619Y2 true JPS6115619Y2 (en) 1986-05-15

Family

ID=29671402

Family Applications (1)

Application Number Title Priority Date Filing Date
JP16024779U Expired JPS6115619Y2 (en) 1979-11-19 1979-11-19

Country Status (1)

Country Link
JP (1) JPS6115619Y2 (en)

Also Published As

Publication number Publication date
JPS5677116U (en) 1981-06-23

Similar Documents

Publication Publication Date Title
JPS631833B2 (en)
JPS6133708Y2 (en)
US4283683A (en) Audio bridge circuit
JPS6115619Y2 (en)
JP2000022451A (en) Signal processing circuit device
JPH0716138B2 (en) Amplifier circuit device
JPH0326565B2 (en)
JPS6336745Y2 (en)
JPS6325765Y2 (en)
JPS5949728B2 (en) variable impedance circuit
JPH0321082Y2 (en)
JPH0535627Y2 (en)
JP2752836B2 (en) Voltage-current conversion circuit
JP2586551B2 (en) Saw wave amplitude control circuit
JPH0453061Y2 (en)
JPH0161247B2 (en)
JPH0241931Y2 (en)
JPH05175744A (en) Output circuit
JPS5827537Y2 (en) Complementary push-pull amplifier
JP2600890B2 (en) Pulse edge extension circuit
KR940002234Y1 (en) Dynamic deemphasis circuit
JPH057886B2 (en)
JPH036022Y2 (en)
JPH0449701Y2 (en)
JPH0328580Y2 (en)