JPH0256935A - 半導体集積回路装置 - Google Patents

半導体集積回路装置

Info

Publication number
JPH0256935A
JPH0256935A JP20772188A JP20772188A JPH0256935A JP H0256935 A JPH0256935 A JP H0256935A JP 20772188 A JP20772188 A JP 20772188A JP 20772188 A JP20772188 A JP 20772188A JP H0256935 A JPH0256935 A JP H0256935A
Authority
JP
Japan
Prior art keywords
type
concentration
isolation
low
breakdown strength
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP20772188A
Other languages
English (en)
Inventor
Takeshi Oda
剛 黄田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP20772188A priority Critical patent/JPH0256935A/ja
Publication of JPH0256935A publication Critical patent/JPH0256935A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Bipolar Transistors (AREA)
  • Bipolar Integrated Circuits (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 この発明はパワー素子を1素子内蔵した半導体集積回路
に関するものである。
〔従来の技術〕
第3図(al−Inを用いて従来のパワー素子を1素子
内した半導体集積回路について説明する。まず、第3図
(alに示すごと<、N形像比抵抗基板(11の所定の
位置にボロンを拡散することによって基板との高ン;度
分離領域(2)を、形成し第3図+blに示すごとくア
ンチモンを拡散することによって高濃度のN形埋め込み
層(4)を形成する。
そうしておいて、第3図telに示すごとく、そのヒに
エピタキシャル層(5)を形成する。ついで、第3図(
dlに示すごとく、同−千ノプ内の素子を分離rるため
にボロンを拡散して分離領域(6)を形成し、素子の直
列抵抗を下げるためにリンの拡散により一ルクタウォー
ル(7)を形成する。
ついで、第3図telに示すごとく、ボロンを注入する
ごとによりN P N、 )ランジスタのヘース領域(
8)、横形PNP トランジスタのエミッタ領域(8,
1)、コレクタ領域(8,2)を形成し、リンを拡散す
ることによりNPN )ランジスタのエミッタ領域(9
)横形PNP トランジスタのベースコンタクト(9,
1)を形成する。
そして第3図(f)に示すごとく、酸化膜θφに電極取
出し用の穴を開けた後にアルミニウムの配線0υを行い
完成づる。
〔発明が解決しようとする課題〕
かかる従来のパワー素子を1素子内蔵した半導体集積回
路においては、N形基板に制御回路部では、N形エピタ
キシャル層とN形基板との低電圧でのパンチスルーを防
ぐため高濃度のP形層を形成しているので、高濃度のN
形埋め込み層を形成した後のエピタキシャル層成長時に
高濃度のP形層のオートドーピングが著しく高濃度のN
形埋め込み層を追い越し、高濃度のN形埋め込み層を取
り囲んでしまい、制御回路部のトランジスタの飽和電圧
を著しく悪化させてしまうという欠点があった。又、コ
レクタ電流が高濃度のP形骨離層に流れ、寄生電流が非
常に多くなり、従ってパワー素子を1素子内蔵した半導
体集積回路の制御回路部の特性が悪化してしまうという
欠点があった。
この発明の目的は、上記の様な問題点を解消するために
なされたもので高耐圧パワー素子の特性の維持はもちろ
ん、チップ内の低耐圧制御回路部の特性の向上を目的と
している。
〔課題を解決するための手段〕
この発明にかかる半導体集積回路装置は低耐圧制御回路
部においてN形基板に形成するP形高?農度分!Jff
lの直上に取り囲む様にしてP形低濃度分諦層を形成し
たものである。
〔作用〕
パワー素子を1素子内蔵した半導体集積回路の制御回路
部では、N形エビクキシャル層とN形基板との低電圧で
のパンチスルーを防ぐためにP形高濃度分離層は絶対に
必要であるが、高濃度のN形埋め込み層を形成した後の
エピタキシャル層成長時に高濃度のP形層のオートドー
ピングにより高濃度のN形埋め込み層を追い越し、高濃
度のN形埋め込み層を取り囲んでしまっていた。
オートドーピングを防ぐためには、単にP形骨l11層
の濃度を全体的に低くすればよいのだが、この方法では
N形エピタキシャル層との低電圧でのパンチスルーを防
ぐことはできない。そこで、表面近傍のP形骨離層は濃
度を抑えかつ低電圧のアバランシェ降伏が起らない程度
の濃度を持つ低濃度の層で、内部の層は低電圧でのパン
チスルーを防ぐ程度の高濃度と拡散深さを持つ層である
。これらの二重のP形骨離層を持っているので高濃度の
N形埋め込み層を取り囲んでしまい制御回路部のトラン
ジスタの飽和電圧を悪化させることも、エピタキシャル
層とN形基板との低電圧でのパンチスルーもなく通常の
半導体集積回路の制御回路部と同等の特性を得ることが
できる。
〔発明の実施例〕
本発明の一実施例について、図に従って説明する。第1
図は此の発明の一実施例による半導体集積回路装置の断
面構造を示し、第2図(al −fg)にその製造フロ
ーに従った断面構造を示す。
まず、第2図fa)に示すごと(、N形像比抵抗基板f
ilの所定の位置にボロンを拡散することによっエツト
雰囲気中での酸化と酸化膜除去により表面近傍に低濃度
のP形の恭板との分離領域(3)を形成する。また、第
2図(a)に示すごとく、アンチモンを拡散するごとに
より、高濃度のN形埋め込み層(3)を形成する。
そうし°ζおい°ζ、第2図+dlに示すごとく、その
上にエピク;1゛シャル層(4)を形成する。ついで、
第2図(atに示すごとく、同一チップ内の素子を分離
するためにボロンを拡散し”ζ分離領域(5)を形成し
、素子の直列11(抗を下げるためにリンの拡散により
コレクタウオール(6)を形成する。
ついで、第2図R1に示すごとく、ボロンを注入するこ
とによりN I) N )ランジスタのベース領域(8
)、横形PNr’ )ランジスタのエミッタ領域(8,
1)、コレクタ領域(8,2)を形成し、リンを拡11
にすることによりN I) N l−ランジスタのエミ
ッタ61域(9)横形PNP l−ランジスタのベース
コンタクト(9,1)を形成する。
そして、第2図fg+に示すごとく、酸化膜00)に電
極取り出し用の穴を開けた後にアルミニウムの配線ao
を行い完成する。以上、実施例においては高耐圧部には
バイポーラトランジスタを用いた例についてのべたが、
当然、高耐圧部に他の高耐圧素子、例えば0MO5FE
Tなど、低耐圧部にCMO5FETなどの素子が含まれ
ても同等の効果が得られる。
〔発明の効果〕
以北、説明したようにこの発明によれば、パワー素子を
1素子内蔵した路において、高耐圧パワー素子の特性の
維持は勿論低耐圧部の飽和電圧や寄生電流について、通
常の半導体集積回路の制御回路部と同等の特性を持つこ
とができるので、千ノブ全体としての電気的特性を悪化
させることのないチップを得ることができる。
【図面の簡単な説明】
第1図は、この発明の一実施例による半導体集積回路の
断面図を示し、第2図+a+ −(91はその製造フロ
ーに従った断面構造である。 第3図(a+−(f)は従来の技術による半導体集積回
路の製造フローに従った断面構造である。 図中、(1)はN形像比抵抗半導体基板、(2)はP形
高濃度分離領域、(3)はP形像濃度分離領域、(4)
はN形高濃度埋め込み層領域、(5)はエピタキシャル
層領域、(6)は上部分離領域、(7)はコレクタウオ
ール領域、(8)はNPNトランジスタのベース領域、
(8,1)  は横形PNP トランジスタのエミッタ
領域、(8,2)  は横形PNPトランジスタのコレ
クタ領域、(9)はNPN トランジスタのエミッタ領
域、(9,1)は横形PNP )ランジスタのベースコ
ンタクト領域、(+01は酸化膜、Qllはアルミニウ
ム配線を示す。 尚、図中、同一番号及び同一符号は同一箇所を示す。 代理人    大  岩  増  雄 第1図 第2図 第2図 (e) 第3 図 (、l) 第3 図 ? 手 続 補 正 書(自発)

Claims (1)

    【特許請求の範囲】
  1. 第一導電形を有する半導体基板、前記半導体基板の所定
    部分に形成された高不純物濃度の第二導電形を有する第
    一の半導体領域、前記第一の半導体領域を理め込むごと
    くに形成された低不純物濃度の第二導電形を有する第二
    の半導体領域、前記第二の半導体領域の所定の部分に形
    成された高不純物濃度の第一導電形を有する第三の半導
    体領域前記半導体基板、第一の半導体領域、第二の半導
    体領域、第三のの半導体領域を埋め込むごとくに、形成
    された第一導電形を有する第四の半導体領域、前記、半
    導体基板、第一の半導体領域、第二の半導体領域、第三
    の半導体領域、第四の半導体領域を有することを特徴と
    する半導体集積回路装置。
JP20772188A 1988-08-22 1988-08-22 半導体集積回路装置 Pending JPH0256935A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP20772188A JPH0256935A (ja) 1988-08-22 1988-08-22 半導体集積回路装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP20772188A JPH0256935A (ja) 1988-08-22 1988-08-22 半導体集積回路装置

Publications (1)

Publication Number Publication Date
JPH0256935A true JPH0256935A (ja) 1990-02-26

Family

ID=16544449

Family Applications (1)

Application Number Title Priority Date Filing Date
JP20772188A Pending JPH0256935A (ja) 1988-08-22 1988-08-22 半導体集積回路装置

Country Status (1)

Country Link
JP (1) JPH0256935A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6469365B1 (en) * 1998-02-12 2002-10-22 Infineon Technologies Ag Semiconductor component with a structure for avoiding parallel-path currents and method for fabricating a semiconductor component
DE102008008498A1 (de) * 2008-02-11 2009-10-01 Austriamicrosystems Ag Verfahren zur Verminderung von Punch-Through-Neigung zwischen dotierten Halbleiterbereichen und Halbleiterbauelement

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6469365B1 (en) * 1998-02-12 2002-10-22 Infineon Technologies Ag Semiconductor component with a structure for avoiding parallel-path currents and method for fabricating a semiconductor component
DE102008008498A1 (de) * 2008-02-11 2009-10-01 Austriamicrosystems Ag Verfahren zur Verminderung von Punch-Through-Neigung zwischen dotierten Halbleiterbereichen und Halbleiterbauelement
DE102008008498B4 (de) * 2008-02-11 2016-10-13 Austriamicrosystems Ag Verfahren zur Verminderung von Punch-Through-Neigung zwischen dotierten Halbleiterbereichen und Halbleiterbauelement

Similar Documents

Publication Publication Date Title
KR100683100B1 (ko) 반도체 집적 회로 장치 및 그 제조 방법
KR100683099B1 (ko) 반도체 집적 회로 장치 및 그 제조 방법
JPH07326773A (ja) ダイオードおよびその製造方法
JP3898024B2 (ja) 集積回路及びその製造方法
JP2004031576A (ja) 半導体集積回路装置
US6469366B1 (en) Bipolar transistor with collector diffusion layer formed deep in the substrate
JPH0256935A (ja) 半導体集積回路装置
JP2008218982A (ja) 半導体装置及びその製造方法
KR0163924B1 (ko) 수평형 트랜지스터 및 그 제조방법
JP3089755B2 (ja) 半導体集積回路装置
JP2000294563A (ja) ラテラルバイポーラトランジスタ
JP4681090B2 (ja) 半導体装置の製造方法
JPH04364736A (ja) 半導体集積回路装置
JP2002198542A (ja) 半導体集積回路装置およびその製造方法
JPH05109748A (ja) 半導体装置およびその製造方法
JPH05109744A (ja) 半導体装置
JPH0263155A (ja) 半導体集積回路装置
JPH05109745A (ja) 半導体装置
JPH02144924A (ja) 縦型バイポーラトランジスタ
JPS61207067A (ja) 半導体集積回路装置の製造方法
JPH08153800A (ja) 半導体集積回路装置
JPS58212171A (ja) 半導体装置
JPH05166820A (ja) 半導体装置およびその製造方法
JPH0263156A (ja) 半導体集積回路装置
JPH0722433A (ja) 半導体装置およびその製造方法