JPH02275992A - Pitch controller for electronic musical instrument - Google Patents

Pitch controller for electronic musical instrument

Info

Publication number
JPH02275992A
JPH02275992A JP2033153A JP3315390A JPH02275992A JP H02275992 A JPH02275992 A JP H02275992A JP 2033153 A JP2033153 A JP 2033153A JP 3315390 A JP3315390 A JP 3315390A JP H02275992 A JPH02275992 A JP H02275992A
Authority
JP
Japan
Prior art keywords
pitch
value
gate
output
stored data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2033153A
Other languages
Japanese (ja)
Other versions
JPH0421200B2 (en
Inventor
Kunio Sato
邦雄 佐藤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Casio Computer Co Ltd
Original Assignee
Casio Computer Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Casio Computer Co Ltd filed Critical Casio Computer Co Ltd
Priority to JP2033153A priority Critical patent/JPH02275992A/en
Publication of JPH02275992A publication Critical patent/JPH02275992A/en
Publication of JPH0421200B2 publication Critical patent/JPH0421200B2/ja
Granted legal-status Critical Current

Links

Landscapes

  • Electrophonic Musical Instruments (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

PURPOSE:To set the frequency of an output signal to a specific value accurately and instantaneously by increasing or decreasing the value of stored data according to the operation of 1st and 2nd operation means and setting the stored data to the specific value when the two operation means are operated at the same time. CONSTITUTION:The value of the stored data is varied according to the operation of the 1st operation means 10 which varies musical sound pitch to a high tone side and the 2nd operation means 11 which varies the pitch to a low tone side and a control means sets the stored data to the specific value when the 1st and 2nd operation means 10 and 11 are operated at the same time. Consequently, the pitch of a musical sound is easily specified and set to the specific reference value by one touch, so the operability is improved and the setting does not require any special operation means.

Description

【発明の詳細な説明】 〔発明の技術分野〕 本発明は、電子楽器におけるピッチ制御装置に関し、特
に少数の変更量設定用スイッチを用いて、ピッチ変更量
を所定値に即座に設定し得るようにしたものに関する。
DETAILED DESCRIPTION OF THE INVENTION [Technical Field of the Invention] The present invention relates to a pitch control device for an electronic musical instrument, and in particular to a pitch control device for an electronic musical instrument, and particularly to a pitch control device for instantly setting a pitch change amount to a predetermined value using a small number of change amount setting switches. Concerning what has been done.

〔従来技術〕[Prior art]

従来、電子楽器等においてチューニングを行なう際、ダ
イヤルを回転させて、所望の周波数に設定するものがあ
る。この場合、可変発振器として、LC発振器を用い、
上記ダイヤルで、L又はCの値を変化させることにより
実現していた。更には、非安定マルチバイブレータを用
い、定数を、上記同様にダイヤルを用いて変化させて、
チューニングを行なっていた。こうしたダイヤルを用い
てアナログ的にチューニングを行なう方法では、チュ−
ニング値を正確に設定することは難しく、またダイヤル
は多接点型のためコスト高になる欠点があった0 そこで、従来からこのダイヤルの代わりに2個のスイッ
チを用い、一方のスイッチを操作すれば出力周波数を増
大させ、他方のスイッチを操作すれば出力周波数を減少
させるようにすることが提案された。(例えば特開昭5
6−104545号)〔従来技術の問題点〕 しかしながら、このように出力周波数増大、減少用のス
イッチによって出力周波数を基準となるチューニング値
、例えばA 4 = 442 (Hz)からずらした場
合、これを再び元の基準値に戻そうとすると、ずらすの
に要した操作量と時間が必要となる。これはずらした量
が大きければ大きいほど元の基準値に戻すのに手間と時
間がかかることになり、問題であった。また基準値に即
座に戻すための専用のスイッチを設けることも考えられ
たが、これはスイッチ数の増大を招き、好ましいことで
はなかった。
2. Description of the Related Art Conventionally, when tuning an electronic musical instrument, a dial is rotated to set a desired frequency. In this case, an LC oscillator is used as the variable oscillator,
This was achieved by changing the value of L or C using the dial. Furthermore, by using an unstable multivibrator and changing the constant using the dial in the same way as above,
I was doing some tuning. In this analog tuning method using a dial, the tuning
It is difficult to set the value accurately, and the dial is a multi-contact type, making it expensive. Therefore, traditionally, two switches were used instead of the dial, and one switch was operated. It has been proposed to increase the output frequency by operating one switch, and to decrease the output frequency by operating the other switch. (For example, JP-A No. 5
No. 6-104545) [Problems with the prior art] However, when the output frequency is shifted from the reference tuning value, for example, A 4 = 442 (Hz) using the output frequency increase/decrease switch, this If you try to return it to the original reference value again, the amount of operation and time required to shift it will be required. This was a problem because the larger the amount of deviation, the more effort and time it would take to return to the original reference value. It has also been considered to provide a dedicated switch for immediately returning to the reference value, but this would increase the number of switches and was not desirable.

〔発明の目的〕[Purpose of the invention]

本発明は、出力信号の周波数をスイッチ数を増加させる
ことなく、即座に正確に基準値等の所定値に設定できる
電子楽器のピッチ制御装置を提供することを目的とする
SUMMARY OF THE INVENTION An object of the present invention is to provide a pitch control device for an electronic musical instrument that can immediately and accurately set the frequency of an output signal to a predetermined value such as a reference value without increasing the number of switches.

〔発明の要点〕[Key points of the invention]

本発明は上記目的を達成するために、楽音ピッチを高音
側に変更するための第1の操作手段と、楽音のピッチを
低音側に変更するための第2の操作手段と、第1及び第
2の操作手段の操作に応じて記憶データの値が増減変更
される記憶手段と、第1及び第2の操作手段が同時に操
作されたことを検出し、この検出に基づき記憶手段の記
憶データを所定値に設定する制御手段とを備え、記憶手
段の記憶データに基づき楽音のピッチを設定または制御
するようにしたことを特徴とする。
In order to achieve the above object, the present invention includes a first operating means for changing the pitch of musical tones to the treble side, a second operating means for changing the pitch of the musical tones to the bass side, and first and second operating means for changing the pitch of musical tones to the bass side. A storage means in which the value of the stored data is increased or decreased according to the operation of the second operation means, detects that the first and second operation means are operated at the same time, and based on this detection, stores the data stored in the storage means. The pitch of the musical tone is set or controlled based on the data stored in the storage means.

〔実施例〕〔Example〕

第1図は、本発明のピッチ制御装置を適用した電子楽器
の主要ブロック図である。図中1は、周波数発生器であ
り、この周波数発生器1の出力は、分周器2に入力する
。この分周器2にて、上記周波数発生器1の信号を1/
7E38に分周した後、位相比較器(P、D、)3の一
端に入力する。この位相比較器3の出力は、ローパスフ
ィルタ(LPF)4、電圧制御型発振器(VCO)5を
介し、分周器6.7に入力し夫々I72.1/3に分周
される。上記分周器6の出力はプログラマブルデバイダ
8に入力し、分周比を決定される。このプログラマブル
デバイダ8の分周比は、チューニングデータ発生部9に
て指定されるもので、チューニング値を増大させるため
の第1の操作子10と、チューニング値を減少させる第
2の操作子11の押圧操作により行なわれる。又、プロ
グラマブルデバイダ8の出力は、上記位相比較器3の他
端に入力する。従って、この位相比較器3、ローパスフ
ィルタ4、電圧制御型発振器5、分周器6、プログラマ
ブルデバイダ8にてPLL 12が構成される。
FIG. 1 is a main block diagram of an electronic musical instrument to which the pitch control device of the present invention is applied. In the figure, 1 is a frequency generator, and the output of this frequency generator 1 is input to a frequency divider 2. This frequency divider 2 divides the signal from the frequency generator 1 into 1/
After dividing the frequency into 7E38, it is input to one end of the phase comparator (P, D,) 3. The output of the phase comparator 3 is input to a frequency divider 6.7 via a low pass filter (LPF) 4 and a voltage controlled oscillator (VCO) 5, and is divided into I72.1/3. The output of the frequency divider 6 is input to a programmable divider 8 to determine the frequency division ratio. The frequency division ratio of this programmable divider 8 is specified by the tuning data generator 9, and the first operator 10 for increasing the tuning value and the second operator 11 for decreasing the tuning value are used. This is done by pressing. Further, the output of the programmable divider 8 is input to the other end of the phase comparator 3. Therefore, the phase comparator 3, low-pass filter 4, voltage-controlled oscillator 5, frequency divider 6, and programmable divider 8 constitute a PLL 12.

一方、このPLL 12の出力は、上記分周器7を介し
楽音作成部13のCLK端子に入力し、上記楽音作成部
13の基準クロックとなる。又、この楽音作成部13に
は、鍵、リズムの種類を指定するスイッチ等を有するキ
ー・スイッチ部14の信号がCPU (中央制御装置二
マイクロプロセッサ等から成る)15を介し、入力して
いる。そして、上記楽音作成部13は、」1記PLL 
12から分周器7を介した基準クロックに基づいて、つ
まり所望のチューニング値にて、楽音が作成されて、図
示しない増幅器、スピーカを介し、放音される。
On the other hand, the output of this PLL 12 is inputted to the CLK terminal of the musical tone generating section 13 via the frequency divider 7, and serves as a reference clock for the musical tone generating section 13. Further, signals from a key switch section 14 having switches for specifying the type of key and rhythm are inputted to the musical tone creation section 13 via a CPU (comprised of a central control unit, two microprocessors, etc.) 15. . Then, the musical tone creation section 13 uses the PLL described in 1.
A musical tone is created based on a reference clock from 12 through a frequency divider 7, that is, at a desired tuning value, and is emitted through an amplifier and a speaker (not shown).

次に、第2図にてチューニングデータ作成部9の具体的
回路を示す。第1の操作子10、第2の操作子11の一
端は夫々、接地しており、一方、他端は抵抗R1、R2
を夫々介して電圧■が供給される。上記第1、第2の操
作子10.11は、またインバータ16.17、ワンシ
ョットマルチ18.19、更にアンドゲート20.21
の一端に夫々入力する。上記ワンショットマルチ18.
19の出力は、インバータ22.23を介し、上記アン
トゲ−)20,21の他端に夫々入力する。
Next, a specific circuit of the tuning data creation section 9 is shown in FIG. One end of the first operator 10 and the second operator 11 are respectively grounded, while the other ends are connected to resistors R1 and R2.
A voltage (■) is supplied through each of them. The first and second operators 10.11 also include an inverter 16.17, a one-shot multi 18.19, and an AND gate 20.21.
Enter each at one end. The above one-shot multi 18.
The outputs of 19 are input to the other ends of the above-mentioned game consoles 20 and 21 via inverters 22 and 23, respectively.

そして、このアンドゲート20.21の出力は、アンド
ゲート24.25、オアゲート26.27、アンドゲー
ト28.29を介して、カウンタ部30にカウントUP
1カウントdown信号として夫々入力する。一方、発
振器31の出力は、上記アンドゲート24.25の他端
に入力する。また、上記第1、第2の操作子10.11
からの出力は、微分回路32.33に夫々入力し、上記
第1、第2の操作子10.11を押圧した瞬間だけ、出
力が生じる。そして、この微分回路32.33の出力は
、夫々オアゲート26.27の他端に入力する。加えて
、上記抵抗R1、R2を介した電圧Vは、インバータ3
4.35を夫々介し、アンドゲート36に入力し、この
アンドゲート36の出力は、上記カウンタ部30に所定
値を設定するRESET信号として入力する。上記カウ
ンタ部30の出力は、夫々ナントゲート37.38に入
力し、更に上記アンドゲート28.29の他端に夫々入
力する。ここで、ナントゲート37は上部カウンタ部3
0の値が所望の最大値に達すると出力が1101+とな
り、上記アンドゲート28を閉成し、上記カウンタ部3
0のカウントUP動作を停止させる。又、ナントゲート
38は上記カウンタ部30の値が所望の最小値に達する
出力が“0”′となり、上記アンドゲート29を閉成し
、上記カウンタ部30のカウントd o w n動作を
停止させる。一方、上記カウンタ部30の出力は、デコ
ーダ39に入力し、デコードされて上記プログラマブル
デバイダ8に入力する。
Then, the output of the AND gate 20.21 is sent to the counter section 30 for counting up via an AND gate 24.25, an OR gate 26.27, and an AND gate 28.29.
Each is input as a 1 count down signal. On the other hand, the output of the oscillator 31 is input to the other end of the AND gate 24.25. In addition, the first and second operators 10.11
The outputs are input to differentiating circuits 32 and 33, respectively, and an output is generated only at the moment when the first and second operators 10 and 11 are pressed. The outputs of the differentiating circuits 32 and 33 are input to the other ends of the OR gates 26 and 27, respectively. In addition, the voltage V via the resistors R1 and R2 is applied to the inverter 3.
4.35 to an AND gate 36, and the output of this AND gate 36 is input to the counter section 30 as a RESET signal for setting a predetermined value. The outputs of the counter section 30 are respectively input to Nant gates 37 and 38, and further input to the other ends of the AND gates 28 and 29, respectively. Here, the Nantes gate 37 is the upper counter part 3.
When the value of 0 reaches the desired maximum value, the output becomes 1101+, the AND gate 28 is closed, and the counter section 3
Stops the 0 count UP operation. Further, the output of the Nant gate 38 becomes "0" when the value of the counter section 30 reaches a desired minimum value, and the AND gate 29 is closed and the counting operation of the counter section 30 is stopped. . On the other hand, the output of the counter section 30 is input to a decoder 39, decoded, and input to the programmable divider 8.

次に上記実施例の動作につき説明する。Next, the operation of the above embodiment will be explained.

上記周波数発生器1からの発振周波数4.946848
〔MH2)の信号が、分周器2にて1/768に分周さ
れPLL 12に入力する。そして、このPLL 12
内の上記プログラマブルデバイダ8は、上記チューニン
グデータ発生部9からのデータにより分周比が決定され
、上記PLL 12からの出力が上記分周器7を介して
、上記楽音作成部13に入力する。この時、上記プログ
ラマブルデバイダ8の分周比が1/1152の時、上記
分周器7からの信号が4.94684 (MH2)とな
り、A4= 442 CH2)に設定される。
Oscillation frequency from frequency generator 1 above 4.946848
The signal of [MH2] is divided into 1/768 by the frequency divider 2 and input to the PLL 12. And this PLL 12
The frequency division ratio of the programmable divider 8 is determined by the data from the tuning data generating section 9, and the output from the PLL 12 is inputted to the tone generating section 13 via the frequency divider 7. At this time, when the frequency division ratio of the programmable divider 8 is 1/1152, the signal from the frequency divider 7 becomes 4.94684 (MH2), and A4=442 CH2).

この時、上記第2の操作子11を押圧すると、上記微分
回路33から一発信号が出力しオアゲート27を介し、
アンドゲート29の一端に入力する。ここで、ナントゲ
ート38の出力は、カウンタ部30が最小値に達してい
ないため“1″となっており、上記アンドゲート29を
閉成している。
At this time, when the second operator 11 is pressed, a one-shot signal is output from the differential circuit 33 and passed through the OR gate 27.
It is input to one end of the AND gate 29. Here, the output of the Nant gate 38 is "1" because the counter section 30 has not reached the minimum value, and the AND gate 29 is closed.

従って、上記オアゲート27から出力した信号が、上記
アンドゲート29を介して、カウンタ部3゜のカウント
値を−1させる。すると、デコーダ39にてデコードさ
れ、上記プログラマブルデバイダ8の分周比を1/11
51に設定させる。この時、上記分周器7の出力信号は
、4294CHz)  減衰して、上記楽音作成部13
に入力する。この結果A4= 441.8 (Hz)と
なり約1.5セント低くなる。
Therefore, the signal output from the OR gate 27 passes through the AND gate 29 and causes the count value of the counter section 3° to decrease by 1. Then, the decoder 39 decodes the frequency division ratio of the programmable divider 8 to 1/11.
Set it to 51. At this time, the output signal of the frequency divider 7 is attenuated (4294 CHZ), and the output signal of the frequency divider 7 is attenuated to 4294 CHZ.
Enter. As a result, A4=441.8 (Hz), which is about 1.5 cents lower.

再度、上記第2の操作子11を押圧すると上述の動作が
くり返され、上記分周器7の出力信号は、4294CH
z)減衰して、この結果 A4= 441.2 CHz:lとなり、更に約1.5
セント低くなる。
When the second operator 11 is pressed again, the above operation is repeated, and the output signal of the frequency divider 7 becomes 4294CH.
z) is attenuated, resulting in A4 = 441.2 CHz:l, which is further approximately 1.5
cents lower.

ここで、上記第2の操作子11を押圧し続けるとする。Here, it is assumed that the second operator 11 is continued to be pressed.

まず微分回路33より一発信号が出力し、オアゲート2
7に入力し、アンドゲート29を介しカウンタ部30の
カウント値を1だけ減する。
First, a single signal is output from the differentiating circuit 33, and the OR gate 2
7, and the count value of the counter section 30 is decremented by 1 via the AND gate 29.

その後約0.5 秒後、上記ワンショットマルチ19の
Q端子からの出力が“0”となり、インバータ23にて
反転された信号が、アンドゲート21の一端に入力する
。このアンドゲート21の他端は、インバータ17を介
して出力した“1′′信号が入力している。すると、ア
ンドゲート21から“1”信号が出力し、アンドゲート
25を閉成させる。従って、発振器31から約10CH
z)のクロックが出力し、上記アンドゲート25を介し
、更にオアゲート27、上記アンドゲート29を介し、
上記カウンタ部30に入力し、カウントdown動作が
行なわれる。そして、デコーダ39にてデコードされ、
上記プログラマブルデバイダ8の分周比を変化させ、チ
ューニング値を減衰させる。なお、予め設定したカウン
ト値に達すると、ナントゲート38からの出力信号が“
′0”となり、アンドゲート29を閉成し、カウンタ部
30のカウントdown動作を停止させる。従って、チ
ューニング値は、ある値以下にはならないように設定さ
れている。
Approximately 0.5 seconds later, the output from the Q terminal of the one-shot multi 19 becomes "0", and the signal inverted by the inverter 23 is input to one end of the AND gate 21. The other end of this AND gate 21 is input with the "1'' signal outputted via the inverter 17. Then, the AND gate 21 outputs a "1" signal and closes the AND gate 25. Therefore, , about 10CH from oscillator 31
z) is outputted, via the AND gate 25, further via the OR gate 27, and the AND gate 29,
The signal is input to the counter section 30, and a count down operation is performed. Then, it is decoded by the decoder 39,
The frequency division ratio of the programmable divider 8 is changed to attenuate the tuning value. Note that when the preset count value is reached, the output signal from the Nantes gate 38 becomes “
'0'', the AND gate 29 is closed, and the count down operation of the counter section 30 is stopped. Therefore, the tuning value is set so as not to fall below a certain value.

上記第1の操作子10の動作についても、上記第2の操
作子11と全く同様であり、1回押圧すれば、カウンタ
部30のカウント値が+1され、0.5秒以上押圧し続
けると連続してカウント値がカウントUPされる。そし
て、予め設定した値に達すると、カウントUP動作が停
止される。
The operation of the first operator 10 is exactly the same as that of the second operator 11, and if it is pressed once, the count value of the counter section 30 will be incremented by 1, and if it is pressed continuously for 0.5 seconds or more, The count value is continuously incremented. Then, when the preset value is reached, the count up operation is stopped.

一方、上記第1、第2の操作子10.11を同時に押圧
する。インバータ34.35の出力が“′1゛となり、
アンドゲート36から信号を生じさせる。この信号は、
上記カウンタ部30をリセットする信号である。従って
、上記カウンタ部30の値が所定値にリセットされる。
On the other hand, the first and second operators 10.11 are pressed simultaneously. The output of inverters 34 and 35 becomes "'1",
A signal is generated from AND gate 36. This signal is
This is a signal for resetting the counter section 30. Therefore, the value of the counter section 30 is reset to a predetermined value.

この時、上記カウンタ部30の出力は、デコーダ39に
てデコードされ、上記プログラマブルデバイダ8の分周
比を1/1152に設定する。つまり、上記第1、第2
の操作子10.11を同時に押圧することにより、チュ
ーニング値は、A4= 442 (Hz)に瞬時に設定
される。
At this time, the output of the counter section 30 is decoded by the decoder 39, and the frequency division ratio of the programmable divider 8 is set to 1/1152. In other words, the first and second
By simultaneously pressing the controls 10 and 11, the tuning value is instantly set to A4=442 (Hz).

上述の如く、チューニングを行った後、キー・スイッチ
部14にて、所望の音色を設定し、所望の鍵を押圧する
ことにより、CPU15を介し、夫々対応する音色コー
ド、キーコードが出力し、上記楽音作成部13にて、上
記所望の音色にて、かつ、上記設定されたチューニング
値に基づいて、上記押圧した鍵の音高に対応した楽音信
号を出力し、図示しない増幅器を介しスピーカにて放音
させる。
As described above, after tuning, by setting a desired tone using the key switch section 14 and pressing a desired key, the corresponding tone code and key code are outputted via the CPU 15. The musical tone generating section 13 outputs a musical tone signal corresponding to the pitch of the pressed key with the desired tone and based on the set tuning value, and outputs the musical tone signal to the speaker via an amplifier (not shown). to emit a sound.

上述した実施例において、PLLを用いてクロックを得
ているので、高精度で高安定度のチューニング値が得ら
れるというすぐれた効果がある。
In the embodiment described above, since the clock is obtained using a PLL, there is an excellent effect that a highly accurate and highly stable tuning value can be obtained.

又、プログラマブルデバイダの分周比を変化させるだけ
で、簡単にクロックの周波数を可変にできる効果がある
Furthermore, the clock frequency can be easily varied by simply changing the frequency division ratio of the programmable divider.

〔発明の効果〕〔Effect of the invention〕

本発明は、出力楽音のピッチを高音側に変更させる第1
の操作手段と、上記出力楽音のピッチを低音側に変更さ
せる第2の操作手段とを設け、この第1、第2の操作手
段を同時操作することにより、上記出力楽音のピッチを
所定値に設定可能なため、楽音のピッチの指定が簡単に
行なえ、特に、基準となる所定の値にワンタッチで設定
できるので操作性が向上し、しかも特別の操作手段を必
要とせずして基準となる所定の値に設定できるので構成
の簡単化をもたらすという効果がある。
The present invention provides a first method for changing the pitch of an output musical tone to a higher pitch side.
and a second operating means for changing the pitch of the output musical tone to the bass side, and by simultaneously operating the first and second operating means, the pitch of the output musical tone is adjusted to a predetermined value. Since it is configurable, it is easy to specify the pitch of a musical tone, and in particular, it can be set to a predetermined standard value with one touch, improving operability. This has the effect of simplifying the configuration because it can be set to a value of .

【図面の簡単な説明】[Brief explanation of drawings]

第1図は、本発明を適用した電子楽器の主要ブロック図
、第2図は、電子楽器を駆動させるための基本クロック
を発生するチューニングデータ発生部の具体的回路図で
ある。 8・・・プログラマブルデバイダ、 9・・・チューニングデータ発生部、 10・・・第1の操作子、 11・・・第2の操作子、 12・・・PLL。 13・・・楽音作成部、 18.19・・・ワンショットマルチ、30・・・カウ
ンタ部、 32.33・・・微分回路、 39・・・デコーダ。
FIG. 1 is a main block diagram of an electronic musical instrument to which the present invention is applied, and FIG. 2 is a specific circuit diagram of a tuning data generating section that generates a basic clock for driving the electronic musical instrument. 8... Programmable divider, 9... Tuning data generator, 10... First operator, 11... Second operator, 12... PLL. 13...Musical tone creation section, 18.19...One shot multi, 30...Counter section, 32.33...Differentiating circuit, 39...Decoder.

Claims (3)

【特許請求の範囲】[Claims] (1)楽音のピッチを音高側に変更するための第1の操
作手段と、 楽音のピッチを低音側に変更するための第2の操作手段
と、 前記第1及び第2の操作手段の操作に応じて記憶データ
の値が増減変更される記憶手段と、前記第1及び第2の
操作手段が同時に操作されたことを検出し、この検出に
基づき前記記憶手段の記憶データを所定値に設定する制
御手段と、 を備え、前記記憶手段の記憶データに基づき楽音のピッ
チを設定または制御するようにした電子楽器のピッチ制
御装置。
(1) A first operating means for changing the pitch of musical tones toward the pitch side; a second operating means for changing the pitch of musical tones toward the bass side; and the first and second operating means. Detecting that the storage means whose stored data value is increased or decreased according to the operation and the first and second operation means are operated at the same time, and based on this detection, set the stored data of the storage means to a predetermined value. A pitch control device for an electronic musical instrument, comprising: a control means for setting or controlling the pitch of a musical tone based on data stored in the storage means.
(2)前記制御手段は、前記記憶データをピッチ変更量
零に対応する値に設定するものである特許請求の範囲第
1項記載の電子楽器のピッチ制御装置。
(2) The pitch control device for an electronic musical instrument according to claim 1, wherein the control means sets the stored data to a value corresponding to a pitch change amount of zero.
(3)前記第1及び第2の操作手段は、夫々押しボタン
スイッチから成る特許請求の範囲第1項記載の電子楽器
のピッチ制御装置。
(3) The pitch control device for an electronic musical instrument according to claim 1, wherein the first and second operating means each comprise a push button switch.
JP2033153A 1990-02-14 1990-02-14 Pitch controller for electronic musical instrument Granted JPH02275992A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2033153A JPH02275992A (en) 1990-02-14 1990-02-14 Pitch controller for electronic musical instrument

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2033153A JPH02275992A (en) 1990-02-14 1990-02-14 Pitch controller for electronic musical instrument

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP5214058A Division JPH06318081A (en) 1993-08-30 1993-08-30 Data controller

Publications (2)

Publication Number Publication Date
JPH02275992A true JPH02275992A (en) 1990-11-09
JPH0421200B2 JPH0421200B2 (en) 1992-04-08

Family

ID=12378634

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2033153A Granted JPH02275992A (en) 1990-02-14 1990-02-14 Pitch controller for electronic musical instrument

Country Status (1)

Country Link
JP (1) JPH02275992A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05307391A (en) * 1992-04-28 1993-11-19 Yamaha Corp Tuning device

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5711595U (en) * 1980-06-24 1982-01-21
JPS5810495U (en) * 1981-07-13 1983-01-22 ヤマハ株式会社 Preset control device for electronic musical instruments
JPS59171436U (en) * 1983-04-30 1984-11-16 カシオ計算機株式会社 variable frequency generator

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5810495B2 (en) * 1974-09-10 1983-02-25 株式会社豊田自動織機製作所 Somenkinioker Ochimonochiyouseisouchi
JPS55135196A (en) * 1979-04-09 1980-10-21 Electric Power Dev Co Ltd Manufacture of coal-heavy oil mixed fuel

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5711595U (en) * 1980-06-24 1982-01-21
JPS5810495U (en) * 1981-07-13 1983-01-22 ヤマハ株式会社 Preset control device for electronic musical instruments
JPS59171436U (en) * 1983-04-30 1984-11-16 カシオ計算機株式会社 variable frequency generator

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05307391A (en) * 1992-04-28 1993-11-19 Yamaha Corp Tuning device

Also Published As

Publication number Publication date
JPH0421200B2 (en) 1992-04-08

Similar Documents

Publication Publication Date Title
US4835491A (en) Clock signal generation
KR20200085791A (en) Frequency regulator and method for adjusting frequency, and electronic device
JPH02275992A (en) Pitch controller for electronic musical instrument
JPH07131343A (en) Frequency synthesizer
JPH02236596A (en) Pitch controller for electronic musical instrument
JPS6113297A (en) Electronic musical instrument with tuner
JPH0777349B2 (en) Frequency data generator
JPH06318081A (en) Data controller
JPH05206848A (en) Pll synthesizer circuit
JP2000347661A (en) Musical sound editing method
JP2001237700A (en) Phase-locked loop circuit
JPS62146020A (en) Pll frequency synthesizer
JPS5848716Y2 (en) Portamento effect device for electronic musical instruments
JPH10285027A (en) Pll oscillation circuit
JPS6333381Y2 (en)
JPH0733467Y2 (en) Digital phase locked loop circuit
JPH08330998A (en) Tuner device
JPH0260199B2 (en)
JPS5911117B2 (en) Tuning reference frequency signal generation circuit
JPS585036A (en) Variable clock generator
JPH07260923A (en) Transmission source for radar device
JPH04124299U (en) Guitar tuning frequency measuring device
JP2000077939A (en) Programmable quartz oscillator
JPH10107546A (en) Signal generator
JPH05259904A (en) Frequency synthesizer