JPH01160859U - - Google Patents
Info
- Publication number
- JPH01160859U JPH01160859U JP5006588U JP5006588U JPH01160859U JP H01160859 U JPH01160859 U JP H01160859U JP 5006588 U JP5006588 U JP 5006588U JP 5006588 U JP5006588 U JP 5006588U JP H01160859 U JPH01160859 U JP H01160859U
- Authority
- JP
- Japan
- Prior art keywords
- type
- transistors
- integrated circuit
- diffusion
- sub
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000009792 diffusion process Methods 0.000 claims description 5
- 230000000295 complement effect Effects 0.000 claims 1
- 239000004020 conductor Substances 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 2
Landscapes
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
- Design And Manufacture Of Integrated Circuits (AREA)
Description
第1図は本考案の一実施例の回路レイアウト図
、第2図は本考案の他の実施例の回路レイアウト
図である。 1,11……P型トランジスタのソースまたは
ドレイン拡散領域、2,12……P型トランジス
タのゲート、3,13……P型トランジスタ部の
サブコンタクト、5,15……N型トランジスタ
のソースまたはドレイン拡散領域、6,16……
N型トランジスタのゲート、7,17……N型ト
ランジスタ部のサブコンタクト、9……ウエル、
1a,2a,3a,5a,6a,7a,11a,
12a,13a,15a,16a,17a……コ
ンタクト。
、第2図は本考案の他の実施例の回路レイアウト
図である。 1,11……P型トランジスタのソースまたは
ドレイン拡散領域、2,12……P型トランジス
タのゲート、3,13……P型トランジスタ部の
サブコンタクト、5,15……N型トランジスタ
のソースまたはドレイン拡散領域、6,16……
N型トランジスタのゲート、7,17……N型ト
ランジスタ部のサブコンタクト、9……ウエル、
1a,2a,3a,5a,6a,7a,11a,
12a,13a,15a,16a,17a……コ
ンタクト。
Claims (1)
- 相補型MOS集積回路において、P型及びN型
トランジスタのソース又はドレインを形成するた
めの、コンタクトを有した4つの拡散領域を、ト
ランジスタのゲートをはさんで2つづつとなり合
せし、前記4つの拡散領域の外周を一律の拡散層
間隔にてそれぞれサブコンで囲んだP型及びN型
トランジスタを一対有することを特徴とした集積
回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP5006588U JPH01160859U (ja) | 1988-04-13 | 1988-04-13 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP5006588U JPH01160859U (ja) | 1988-04-13 | 1988-04-13 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH01160859U true JPH01160859U (ja) | 1989-11-08 |
Family
ID=31276141
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP5006588U Pending JPH01160859U (ja) | 1988-04-13 | 1988-04-13 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH01160859U (ja) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0316174A (ja) * | 1989-03-17 | 1991-01-24 | Kawasaki Steel Corp | 集積回路 |
WO1993005537A1 (en) * | 1991-09-02 | 1993-03-18 | Seiko Epson Corporation | Semiconductor device |
JP2006237518A (ja) * | 2005-02-28 | 2006-09-07 | Fujitsu Ltd | 半導体装置 |
-
1988
- 1988-04-13 JP JP5006588U patent/JPH01160859U/ja active Pending
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0316174A (ja) * | 1989-03-17 | 1991-01-24 | Kawasaki Steel Corp | 集積回路 |
WO1993005537A1 (en) * | 1991-09-02 | 1993-03-18 | Seiko Epson Corporation | Semiconductor device |
JP2006237518A (ja) * | 2005-02-28 | 2006-09-07 | Fujitsu Ltd | 半導体装置 |
JP4533776B2 (ja) * | 2005-02-28 | 2010-09-01 | 富士通セミコンダクター株式会社 | 半導体装置 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPH01160859U (ja) | ||
JPH0479424U (ja) | ||
JPS6442853A (en) | Manufacturing process of cmos device | |
JPS58182442U (ja) | 相補型絶縁ゲ−ト電界効果半導体集積回路装置 | |
JPH02136340U (ja) | ||
JPS63177054U (ja) | ||
JPS61174739U (ja) | ||
JPS6439654U (ja) | ||
JPH01169049U (ja) | ||
JPH0377464U (ja) | ||
JPS6197860U (ja) | ||
JPS63177064U (ja) | ||
JPS6349256U (ja) | ||
JPH038452U (ja) | ||
JPH0241456U (ja) | ||
JPS62196358U (ja) | ||
JPH02146849U (ja) | ||
JPH0281063U (ja) | ||
JPS6155297U (ja) | ||
JPS63185253U (ja) | ||
JPS63100837U (ja) | ||
JPH0396052U (ja) | ||
JPS6237943U (ja) | ||
JPS6457647U (ja) | ||
JPH0359650U (ja) |