JP7040732B2 - シフトレジスタユニット、シフトレジスタユニットの駆動方法、ゲートドライバオンアレイ及び表示装置 - Google Patents

シフトレジスタユニット、シフトレジスタユニットの駆動方法、ゲートドライバオンアレイ及び表示装置 Download PDF

Info

Publication number
JP7040732B2
JP7040732B2 JP2018564922A JP2018564922A JP7040732B2 JP 7040732 B2 JP7040732 B2 JP 7040732B2 JP 2018564922 A JP2018564922 A JP 2018564922A JP 2018564922 A JP2018564922 A JP 2018564922A JP 7040732 B2 JP7040732 B2 JP 7040732B2
Authority
JP
Japan
Prior art keywords
output
shift register
reset
signal terminal
electrically connected
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2018564922A
Other languages
English (en)
Other versions
JP2020531877A (ja
Inventor
フイ ワン、
シャオミン メン、
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Hefei Xinsheng Optoelectronics Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Hefei Xinsheng Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Hefei Xinsheng Optoelectronics Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Publication of JP2020531877A publication Critical patent/JP2020531877A/ja
Application granted granted Critical
Publication of JP7040732B2 publication Critical patent/JP7040732B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/18Digital stores in which the information is moved stepwise, e.g. shift registers using capacitors as main elements of the stages
    • G11C19/182Digital stores in which the information is moved stepwise, e.g. shift registers using capacitors as main elements of the stages in combination with semiconductor elements, e.g. bipolar transistors, diodes
    • G11C19/184Digital stores in which the information is moved stepwise, e.g. shift registers using capacitors as main elements of the stages in combination with semiconductor elements, e.g. bipolar transistors, diodes with field-effect transistors, e.g. MOS-FET
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • G09G2300/0408Integration of the drivers onto the display substrate
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0267Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
    • G11C19/282Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements with charge storage in a depletion layer, i.e. charge coupled devices [CCD]
    • G11C19/285Peripheral circuits, e.g. for writing into the first stage; for reading-out of the last stage

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Shift Register Type Memory (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Description

本出願は、2017年8月16日に中国特許庁に提出された中国特許出願201710700666.1の優先権を主張し、その全ての内容が援用により本出願に取り込まれる。
本開示は、表示技術に関し、特に、シフトレジスタユニット、シフトレジスタユニットの駆動方法、ゲートドライバオンアレイ及び表示装置に関する。
表示装置が画像を表示する時、ゲートドライバオンアレイ(Gate Driver On Array、GOA)は、ピクセルユニットを1行ずつ走査する必要がある。一般的に、GOAは、複数のカスケード接続されたシフトレジスタユニットを含む。該シフトレジスタユニットの各々は、一行のピクセルユニットを駆動するために用いられ、該複数のシフトレジスタユニットは、該表示装置における1行ごとの走査及び複数行のピクセルユニットの駆動を実現するために用いられる。
関連先行技術では、通常、シフトレジスタユニットは、複数個のトランジスタ及びキャパシタ用いて出力ゲート駆動信号の電位を制御する。前記シフトレジスタユニットは、一般的に多すぎる素子を含む。従って、GOAは、表示装置において比較的大きなレイアウト面積を占める。これは、表示装置の表示ボーダーの狭小化に不利である。
従って、本開示の一例は、シフトレジスタユニットである。前記シフトレジスタユニットは、シフトレジスタ回路及びN個の出力制御回路を含むことが可能であり、Nは、2より大きいか又はそれに等しい整数である。前記シフトレジスタ回路は、入力信号端子、クロック信号端子及び出力ノードにそれぞれ電気的に接続されることが可能である。前記N個の出力制御回路の中で、第i出力制御回路は、N個の制御信号端子のうち第i制御信号端子、前記出力ノード及びN個のゲートラインのうち第iゲートラインにそれぞれ電気的に接続されることが可能である。iは、Nより小さいか又はそれに等しい正の整数である。前記シフトレジスタユニットは、前記N個の制御信号端子の制御下で、ゲート駆動信号をそれぞれ前記N個のゲートラインに逐次出力するように構成されることが可能である。
一実施例において、前記シフトレジスタ回路は、前記入力信号端子からの入力信号及び前記クロック信号端子からのクロック信号の制御下で、前記ゲート駆動信号を前記出力ノードに出力するように構成されることが可能である。前記第i出力制御回路は、前記第i制御信号端子からの第i制御信号の制御下で、前記ゲート駆動信号を前記第iゲートラインに出力するように構成されることが可能である。
前記シフトレジスタユニットは、N個のリセット回路を更に含むことが可能である。前記N個のリセット回路の中で、第iリセット回路は、N個のリセット信号端子のうち第iリセット信号端子、電力供給信号端子及び前記第iゲートラインにそれぞれ電気的に接続されることが可能であり、前記第iリセット回路は、前記第iリセット信号端子からの第iリセット信号の制御下で、電力供給信号を前記電力供給信号端子から前記第iゲートラインに出力するように構成されることが可能である。前記第i出力制御回路は、第1トランジスタを含むことが可能である。前記第1トランジスタのゲート電極は、前記第i制御信号端子に電気的に接続されることが可能である。前記第1トランジスタの第1電極は、前記出力ノードに電気的に接続されることが可能である。前記第1トランジスタの第2電極は、前記第iゲートラインに電気的に接続されることが可能である。
前記第iリセット回路は、第2トランジスタを含むことが可能である。前記第2トランジスタのゲート電極は、前記第iリセット信号端子に電気的に接続されることが可能である。前記第2トランジスタの第1電極は、前記電力供給信号端子に電気的に接続されることが可能である。前記第2トランジスタの第2電極は、前記第iゲートラインに電気的に接続されることが可能である。前記シフトレジスタユニットは、第1出力制御回路と、第2出力制御回路とを含むことが可能である。前記第2出力制御回路は、第3トランジスタを更に含むことが可能である。前記第3トランジスタのゲート電極及び第1電極は、前記出力ノードに電気的に接続されることが可能であり、前記第3トランジスタの第2電極は、前記第2出力制御回路の第1トランジスタの第1電極に電気的に接続されることが可能である。
前記N個のリセット信号端子のうち最初の(N-1)個のリセット信号端子の中で、第iリセット信号端子は、前記N個のゲートラインのうち第(i+1)ゲートラインに電気的に接続されることが可能である。前記N個のリセット信号端子のうち第Nリセット信号端子は、次段のシフトレジスタユニットの第1ゲートラインに電気的に接続されることが可能である。
前記シフトレジスタ回路は、入力サブ回路と、出力サブ回路と、プルダウンサブ回路とを含むことが可能である。前記入力サブ回路は、前記入力信号端子及び前記プルアップノードにそれぞれ電気的に接続されることが可能であり、且つ前記入力信号端子からの入力信号の制御下で、前記プルアップノードの電位を制御するように構成されることが可能である。前記出力サブ回路は、第1クロック信号端子、前記プルアップノード及び前記出力ノードにそれぞれ電気的に接続されることが可能であり、且つ前記プルアップノードの電位及び前記第1クロック信号端子からの第1クロック信号の制御下で、前記ゲート駆動信号を前記出力ノードに出力するように構成されることが可能である。前記プルダウンサブ回路は、前記入力信号端子、第2クロック信号端子、前記電力供給信号端子、リセット端子、前記プルアップノード及び前記出力端子にそれぞれ電気的に接続されることが可能であり、且つ前記入力信号、前記第2クロック信号端子からの第2クロック信号及び前記リセット信号端子からのリセット信号の制御下で、前記電力供給信号を前記電力供給信号端子から前記プルアップノード及び前記出力ノードにそれぞれ出力するように構成されることが可能である。
本開示の他の一例は、シフトレジスタユニットの駆動方法である。前記シフトレジスタユニットは、シフトレジスタ回路及びN個の出力制御回路を含むことが可能である。前記N個の出力回路は、それぞれN個の制御信号端子に1対1対応で電気的に接続され、並びにN個のゲートラインに1対1対応で電気的に接続されることが可能である。前記方法は、入力ステージと、出力ステージとを含み、前記出力ステージは、N個のサブ出力ステージを含むことが可能である。前記入力ステージで、入力信号端子は、第1電位の入力信号を提供して前記シフトレジスタ回路を充電することが可能である。前記出力ステージで、クロック信号端子は、第1電位のクロック信号を提供することが可能であり、前記シフトレジスタ回路は、前記クロック信号の制御下で、ゲート駆動信号を出力ノードに出力する。前記N個のサブ出力ステージのうち第iサブ出力ステージで、前記N個の制御信号端子のうち第i制御信号端子は、第1電位の第i制御信号を提供することが可能であり、第i出力制御回路は、前記第i制御信号の制御下で、前記ゲート駆動信号を前記N個のゲートラインのうち第iゲートラインに出力することが可能である。前記N個の制御信号端子は、第1電位の制御信号を逐次出力することが可能であり、前記第1電位は、有効電位である。
前記シフトレジスタユニットは、N個のリセット回路を更に含むことが可能である。前記N個のリセット回路は、それぞれN個のリセット信号端子に1対1対応で電気的に接続され、並びに前記N個のゲートラインに1対1対応で電気的に接続されることが可能である。前記方法は、N個のリセットステージを更に含むことが可能である。前記N個のリセットステージのうち第iリセットステージで、前記N個のリセット信号端子のうち第iリセット信号端子は、第1電位の第iリセット信号を提供することが可能であり、前記N個のリセット回路のうち第iリセット回路は、前記第iリセット信号の制御下で、電力供給信号を電力供給信号端子から前記第iゲートラインに出力することが可能である。前記電力供給信号は、第2電位であることが可能である。前記N個のリセット信号端子のうち最初の(N-1)個のリセット信号端子の中で、前記第iリセット信号端子は、前記N個のゲートラインのうち第(i+1)ゲートラインに電気的に接続されることが可能である。前記N個のリセットステージのうち最初の(N-1)個のリセットステージの中で、前記第iリセットステージと、前記N個のサブ出力ステージのうち第(i+1)サブ出力ステージとは、同時に実行されることが可能である。
本開示の他の一例は、カスケード接続された少なくとも二つの本開示の一実施例に係るシフトレジスタユニットを含むゲートドライバオンアレイである。前記シフトレジスタユニットの各々において、前記第Nリセット信号端子は、次段のシフトレジスタユニットの第1ゲートラインに電気的に接続されることが可能である。前記シフトレジスタユニットの各々における前記第i出力制御回路に接続される第i制御信号端子は、同一制御信号端子であって可能である。
本開示の他の一例は、本開示の一実施例に係るゲートドライバオンアレイを含む表示装置である。
本発明と見なされる主題は、本明細書の終末での請求項に特に指摘され且つ明確に請求される。本発明の前述の及び他の目的、特徴並びに利点は、添付図面を結合しながら進められる次の詳細な記述からより明らかになるであろう。図面中、
本開示の一実施例に係るシフトレジスタユニットの概略構造図である。 本開示の一実施例に係るシフトレジスタユニットの概略構造図である。 本開示の実施例に係るシフトレジスタユニットの部分的構造図である。 本開示の一実施例に係るシフトレジスタユニットの概略構造図である。 本開示の一実施例に係るシフトレジスタ回路の概略構造図である。 本開示の一実施例に係るシフトレジスタ回路の概略構造図である。 本開示の一実施例に係るシフトレジスタユニットの駆動方法のフローチャートである。 本開示の一実施例に係るシフトレジスタユニットにおける各々の信号端子のタイミング図である。 本開示の一実施例に係るGOAの概略構造図である。 本開示の一実施例に係るクロック信号及び三つの制御信号のタイミング図である。
本開示の技術方案の分野における通常の知識を有する者によるより良い理解を提供するために、以下では、添付図面及び実施例を参照しながら本開示を更に詳細に説明する。本開示の説明全般にわたって、図1~10を参照する。図面を参照する時、全般にわたって示される同様の構造及び要素は、同様の参照番号で表す。
本開示の実施例におけるトランジスタは、薄膜トランジスタ、電界効果トランジスタ又は同じ特性を持つ他の装置である。本開示の実施例におけるトランジスタは、回路におけるその機能に基づいて、主にスイッチトランジスタである。スイッチトランジスタのソース電極と、ドレイン電極とは、対称となるため、本開示の実施例において、そのソース電極と、ドレイン電極とは、交換可能である。更に、該ソース電極は、第1電極と呼ばれ、前記ドレイン電極は、第2電極と呼ばれる。図面におけるトランジスタの形によれば、トランジスタの中間の端子は、ゲート電極であり、その信号入力端子は、ソース電極であり、その信号出力端子は、ドレイン電極である。本開示の実施例におけるスイッチトランジスタは、P型スイッチトランジスタ及びN型スイッチトランジスタのいずれか一つを含む。前記P型スイッチトランジスタは、そのゲート電極がローレベルにある時にオンになり、そのゲート電極がハイレベルにある時にオフになる。前記N型スイッチトランジスタは、そのゲート電極がハイレベルにある時にオンになり、そのゲート電極がローレベルにある時にオフになる。また、本開示の様々な実施例における複数の信号の各々は、第1電位と、第2電位とを有する。この全文において、前記第1電位及び前記第2電位は、ただ信号の電位の二つの状態を表す。前記第1電位又は前記第2電位が特定の値を有することを表すものではない。本明細書において、用語である「第1」及び「第2」は、接頭辞として付加されたものである。しかし、これらの接頭辞は、用語を区別するためだけに付加されたものであり、用語の順序や優劣などの特別な意味を持たない。
図1は、本開示の一実施例に係るシフトレジスタユニットの概略構造図である。図1に示すように、前記シフトレジスタユニットは、シフトレジスタ回路10及びN個の出力制御回路20を含む。前記Nは、2より大きいか又はそれに等しい整数である。即ち、前記シフトレジスタユニットには、少なくとも二つの出力制御回路20がある。
前記シフトレジスタ回路10は、入力信号端子IN、クロック信号端子CK及び出力ノードP1にそれぞれ電気的に接続される。入力信号端子INからの入力信号及びクロック信号端子CKからのクロック信号の制御下で、前記シフトレジスタ回路は、ゲート駆動信号を前記出力ノードP1に出力するために用いられる。
前記N個の出力制御回路20の中で、第i出力制御回路20は、N個の制御信号端子のうち第i制御信号端子、出力ノードP1及びN個のゲートラインのうち第iゲートラインにそれぞれ電気的に接続される。前記第i制御信号端子により提供される前記第i制御信号が前記第1電位にある時、出力ノードP1は、ゲート駆動信号を前記第iゲートラインに出力する。「i」は、Nより小さいか又はそれに等しい正の整数である。
例えば、図1に示す構成において、第1出力制御回路20は、出力ノードP1、N個の制御信号端子のうち第1制御信号端子T1及びN個のゲートラインのうち第1ゲートラインであるゲートライン1にそれぞれ接続される。前記第N出力制御回路は、出力ノードP1、前記N個の制御信号端子のうち第N制御信号端子TN及び前記N個のゲートラインのうち第NゲートラインであるゲートラインNにそれぞれ電気的に接続される。
N個の制御信号端子T1乃至TNは、第1電位にある制御信号を逐次出力する。更に、前記第i制御信号端子により提供される前記第i制御信号が前記第1電位である時、前記第i制御信号端子以外の他の制御信号端子により提供される制御信号は、前記第2電位にある。前記第1電位は、有効電位である。
本開示の一実施例は、シフトレジスタユニットである。前記シフトレジスタユニットは、N個の出力制御回路を含む。一つの制御信号端子の制御下で、前記出力制御回路の各々は、ゲート駆動信号をゲートラインに出力する。従って、前記シフトレジスタユニットは、N個の制御信号端子の制御下で、それぞれゲート駆動信号を前記N個のゲートラインに逐次出力できる。即ち、一つのシフトレジスタユニットは、複数のゲートラインを制御でき、これにより、前記GOAにおけるシフトレジスタユニットの数が大幅に減少される。その結果、前記GOAの占有面積を著しく低減し、これにより、前記表示装置の狭額縁が容易になる。
図2は、本開示の一実施例に係るシフトレジスタユニットの概略構造図である。図2に示すように、前記シフトレジスタユニットは、N個のリセット回路30を更に含む。
N個のリセット回路30の中で、第iリセット回路30は、前記N個のリセット信号端子のうち第iリセット信号端子、電力供給信号端子VSS及び前記第iゲートラインにそれぞれ電気的に接続される。前記第iリセット信号端子により提供される前記第iリセット信号が第1電位にある時、前記第iリセット信号端子は、電力供給信号を電力供給信号端子VSSから前記第iゲートラインに出力する。前記電力供給信号は、第2電位にある。
例えば、図2に示す構成において、第1リセット回路は、前記N個のリセット信号端子のうち第1リセット信号端子R1及び前記N個のゲートラインのうち第1ゲートラインであるゲートライン1にそれぞれ電気的に接続される。前記第2リセット回路は、前記N個のリセット信号端子のうち第2リセット信号端子R2及び前記N個のゲートラインのうち第2ゲートラインであるゲートライン2にそれぞれ電気的に接続される。
前記第i制御信号が第1電位から第2電位に変わった時、前記第iリセット信号端子により提供される前記第iリセット信号は、前記第2電位から前記第1電位に変わる。即ち、前記第i出力制御回路が前記第iゲートラインへのゲート駆動信号の出力を停止した時、前記第iゲートラインが他のゲートラインに出力される信号に影響を及ぼすことを防止するために、前記第iリセット回路は、前記第iゲートラインをリセットし始める。
図3は、本開示の一実施例に係るシフトレジスタユニットの部分的構造図である。図3に示すように、第i出力制御回路20は、第1トランジスタM1を含む。
一実施例において、第1トランジスタM1のゲート電極は、第i制御信号端子Tiに電気的に接続される。第1トランジスタM1の第1電極は、出力ノードP1に電気的に接続される。第1トランジスタM1の第2電極は、前記第iゲートライン、即ち、ゲートラインiに電気的に接続される。第i制御信号端子Tiにより提供される前記第i制御信号が第1電位にある時、第1トランジスタM1は、オンになり、出力ノードP1は、ゲート駆動信号をゲートラインiに出力する。
更に、図3に示すように、第iリセット回路30は、第2トランジスタM2を含む。
一実施例において、第2トランジスタM2のゲート電極は、第iリセット信号端子Riに電気的に接続される。第2トランジスタM2の第1電極は、電力供給信号端子VSSに電気的に接続される。第2トランジスタM2の第2電極は、前記第iゲートライン、即ち、ゲートラインiに電気的に接続される。第iリセット信号端子Riにより提供される前記第iリセット信号が第1電位にある時、第2トランジスタM2は、オンになり、且つ電力供給信号を電力供給信号端子VSSからゲートラインiに出力する。前記電力供給信号が第2電位にあるため、ゲートラインiは、リセットされる。
図4は、本開示の一実施例に係る一つのシフトレジスタユニットの概略構造図である。図4に示すように、前記シフトレジスタユニットは、二つの出力制御回路、即ち、第1出力制御回路201と、第2出力制御回路202とを含む。第1トランジスタM1に加えて、第2出力制御回路202は、第3トランジスタM3を更に含むことが可能である。
一実施例において、トランジスタM3のゲート電極及び第1電極は、出力ノードP1に電気的に接続される。第3トランジスタM3の第2電極は、第2出力制御回路202の第1トランジスタM1の第1電極に電気的に接続される。それに対応して、第2出力制御回路202の第1トランジスタM1の第1電極は、第3トランジスタM3を介して出力ノードP1に電気的に接続される。
出力ノードP1の電位が第1電位にある時、第3トランジスタM3は、オンになる。従って、第3トランジスタM3は、出力ノードP1の電位を第1トランジスタM1と第3トランジスタM3の間の接続ポイント、即ち、第1トランジスタM1の第1電極に蓄積することができる。その結果、前記第2制御信号の制御下で、第1トランジスタM1がオンになる時、出力ノードP1の電位は、ゲートライン2に出力されることができ、即ち、ゲート駆動信号がゲートライン2に出力される。
なお、本開示の一実施例において、前記N個のリセット信号端子のうち最初の(N-1)個のリセット信号端子の中で、前記第iリセット信号端子は、前記N個のゲートラインのうち第(i+1)ゲートラインに電気的に接続される。
前記N個のリセット信号端子のうち第Nリセット信号端子は、シフトレジスタユニットの次段の第1ゲートラインに電気的に接続される。
図4に示すように、一実施例において、前記シフトレジスタユニットは、二つの出力制御回路201、202及び二つのリセット回路301、302を含む。第1リセット回路301は、前記第1リセット信号端子に電気的に接続され、第2リセット回路302は、前記第2リセット信号端子R2に電気的に接続される。図4に示すように、第1リセット回路301を制御するための前記第1リセット信号端子は、前記第2ゲートラインであるゲートライン2に電気的に接続される。第2リセット回路302を制御するための第2リセット信号端子R2は、シフトレジスタユニットの次段の第1ゲートラインに電気的に接続されるが、図面には示されていない。
前記N個のゲートラインは、N個の出力制御回路の制御下で、第1電位のゲート駆動信号を逐次出力できるため、前記第iリセット信号端子が前記第(i+1)ゲートラインに電気的に接続された時、前記N個のリセット信号端子が前記第1電位にあるリセット信号を逐次出力することを保証できる。更に、前記第iリセット信号と、前記第(i+1)ゲートラインに送信される信号の時系列は、同一である。更に、前記第i制御信号が前記第1電位から前記第2電位に変わった時、前記第iゲートラインに送信される信号の電位は、前記第1電位から前記第2電位に変わり、従って、前記第iリセット信号は、前記第2電位から前記第1電位に変わる。
図5は、本開示の一実施例に係るシフトレジスタ回路の概略構造図である。図5に示すように、シフトレジスタ回路10は、二つのクロック信号端子に電気的に接続される。一実施例において、シフトレジスタ回路10は、第1クロック信号端子CLK及び第2クロック信号端子CLKBに電気的に接続される。シフトレジスタ回路10は、入力サブ回路101と、出力サブ回路102と、プルダウンサブ回路103とを含む。
入力サブ回路101は、入力信号端子IN及びプルアップノードPUにそれぞれ電気的に接続される。入力信号端子INからの入力信号の制御下で、入力サブ回路101は、プルアップノードPUの電位を制御するために用いられる。
出力サブ回路102は、第1クロック信号端子CLK、プルアップノードPU及び出力ノードP1にそれぞれ電気的に接続される。プルアップノードPU及び第1クロック信号端子CLKからの第1クロック信号の制御下で、出力サブ回路102は、前記ゲート駆動信号をノードP1に出力するために用いられる。
プルダウンサブ回路103は、入力信号端子IN、第2クロック信号端子CLKB、電力供給信号端子VSS、リセット端子RST、プルアップノードPU及びその出力端子にそれぞれ電気的に接続される。プルダウンサブ回路103は、前記入力信号、第2クロック信号端子CLKBからの第2クロック信号及びセット端子RSTからのリセット信号の制御下で、電力供給信号を電力供給信号端子VSSからそれぞれプルアップノードPU及び出力ノードP1に出力するために用いられる。前記電力供給信号は、第2電位にあり、従って、プルアップノードPU及び出力ノードP1は、リセットされることができる。
図6は、本開示の一実施例に係るシフトレジスタ回路の概略構造図である。図6に示すように、前記シフトレジスタ回路における入力サブ回路101は、第4トランジスタM4を含む。出力サブ回路102は、第5トランジスタM5と、キャパシタCとを含む。プルダウンサブ回路103は、第6トランジスタM6乃至第15トランジスタM15である10個のトランジスタを含む。
第4トランジスタM4のゲート電極及び第1電極は、入力信号端子INに電気的に接続される。第4トランジスタM4の第2電極は、プルアップノードPUに電気的に接続される。
第5トランジスタM5のゲート電極は、プルアップノードPUに電気的に接続される。第5トランジスタM5の第1電極は、第1クロック信号端子CLKに電気的に接続される。第5トランジスタM5の第2電極は、出力ノードP1に電気的に接続される。
キャパシタCの一端子は、プルアップノードPUに電気的に接続される。キャパシタCの他端子は、出力ノードP1に電気的に接続される。
第6トランジスタM6のゲート電極は、リセット端子RSTに電気的に接続される。第6トランジスタM6の第1電極は、電力供給信号端子VSSに電気的に接続される。第6トランジスタM6の第2電極は、プルアップノードPUに電気的に接続される。
第7トランジスタM7のゲート電極は、リセット端子RSTに電気的に接続される。第7トランジスタM7の第1電極は、電力供給信号端子VSSに電気的に接続される。第7トランジスタM7の第2電極は、出力ノードP1に電気的に接続される。
第8トランジスタM8のゲート電極は、第10トランジスタM10の第2電極及び第11トランジスタM11の第2電極に電気的に接続される。第8トランジスタM8の第1電極は、第2クロック信号端子CLKBに電気的に接続される。第8トランジスタM8の第2電極は、プルダウンノードPDに電気的に接続される。
第9トランジスタM9のゲート電極は、プルアップノードPUに電気的に接続される。第9トランジスタM9の第1電極は、電力供給信号端子VSSに電気的に接続される。第9トランジスタM9の第2電極は、プルダウンノードPDに電気的に接続される。
第10トランジスタM10のゲート電極は、プルアップノードPUに電気的に接続される。第10トランジスタM10の第1電極は、電力供給信号端子VSSに電気的に接続される。第10トランジスタM10の第2電極は、第8トランジスタM8のゲート電極に電気的に接続される。
第11トランジスタM11のゲート電極及び第1電極は、第2クロック信号端子CLKBに電気的に接続される。第11トランジスタM11の第2電極は、第8トランジスタM8のゲート電極に電気的に接続される。
第12トランジスタM12のゲート電極は、プルダウンノードPDに電気的に接続され、第12トランジスタM12の第1電極は、電力供給信号端子VSSに電気的に接続される。第12トランジスタM12の第2電極は、プルアップノードPUに電気的に接続される。
第13トランジスタM13のゲート電極は、プルダウンノードPDに電気的に接続され、第13トランジスタM13の第1電極は、電力供給信号端子VSSに電気的に接続される。第13トランジスタM13の第2電極は、出力ノードP1に電気的に接続される。
第14トランジスタM14のゲート電極は、第2クロック信号端子CLKBに電気的に接続される。第14トランジスタM14の第1電極は、電力供給信号端子VSSに電気的に接続される。第14トランジスタM14の第2電極は、出力ノードP1に電気的に接続される。
第15トランジスタM15のゲート電極は、第2クロック信号端子CLKBに電気的に接続される。第15トランジスタM15の第1電極は、入力信号端子INに電気的に接続され、第15トランジスタM15の第2電極は、プルアップノードPUに電気的に接続される。
本開示の一実施例に係るシフトレジスタにおけるシフトレジスタ回路は、図6に示すような構造を有する。他の構造も採用することが可能である。一実施例において、交流リセットモデルの構造が採用される。即ち、リセット制御信号として、交流信号が採用される。別の実施例において、直流リセットモデルの構造が採用することが可能である。即ち、リセット制御信号として、直流信号が採用される。本開示の実施例は、ここで限定されない。
本開示の一実施例によれば、シフトレジスタユニットが提供される。前記シフトレジスタユニットは、N個の出力制御回路を含む。前記出力制御回路の各々は、一つの制御信号端子の制御下で、ゲート駆動信号をゲートラインに出力する。従って、前記シフトレジスタユニットは、N個の制御信号端子の制御下で、ゲート駆動信号を前記N個のゲートラインに逐次出力することができる。即ち、一つのシフトレジスタユニットは、複数のゲートラインを制御することができる。このため、前記GOAにおけるシフトレジスタユニットの数が大幅に減少されることができ、従って、前記GOAの占有面積を著しく低減し、表示装置の狭額縁を容易にする。また、前記表示装置の解像度が低下しないと共に、前記表示装置のピクセル密度を改善する。
図7は、本開示の一実施例に係るシフトレジスタユニットの駆動方法のフローチャートである。前記方法は、図1~4のいずれか一つに示すシフトレジスタユニットを駆動するために用いられる。図1乃至図4に示すように、前記シフトレジスタユニットは、シフトレジスタ回路10及びN個の出力制御回路20を含む。前記N個の出力回路は、前記N個の制御信号端子に1対1対応で電気的に接続され、並びに前記N個のゲートラインに1対1対応で電気的に接続される。前記駆動方法は、入力ステージと、出力ステージとを含む。前記出力ステージは、N個のサブ出力ステージを含む。図7を参照すると、前記方法は、以下の通りである。
ステップ401で、入力ステージで、入力信号端子INにより提供される入力信号は、第1電位にあり、入力信号端子INは、シフトレジスタ回路10を充電するために用いられる。
ステップ402で、出力ステージで、クロック信号端子により提供されるクロック信号は、第1電位にある。シフトレジスタ回路10は、前記クロック信号の制御下で、ゲート駆動信号をその出力ノードに出力する。前記出力ステージの第iサブ出力ステージで、前記N個の制御信号端子のうち第i制御信号端子により提供される前記第i制御信号は、第1電位にある。前記第i制御信号端子以外の他の制御信号端子により提供される制御信号は、第2電位にある。前記N個の出力制御回路のうち第i出力制御回路は、前記第i制御信号の制御下、ゲート駆動信号を前記N個のゲートラインのうち第iゲートラインに出力する。
前記N個の制御信号端子は、それぞれ第1電位にある制御信号を逐次出力できる。前記第1電位は、有効電位であり、従って、前記N個の出力制御回路がそれぞれ出力ステージを逐次実行できることを確保する。
一実施例において、図2~4に示すように、前記シフトレジスタユニットは、N個のリセット回路30を更に含む。N個のリセット回路30は、前記N個のリセット信号端子に1対1対応で電気的に接続される。従って、前記駆動方法は、N個のリセットステージを更に含む。
前記N個のリセットステージのうち前記iリセットステージで、前記N個のリセット信号端子のうち第iリセット信号端子により提供される前記第iリセット信号は、第1電位にある。N個のリセット回路30のうち第iリセット回路30は、前記第iリセット信号の制御下で、電力供給信号を電力供給信号端子VSSから前記第iゲートラインに出力する。前記電力供給信号は、第2電位にある。
前記第i制御信号が第1電位から第2電位に変わった時、前記第iリセット信号端子により提供される前記第iリセット信号は、第2電位から第1電位に変わる。即ち、前記第iリセットステージは、前記第iサブ出力ステージが完了した後に実行される。
更に、本開示の一実施例に係るシフトレジスタユニットにおいて、前記N個のリセット信号端子のうち最初の(N-1)個のリセット信号端子の中で、その第iリセット信号端子は、前記N個のゲートラインのうち前記第(i+1)ゲートラインに電気的に接続される。従って、前記N個のリセットステージのうち前記最初の(N-1)個のリセットステージで、前記第iリセットステージと、前記N個のサブ出力ステージのうち前記第(i+1)サブ出力ステージとは、同時に実行される。前記第Nリセットステージは、シフトレジスタユニットの次段の前記第1サブ出力ステージと同時に実行される。
図8は、本開示の一実施例に係るシフトレジスタユニットの信号端子のタイミング図である。図4に示すようなシフトレジスタユニット及び図6に示すようなシフトレジスタ回路を例として、本開示の実施例が提供するシフトレジスタユニットの駆動方法について以下のように詳細に説明する。
図8に示すように、入力ステージt1において、入力信号端子INにより提供される入力信号及び第2クロック信号端子CLKBにより提供される第2クロック信号は、第1電位にある。第1クロック信号端子CLKにより提供される第1クロック信号は、第2電位にある。図6に示すように、第4トランジスタM4、第15トランジスタM15及び第14トランジスタM14は、オンになる。入力信号端子INは、前記入力信号をプルアップノードPUに出力し、プルアップノードPUを充電する。一方、電力供給信号端子VSSは、前記第2電位の電力供給信号を出力ノードP1に出力する。更に、プルアップノードPUの制御下で、第5トランジスタM5、第9トランジスタM9及び第10トランジスタM10は、オンになる。第1クロック信号端子CLKは、第2電位の第1クロック信号を出力ノードP1に出力する。電力供給信号端子VSSは、電力供給信号をプルダウンノードPD及び第8トランジスタM8のゲート電極にそれぞれ出力し、従って、第8トランジスタM8、第12トランジスタM12及び第14トランジスタM13は、オンになる。
出力ステージt2で、信号端子INにより提供される入力信号及び第2クロック信号端子CLKBにより提供される第2クロック信号は、第2電位にある。第1クロック信号端子CLKにより提供される第1クロック信号は、第1電位にあり、プルアップノードPUの電位は、キャパシタCのブートストラップ效果の作用下で更にプルアップされる。第5トランジスタM5は、完全にオープンされる。第1クロック信号端子CLKは、前記第1電位のクロック信号、即ち、ゲート駆動信号を出力ノードP1に出力する。一方、出力ステージt2で、第9トランジスタM9及び第10トランジスタM10は、ONの状態に留まり、電力供給信号端子VSSは、電力供給信号をプルダウンノードPD及び第8トランジスタM8にそれぞれ出力し、従って、第8トランジスタM8、第12トランジスタM12及び第14トランジスタM13は、オフになり、これにより、プルアップノードPU及び出力ノードP1の電位に影響を与えることを回避し、前記ゲート駆動信号の安定した出力を確保する。
更に、図4に示すように、二つの出力制御回路201、202が前記シフトレジスタユニットに含まれるため、それに応じて、図8に示すように、出力ステージt2は、第1サブ出力ステージt21と、第2サブ出力ステージt22とに分かれる。
第1サブ出力ステージt21で、第1制御信号端子T1により出力される第1制御信号は、第1電位にある。第1出力制御回路201における第1トランジスタM1は、オンになり、且つゲート駆動信号を出力ノードP1から前記ゲートライン1、即ち、G1に出力する。この時、第2制御信号端子T2より出力される第2制御信号は、前記第2電位にある。従って、第2出力制御回路202における第1トランジスタM1は、オフになる。ゲートライン2、即ち、G2には、信号が出力されない。第2出力制御回路202は、第3トランジスタM3を更に含むことが可能である。出力ノードP1の制御下で、第3トランジスタM3は、出力ステージt2で常にオンのまま保持されることができ、従って、出力ノードP1の電位は、第2出力制御回路202の第1トランジスタM1の第1電極に蓄積される。
図8を参照すると、第2サブ出力ステージt22で、第2制御信号端子T2により出力される第2制御信号は、第1電位にある。第1制御信号端子T1により出力される第1制御信号は、第2電位にある。この時、第2出力制御回路202の第1トランジスタM1は、オンになる。第1出力制御回路201の第1トランジスタM1は、オフになる。出力ノードP1は、ゲート駆動信号をG2に出力する。この時、G1には、駆動信号が出力されない。
更に、図4に示すように、第1リセット回路301における第2トランジスタM2のゲート電極、即ち、前記第1リセット信号端子は、ゲートライン2に電気的に接続される。このため、出力ノードP1が前記第1電位にあるゲート駆動信号をゲートライン2に出力する時、第1リセット回路301における第2トランジスタM2は、オンになる。電力供給信号端子VSSは、前記第2電位にある電力供給信号をゲートラインG1に出力し、従って、ゲートラインG1は、リセットされる。従って、第2サブ出力ステージt22は、前記第1リセットステージでもある。
次に、図8に示すように、シフトレジスタユニットの次段は、出力ステージt3を実行し始める。シフトレジスタユニットの現在段の出力ステージt2は、前記シフトレジスタユニットの次段の入力ステージでもある。出力ステージt3で、前記シフトレジスタユニットの次段における前記シフトレジスタ回路は、ゲート駆動信号を出力ノードP2に出力することができる。図8に示すように、前記シフトレジスタユニットの次段も二つの出力制御回路を含み、前記二つの出力制御回路も第1制御信号端子T1及び第2制御信号端子T2によりそれぞれ制御される場合、前記シフトレジスタユニットの次段の出力ステージt3も、第1サブ出力ステージt31と、第2サブ出力ステージt32とに分かれることが可能である。第1サブ出力ステージt31で、第1制御信号端子T1により出力される第1制御信号は、第1電位にある。前記第1出力制御回路は、ゲート駆動信号を出力ノードP2からゲートラインG3に出力することが可能である。第2サブ出力ステージt32で、第2制御信号端子T2より出力される第2制御信号は、第1電位にある。前記第2出力制御回路は、ゲート駆動信号を出力ノードP2からゲートラインG4に出力することが可能である。
現在段の前記シフトレジスタユニットの第2リセット回路におけるリセット信号端子INは、次段のシフトレジスタユニットの第1ゲートライン、例えば、図8に示されるゲートラインG3に接続されるため、次段のシフトレジスタユニットの第1サブ出力ステージは、現在段の前記シフトレジスタユニットの最後のリセットステージでもある。
例えば、図8に示される時系列において、次段のシフトレジスタユニットの第1サブ出力ステージt31で、前記ゲートラインG3を介して送信される前記ゲート駆動信号の電位は、第1電位にある。現在段の前記シフトレジスタユニットの第2リセット回路302における第2トランジスタM2は、オンになる。電力供給信号端子VSSは、前記第2電位の電力供給信号をゲートラインG2に出力し、ゲートラインG2は、リセットされる。即ち、次段のシフトレジスタユニットの第1サブ出力ステージt31は、現在段のシフトレジスタユニットの前記第2リセットステージである。
上記の実施例において、各々のトランジスタは、N型トランジスタであり、前記第1電位は、前記第2電位に対してより高い電位である。別の実施例において、前記トランジスタはP型トランジスタでもあり、前記トランジスタがP型トランジスタである場合、前記第1電位は、前記2電位に対してより低い電位である。また、各々の信号端子の電位変化は、図8に示される電位変化と反対である。
一実施例において、シフトレジスタユニットの駆動方法を提供する。前記駆動方法の前記出力ステージは、N個のサブ出力ステージを含む。前記サブ出力ステージの各々で、出力制御回路は、制御信号端子の制御下で、ゲート駆動信号をゲートラインに出力する。従って、前記シフトレジスタユニットは、N個の制御信号端子の制御下で、ゲート駆動信号をそれぞれ前記N個のゲートラインに逐次出力する。即ち、前記シフトレジスタ回路の原駆動時系列が変わらないということに基づいて、シフトレジスタユニットは、複数のゲートラインを制御するために用いられる。従って、GOAに配置される必要があるシフトレジスタユニットの数が大幅に減少されることができ、その占有面積を効果的に低減する。これは、表示装置の狭額縁の設計を容易にする。また、前記表示装置の解像度が低下しないと共に、前記表示装置のピクセル密度を改善する。
図9は、本開示の一実施例に係るGOAの概略構造図である。図9に示すように、前記GOAは、カスケード接続された少なくとも二つのシフトレジスタユニット00を含み、シフトレジスタユニット00の各々は、図1~4のいずれか一つに示すようなシフトレジスタユニットであって可能である。
シフトレジスタユニット00の各々において、前記第Nリセット信号端子は、次段のシフトレジスタユニットの第1ゲートラインに電気的に接続される。
例えば、図9に示すように、各々のシフトレジスタユニットは、二つの出力制御回路及びリセット回路を含む。各々のシフトレジスタユニットにおける前記第2リセット回路のリセット信号端子は、次段の前記シフトレジスタユニットの第1ゲートラインに電気的に接続される。例えば、第1段の前記シフトレジスタユニットの第2リセット信号端子は、第2段の前記シフトレジスタユニットの第1ゲートライン、即ち、ゲートライン3に電気的に接続される。
本開示の一実施例において、前記GOAにおける前記シフトレジスタユニットの各々の段での第i出力制御回路に電気的に接続される第i制御信号端子は、同一の信号端子であって可能である。例えば、図9に示すように、各々のシフトレジスタユニットは、二つの出力制御回路を含む。各々のシフトレジスタユニットにおける第1出力制御回路は、第1制御信号端子T1に電気的に接続され、各々のシフトレジスタユニットにおける第2出力制御回路は、第2制御信号端子T2に電気的に接続される。
一実施例において、シフトレジスタユニットの各々の段における出力ノードP1は、次段のシフトレジスタユニットの入力信号端子に電気的に接続される。シフトレジスタユニットの各々の段における出力ノードP1は、直前の段の前記シフトレジスタユニットのリセット端子RSTにも電気的に接続される。一実施例において、前記第1段のシフトレジスタユニットの入力信号端子INは、フレーム開始信号端子STVに電気的に接続される。このため、クロック信号端子の制御下で、前記シフトレジスタユニットの各々の段におけるシフトレジスタ回路は、フレーム開始信号端子STVにより提供される入力信号を前記第1段から最後段に逐次シフトする。
一実施例において、N個の制御信号端子より出力される制御信号の時系列は、前記シフトレジスタユニットにおけるクロック信号の時系列に応じて決定される。具体的には、前記N個の制御信号端子により出力される制御信号の周波数及びデューティー比は、同一である。各々の制御信号の周波数は、前記クロック信号の周波数の2倍であることが可能である。例えば、前記クロック信号の周波数が60Hzである場合、前記制御信号の周波数は、120Hzである。前記クロック信号の周波数が30Hzである場合、前記制御信号の周波数は、60Hzである。また、各々のクロックサイクルの期間で、前記クロック信号が前記第1電位にある場合、前記N個の制御信号端子は、第1電位にある制御信号を逐次出力することができる。前記N個の制御信号が前記第1電位にある期間の長さの合計は、前記クロック信号が前記1電位にある期間の長さの合計に等しい。
一実施例において、前記シフトレジスタユニットの各々は、三つの出力制御回路を含む。前記三つの出力制御回路は、第1制御信号端子T1、第2制御信号端子T2及び第3制御信号端子T3にそれぞれ電気的に接続される。図10は、本開示の一実施例に係るクロック信号及び三つの制御信号のタイミング図である。図10に示すように、各々のクロックサイクルにおいて、ステージtmにおいてクロック信号端子CLKにより提供されるクロック信号は、第1電位にある。第1制御信号端子T1、第2制御信号端子T2及び第3制御信号端子T3は、前記第1電位の制御信号を逐次提供することができる。例えば、tm1ステージの期間で第1制御信号端子T1により提供される第1制御信号の電位は、前記第1電位にある。tm2ステージの期間で第2制御信号端子T2により提供される第2制御信号の電位は、前記第1電位にある。tm3ステージの期間で第3制御信号端子T3により提供される第3制御信号の電位は、前記第1電位にある。三つのステージtm1乃至tm3の合計期間は、前記第1電位にある前記クロック信号のクロックサイクルtmの各々の期間に等しい。
前記制御信号端子により出力される前記制御信号の周波数は、前記クロック信号の周波数より高く、前記クロック信号の周波数の3倍であって可能である。従って、20Hzのクロック周波数で60Hzの駆動効果を実現できる。別の実施例において、40Hzクロック周波数で120Hzの駆動効果を実現できる。前記クロック信号周波数が低い場合、前記シフトレジスタユニットの内部トランジスタ上の電圧のインパクトを減少でき、これにより、前記トランジスタの閾値電圧のドリフトを抑制し、製品の寿命を延ばす。一方、高周波数駆動が容易になるため、解像度比を低下させることなく、3Dディスプレイに十分な切替え速度を提供することができる。また、表示パネルの消費電力を増加させない。
本開示の他の一例は、表示装置である。例えば、図9に示すように、前記表示装置は、本開示の一実施例に係るGOAを含む。前記GOAは、カスケード接続された少なくとも二つの図1~4のいずれか一つに示すようなシフトレジスタユニットを含む。前記表示装置は、液晶パネル、電子ペーパー、OLEDパネル、AMOLEDパネル、移動電話、タブレットコンピュータ、テレビジョン、ディスプレイ、ノートPC、デジタルフォトフレーム、ナビゲータ又は他の表示機能付き製品であって可能である。
以上、本開示の様々な実施例の記述を説明の目的で提示したが、網羅的であること、又は開示された施例に限定することが意図されない。記述された実施例の範囲及び精神から逸脱せずに行われる多様な変更及び変化は当業者にとって明らかであろう。ここで使用された用語は、実施例の原理、実際応用又は市場で見つかる技術に対する技術改善を最適に解釈するか、或いは、本分野の他の当業者がここで開示される実施例を理解できるようにするために選ばれたものである。

Claims (13)

  1. シフトレジスタユニットであって、シフトレジスタ回路及びN個の出力制御回路を含み、Nは、2より大きいか又はそれに等しい整数であり、
    前記シフトレジスタ回路は、入力信号端子、クロック信号端子及び出力ノードにそれぞれ電気的に接続され、
    前記N個の出力制御回路の中で、第i出力制御回路は、N個の制御信号端子のうち第i制御信号端子、前記出力ノード及びN個のゲートラインのうち第iゲートラインにそれぞれ電気的に接続され、
    iは、Nより小さいか又はそれに等しい正の整数であり、
    前記シフトレジスタユニットは、前記N個の制御信号端子の制御下で、ゲート駆動信号をそれぞれ前記N個のゲートラインに逐次出力するように構成され
    前記第i出力制御回路は、第1トランジスタを含み、前記第1トランジスタのゲート電極は、前記第i制御信号端子に電気的に接続され、前記第1トランジスタの第1電極は、前記出力ノードに電気的に接続され、前記第1トランジスタの第2電極は、前記第iゲートラインに電気的に接続され、
    前記シフトレジスタユニットは、第1出力制御回路と、第2出力制御回路とを含み、前記第2出力制御回路は、第3トランジスタを更に含み、
    前記第3トランジスタのゲート電極及び第1電極は、前記出力ノードに電気的に接続され、前記第3トランジスタの第2電極は、前記第2出力制御回路の第1トランジスタの第1電極に電気的に接続されることを特徴とするシフトレジスタユニット。
  2. 前記シフトレジスタ回路は、前記入力信号端子からの入力信号及び前記クロック信号端子からのクロック信号の制御下で、前記ゲート駆動信号を前記出力ノードに出力するように構成され、前記第i出力制御回路は、前記第i制御信号端子からの第i制御信号の制御下で、前記ゲート駆動信号を前記第iゲートラインに出力するように構成されることを特徴とする請求項1に記載のシフトレジスタユニット。
  3. 前記シフトレジスタユニットは、N個のリセット回路を更に含み、前記N個のリセット回路の中で、第iリセット回路は、N個のリセット信号端子のうち第iリセット信号端子、電力供給信号端子及び前記第iゲートラインにそれぞれ電気的に接続され、
    前記第iリセット回路は、前記第iリセット信号端子からの第iリセット信号の制御下で、電力供給信号を前記電力供給信号端子から前記第iゲートラインに出力するように構成されることを特徴とする請求項1に記載のシフトレジスタユニット。
  4. 前記第iリセット回路は、第2トランジスタを含み、前記第2トランジスタのゲート電極は、前記第iリセット信号端子に電気的に接続され、前記第2トランジスタの第1電極は、前記電力供給信号端子に電気的に接続され、前記第2トランジスタの第2電極は、前記第iゲートラインに電気的に接続されることを特徴とする請求項3に記載のシフトレジスタユニット。
  5. 前記N個のリセット信号端子のうち最初の(N-1)個のリセット信号端子の中で、第iリセット信号端子は、前記N個のゲートラインのうち第(i+1)ゲートラインに電気的に接続され、前記N個のリセット信号端子のうち第Nリセット信号端子は、次段のシフトレジスタユニットの第1ゲートラインに電気的に接続されることを特徴とする請求項3
    に記載のシフトレジスタユニット。
  6. 前記シフトレジスタ回路は、入力サブ回路と、出力サブ回路と、プルダウンサブ回路とを含み、
    前記入力サブ回路は、前記入力信号端子及びプルアップノードにそれぞれ電気的に接続され、且つ前記入力信号端子からの入力信号の制御下で、前記プルアップノードの電位を制御するように構成され、
    前記出力サブ回路は、第1クロック信号端子、前記プルアップノード及び前記出力ノードにそれぞれ電気的に接続され、且つ前記プルアップノードの電位及び前記第1クロック信号端子からの第1クロック信号の制御下で、前記ゲート駆動信号を前記出力ノードに出力するように構成され、
    前記プルダウンサブ回路は、前記入力信号端子、第2クロック信号端子、電力供給信号端子、リセット端子、前記プルアップノード及び出力端子にそれぞれ電気的に接続され、且つ前記入力信号、前記第2クロック信号端子からの第2クロック信号及びリセット信号端子からのリセット信号の制御下で、電力供給信号を前記電力供給信号端子から前記プルアップノード及び前記出力ノードにそれぞれ出力するように構成されることを特徴とする請求項1乃至のいずれか1項に記載のシフトレジスタユニット。
  7. シフトレジスタユニットの駆動方法であって、前記シフトレジスタユニットは、シフトレジスタ回路及びN個の出力制御回路を含み、前記N個の出力回路は、それぞれN個の制御信号端子に1対1対応で電気的に接続され、並びにN個のゲートラインに1対1対応で電気的に接続され、前記駆動方法は、入力ステージと、出力ステージとを含み、前記出力ステージは、N個のサブ出力ステージを含み、
    前記入力ステージで、入力信号端子は、第1電位の入力信号を提供して前記シフトレジスタ回路を充電し、
    前記出力ステージで、クロック信号端子は、第1電位のクロック信号を提供し、前記シフトレジスタ回路は、前記クロック信号の制御下で、ゲート駆動信号を出力ノードに出力し、
    前記N個のサブ出力ステージのうち第iサブ出力ステージで、前記N個の制御信号端子のうち第i制御信号端子は、第1電位の第i制御信号を提供し、第i出力制御回路は、前記第i制御信号の制御下で、前記ゲート駆動信号を前記N個のゲートラインのうち第iゲートラインに出力し、
    前記N個の制御信号端子は、第1電位の制御信号を逐次出力し、前記第1電位は、有効電位であり、
    前記第i出力制御回路は、第1トランジスタを含み、前記第1トランジスタのゲート電極は、前記第i制御信号端子に電気的に接続され、前記第1トランジスタの第1電極は、前記出力ノードに電気的に接続され、前記第1トランジスタの第2電極は、前記第iゲートラインに電気的に接続され、
    前記シフトレジスタユニットは、第1出力制御回路と、第2出力制御回路とを含み、前記第2出力制御回路は、第3トランジスタを更に含み、
    前記第3トランジスタのゲート電極及び第1電極は、前記出力ノードに電気的に接続され、前記第3トランジスタの第2電極は、前記第2出力制御回路の第1トランジスタの第1電極に電気的に接続されることを特徴とする駆動方法。
  8. 前記シフトレジスタユニットは、N個のリセット回路を更に含み、前記N個のリセット回路は、それぞれN個のリセット信号端子に1対1対応で電気的に接続され、並びに前記N個のゲートラインに1対1対応で電気的に接続され、前記駆動方法は、N個のリセットステージを更に含み、
    前記N個のリセットステージのうち第iリセットステージで、前記N個のリセット信号端子のうち第iリセット信号端子は、第1電位の第iリセット信号を提供し、前記N個のリセット回路のうち第iリセット回路は、前記第iリセット信号の制御下で、電力供給信号を電力供給信号端子から前記第iゲートラインに出力し、前記電力供給信号は、第2電位であることを特徴とする請求項に記載の駆動方法。
  9. 前記N個のリセット信号端子のうち最初の(N-1)個のリセット信号端子の中で、前記第iリセット信号端子は、前記N個のゲートラインのうち第(i+1)ゲートラインに電気的に接続され、前記N個のリセットステージのうち最初の(N-1)個のリセットステージの中で、前記第iリセットステージと、前記N個のサブ出力ステージのうち第(i+1)サブ出力ステージとは、同時に実行されることを特徴とする請求項に記載の駆動方法。
  10. カスケード接続された少なくとも二つの請求項1乃至のいずれか1項に記載のシフトレジスタユニットを含むゲートドライバオンアレイ。
  11. 前記シフトレジスタユニットの各々において、第Nリセット信号端子は、次段のシフトレジスタユニットの第1ゲートラインに電気的に接続されることを特徴とする請求項10に記載のゲートドライバオンアレイ。
  12. 前記シフトレジスタユニットの各々における前記第i出力制御回路に接続される第i制御信号端子は、同一制御信号端子であることを特徴とする請求項10に記載のゲートドライバオンアレイ。
  13. 請求項10乃至12のいずれか1項に記載のゲートドライバオンアレイを含む表示装置。
JP2018564922A 2017-08-16 2018-03-15 シフトレジスタユニット、シフトレジスタユニットの駆動方法、ゲートドライバオンアレイ及び表示装置 Active JP7040732B2 (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
CN201710700666.1 2017-08-16
CN201710700666.1A CN109410810B (zh) 2017-08-16 2017-08-16 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置
PCT/CN2018/079126 WO2019033750A1 (en) 2017-08-16 2018-03-15 SHIFT REGISTER UNIT, ITS STEERING METHOD, GRID PILOT ON NETWORK CIRCUIT, AND DISPLAY DEVICE

Publications (2)

Publication Number Publication Date
JP2020531877A JP2020531877A (ja) 2020-11-05
JP7040732B2 true JP7040732B2 (ja) 2022-03-23

Family

ID=65362637

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2018564922A Active JP7040732B2 (ja) 2017-08-16 2018-03-15 シフトレジスタユニット、シフトレジスタユニットの駆動方法、ゲートドライバオンアレイ及び表示装置

Country Status (5)

Country Link
US (1) US11081031B2 (ja)
EP (1) EP3669350A4 (ja)
JP (1) JP7040732B2 (ja)
CN (1) CN109410810B (ja)
WO (1) WO2019033750A1 (ja)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110517624B (zh) * 2019-09-27 2022-10-04 合肥京东方显示技术有限公司 移位寄存器单元、栅极驱动电路和显示装置
CN110648625B (zh) * 2019-10-31 2023-04-18 京东方科技集团股份有限公司 一种移位寄存器及其驱动方法、栅极驱动电路
CN112767874B (zh) * 2019-11-01 2022-05-27 京东方科技集团股份有限公司 像素驱动电路及其驱动方法、显示面板
CN110706639A (zh) * 2019-11-15 2020-01-17 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
CN111462706B (zh) * 2020-04-23 2021-11-23 深圳市华星光电半导体显示技术有限公司 Goa电路、显示装置及电子设备
CN113035111B (zh) * 2021-03-25 2022-01-14 惠科股份有限公司 栅极驱动电路、驱动装置和显示装置
CN113035110B (zh) * 2021-03-25 2022-01-14 惠科股份有限公司 栅极驱动电路和显示装置

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010020282A (ja) 2008-07-08 2010-01-28 Samsung Electronics Co Ltd ゲートドライバ、及びこれを備えた表示装置
CN102881248A (zh) 2012-09-29 2013-01-16 京东方科技集团股份有限公司 栅极驱动电路及其驱动方法和显示装置
CN205028629U (zh) 2015-10-20 2016-02-10 京东方科技集团股份有限公司 一种用于触摸屏的驱动电路、内嵌式触摸屏及显示装置

Family Cites Families (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW518532B (en) * 2000-12-26 2003-01-21 Hannstar Display Corp Driving circuit of gate control line and method
TW525139B (en) * 2001-02-13 2003-03-21 Samsung Electronics Co Ltd Shift register, liquid crystal display using the same and method for driving gate line and data line blocks thereof
KR100951357B1 (ko) * 2003-08-19 2010-04-08 삼성전자주식회사 액정 표시 장치
JP2006058638A (ja) * 2004-08-20 2006-03-02 Toshiba Matsushita Display Technology Co Ltd ゲート線駆動回路
TWI294612B (en) * 2005-05-25 2008-03-11 Novatek Microelectronics Corp Apparatus for gate switch of amorphous lcd
CN102651238B (zh) * 2011-04-18 2015-03-25 京东方科技集团股份有限公司 移位寄存器单元、移位寄存器、显示面板及显示器
JP5932258B2 (ja) 2011-07-15 2016-06-08 キヤノン株式会社 表示装置及びその制御方法
CN103426414B (zh) 2013-07-16 2015-12-09 北京京东方光电科技有限公司 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置
JP6599100B2 (ja) * 2013-12-24 2019-10-30 エルジー ディスプレイ カンパニー リミテッド 表示装置用の駆動回路および表示装置
CN104464628B (zh) * 2014-12-18 2017-01-18 京东方科技集团股份有限公司 移位寄存器单元及驱动方法、栅极驱动电路及显示装置
KR102262863B1 (ko) * 2015-01-30 2021-06-10 엘지디스플레이 주식회사 게이트 드라이버 집적회로, 게이트 구동 방법, 표시패널 및 표시장치
CN104732939A (zh) * 2015-03-27 2015-06-24 京东方科技集团股份有限公司 移位寄存器、栅极驱动电路、显示装置及栅极驱动方法
CN104867439B (zh) * 2015-06-24 2017-04-05 合肥京东方光电科技有限公司 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置
CN105869566B (zh) * 2016-06-21 2019-12-03 京东方科技集团股份有限公司 移位寄存器单元、驱动方法、栅极驱动电路及显示装置
CN106023943A (zh) * 2016-08-02 2016-10-12 京东方科技集团股份有限公司 移位寄存器及其驱动方法、栅极驱动电路和显示装置
CN106023949A (zh) * 2016-08-12 2016-10-12 京东方科技集团股份有限公司 一种移位寄存器、栅极集成驱动电路及显示装置
CN106157912B (zh) * 2016-08-30 2018-10-30 合肥京东方光电科技有限公司 移位寄存器单元、其驱动方法、栅极驱动电路及显示装置
CN106531053A (zh) * 2017-01-06 2017-03-22 京东方科技集团股份有限公司 一种移位寄存器、栅极驱动电路及显示面板
CN106847218A (zh) * 2017-03-07 2017-06-13 合肥京东方光电科技有限公司 具有容错机制的移位寄存器及其驱动方法和栅极驱动电路
CN106847221A (zh) * 2017-03-20 2017-06-13 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路以及驱动方法
CN106875911B (zh) * 2017-04-12 2019-04-16 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路及其驱动方法
CN106910452B (zh) * 2017-05-05 2019-02-15 京东方科技集团股份有限公司 移位寄存器单元、其驱动方法、栅极驱动电路及显示装置
CN106935220B (zh) * 2017-05-12 2019-10-01 京东方科技集团股份有限公司 移位寄存器及其驱动方法、栅极驱动装置

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010020282A (ja) 2008-07-08 2010-01-28 Samsung Electronics Co Ltd ゲートドライバ、及びこれを備えた表示装置
CN102881248A (zh) 2012-09-29 2013-01-16 京东方科技集团股份有限公司 栅极驱动电路及其驱动方法和显示装置
CN205028629U (zh) 2015-10-20 2016-02-10 京东方科技集团股份有限公司 一种用于触摸屏的驱动电路、内嵌式触摸屏及显示装置

Also Published As

Publication number Publication date
CN109410810B (zh) 2021-10-29
CN109410810A (zh) 2019-03-01
EP3669350A4 (en) 2021-04-14
JP2020531877A (ja) 2020-11-05
WO2019033750A1 (en) 2019-02-21
US11081031B2 (en) 2021-08-03
US20200302845A1 (en) 2020-09-24
EP3669350A1 (en) 2020-06-24

Similar Documents

Publication Publication Date Title
JP7040732B2 (ja) シフトレジスタユニット、シフトレジスタユニットの駆動方法、ゲートドライバオンアレイ及び表示装置
US10210791B2 (en) Shift register unit, driving method, gate driver on array and display device
CN108346405B (zh) 移位寄存器单元、栅极驱动电路、显示面板及显示装置
EP3933817A1 (en) Shift register unit and driving method therefor, gate driving circuit, and display device
JP4912186B2 (ja) シフトレジスタ回路およびそれを備える画像表示装置
JP4713246B2 (ja) 液晶表示素子
WO2017020549A1 (zh) 移位寄存器、栅极驱动电路、显示面板的驱动方法、显示装置
CN108573668B (zh) 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置
JP2021532525A (ja) シフトレジスタユニットおよびその駆動方法、ゲート駆動回路および表示装置
JP5632001B2 (ja) シフトレジスタ及び表示装置
CN109830256B (zh) 一种移位寄存器及其驱动方法、栅极驱动电路
WO2021022478A1 (zh) 移位寄存器及其驱动方法、栅极驱动电路和显示装置
US20070195053A1 (en) Shift register circuit and image display apparatus containing the same
KR20110132738A (ko) Epd 및 디스플레이 장치의 구동회로
CN109410811B (zh) 一种移位寄存器、栅极驱动电路及显示装置
WO2014173025A1 (zh) 移位寄存器单元、栅极驱动电路与显示器件
CN107516505B (zh) 移位寄存器单元及其驱动方法、栅极驱动电路和显示面板
CN110264948B (zh) 移位寄存器单元、驱动方法、栅极驱动电路及显示装置
US11315496B2 (en) Shift register unit and driving method thereof, gate drive circuit and display device
CN108806630B (zh) 移位寄存器、栅极驱动电路及显示装置
CN109584941B (zh) 移位寄存器及其驱动方法、栅极驱动电路、显示装置
WO2018161806A1 (zh) 移位寄存器、其驱动方法、栅线集成驱动电路及显示装置
WO2020048305A1 (zh) 移位寄存器单元、栅极驱动电路、显示装置及驱动方法
CN112599071B (zh) 显示面板和显示装置
US11244595B2 (en) Shift register unit comprising input circuit, first control circuit, blanking control circuit, first output circuit, and second output circuit, driving method, gate driving circuit, and display device

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20210310

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20210922

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20211005

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20211227

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20220208

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20220301

R150 Certificate of patent or registration of utility model

Ref document number: 7040732

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150