JP6922146B2 - ディスプレイパネル及びディスプレイパネルのゲート信号制御方法 - Google Patents

ディスプレイパネル及びディスプレイパネルのゲート信号制御方法 Download PDF

Info

Publication number
JP6922146B2
JP6922146B2 JP2019556639A JP2019556639A JP6922146B2 JP 6922146 B2 JP6922146 B2 JP 6922146B2 JP 2019556639 A JP2019556639 A JP 2019556639A JP 2019556639 A JP2019556639 A JP 2019556639A JP 6922146 B2 JP6922146 B2 JP 6922146B2
Authority
JP
Japan
Prior art keywords
signal
sequence
gate
control module
counter
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2019556639A
Other languages
English (en)
Other versions
JP2020517988A (ja
Inventor
先明 張
先明 張
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen China Star Optoelectronics Semiconductor Display Technology Co Ltd
Original Assignee
Shenzhen China Star Optoelectronics Semiconductor Display Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen China Star Optoelectronics Semiconductor Display Technology Co Ltd filed Critical Shenzhen China Star Optoelectronics Semiconductor Display Technology Co Ltd
Publication of JP2020517988A publication Critical patent/JP2020517988A/ja
Application granted granted Critical
Publication of JP6922146B2 publication Critical patent/JP6922146B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/02Generators characterised by the type of circuit or by the means used for producing pulses
    • H03K3/027Generators characterised by the type of circuit or by the means used for producing pulses by the use of logic circuits, with internal or external positive feedback
    • H03K3/037Bistable circuits
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • G09G2300/0408Integration of the drivers onto the display substrate
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0267Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0289Details of voltage level shifters arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/04Display protection
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K21/00Details of pulse counters or frequency dividers
    • H03K21/08Output circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)

Description

本発明は、ディスプレイ技術の分野に関するものであり、特にディスプレイパネル及びディスプレイパネルのゲート信号制御方法に関する。
ゲート駆動基板(GOA、Gate on Array)は、TFT−LCD内部のTFT回路及びCB上のレベルシフタ(Level Shifter IC)を用いて、必要とするゲート(Gate)信号を生成する。レベルシフタによって生成される信号はいずれも、シーケンスコントローラによって制御され、すなわち、シーケンスコントローラはレベルシフタが必要とする信号を生成し、レベルシフタは当該信号をさらにゲート駆動基板が必要とする信号に変換し、且つ変換の評価を行なう。この方法により、GateICを効果的に節約することができ、コストの削減という実益をもたらすことができる。
しかしながら、シーケンスコントローラのモード切り替え時や、信号の変換時及び干渉時において、異常な出力信号が発生する場合があることに起因して、レベルシフタでも異常な信号が発生する場合がある。その際、パネル内のGOA回路が一つの完全な周期を完結させることができなくなる場合があり、これに起因して、一部の回路中の電荷を放出することができず、大量の電流が発生する。
このため、従来技術に存在する問題を解決するような、ディスプレイパネル及びディスプレイパネルのゲート信号制御方法を提供する必要がある。
本発明の目的は、ディスプレイパネル及びディスプレイパネルのゲートライン駆動方法を提供することであり、当該ディスプレイパネル及び駆動方法により、パネル内のGOA回路は一つの完全な周期を完結させることができ、回路中の電荷を十分に放出させることができるため、大量の電流が発生することはない。
上述の課題を解決するために、本発明の好ましい実施形態はディスプレイパネルを提供し、当該ディスプレイパネルは、
ピクセルアレイ領域と、前記ピクセルアレイ領域の近傍に位置する回路設置領域とを含み、前記ピクセルアレイ領域は複数行の行ピクセルユニットを含むように構成されたゲート駆動基板と、
前記回路設置領域に設置され、走査線を通じて走査信号を前記ピクセルアレイ領域の行ピクセルユニットに出力するのに用いられ、前記走査線は前記ピクセルアレイ領域の行ピクセルユニットと各々対応するように構成された複数のゲート駆動ユニットと、
出力端と前記複数のゲート駆動ユニットとが電気的に接続されており、所定の数のシーケンス信号及び1個の開始信号を各周期でいずれも生成するのに用いられるレベルシフタとを含み、
前記レベルシフタはさらに、前記各周期で前記シーケンス信号の数をカウントするのに用いられ、前記シーケンス信号の数が前記所定の数に達していない場合、前記シーケンス信号が有効となるように制御し、且つ前記開始信号が無効となるように制御し、前記シーケンス信号の数が前記所定の数に達すると、前記開始信号が有効となるように制御し、且つ前記シーケンス信号が無効となるように制御し、
前記レベルシフタは、カウンタと、シーケンス制御モジュールと、開始制御モジュールとを含み、
前記カウンタは、前記各周期で前記シーケンス信号の数をカウントするのに用いられ、且つ制御信号を生成し、
前記シーケンス制御モジュールの第1入力端は前記カウンタの出力端に電気的に接続されており、前記制御信号及びシーケンス入力信号を受信するのに用いられ、前記シーケンス制御モジュールはシーケンスイネーブル信号を生成することで、前記シーケンス信号を前記複数のゲート駆動ユニットに出力するように制御し、
前記開始制御モジュールの第1入力端は前記カウンタの出力端に電気的に接続されており、前記制御信号及び開始入力信号を受信するのに用いられ、前記開始制御モジュールは開始イネーブル信号を生成することで、前記開始信号を前記複数のゲート駆動ユニットに出力するように制御する。
本発明のディスプレイパネルにおいて、前記シーケンス制御モジュールはNOTゲートと第1ANDゲートとを含み、
前記NOTゲートの入力端は前記カウンタの出力端に電気的に接続されており、前記NOTゲートの出力端は前記第1ANDゲートの第1入力端に電気的に接続されており、前記第1ANDゲートの第2入力端は前記シーケンス入力信号を受信する。
本発明のディスプレイパネルにおいて、前記開始制御モジュールは第2ANDゲートを含み、
前記第2ANDゲートの第1入力端は前記カウンタの出力端に接続されており、前記第2ANDゲートの第2入力端は前記開始入力信号を受信する。
上記の課題を解決するために、本発明の好ましい実施形態はさらにディスプレイパネルを提供し、当該ディスプレイパネルは、
ピクセルアレイ領域と、前記ピクセルアレイ領域の近傍に位置する回路設置領域とを含み、前記ピクセルアレイ領域は複数行の行ピクセルユニットを含むように構成されたゲート駆動基板と、
前記回路設置領域に設置され、走査信号を前記ピクセルアレイ領域の行ピクセルユニットに出力するのに用いられる複数のゲート駆動ユニットと、
出力端と前記複数のゲート駆動ユニットとが電気的に接続されており、所定の数のシーケンス信号及び1個の開始信号を各周期でいずれも生成するのに用いられるレベルシフタとを含み、
前記レベルシフタはさらに、前記各周期で前記シーケンス信号の数をカウントするのに用いられ、前記シーケンス信号の数が前記所定の数に達していない場合、前記シーケンス信号が有効となるように制御し、且つ前記開始信号が無効となるように制御し、前記シーケンス信号の数が前記所定の数に達すると、前記開始信号が有効となるように制御し、且つ前記シーケンス信号が無効となるように制御する。
本発明のディスプレイパネルにおいて、前記レベルシフタは、カウンタと、シーケンス制御モジュールと、開始制御モジュールとを含み、
前記カウンタは、前記各周期で前記シーケンス信号の数をカウントするのに用いられ、且つ制御信号を生成し、
前記シーケンス制御モジュールの第1入力端は前記カウンタの出力端に電気的に接続されており、前記制御信号及びシーケンス入力信号を受信するのに用いられ、前記シーケンス制御モジュールはシーケンスイネーブル信号を生成することで、前記シーケンス信号を前記複数のゲート駆動ユニットに出力するように制御し、
前記開始制御モジュールの第1入力端は前記カウンタの出力端に電気的に接続されており、前記制御信号及び開始入力信号を受信するのに用いられ、前記開始制御モジュールは開始イネーブル信号を生成することで、前記開始信号を前記複数のゲート駆動ユニットに出力するように制御する。
本発明のディスプレイパネルにおいて、前記シーケンス制御モジュールはNOTゲートと第1ANDゲートとを含み、
前記NOTゲートの入力端は前記カウンタの出力端に電気的に接続されており、前記NOTゲートの出力端は前記第1ANDゲートの第1入力端に電気的に接続されており、前記第1ANDゲートの第2入力端は前記シーケンス入力信号を受信する。
本発明のディスプレイパネルにおいて、前記開始制御モジュールは第2ANDゲートを含み、
前記第2ANDゲートの第1入力端は前記カウンタの出力端に接続されており、前記第2ANDゲートの第2入力端は前記開始入力信号を受信する。
上記の課題を解決するために、本発明の好ましい実施形態はさらにディスプレイパネルのゲート信号制御方法を提供し、前記ディスプレイパネルは、
ゲート駆動基板と、複数のゲート駆動ユニットと、レベルシフタとを含み、前記ゲート駆動基板はピクセルアレイ領域と、前記ピクセルアレイ領域の近傍に位置する回路設置領域とを含み、前記ピクセルアレイ領域は複数行の行ピクセルユニットを含み、前記複数のゲート駆動ユニットは前記回路設置領域に設置されており、走査信号を前記ピクセルアレイ領域の行ピクセルユニットに出力するのに用いられ、
前記制御方法は、
前記レベルシフタの出力端を前記複数のゲート駆動ユニットに電気的に接続し、前記レベルシフタを所定の数のシーケンス信号及び1個の開始信号を各周期でいずれも生成するのに用いるステップと、
前記レベルシフタをさらに、前記各周期で前記シーケンス信号の数をカウントするのに用い、前記シーケンス信号の数が前記所定の数に達していない場合、前記シーケンス信号が有効となるように制御し、且つ前記開始信号が無効となるように制御するステップと、
前記シーケンス信号の数が前記所定の数に達すると、前記開始信号が有効となるように制御し、且つ前記シーケンス信号が無効となるように制御するステップとを含む。
本発明のディスプレイパネルのゲート信号制御方法において、前記レベルシフタは、カウンタと、シーケンス制御モジュールと、開始制御モジュールとを含み、
前記カウンタは、前記各周期で前記シーケンス信号の数をカウントするのに用いられ、且つ制御信号を生成し、
前記シーケンス制御モジュールの第1入力端は前記カウンタの出力端に電気的に接続されており、前記制御信号及びシーケンス入力信号を受信するのに用いられ、前記シーケンス制御モジュールはシーケンスイネーブル信号を生成することで、前記シーケンス信号を前記複数のゲート駆動ユニットに出力するように制御し、
前記開始制御モジュールの第1入力端は前記カウンタの出力端に電気的に接続されており、前記制御信号及び開始入力信号を受信するのに用いられ、前記開始制御モジュールは開始イネーブル信号を生成することで、前記開始信号を前記複数のゲート駆動ユニットに出力するように制御する。
本発明のディスプレイパネルのゲート信号制御方法において、前記シーケンス制御モジュールはNOTゲートと第1ANDゲートとを含み、
前記NOTゲートの入力端は前記カウンタの出力端に電気的に接続されており、前記NOTゲートの出力端は前記第1ANDゲートの第1入力端に電気的に接続されており、前記第1ANDゲートの第2入力端は前記シーケンス入力信号を受信する。
本発明のディスプレイパネルのゲート信号制御方法において、前記開始制御モジュールは第2ANDゲートを含み、
前記第2ANDゲートの第1入力端は前記カウンタの出力端に接続されており、前記第2ANDゲートの第2入力端は前記開始入力信号を受信する。
従来技術に対し、本発明の有益な効果は以下の通りである。レベルシフタが前記シーケンス信号の数をカウントし、前記シーケンス信号の数が所定の数に達していない場合、シーケンス信号が有効となるように制御し、且つ開始信号が無効となるように制御する。シーケンス信号の数が所定の数に達すると、開始信号が有効となるように制御し、且つシーケンス信号が無効となるように制御する。従って、パネル内のGOA回路は一つの完全な周期を完結させることができるため、回路中の電荷を十分に放出させることができ、大量の電流が発生することはない。
本発明における上述の内容をより明確に理解するために、以下の記載において好ましい実施形態を挙げ、添付の図面と合せて詳述する。
以下において、添付の図面を参照して、本発明の具体的な実施形態について詳述することで、本発明の技術案及びその他の有益な効果を明らかにする。
図1は、本発明の実施形態におけるディスプレイパネルの構造を示す図である。
図2は、従来のレベルシフタの信号波形図である。
図3は、本発明の実施形態におけるレベルシフタの信号波形図である。
図4は、本発明の実施形態におけるレベルシフタの外部ピンを示す図である。
図5は、本発明の実施形態におけるレベルシフタの内部回路を示す図である。
図6は、本発明の実施形態におけるディスプレイパネルのゲート信号制御方法のフロートチャートである。
ここで開示する具体的な構造及び機能の詳細は代表的なものでしかなく、本発明の例示的な実施形態を説明するためのものである。しかしながら、本発明は多数の代替する形式によって具体的に実現することができ、本発明がここで詳述する実施形態にのみ限定されると解釈するのは妥当ではない。
本発明の記載における理解すべき事項として、用語「中心」、「横方向」、「上」、「下」、「左」、「右」、「垂直」、「水平」、「頂部」、「底部」、「内」、「外」等が指し示す方向又は位置関係は、添付の図面に示される方向又は位置関係に基づくものであり、単に本発明の説明のため、及び当該説明の簡便化を図るためのものである。これら用語は、所定の装置又は部品が特定の方向性を有し、特定の方向において構築及び操作されるべきことを示すもの又は暗示するものではない。従って、これら用語は、本発明を限定するものであると理解してはならない。さらに、用語「第1」、「第2」は単に説明目的のためのものであり、重要性を示すもの又は暗示するものであると理解してはならず、或いは所定の技術特徴の数量を暗に示すものであると理解してはならない。すなわち、「第1」、「第2」と限定された特徴部分は、明らかに又は暗に一の又は複数の当該特徴部分を含む場合がある。本発明の記載において、特に明記しない限り、「複数」は、二又は二以上を意味するものである。また、用語「含む」及びその変形した表現のいずれも、非排他的な包含を網羅することを意図とする。
本発明の記載における説明すべき事項として、明らかな規定又は限定がある場合を除き、用語「取り付け」、「連結」、「接続」は広義に理解されるべきであり、例えば、固定接続、着脱可能な接続又は一体型接続である場合と;機械的接続、電気的接続である場合と;直接連結、中間の媒介物を介した間接的な連結、二つの部品の内部での連通である場合と、が考えられる。本分野における通常の知識を有する者は、具体的な状況に基づいて、本発明におけるこれら用語の具体的な意義を理解されたい。
本明細書等で用いられる用語は、単に具体的な実施形態を説明するためのものであり、例示的な実施形態を限定するためのものではない。前後の文で明らかに示す場合を除き、ここで用いられる単数表現の「一つ」、「一項」は複数の場合をも含むことを意味する。本明細書等で用いられている用語である「含む」及び/又は「包含」は、記載された特徴、整数、工程、操作、ユニット及び/又は構成要素の存在を規定し、一の又は複数のその他の特徴、整数、工程、操作、ユニット、構成要素及び/又はその組み合わせをさらに存在させること又は追加することは、排除されないと理解するのが妥当である。
図中、類似の構造を有するユニットには同一の符号が付されている。
図1乃至図6を参照して、本発明の実施形態に係るディスプレイパネル及びその製造工程を以下に説明する。
本発明の実施形態において、図1乃至図6に示すように、図1は、本発明の実施形態に係るディスプレイパネルの構造概略図であり;図2は、既存のレベルシフタの信号波形を示す図であり;図3は、本発明の実施形態におけるレベルシフタの信号波形を示す図であり;図4は、本発明の実施形態におけるレベルシフタの外部ピンを示す図であり;図5は、本発明の実施形態におけるレベルシフタの内部回路を示す図であり;図6は、本発明の実施形態におけるディスプレイパネルのゲート信号制御方法を示すフローチャートである。
図1に示すように、本発明の実施形態はディスプレイパネルを開示するものであり、当該ディスプレイパネルは、ゲート駆動基板100と、複数のゲート駆動ユニット130と、レベルシフタ140とを含む。
前記ゲート駆動基板100は、ピクセルアレイ領域110と、前記ピクセルアレイ領域110の近傍に位置する回路設置領域120とを含み、前記ピクセルアレイ領域110は複数行の行ピクセルユニットを含む。複数のゲート駆動ユニット130は回路設置領域120に設置されており、走査信号を前記ピクセルアレイ領域110の行ピクセルユニットに出力するのに用いられる。前記レベルシフタ140の出力端と前記複数のゲート駆動ユニット130は電気的に接続されており、所定の数のシーケンス信号及び1個の開始信号を各周期でいずれも生成するのに用いられる。
前記レベルシフタはさらに、各周期で前記シーケンス信号の数をカウントするのに用いられる。前記シーケンス信号の数が所定の数に達していない場合、前記シーケンス信号が有効となるように制御し、且つ前記開始信号が無効となるように制御する。前記シーケンス信号の数が所定の数に達すると、前記開始信号が有効となるように制御し、且つ前記シーケンス信号が無効となるように制御する。
なお、既存の技術におけるレベルシフタと比較して、当該好ましい実施形態におけるディスプレイパネルのレベルシフタには、シーケンス信号の数をカウントする機能が付加されており、生成されたシーケンス信号の数をカウントすることで、各フレーム周期の完全性を確保することができる。
当該好ましい実施形態におけるディスプレイパネルでは、レベルシフタを通じて前記シーケンス信号の数をカウントする。前記シーケンス信号の数が所定の数に達していない場合、シーケンス信号が有効となるように制御し、且つ開始信号が無効となるように制御する。シーケンス信号の数が所定の数に達すると、開始信号が有効となるように制御し、且つシーケンス信号が無効となるように制御する。従って、パネル内のGOA回路は一つの完全なフレーム周期を完結させることができるため、回路中の電荷を十分に放出させることができ、大量の電流が発生することはない。
以下において、HD(High Definition、高解像度)機種を例にとって説明する。図2に示すように、一つの完全な表示周期はいずれも、1個のPulseの開始信号と、192個のPulseのシーケンス信号とを含む。これからわかるように、シーケンス信号が192個出力されておらず、且つ、各々のシーケンス信号が191番目のパルスまで出力されたときに、次のフレームの開始信号が既に到来しており、この時点で既に一つの完全な周期を完結させることができず、一部の回路中の電荷を放出することができないという事態を引き起こし、大量の電流が発生する。
図3に示すように、本実施形態では、レベルシフタ(Level Shifter)の内部制御機能を利用し、レベルシフタで前記シーケンス信号の数をカウントする。前記シーケンス信号の数が所定の数に達していない場合、シーケンス信号が有効となるように制御し、且つ開始信号が無効となるように制御する。シーケンス信号の数が所定の数に達すると、開始信号が有効となるように制御し、且つシーケンス信号が無効となるように制御する。従って、パネル内のGOA回路は一つの完全な周期を完結させることができるため、回路中の電荷を十分に放出させることができ、大量の電流が発生することはない。
図4及び図5に示すように、前記レベルシフタ140は、カウンタ501と、シーケンス制御モジュール502と、開始制御モジュール503とを含む。前記カウンタ501は、各周期で前記シーケンス信号CK1、CK2、CK3又はCK4の数をカウントするのに用いられ、且つ、制御信号ENを生成する。前記シーケンス制御モジュール502の第1入力端は、前記カウンタ501の出力端に電気的に接続されており、前記制御信号EN及びシーケンス入力信号CKIN1又はCKIN2を受信するのに用いられる。加えて、前記シーケンス制御モジュール502は、シーケンスイネーブル信号CKENを生成することで、前記シーケンス信号CK1、CK2、CK3又はCK4を前記複数のゲート駆動ユニット130に出力するように制御する。前記開始制御モジュール503の第1入力端は、前記カウンタ201の出力端に電気的に接続されており、前記制御信号EN及び開始入力信号STVINを受信するのに用いられる。加えて、前記開始制御モジュール503は、開始イネーブル信号STVENを生成することで、前記開始信号STVを前記複数のゲート駆動ユニット130に出力するように制御する。
さらに、前記シーケンス制御モジュール502は、NOTゲート5021と、第1ANDゲート5022とを含む。前記NOTゲート5021の入力端は、前記カウンタ501の出力端に電気的に接続されている。前記NOTゲート5021の出力端は、前記第1ANDゲート5022の第1入力端に電気的に接続されている。前記第1ANDゲート5022の第2入力端は、前記シーケンス入力信号CKIN1又はCKIN2を受信する。前記開始制御モジュール503は第2ANDゲート5031を含み、前記第2ANDゲート5031の第1入力端は前記カウンタ501の出力端に接続されており、前記第2ANDゲート5031の第2入力端は前記開始入力信号STVINを受信する。
図6に示すように、本発明の実施形態はさらに、ディスプレイパネルのゲート信号制御方法を開示する。前記ディスプレイパネルは、ゲート駆動基板と、複数のゲート駆動ユニットと、レベルシフタとを含む。前記ゲート駆動基板は、ピクセルアレイ領域と、前記ピクセルアレイ領域の近傍に位置する回路設置領域とを含み、前記ピクセルアレイ領域は複数行の行ピクセルユニットを含む。前記複数のゲート駆動ユニットは前記回路設置領域に設置されており、走査信号を前記ピクセルアレイ領域の行ピクセルユニットに出力するのに用いられる。
前記制御方法は、ステップS201乃至ステップS203を含む。
ステップS201:前記レベルシフタの出力端を前記複数のゲート駆動ユニットに電気的に接続し、前記レベルシフタはシーケンス信号及び開始信号を生成するのに用いられる。
ステップS202:前記シーケンス信号の数が所定の数に達していない場合、前記シーケンス信号が有効となるように制御し、且つ前記開始信号が無効となるように制御する。
ステップS203:前記シーケンス信号の数が所定の数に達すると、前記開始信号が有効となるように制御し、且つ前記シーケンス信号が無効となるように制御する。
当該好ましい実施形態におけるディスプレイパネルのゲートラインの制御方法では、レベルシフタを通じて前記シーケンス信号の数をカウントし、前記シーケンス信号の数が所定の数に達していない場合、シーケンス信号が有効となるように制御し、且つ開始信号が無効となるように制御する。シーケンス信号の数が所定の数に達すると、開始信号が有効となるように制御し、且つシーケンス信号が無効となるように制御する。従って、パネル内のGOA回路は一つの完全な周期を完結させることができるため、回路中の電荷を十分に放出させることができ、大量の電流が発生することはない。
さらに、前記レベルシフタは、カウンタと、シーケンス制御モジュールと、開始制御生成モジュールとを含む。前記カウンタは、前記シーケンス信号の数をカウントするのに用いられ、且つ、制御信号を生成する。前記シーケンス制御モジュールの第1入力端は、前記カウンタの出力端に電気的に接続されており、前記制御信号及びシーケンス入力信号を受信するのに用いられる。加えて、前記シーケンス制御モジュールは、シーケンスイネーブル信号を生成することで、前記シーケンス信号を前記複数のゲート駆動ユニットに出力するように制御する。前記開始制御モジュールの第1入力端は、前記カウンタの出力端に電気的に接続されており、前記制御信号及び開始入力信号を受信するのに用いられる。加えて、前記開始制御モジュールは、開始イネーブル信号を生成することで、前記開始信号を前記複数のゲート駆動ユニットに出力するように制御する。
前記シーケンス制御モジュールは、NOTゲートと、第1ANDゲートとを含む。前記NOTゲートの入力端は、前記カウンタの出力端に電気的に接続されている。前記NOTゲートの出力端は、前記第1ANDゲートの第1入力端に電気的に接続されている。前記第1ANDゲートの第2入力端は、前記シーケンス入力信号を受信する。
前記開始制御モジュールは第2ANDゲートを含み、前記第2ANDゲートの第1入力端は前記カウンタの出力端に接続されており、前記第2ANDゲートの第2入力端は前記開始入力信号を受信する。
本発明のディスプレイパネル及びディスプレイパネルのゲートラインの制御方法において、レベルシフタが前記シーケンス信号の数をカウントし、前記シーケンス信号の数が所定の数に達していない場合、シーケンス信号が有効となるように制御し、且つ開始信号が無効となるように制御する。シーケンス信号の数が所定の数に達すると、開始信号が有効となるように制御し、且つシーケンス信号が無効となるように制御する。従って、パネル内のGOA回路は一つの完全な周期を完結させることができるため、回路中の電荷を十分に放出させることができ、大量の電流が発生することはない。
以上のように、本発明は上記の好ましい実施形態により開示されたが、上記の好ましい実施形態は本発明を限定するものではない。本発明の趣旨及び範囲から逸脱しない限りにおいて、本分野における通常の技術者はいずれも、様々な変更及び改変を施すことができる。従って、本発明の保護範囲は、特許請求の範囲によって定められた範囲を基準とする。

Claims (6)

  1. ピクセルアレイ領域と、前記ピクセルアレイ領域の近傍に位置する回路設置領域とを含み、前記ピクセルアレイ領域は複数行の行ピクセルユニットを含むように構成されたゲート駆動基板と、
    前記回路設置領域に設置され、走査線を通じて走査信号を前記ピクセルアレイ領域の行ピクセルユニットに出力するのに用いられ、前記走査線は前記ピクセルアレイ領域の行ピクセルユニットと各々対応するように構成された複数のゲート駆動ユニットと、
    出力端と前記複数のゲート駆動ユニットとが電気的に接続されており、所定の数のシーケンス信号及び1個の開始信号を各周期でいずれも生成するのに用いられるレベルシフタとを含むディスプレイパネルにおいて、
    前記レベルシフタはさらに、前記各周期で前記シーケンス信号の数をカウントするのに用いられ、前記シーケンス信号の数が前記所定の数に達していない場合、前記シーケンス信号が有効となるように制御し、且つ前記開始信号が無効となるように制御し、前記シーケンス信号の数が前記所定の数に達すると、前記開始信号が有効となるように制御し、且つ前記シーケンス信号が無効となるように制御し、
    前記レベルシフタは、カウンタと、シーケンス制御モジュールと、開始制御モジュールとを含み、
    前記カウンタは、前記各周期で前記シーケンス信号の数をカウントするのに用いられ、且つ制御信号を生成し、
    前記シーケンス制御モジュールの第1入力端は前記カウンタの出力端に電気的に接続されており、前記制御信号を受信するのに用いられ、前記シーケンス制御モジュールは前記制御信号及びシーケンス入力信号を受信しシーケンスイネーブル信号を生成することで、前記シーケンス信号を前記複数のゲート駆動ユニットに出力するように制御し、
    前記開始制御モジュールの第1入力端は前記カウンタの出力端に電気的に接続されており、前記制御信号を受信するのに用いられ、前記開始制御モジュールは前記制御信号及び開始入力信号を受信し開始イネーブル信号を生成することで、前記開始信号を前記複数のゲート駆動ユニットに出力するように制御し、
    前記シーケンス制御モジュールはNOTゲートと第1ANDゲートとを含み、
    前記NOTゲートの入力端は前記カウンタの出力端に電気的に接続されており、前記NOTゲートの出力端は前記第1ANDゲートの第1入力端に電気的に接続されており、前記第1ANDゲートの第2入力端は前記シーケンス入力信号を受信し、前記第1ANDゲートの出力端は前記シーケンスイネーブル信号を出力することを特徴とするディスプレイパネル。
  2. 前記開始制御モジュールは第2ANDゲートを含み、
    前記第2ANDゲートの第1入力端は前記カウンタの出力端に接続されており、前記第2ANDゲートの第2入力端は前記開始入力信号を受信することを特徴とする請求項1に記載のディスプレイパネル。
  3. ピクセルアレイ領域と、前記ピクセルアレイ領域の近傍に位置する回路設置領域とを含み、前記ピクセルアレイ領域は複数行の行ピクセルユニットを含むように構成されたゲート駆動基板と、
    前記回路設置領域に設置され、走査信号を前記ピクセルアレイ領域の行ピクセルユニットに出力するのに用いられる複数のゲート駆動ユニットと、
    出力端と前記複数のゲート駆動ユニットとが電気的に接続されており、所定の数のシーケンス信号及び1個の開始信号を各周期でいずれも生成するのに用いられるレベルシフタとを含むディスプレイパネルにおいて、
    前記レベルシフタはさらに、前記各周期で前記シーケンス信号の数をカウントするのに用いられ、前記シーケンス信号の数が前記所定の数に達していない場合、前記シーケンス信号が有効となるように制御し、且つ前記開始信号が無効となるように制御し、前記シーケンス信号の数が前記所定の数に達すると、前記開始信号が有効となるように制御し、且つ前記シーケンス信号が無効となるように制御し、
    前記レベルシフタは、カウンタと、シーケンス制御モジュールと、開始制御モジュールとを含み、
    前記カウンタは、前記各周期で前記シーケンス信号の数をカウントするのに用いられ、且つ制御信号を生成し、
    前記シーケンス制御モジュールの第1入力端は前記カウンタの出力端に電気的に接続されており、前記制御信号を受信するのに用いられ、前記シーケンス制御モジュールは前記制御信号及びシーケンス入力信号を受信しシーケンスイネーブル信号を生成することで、前記シーケンス信号を前記複数のゲート駆動ユニットに出力するように制御し、
    前記開始制御モジュールの第1入力端は前記カウンタの出力端に電気的に接続されており、前記制御信号を受信するのに用いられ、前記開始制御モジュールは前記制御信号及び開始入力信号を受信し開始イネーブル信号を生成することで、前記開始信号を前記複数のゲート駆動ユニットに出力するように制御し、
    前記シーケンス制御モジュールはNOTゲートと第1ANDゲートとを含み、
    前記NOTゲートの入力端は前記カウンタの出力端に電気的に接続されており、前記NOTゲートの出力端は前記第1ANDゲートの第1入力端に電気的に接続されており、前記第1ANDゲートの第2入力端は前記シーケンス入力信号を受信し、前記第1ANDゲートの出力端は前記シーケンスイネーブル信号を出力することを特徴とするディスプレイパネル。
  4. 前記開始制御モジュールは第2ANDゲートを含み、
    前記第2ANDゲートの第1入力端は前記カウンタの出力端に接続されており、前記第2ANDゲートの第2入力端は前記開始入力信号を受信することを特徴とする請求項3に記載のディスプレイパネル。
  5. ゲート駆動基板と、複数のゲート駆動ユニットと、レベルシフタとを含み、前記ゲート駆動基板はピクセルアレイ領域と、前記ピクセルアレイ領域の近傍に位置する回路設置領域とを含み、前記ピクセルアレイ領域は複数行の行ピクセルユニットを含み、前記複数のゲート駆動ユニットは前記回路設置領域に設置されており、走査信号を前記ピクセルアレイ領域の行ピクセルユニットに出力するのに用いられるように構成されたディスプレイパネルのゲート信号制御方法において、
    前記レベルシフタの出力端を前記複数のゲート駆動ユニットに電気的に接続し、前記レベルシフタを所定の数のシーケンス信号及び1個の開始信号を各周期でいずれも生成するのに用いるステップと、
    前記レベルシフタをさらに、前記各周期で前記シーケンス信号の数をカウントするのに用い、前記シーケンス信号の数が前記所定の数に達していない場合、前記シーケンス信号が有効となるように制御し、且つ前記開始信号が無効となるように制御するステップと、
    前記シーケンス信号の数が前記所定の数に達すると、前記開始信号が有効となるように制御し、且つ前記シーケンス信号が無効となるように制御するステップとを含み、
    前記レベルシフタは、カウンタと、シーケンス制御モジュールと、開始制御モジュールとを含み、
    前記カウンタは、前記各周期で前記シーケンス信号の数をカウントするのに用いられ、且つ制御信号を生成し、
    前記シーケンス制御モジュールの第1入力端は前記カウンタの出力端に電気的に接続されており、前記制御信号を受信するのに用いられ、前記シーケンス制御モジュールは前記制御信号及びシーケンス入力信号を受信しシーケンスイネーブル信号を生成することで、前記シーケンス信号を前記複数のゲート駆動ユニットに出力するように制御し、
    前記開始制御モジュールの第1入力端は前記カウンタの出力端に電気的に接続されており、前記制御信号を受信するのに用いられ、前記開始制御モジュールは前記制御信号及び開始入力信号を受信し開始イネーブル信号を生成することで、前記開始信号を前記複数のゲート駆動ユニットに出力するように制御し、
    前記シーケンス制御モジュールはNOTゲートと第1ANDゲートとを含み、
    前記NOTゲートの入力端は前記カウンタの出力端に電気的に接続されており、前記NOTゲートの出力端は前記第1ANDゲートの第1入力端に電気的に接続されており、前記第1ANDゲートの第2入力端は前記シーケンス入力信号を受信し、前記第1ANDゲートの出力端は前記シーケンスイネーブル信号を出力することを特徴とするディスプレイパネルのゲート信号制御方法。
  6. 前記開始制御モジュールは第2ANDゲートを含み、
    前記第2ANDゲートの第1入力端は前記カウンタの出力端に接続されており、前記第2ANDゲートの第2入力端は前記開始入力信号を受信することを特徴とする請求項5に記載のディスプレイパネルのゲート信号制御方法。
JP2019556639A 2017-07-19 2017-11-02 ディスプレイパネル及びディスプレイパネルのゲート信号制御方法 Active JP6922146B2 (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
CN201710592486.6 2017-07-19
CN201710592486.6A CN107331358B (zh) 2017-07-19 2017-07-19 一种显示面板及显示面板栅极信号控制方法
PCT/CN2017/109094 WO2019015167A1 (zh) 2017-07-19 2017-11-02 一种显示面板及显示面板栅极信号控制方法

Publications (2)

Publication Number Publication Date
JP2020517988A JP2020517988A (ja) 2020-06-18
JP6922146B2 true JP6922146B2 (ja) 2021-08-18

Family

ID=60226777

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2019556639A Active JP6922146B2 (ja) 2017-07-19 2017-11-02 ディスプレイパネル及びディスプレイパネルのゲート信号制御方法

Country Status (6)

Country Link
US (1) US20190066615A1 (ja)
EP (1) EP3657492A4 (ja)
JP (1) JP6922146B2 (ja)
KR (1) KR20200028466A (ja)
CN (1) CN107331358B (ja)
WO (1) WO2019015167A1 (ja)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107863077B (zh) * 2017-11-16 2020-07-31 深圳市华星光电半导体显示技术有限公司 一种改善goa电路开机大电流的方法
CN108447436B (zh) * 2018-03-30 2019-08-09 京东方科技集团股份有限公司 栅极驱动电路及其驱动方法、显示装置
CN114783360A (zh) * 2022-04-20 2022-07-22 京东方科技集团股份有限公司 栅极驱动控制方法及其***、显示驱动***、显示装置

Family Cites Families (28)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3141755B2 (ja) * 1995-10-26 2001-03-05 株式会社デンソー マトリクス型液晶表示装置
JPH09307839A (ja) * 1996-05-09 1997-11-28 Fujitsu Ltd 表示装置および該表示装置の駆動方法並びに駆動回路
JP3602355B2 (ja) * 1998-11-27 2004-12-15 アルプス電気株式会社 表示装置
CN100433100C (zh) * 2000-12-06 2008-11-12 索尼公司 显示装置定时信号产生电路和包括该定时信号产生电路的显示装置
JP2004133124A (ja) * 2002-10-09 2004-04-30 Advanced Display Inc 制御回路及びこれを用いた液晶表示装置
TWI234059B (en) * 2004-01-07 2005-06-11 Leadtrend Tech Corp Adaptive dead-time controller capable of adjusting dead-time
JP4912597B2 (ja) * 2004-07-13 2012-04-11 パナソニック株式会社 液晶表示装置
JP4617132B2 (ja) * 2004-10-15 2011-01-19 シャープ株式会社 液晶表示装置及び液晶表示装置における誤動作防止方法
TWI298865B (en) * 2004-12-17 2008-07-11 Innolux Display Corp Shift register system, method of driving the same, and a display driving circuit with the same
CN1790550B (zh) * 2004-12-18 2010-05-12 鸿富锦精密工业(深圳)有限公司 移位寄存方法
JP4986468B2 (ja) * 2005-03-11 2012-07-25 三洋電機株式会社 アクティブマトリクス型表示装置
CN1956046A (zh) * 2005-10-25 2007-05-02 群康科技(深圳)有限公司 移位暂存***、方法及液晶显示器驱动电路
KR101281667B1 (ko) * 2006-05-11 2013-07-03 엘지디스플레이 주식회사 액정표시장치의 소프트 페일 처리 회로 및 방법
KR101385206B1 (ko) * 2008-01-07 2014-04-14 삼성디스플레이 주식회사 게이트 드라이버, 그 구동 방법 및 이를 구비하는 표시장치
JP2011141303A (ja) * 2008-04-21 2011-07-21 Sharp Corp 液晶表示装置、表示制御装置、液晶モジュールおよび液晶表示方法
WO2010041649A1 (ja) * 2008-10-10 2010-04-15 シャープ株式会社 表示装置及びその駆動方法
TWI424401B (zh) * 2009-11-02 2014-01-21 Chunghwa Picture Tubes Ltd 顯示器與其閘極驅動電路
JP5409329B2 (ja) * 2009-12-21 2014-02-05 三菱電機株式会社 画像表示装置
KR101747734B1 (ko) * 2011-05-26 2017-06-27 엘지디스플레이 주식회사 타이밍 제어부 및 그 구동방법
TWI467557B (zh) * 2012-07-26 2015-01-01 Upi Semiconductor Corp 電壓補償電路及其操作方法
EP2911145B1 (en) * 2012-10-19 2016-11-30 Sharp Kabushiki Kaisha Display device and drive method thereof
KR102014853B1 (ko) * 2013-08-19 2019-08-28 엘지디스플레이 주식회사 유기전계발광표시장치와 이의 구동방법
CN104299593B (zh) * 2014-11-07 2017-01-25 深圳市华星光电技术有限公司 液晶显示装置
KR102316983B1 (ko) * 2015-04-30 2021-10-25 엘지디스플레이 주식회사 표시장치
US10049606B2 (en) * 2015-07-09 2018-08-14 Novatek Microelectronics Corp. Gate driver and method for adjusting output channels thereof
CN105139823A (zh) * 2015-10-08 2015-12-09 友达光电股份有限公司 一种用于薄膜晶体管液晶显示器的驱动电路
CN105448226B (zh) * 2016-01-12 2018-03-16 京东方科技集团股份有限公司 一种栅极驱动电路和显示装置
CN105810169A (zh) * 2016-05-25 2016-07-27 深圳市华星光电技术有限公司 液晶显示器的驱动***及驱动方法

Also Published As

Publication number Publication date
JP2020517988A (ja) 2020-06-18
WO2019015167A1 (zh) 2019-01-24
KR20200028466A (ko) 2020-03-16
EP3657492A4 (en) 2021-03-31
US20190066615A1 (en) 2019-02-28
CN107331358A (zh) 2017-11-07
EP3657492A1 (en) 2020-05-27
CN107331358B (zh) 2019-11-15

Similar Documents

Publication Publication Date Title
CN105302391B (zh) 集成触摸屏面板的显示装置以及显示面板
CN106057112B (zh) 成盒测试电路以及液晶显示基板
JP6922146B2 (ja) ディスプレイパネル及びディスプレイパネルのゲート信号制御方法
US9733759B2 (en) Driving circuit, array substrate, touch display device, and driving method of the touch display device
CN102087827B (zh) 移位寄存器
US9733758B2 (en) Array substrate, touch display device, and driving method of the touch display device
CN106205511B (zh) 源极驱动装置及其操作方法
TWI540554B (zh) Liquid crystal display device and driving method thereof
CN105786250B (zh) 移位暂存电路及其驱动方法
KR101769400B1 (ko) 게이트 구동 장치 및 이를 포함하는 표시 장치
CN104167191A (zh) 用于平板显示的互补型goa电路
CN103035216B (zh) 显示装置
CN105355186B (zh) 驱动电路、触控显示面板及其驱动方法、触控显示装置
KR20140018389A (ko) 터치 스크린의 구동 방법
KR20120040918A (ko) 게이트 구동 장치 및 이를 포함하는 액정 표시 장치
CN105976785B (zh) Goa电路及液晶显示面板
CN105374337A (zh) 液晶显示装置及其操作方法
CN101800016A (zh) 放电检测电路及方法、液晶驱动装置、以及液晶显示装置
KR102043534B1 (ko) 평판 디스플레이에 응용되는 goa 구동 회로 및 평판 디스플레이
CN103226927A (zh) 移位暂存器、使用该移位暂存器的栅极驱动电路与显示装置
CN105489190B (zh) 移位寄存单元及其驱动方法、栅极驱动电路、阵列基板
TWI576738B (zh) 移位暫存器
CN104880875A (zh) 一种阵列基板和液晶显示面板
CN104464817B (zh) 液晶显示装置及其移位寄存器
TW201432647A (zh) 顯示面板

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20191018

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20201027

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20210104

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20210209

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20210324

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20210629

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20210707

R150 Certificate of patent or registration of utility model

Ref document number: 6922146

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150