JP5945812B2 - 「lvds」タイプのリンク用のビデオデジタル信号を送信および受信するためのシステム - Google Patents
「lvds」タイプのリンク用のビデオデジタル信号を送信および受信するためのシステム Download PDFInfo
- Publication number
- JP5945812B2 JP5945812B2 JP2011179681A JP2011179681A JP5945812B2 JP 5945812 B2 JP5945812 B2 JP 5945812B2 JP 2011179681 A JP2011179681 A JP 2011179681A JP 2011179681 A JP2011179681 A JP 2011179681A JP 5945812 B2 JP5945812 B2 JP 5945812B2
- Authority
- JP
- Japan
- Prior art keywords
- signal
- lvds
- transmission
- video
- signals
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N7/00—Television systems
- H04N7/24—Systems for the transmission of television signals using pulse code modulation
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/003—Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
- G09G5/006—Details of the interface to the display terminal
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/003—Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
- G09G5/006—Details of the interface to the display terminal
- G09G5/008—Clock recovery
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/12—Test circuits or failure detection circuits included in a display system, as permanent part thereof
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2340/00—Aspects of display data processing
- G09G2340/12—Overlay of images, i.e. displayed pixel being the result of switching between the corresponding input pixels
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2370/00—Aspects of data communication
- G09G2370/14—Use of low voltage differential signaling [LVDS] for display data communication
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2380/00—Specific applications
- G09G2380/12—Avionics applications
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Signal Processing (AREA)
- Multimedia (AREA)
- Controls And Circuits For Display Device (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
- Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)
- Two-Way Televisions, Distribution Of Moving Picture Or The Like (AREA)
- Dc Digital Transmission (AREA)
- Monitoring And Testing Of Transmission In General (AREA)
Description
−「DCバランス」と言われる符号、すなわち、実際的に「1」ビットと同数の「0」ビットを含む符号を生成すること。この符号は、連続成分の送信を省くことを可能にし、かつアイダイアグラムの改善をもたらす。
−「ランレングス」と呼ばれる、遷移のない期間を制限すること。これは、チャネルのそれぞれにおけるビット位相を独立して見つけるために、アナログ位相ループの結合を可能にする。
−「ワード境界」と呼ばれるワード位相を見つけることができるようにし、かつ「データイネーブル」、「HSYNC」および「VSYNC」などのビデオ同期信号の送信を可能にする特殊文字を取得すること。
− ビット位相(シリアル信号)の検索と、
− ビデオ同期情報を伝達する「Rin2」と呼ばれるライン上での画素位相(送信ワード)の検索と、
− 特に、送信に挿入される「ポストイット」信号と呼ばれる信号の復号化による、他の2つのチャネル上における画素位相の検索と、である。
「RGB」ビデオ信号が、送信画像の画素の色符号化に対応する3つの色信号、3つの同期信号、および1つのクロック信号を含み、
送信リンクを介して送信される「LVDS」ビデオ信号が、少なくとも4つの原信号を含み、各原信号が、それ専用の送信ケーブル上で送信され、第1の原信号「CLK」が、クロック信号専用であり、第2の原信号「Rin2」が、同期情報を含み、少なくとも第3および第4の原信号「Rin0」および「Rin1」が、色符号化情報だけを含み、
「LVDS」送信モジュールが、「RGB」ビデオ信号を「LVDS」ビデオ信号に符号化する機能を有し、受信モジュールが、「LVDS」信号を「RGB」信号に復号化する機能を有し、
送信システムが、グラフィック認識パターンを「RGB」ビデオ信号にはめ込むことを可能にする手段を含むことと、
受信手段が、オーバーサンプリングにおいて、すなわち、クロック信号の周波数の整倍数であるサンプリング周波数において動作することと、
受信手段が、第2の「LVDS」原信号における同期情報、およびグラフィック認識パターンを識別できるテスト手段を含むことと、を特徴とするシステムである。
送信の対象であるビデオ信号には次のものが含まれる。
− 送信画像の画素の色符号化に対応する3つの色信号。これらの画素は、6ビットまたは8ビットで符号化してもよい。6ビットの符号化の第1の場合には、「赤色」画素に対応するビットが、R0〜R5とマークされ、「緑色」画素に対応するビットが、G0〜G5とマークされ、「青色」画素に対応するビットが、B0〜B5とマークされる。
− 「データイネーブル」を意味するDE、「垂直同期」意味するVS、および「水平同期」を意味するHSとマークされた3つの同期信号。これらの3つの信号は、それぞれ、一ビットで符号化される。
− クロック信号;
「LVDS」ビデオ信号を送信するリンクには、ビデオ信号が6ビットで符号化される場合には4つの原信号が含まれ、信号が8ビットで符号化される場合には5つの原信号が含まれ、各原信号は、それ専用の送信ケーブル上で送信され、各信号には、直列に配置された一連の7ビットワードが含まれる。このリンクは、「SPWG」規格に従って6ビットで符号化されたビデオ信号の場合において図3に示されている。次に、「LVDS」信号は、次の方法で構成される。
− クロック信号専用の第1の原信号「CLK」、
− 同期情報DE、VSおよびHDを含む第2の原信号「Rin2」、
− 色符号化情報だけを含む第3および第4の原信号「Rin0」および「Rin1」。
− Rin2チャネルから生じる7ビットワードのストリームを、クロック周波数の5倍の周波数でオーバーサンプリングすること、および20サンプルを含むストリームを送信することを可能にするシフトレジスタ3210。
− 第1および第2の同一の記憶レジスタ3212および3221。
− 通常は、これらの5つのサンプルの中央サンプルにおいて索引を付けられる電子ポインタPを含む索引付けおよび比較手段3222。索引付けおよび比較手段3222にはまた、これらのサンプルの状態遷移を検出するための手段が含まれる。この機能を実行するために、XORと呼ばれる「排他的論理和」関数を実行する論理ゲートアレイを用いることが可能である。これらの2つの入力の1つだけが論理レベル1である場合にのみ、XORゲートの出力が論理レベル1であることが知られている。この手段によって、XORゲートの出力部で論理レベル「1」に帰着する状態遷移を決定するのは簡単である。
− 11ビットの第3の記憶レジスタ3223。
− 7ビットの第4の記憶レジスタ3224。
− 初期Rin2信号を形成する直列の様々な信号を検出するための従来の手段を含む従来の並列信号処理機能323。この回路の出力部において、3つの同期成分DE、VSnおよびHSnを含む、Rin2信号の様々な成分が、7つの並列チャネル上で検索される。7つの成分の抽出は、中間値において画素周波数の速度で行われる。
− パターンは、単に画素をシフトすることによって再生成してはならない。すなわち、パターンは、周期性を含んではならない。換言すれば、パターンは、強い自己相関を有しなければならない。
− パターンは、別の画像部分との混同の可能性が非常にわずかであるように十分な画素を含まなければならない。検出をより安定的にするために、パターンの存在は、所定の期間の時間窓において確認される。容認されるスキューが数画素である場合には、窓は、パターンより十分に長い期間でなければならず、この場合には、かなり長いパターンで動作することが好ましい。
− 本発明を形成する装置を備えた受信機を用いれば、数ペアのラインを通じた「LVDS」送信は、「ペア間スキュー」の影響を受けない。
− 「スキュー」に関する許容値は、ケーブルの高周波損失を補償するために等化回路を追加することを可能にし、これによって、より大きな長さにわたる送信が可能になる。
− 受信機は、標準的な性能で、追加パターンのないソースとの互換性を維持する。
− 信号をオーバーサンプリングするために、送信速度の5倍の周波数で動作できる電子回路を用いること。かかる構成要素の使用が、特別な問題を招かないことが分かった。
− 重ね合わされるパターンをソース画像に追加すること。このパターンは、そのインプリメンテーションおよびその視覚的外観の両方の観点から、わずかな影響を有する。
2 送信ライン
3 受信インタフェース
10 増幅手段
11 符号化モジュール
30 増幅手段
31 符号化モジュール
32 位相ロックループ
33 フリップフロップ
300 増幅段モジュール
301 デシリアライゼーション段モジュール
302 基本ビット位相検索段モジュール
303 基本画素位相検索段モジュール
310 増幅段モジュール
311 デシリアライゼーション段モジュール
312 基本ビット位相検索段モジュール
313 基本画素位相検索段モジュール
320 増幅段モジュール
321 デシリアライゼーション段モジュール
322 基本ビット位相検索段モジュール
323 基本画素位相検索段モジュール
331 位相ロックループ
340 電子モジュール
3030 認識モジュール
3031 シフトレジスタ
3032 パターン検出モジュール
3033 モジュール
3210 シフトレジスタ
3212 記憶レジスタ
3221 記憶レジスタ
3222 索引付けおよび比較手段
3223 記憶レジスタ
3224 記憶レジスタ
Rin0 チャネル
Rin1 チャネル
Rin2 チャネル
R ビデオ信号
G ビデオ信号
B ビデオ信号
DE データイネーブル
VS 垂直同期
HS 水平同期
Claims (6)
- 「LVDS」タイプのリンク用の「RGB」タイプのビデオデジタル画像の信号を送信および受信するためのシステムであって、システムが、少なくとも1つの送信モジュール(1)、送信リンク(2)、および受信モジュール(3)を含み、
前記「RGB」ビデオ信号が、送信画像の画素の色符号化に対応する3つの色信号(R、G、B)、3つの同期信号(SYNC)、および1つのクロック信号(CLK)を含み、
前記送信リンクを介して送信される前記「LVDS」ビデオ信号が、少なくとも4つの原信号(Rin0、Rin1、Rin2、CLK)を含み、各原信号が、それ専用の送信ケーブル上で送信され、前記第1の「LVDS」原信号が、前記クロック信号専用であり、前記第2の「LVDS」原信号が、前記同期情報を含み、少なくとも前記第3および前記第4の「LVDS」原信号が、前記色符号化情報だけを含み、
前記「LVDS」送信モジュールが、前記「RGB」ビデオ信号を「LVDS」ビデオ信号に符号化する機能を有し、前記受信モジュールが、前記「LVDS」信号を「RGB」信号に復号化する機能を有し、
前記送信モジュールが、グラフィック認識パターンを前記「RGB」ビデオ信号にはめ込むことを可能にする手段を含むことと、
前記受信モジュールが、オーバーサンプリングにおいて、すなわち、前記クロック信号の周波数の整倍数であるサンプリング周波数において動作することと、
前記受信モジュールが、前記第2の「LVDS」原信号における同期情報、および前記グラフィック認識パターンを識別できるテスト手段(301、302、311、312、321、322)を含むことと、を特徴とするシステム。 - 前記色信号が6ビットで符号化される場合に、前記送信リンクが4つの送信ケーブルを含むことと、前記色信号が8ビットで符号化される場合に、前記送信リンクが5つの送信ケーブルを含むことと、を特徴とする、請求項1に記載のビデオデジタル画像の信号を送信および受信するためのシステム。
- 前記グラフィック認識パターンが、「ポストイット」タイプであり、すなわち、画像の一部に対応し、前記ビデオ画像の同じ位置に常に位置し、かつそれが取って代わるビデオ画像の最初の部分の上に常に重ね合わされることを特徴とする、請求項1に記載のビデオデジタル画像の信号を送信および受信するためのシステム。
- 前記グラフィック認識パターンが、一ラインに制限された高さを有することを特徴とする、請求項3に記載のビデオデジタル画像の信号を送信および受信するためのシステム。
- 前記グラフィック認識パターンが、非周期的であることを特徴とする、請求項3に記載のビデオデジタル画像の信号を送信および受信するためのシステム。
- 前記サンプリング周波数が、前記クロック信号の周波数の5倍に等しいことを特徴とする、請求項1に記載のビデオデジタル画像の信号を送信および受信するためのシステム。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
FR1003435 | 2010-08-24 | ||
FR1003435A FR2964233B1 (fr) | 2010-08-24 | 2010-08-24 | Systeme d'emission et de reception de signaux numeriques video pour liaisons de type "lvd" |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2012054924A JP2012054924A (ja) | 2012-03-15 |
JP5945812B2 true JP5945812B2 (ja) | 2016-07-05 |
Family
ID=43618217
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2011179681A Expired - Fee Related JP5945812B2 (ja) | 2010-08-24 | 2011-08-19 | 「lvds」タイプのリンク用のビデオデジタル信号を送信および受信するためのシステム |
Country Status (6)
Country | Link |
---|---|
US (1) | US8395702B2 (ja) |
EP (1) | EP2423912A1 (ja) |
JP (1) | JP5945812B2 (ja) |
KR (1) | KR20120019395A (ja) |
CN (1) | CN102377991B (ja) |
FR (1) | FR2964233B1 (ja) |
Families Citing this family (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103147745B (zh) * | 2013-02-22 | 2016-03-23 | 电子科技大学 | 一种基于lvds技术的三维声波测井数据高速传输装置 |
CN103280206B (zh) * | 2013-04-27 | 2015-10-14 | 惠州市德赛西威汽车电子股份有限公司 | 一种车载lvds链路监控方法 |
CN104427343B (zh) * | 2013-09-09 | 2017-12-05 | 成都振芯科技股份有限公司 | 一种fpd‑link lvds视频传输中dca位信号编码电路及方法 |
CN104811190B (zh) * | 2014-01-28 | 2017-12-08 | 晨星半导体股份有限公司 | 多媒体接口接收电路 |
US9386193B2 (en) | 2014-10-31 | 2016-07-05 | Panasonic Intellectual Property Management Co., Ltd. | Signal transmitting device, signal transmitting/receiving device, and image display device |
CN104469351B (zh) * | 2014-12-11 | 2017-12-12 | 武汉精测电子技术股份有限公司 | 一种检测视频源产生的lvds视频信号的方法 |
CN104952421B (zh) * | 2015-07-13 | 2018-04-24 | 武汉精测电子集团股份有限公司 | 一种生成用于mipi模组检测的mipi信号的方法及*** |
JP6827753B2 (ja) * | 2016-09-28 | 2021-02-10 | ラピスセミコンダクタ株式会社 | インタフェース回路 |
CN106921597B (zh) * | 2017-03-10 | 2020-04-10 | 成都振芯科技股份有限公司 | 一种fpd-link低电压差分信号视频传输中的双向控制*** |
US20190057639A1 (en) * | 2017-08-17 | 2019-02-21 | Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd. | Display device and driving method thereof |
KR102006205B1 (ko) * | 2018-09-27 | 2019-08-02 | 일성기계공업 주식회사 | 원단교정기에서의 원단검출 고속카메라를 위한 고속데이터 전송장치 |
KR102223031B1 (ko) | 2019-03-20 | 2021-03-04 | 삼성전자주식회사 | 향상된 브레이드 클락 시그널링을 이용한 차동 신호 처리장치 |
CN110262560A (zh) * | 2019-07-19 | 2019-09-20 | 武汉理工大学 | 一种面向机耕农场的监察搁荒*** |
CN115882869B (zh) * | 2022-12-09 | 2024-01-30 | 中国科学院长春光学精密机械与物理研究所 | 基于信号时间特征的Camera-Link解码方法 |
Family Cites Families (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH10268995A (ja) * | 1997-03-25 | 1998-10-09 | Canon Inc | インターフェース制御方法及びその装置 |
US6326958B1 (en) * | 1999-05-14 | 2001-12-04 | Zight Corporation | Power partitioned miniature display system |
JP4663896B2 (ja) * | 2001-03-30 | 2011-04-06 | 株式会社日立製作所 | 液晶表示装置 |
JP2004088386A (ja) * | 2002-08-27 | 2004-03-18 | Rohm Co Ltd | シリアルデータの再生回路及び再生方法 |
KR100559229B1 (ko) * | 2003-04-01 | 2006-03-15 | 비오이 하이디스 테크놀로지 주식회사 | 액정표시장치의 컨트롤 신호 조절장치 |
US7664015B2 (en) * | 2004-10-20 | 2010-02-16 | L-3 Communications Security & Detection Systems | Inspection system with data acquisition system interconnect protocol |
TW200737096A (en) * | 2006-03-29 | 2007-10-01 | Novatek Microelectronics Corp | Method and apparatus of transmitting data signals and control signals via LVDS interfaces |
JP2010503256A (ja) * | 2006-08-29 | 2010-01-28 | コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ | 高速lvds通信の同期のための方法及びシステム |
FR2922334B1 (fr) | 2007-10-12 | 2013-02-15 | Thales Sa | Dispositif de visualisation d'un cockpit d'aeronef de gestion d'un reseau de donnees video. |
US8090971B2 (en) * | 2007-12-04 | 2012-01-03 | Synopsys, Inc. | Data recovery architecture (CDR) for low-voltage differential signaling (LVDS) video transceiver applications |
JP2009244601A (ja) * | 2008-03-31 | 2009-10-22 | Panasonic Corp | 信号伝送装置と信号伝送方法 |
-
2010
- 2010-08-24 FR FR1003435A patent/FR2964233B1/fr active Active
-
2011
- 2011-08-16 EP EP11177623A patent/EP2423912A1/fr not_active Withdrawn
- 2011-08-17 US US13/212,056 patent/US8395702B2/en not_active Expired - Fee Related
- 2011-08-19 JP JP2011179681A patent/JP5945812B2/ja not_active Expired - Fee Related
- 2011-08-23 KR KR1020110084158A patent/KR20120019395A/ko not_active Application Discontinuation
- 2011-08-23 CN CN201110251199.1A patent/CN102377991B/zh not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2012054924A (ja) | 2012-03-15 |
EP2423912A1 (fr) | 2012-02-29 |
CN102377991B (zh) | 2016-04-20 |
FR2964233A1 (fr) | 2012-03-02 |
US8395702B2 (en) | 2013-03-12 |
FR2964233B1 (fr) | 2012-10-05 |
KR20120019395A (ko) | 2012-03-06 |
CN102377991A (zh) | 2012-03-14 |
US20120050611A1 (en) | 2012-03-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5945812B2 (ja) | 「lvds」タイプのリンク用のビデオデジタル信号を送信および受信するためのシステム | |
KR100572218B1 (ko) | 평판디스플레이시스템의화상신호인터페이스장치및그방법 | |
US7340655B2 (en) | Skew adjustment circuit, skew adjustment method, data synchronization circuit, and data synchronization method | |
KR101266067B1 (ko) | 클럭 임베디드 신호를 이용한 직렬 통신 방법 및 장치 | |
US20100231787A1 (en) | Signal processing method and device | |
US20110181558A1 (en) | Display driving system using transmission of single-level signal embedded with clock signal | |
US20070279408A1 (en) | Method and system for data transmission and recovery | |
EP0853852A1 (en) | Block coding for digital video transmission | |
US7102629B2 (en) | System and method for digital video signal transmission | |
JP2014106529A (ja) | データビット深度検出方法と表示装置 | |
US9503253B2 (en) | Serial data transmission circuit and reception circuit, transmission system using the same, electronic device, and serial data transmission method | |
CN114648930A (zh) | 数据驱动电路、其时钟恢复方法及具有其的显示驱动装置 | |
US11122187B2 (en) | Transmitter, receiver, transmitter/receiver, and transmitting/receiving system | |
JP2009065399A (ja) | ディジタルデータ送信装置、ディジタルデータ受信装置、ディジタルデータ送受信システム、ディジタルデータ送信方法、ディジタルデータ受信方法、ディジタルデータ送受信方法、および電子情報機器 | |
CN109076259B (zh) | 视频信号发送装置、视频信号接收装置以及视频信号传输*** | |
CN110706674A (zh) | 时钟恢复装置和源极驱动器 | |
Feng | Implementing a tmds video interface in the spartan-6 fpga | |
US20030076562A1 (en) | High speed optical transmitter and receiver with a serializer with a minimum frequency generator | |
US6895542B2 (en) | Data recovery circuit and method and data receiving system using the same | |
JP6576185B2 (ja) | 画像データの送信回路およびそれを用いた電子機器、画像データの伝送システム | |
US8645781B2 (en) | TMDS receiver system and BIST method thereof | |
KR102223496B1 (ko) | 표시장치 | |
Feng et al. | Video Connectivity Using TMDS I/O in Spartan-3A FPGAs | |
KR20160080924A (ko) | 저전압 차등 시그널 시스템 및 이를 채용한 표시장치 | |
KR20100043454A (ko) | 멀티 페어 데이터 인터페이스가 가능한 소스 드라이버 집적회로 및 상기 소스 드라이버 집적회로를 구비하는 디스플레이 패널 구동시스템 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20140702 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20140828 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20150915 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20151214 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20160119 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20160208 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20160512 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5945812 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
LAPS | Cancellation because of no payment of annual fees |