JP5511225B2 - 昇圧型スイッチング電源装置 - Google Patents

昇圧型スイッチング電源装置 Download PDF

Info

Publication number
JP5511225B2
JP5511225B2 JP2009133811A JP2009133811A JP5511225B2 JP 5511225 B2 JP5511225 B2 JP 5511225B2 JP 2009133811 A JP2009133811 A JP 2009133811A JP 2009133811 A JP2009133811 A JP 2009133811A JP 5511225 B2 JP5511225 B2 JP 5511225B2
Authority
JP
Japan
Prior art keywords
output
transistor
power supply
voltage
pin
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2009133811A
Other languages
English (en)
Other versions
JP2010283950A (ja
Inventor
貴嗣 和智
政嗣 永里
悠貴 岩田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Rohm Co Ltd
Original Assignee
Rohm Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Rohm Co Ltd filed Critical Rohm Co Ltd
Priority to JP2009133811A priority Critical patent/JP5511225B2/ja
Priority to CN201010194639.XA priority patent/CN101908822B/zh
Priority to US12/792,198 priority patent/US8653800B2/en
Publication of JP2010283950A publication Critical patent/JP2010283950A/ja
Application granted granted Critical
Publication of JP5511225B2 publication Critical patent/JP5511225B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/02Conversion of dc power input into dc power output without intermediate conversion into ac
    • H02M3/04Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
    • H02M3/10Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
    • H02M3/145Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
    • H02M3/155Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only
    • H02M3/156Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators
    • H02M3/158Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators including plural semiconductor devices as final control devices for a single load
    • H02M3/1588Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators including plural semiconductor devices as final control devices for a single load comprising at least one synchronous rectifier element
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/36Means for starting or stopping converters
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/32Means for protecting converters other than automatic disconnection
    • H02M1/322Means for rapidly discharging a capacitor of the converter for protecting electrical components or for preventing electrical shock
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02BCLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
    • Y02B70/00Technologies for an efficient end-user side electric power management and consumption
    • Y02B70/10Technologies improving the efficiency by using switched-mode power supplies [SMPS], i.e. efficient power electronics conversion e.g. power factor correction or reduction of losses in power supplies or efficient standby modes

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Dc-Dc Converters (AREA)
  • Rectifiers (AREA)

Description

本発明は、入力電圧を昇圧して出力電圧を生成する昇圧型スイッチング電源装置(チョッパ型電源装置)に関するものである。
図27A〜図27Cは、それぞれ、昇圧型スイッチング電源装置の第1〜第3従来例を示す回路図である。なお、昇圧型スイッチング電源装置に関連する従来技術の一例としては、本願出願人による特許文献1を挙げることができる。
特開2006−304500号公報
確かに、上記従来の昇圧型スイッチング電源装置であれば、出力トランジスタM2のオン/オフ制御を行うことにより、入力電圧Vin(図27A〜図27Cでは電源電圧VCC)を昇圧して所望の出力電圧Voutを得ることが可能である。
しかしながら、図27Aに示した昇圧型スイッチング電源装置では、同期整流トランジスタM1に付随する寄生ダイオードDxを介して、電源電圧VCCの入力端から出力電圧Voutの出力端に至る電流リーク経路が存在していた。そのため、昇圧動作の停止中に電源電圧VCCが投入されて、出力電圧Voutが電源電圧VCCよりも低い状態になると、同期整流トランジスタM1がオフされていても、上記の電流リーク経路を経由して、出力コンデンサCxに大きな突入電流が流れ込むおそれがあった。このとき、電源電圧VCCを供給する電源(例えばバッテリ)の電流供給能力が小さいと、上記の突入電流に起因して電源電圧VCCが低下してしまうため、電源電圧VCCの供給を受けて駆動する他のICやデバイス(図27A〜図27Cでは不図示)に悪影響を及ぼすおそれがあった。また、図27Bに示した昇圧型スイッチング電源装置でも、出力電圧Voutが電源電圧VCCよりも低い状態では、同期整流ダイオードDyが導通状態となるので、上記と同様の事象を生じるおそれがあった。
なお、図27Cに示した昇圧型スイッチング電源装置であれば、昇圧動作を停止するに際して、同期整流トランジスタM1をオフするとともに、同期整流トランジスタM1のバックゲートとソースとの間に接続されたトランジスタM3をオフとすることにより、寄生ダイオードDxを介した電流リーク経路を遮断することができるので、昇圧動作の停止中における突入電流の発生及び電源電圧VCCの低下については、これを未然に回避することが可能である。しかしながら、本構成から成る昇圧型スイッチング電源装置では、昇圧動作の停止中に電源電圧VCCが投入されても、出力コンデンサCxは一切充電されないので、昇圧動作の起動時に同期整流トランジスタM1をオンした時点で、出力電圧Voutは電源電圧VCCよりも低い状態になっており、出力コンデンサCxには大きな突入電流が流れ込むため、上記と同様、電源電圧VCCの低下を招くおそれがあった。
また、図27Aや図27Cに示した昇圧型スイッチング電源装置では、昇圧動作中に出力端が地絡(接地端やこれに準ずる低電位端への短絡)すると、同期整流トランジスタM1に過電流が流れて破壊に至るおそれがあった。また、図27Bに示した昇圧型スイッチング電源装置でも、地絡によって同期整流ダイオードDyが破壊に至るおそれがあった。
また、図27Cに示した昇圧型スイッチング電源装置では、昇圧動作を停止する際に、出力コンデンサCxの電荷が残ってしまうため、その後、昇圧動作を再開する際に、出力電圧Voutがゼロ値よりも高い電位から立ち上がり始めるおそれがあり、負荷の異常動作を招く懸念があった。
本発明は、上記の問題点に鑑み、昇圧動作の起動及び停止を適切に行うことが可能な昇圧型スイッチング電源装置、並びに、これを用いた多出力電源装置及び電気機器を提供することを目的とする。
上記目的を達成するために、本発明に係る昇圧型スイッチング電源装置は、一端が入力電圧の入力端に接続されたコイルと;前記コイルの他端と接地端との間に接続された出力トランジスタと;前記コイルの他端と出力電圧の出力端との間に接続された同期整流トランジスタと;前記出力電圧の出力端と接地端との間に接続された出力コンデンサと;前記同期整流トランジスタのバックゲートと前記出力電圧の出力端との間に接続された第1バックゲート制御トランジスタと;前記出力電圧の出力端と接地端との間に接続された放電トランジスタと;前記出力トランジスタ、前記同期整流トランジスタ、前記第1バックゲート制御トランジスタ、及び、前記放電トランジスタのオン/オフ制御を行う制御部と;を有して成り、前記制御部は、前記出力トランジスタと前記同期整流トランジスタのスイッチング動作を停止するに際して、前記第1バックゲート制御トランジスタをオフとし、前記放電トランジスタをオンとする構成(第1の構成)とされている。
なお、上記第1の構成から成る昇圧型スイッチング電源装置は、前記放電トランジスタと直列に接続された電流制限抵抗を有して成る構成(第2の構成)にするとよい。
また、上記第1または第2の構成から成る昇圧型スイッチング電源装置において、前記制御部は、前記入力電圧が所定の下限値を下回った場合、前記入力電圧が所定の上限を上回った場合、装置外部から昇圧動作の停止が指示された場合、若しくは、昇圧動作の異常が検出された場合に、前記出力トランジスタ及び前記同期整流トランジスタのスイッチング動作を停止する構成(第3の構成)にするとよい。
また、上記第1〜第3いずれかの構成から成る昇圧型スイッチング電源装置は、前記出力電圧に応じて変動する帰還電圧と所定の参照電圧との差分を増幅して誤差電圧を生成する誤差増幅器と、所定の鋸波電圧を生成する発振器と、前記誤差電圧と前記鋸波電圧を比較してPWM信号を生成するPWMコンパレータと、を有して成り、前記制御部は、前記入力電圧から前記出力電圧を生成する際、前記PWM信号に基づいて、前記出力トランジスタと前記同期整流トランジスタを相補的にスイッチング制御する構成(第4の構成)にするとよい。
また、本発明に係る多出力電源装置は、制御装置用の出力電圧を生成する制御装置用電源回路と、前記制御装置によって制御される被制御装置用の出力電圧を生成する被制御装置用電源回路と、を有して成り、前記制御装置用電源回路は、入力電圧を降圧して前記制御装置用の出力電圧を生成する降圧型スイッチング電源装置であり、前記被制御装置用電源回路は、前記入力電圧を昇圧して前記被制御装置用の出力電圧を生成する上記第1〜第4いずれかの構成から成る昇圧型スイッチング電源装置である構成(第5の構成)とされている。
また、本発明に係る電気機器は、上記第5の構成から成る多出力電源装置と、前記多出力電源装置から電力供給を受けて動作する制御装置と、前記多出力電源装置から電力供給を受けて動作し、前記制御装置によって制御される被制御装置と、を有して成る構成(第6の構成)とされている。
本発明に係る昇圧型スイッチング電源装置であれば、昇圧動作の起動及び停止を適切に行うことが可能となる。
本発明に係る多出力電源装置の一実施形態を示すブロック図 外部端子の機能を説明するためのテーブル 多出力電源装置1に接続される素子の一例を示すシステム構成図 は、多出力電源装置1の電気的特性を示すテーブル は、各出力電圧の起動波形を示すタイミングチャート は、ピン10(ENUP)による昇圧DC/DCコンバータ制御を説明するためのタイミングチャート は、昇圧DC/DCコンバータ30のインラッシュ電流抑制機能を説明するためのタイミングチャート は、過電圧ミュート機能の動作時波形を示すタイミングチャート は、サーマルシャットダウン時における降圧DC/DCコンバータ10及び20の出力状態を示すブロック図 は、サーマルシャットダウン時における昇圧DC/DCコンバータ30の出力状態を示すブロック図 は、昇圧DC/DCコンバータ30の過電流検出動作を説明するためのタイミングチャート は、降圧DC/DCコンバータ10、20の過電流検出動作を説明するためのタイミングチャート(VDCO1過電流検出の場合) は、カレントスイッチ50の過電流検出特性の一例を示す図 は、カレントリミット部53の一構成例を示すブロック図 は、各端子の入出力等価回路を示す一覧表 昇圧DC/DCコンバータ30の第1構成例を示す回路ブロック図 昇圧DC/DCコンバータ30の動作状態とトランジスタM1〜M5のオン/オフ状態との相関図 昇圧DC/DCコンバータ30の起動動作を説明するためのタイミングチャート 昇圧DC/DCコンバータ30の第2構成例を示す回路ブロック図 昇圧DC/DCコンバータ30の第3構成例を示す回路ブロック図 昇圧DC/DCコンバータ30の動作モード(動作状態)とトランジスタM1〜M6のオン/オフ状態との相関図 光ディスク装置への適用例を示すブロック図 トレイ開閉検知システムの第1構成例を示すブロック図 トレイ開閉検知に基づくレーザ制御の一動作例を示すタイミングチャート トレイ開閉検知システムの第2構成例を示すブロック図 RSラッチ部201及びエッジ検出部202の一構成例を示す回路図 トレイ開閉検知に基づくレーザ制御の一動作例を示すタイミングチャート 昇圧型スイッチング電源装置の第1従来例を示す回路図 昇圧型スイッチング電源装置の第2従来例を示す回路図 昇圧型スイッチング電源装置の第3従来例を示す回路図
図1は、本発明に係る多出力電源装置の一実施形態を示すブロック図である。本実施形態の多出力電源装置1は、光ディスク機器や一般民生機器の電源周辺部品を1チップに集積化した多機能パワーマネジメントICであり、2チャンネルの降圧DC/DCコンバータ10及び20と、1チャンネルの昇圧DC/DCコンバータ30と、リセット回路40と、カレントスイッチ50と、LED[Light Emitting Diode]ドライバ60と、鋸波生成回路70と、基準電圧生成回路80と、バッファ91〜93と、を有して成る。本実施形態の多出力電源装置1であれば、上記の回路要素を1チップに集積化したことにより、セット電源部の省スペース化に貢献することができる。
図1に示したように、降圧DC/DCコンバータ10は、Pチャネル型MOS[Metal Oxide Semiconductor]電界効果トランジスタ11(出力用スイッチ)と、Nチャネル型MOS電界効果トランジスタ12(同期整流用スイッチ)と、制御駆動部13と、エラーアンプ14と、PWM[Pulse Width Modulation]コンパレータ15と、カレントリミット部16と、を有して成る。
また、降圧DC/DCコンバータ20は、Pチャネル型MOS電界効果トランジスタ21(出力用スイッチ)と、Nチャネル型MOS電界効果トランジスタ22(同期整流用スイッチ)と、制御駆動部23と、エラーアンプ24と、PWMコンパレータ25と、カレントリミット部26と、を有して成る。
また、昇圧DC/DCコンバータ30は、Nチャネル型MOS電界効果トランジスタ31(出力用スイッチ)と、Pチャネル型MOS電界効果トランジスタ32(同期整流用スイッチ)と、制御駆動部33と、エラーアンプ34と、PWMコンパレータ35と、カレントリミット部36と、バックゲート制御部37と、を有して成る。
また、カレントスイッチ50は、Pチャネル型MOS電界効果トランジスタ51と、制御駆動部52と、カレントリミット部53と、を有して成る。
また、LEDドライバ60は、Pチャネル型MOS電界効果トランジスタ61と、制御駆動部62と、カレントリミット部63と、を有して成る。
また、多出力電源装置1は、装置外部との電気的な接続を確立するために、複数の外部端子(ピン1〜28、及び、裏面パッドP)を有して成る。図2は、外部端子の機能を説明するためのテーブルである。ピン1(CSWON)は、カレントスイッチ制御端子(CSWON=Highにてオン状態)である。ピン2(DCSW1)は、降圧DC/DCコンバータ10のスイッチング端子である。ピン3(PVCC1)は、降圧DC/DCコンバータ10用の電源入力端子である。ピン4(VDCO1)は、降圧DC/DCコンバータ10のフィードバック端子である。ピン5(PGND1)は、降圧DC/DCコンバータ10用のGND端子である。ピン6(PGND2)は、降圧DC/DCコンバータ20用のGND端子である。ピン7(VDCO2)は、降圧DC/DCコンバータ20のフィードバック端子である。ピン8(PVCC2)は、降圧DC/DCコンバータ20用の電源入力端子である。ピン9(DCSW2)は、降圧DC/DCコンバータ20のスイッチング端子である。ピン10(ENUP)は、昇圧DC/DCコンバータ30のイネーブル端子(ENUP=Highにて昇圧DC/DCコンバータ30が起動)である。ピン11(DCSW3)は、昇圧DC/DCコンバータ30のスイッチング端子である。ピン12(PGND3)は、昇圧DC/DCコンバータ30用のGND端子である。ピン13(VDCO3)は、昇圧DC/DCコンバータ30の出力端子である。ピン14(AGND)は、アナログ部のGND端子である。ピン15(FB3)は、昇圧DC/DCコンバータ30のフィードバック端子である。ピン16(XRESET)は、リセット出力端子である。ピン17(LEDO)は、LEDドライバ60の出力切換端子である。ピン18(AVCC)は、アナログ部の電源端子である。ピン19(CSWO)は、カレントスイッチ50の出力端子である。ピン20(XLEDON)は、LEDドライバ制御信号(XLEDON=Highにてオン状態)である。裏面パッド(GND)は、放熱用のGNDパッドである。
図1に戻り、多出力電源装置1の内部における素子、回路ブロック、及び、外部端子の相互接続関係について詳細に説明する。
トランジスタ11のソース及びバックゲートは、ピン3に接続されている。トランジスタ11のドレインは、ピン2に接続されている。トランジスタ11のゲートは、制御駆動部13に接続されている。トランジスタ12のソース及びバックゲートは、ピン5に接続されている。トランジスタ12のドレインは、ピン2に接続されている。トランジスタ12のゲートは、制御駆動部13に接続されている。エラーアンプ14の反転入力端(−)は、ピン4に接続されている。エラーアンプ14の非反転入力端(+)は、基準電圧生成回路80に接続されている。PWMコンパレータ15の非反転入力端(+)は、エラーアンプ14の出力端に接続されている。PWMコンパレータ15の反転入力端(−)は、鋸波生成回路70の出力端に接続されている。PWMコンパレータ15の出力端は、制御駆動部13に接続されている。カレントリミット部16は、トランジスタ11のソースに流れる電流を検出し、その検出結果を制御駆動部13に伝達するように接続されている。
トランジスタ21のソース及びバックゲートは、ピン8に接続されている。トランジスタ21のドレインは、ピン9に接続されている。トランジスタ21のゲートは、制御駆動部23に接続されている。トランジスタ22のソース及びバックゲートは、ピン6に接続されている。トランジスタ22のドレインは、ピン9に接続されている。トランジスタ22のゲートは制御駆動部23に接続されている。エラーアンプ24の非反転入力端(+)は、ピン7に接続されている。エラーアンプ24の反転入力端(−)は、基準電圧生成回路80に接続されている。PWMコンパレータ25の反転入力端(−)は、エラーアンプ24の出力端に接続されている。PWMコンパレータ25の非反転入力端(+)は、鋸波生成回路70の反転出力端に接続されている。PWMコンパレータ25の出力端は、制御駆動部23に接続されている。カレントリミット部26は、トランジスタ21のソースに流れる電流を検出し、その検出結果を制御駆動部23に伝達するように接続されている。
トランジスタ31のソース及びバックゲートは、ピン12に接続されている。トランジスタ31のドレインは、ピン11に接続されている。トランジスタ31のゲートは、制御駆動部33に接続されている。トランジスタ32のソースはピン13に接続されている。トランジスタ32のドレインは、ピン11に接続されている。トランジスタ32のゲートは、制御駆動部33に接続されている。トランジスタ32のバックゲートは、バックゲート制御部37に接続されている。エラーアンプ34の反転入力端(−)は、ピン15に接続されている。エラーアンプ34の非反転入力端(+)は、基準電圧生成回路80に接続されている。PWMコンパレータ35の非反転入力端(+)は、エラーアンプ34の出力端に接続されている。PWMコンパレータ35の反転入力端(−)は、鋸波生成回路70の出力端に接続されている。PWMコンパレータ35の出力端は、制御駆動部33に接続されている。カレントリミット部36は、トランジスタ31のソースに流れる電流を検出し、その検出結果を制御駆動部33に伝達するように接続されている。バックゲート制御部37は、ピン11とピン13との間に接続されている。
トランジスタ51のソース及びバックゲートは、ピン18に接続されている。トランジスタ51のドレインは、ピン19に接続されている。トランジスタ51のゲートは、制御駆動部52に接続されている。カレントリミット部53は、トランジスタ51のソースに流れる電流を検出し、その検出結果を制御駆動部52に伝達するように接続されている。
トランジスタ61のソース及びバックゲートは、ピン18に接続されている。トランジスタ61のドレインは、ピン17に接続されている。トランジスタ61のゲートは、制御駆動部62に接続されている。カレントリミット部63は、トランジスタ61のソースに流れる電流を検出し、その検出結果を制御駆動部62に伝達するように接続されている。
ピン1は、バッファ91を介して、制御駆動部52に接続されている。ピン10は、バッファ92を介して、制御駆動部33に接続されている。ピン14は、アナログ部のGNDラインに接続されている。ピン16は、リセット回路40に接続されている。ピン20は、バッファ93を介して、制御駆動部62に接続されている。
図3は、多出力電源装置1に外部接続される素子の一例を示すシステム構成図である。本図に示すように、多出力電源装置1の外部には、システムの構築に際して、コイルL1〜L3と、コンデンサC1〜C7と、抵抗R1〜R4と、スイッチSW1〜SW3と、が接続される。
コイルL1の一端は、ピン2に接続されている。コイルL1の他端は、ピン4と、出力電圧VDCO1の出力端に接続されている。コイルL2の一端は、ピン9に接続されている。コイルL2の他端は、ピン7と、出力電圧VDCO2の出力端に接続されている。コイルL3の一端は、ピン11に接続されている。コイルL3の他端は、電源電圧VCCの印加端に接続されている。
コンデンサC1の一端は、ピン3に接続されている。コンデンサC1の他端は、接地端に接続されている。コンデンサC2の一端は、ピン8に接続されている。コンデンサC2の他端は、接地端に接続されている。コンデンサC3の一端は、コイルL1の他端に接続されている。コンデンサC3の他端は、接地端に接続されている。コンデンサC4の一端は、コイルL2の他端に接続されている。コンデンサC4の他端は、接地端に接続されている。コンデンサC5の一端は、ピン13に接続されている。コンデンサC5の他端は、ピン12に接続されている。コンデンサC6の一端は、ピン12に接続されている。コンデンサC6の他端は、コイルL3の他端に接続されている。コンデンサC7の一端は、ピン14に接続されている。コンデンサC7の他端は、ピン13に接続されている。
抵抗R1の一端は、ピン18に接続されている。抵抗R1の他端は、ピン16に接続されている。抵抗R2の一端は、ピン15に接続されている。抵抗R2の他端は、ピン14に接続されている。抵抗R3の一端は、ピン15に接続されている。抵抗R3の他端は、ピン13に接続されている。抵抗R4の一端は、ピン15に接続されている。抵抗R4の他端は、ピン14に接続されている。
スイッチSW1の共通端はピン1に接続されている。スイッチSW1の第1選択端(オン選択端)は、電源電圧VCCの印加端に接続されている。スイッチSW1の第2選択端(オフ選択端)は、接地端に接続されている。スイッチSW2の共通端は、ピン10に接続されている。スイッチSW2の第1選択端(オン選択端)は、電源電圧VCCの印加端に接続されている。スイッチSW2の第2選択端(オフ選択端)は、接地端に接続されている。スイッチSW3の共通端は、ピン20に接続されている。スイッチSW3の第1選択端(オフ選択端)は、電源電圧VCCの印加端に接続されている。スイッチSW3の第2選択端(オン選択端)は、接地端に接続されている。
ピン1は、スイッチSW1の共通端に接続されている。ピン2は、コイルL1の一端に接続されている。ピン3は、電源電圧VCCの印加端に接続されている。ピン4は、出力電圧VDCO1の出力端に接続されている。ピン5及びピン6は、いずれも接地端に接続されている。ピン7は、出力電圧VDCO2の出力端に接続されている。スイッチSW2の共通端に接続されている。ピン8は、電源電圧VCCの印加端に接続されている。ピン9は、コイルL2の一端に接続されている。ピン10は、スイッチSW2の共通端に接続されている。ピン11は、コイルL3の一端に接続されている。ピン12は、接地端に接続されている。ピン13は、出力電圧VDCO3の出力端に接続されている。ピン14はは、接地端に接続されている。ピン15は、抵抗R2〜R4の各一端に接続されている。ピン16は、リセット信号XRESETの出力端に接続されている。ピン17は、LEDドライバ出力LEDOの出力端に接続されている。ピン18は、電源電圧VCCの印加端に接続されている。ピン19は、カレントスイッチ出力CSWOの出力端に接続されている。ピン20は、スイッチSW3の共通端に接続されている。裏面パッドPは、接地端に接続されている。
ピン3、ピン8、及び、ピン18は、必ず基板上の電源に接続すべきである。ピン3、ピン8、及び、ピン18に接続される配線は太く短くレイアウトし、インピーダンスを十分低く設計することが望ましい。ピン5、ピン6、ピン12、及び、ピン14は、必ず基板上のGNDに接続すべきである。ピン5、ピン6、ピン12、及び、ピン14に接続される配線は太く短くレイアウトし、インピーダンスを十分低く設計することが望ましい。出力電圧VDCO1は、出力側コンデンサC3の両端から取り出すことが望ましい。出力電圧VDCO2は、出力側コンデンサC4の両端から取り出すことが望ましい。出力電圧VDCO3は、出力側コンデンサC5の両端から取り出すことが望ましい。降圧DC/DCコンバータ10、降圧DC/DCコンバータ20、及び、昇圧DC/DCコンバータ30は、いずれも基板パターンや周辺部品により性能が影響を受けるので、周辺回路の設計は十分検討することが望ましい。ピン3とピン5との間に接続されるバイパスコンデンサC1、ピン8とピン6との間に接続されるバイパスコンデンサC2、及び、昇圧用コイルL3とピン12との間に接続されるコンデンサC6については、ESR[Equivalent Series Resistance]の低いセラミックコンデンサを使用し、かつ、できる限り多出力電源装置1の近くに配置することが望ましい。ピン14に接続される配線は、入力側コンデンサC1、C2のGND側から独立配線とすることが望ましい。その他、コイルL1〜L3やコンデンサC1〜C7などの外付け部品は、できる限り多出力電源装置1の近くに配置することが望ましい。特に、大電流が流れる部品に接続される配線については、太く短く配線することが望ましい。
また、上記のスイッチSW1〜SW3は、必ずしもディスクリート部品として用意する必要はなく、ロジック回路から上記論理となる制御信号を各ピンに入力してもよい。
上記構成から成る多出力電源装置1の第1の特長は、1.2V固定出力が可能な同期整流型の降圧DC/DCコンバータ10を内蔵している点である。第2の特長は、3.3V固定出力が可能な同期整流型の降圧DC/DCコンバータ20を内蔵している点である。第3の特長は、同期整流型の昇圧DC/DCコンバータ30を内蔵している点である。第4の特長は、出力電流リミッタと短絡保護機能を内蔵している点である。第5の特長は、降圧DC/DCコンバータ10及び20に各々含まれるエラーアンプ14、24の位相補償回路を内蔵している点である。第6の特長は、降圧DC/DCコンバータ10、降圧DC/DCコンバータ20、及び、昇圧DC/DCコンバータ30がいずれも高速スイッチング制御(降圧DC/DCの動作周波数:3.0MHz(typ.)、昇圧DC/DCの動作周波数:1.5MHz(typ.))されており、小型で安価なコイルを使用することができる点である。第7の特長は、リセット回路40、カレントスイッチ50、及び、LEDドライバ60を内蔵している点である。第8の特長は、昇圧DC/DCコンバータ30のシャットダウン機能を内蔵している点である。
図4は、多出力電源装置1の電気的特性を示すテーブルである。なお、特に指定のない限り、PVCC1=PVCC2=AVCC=5.0V、Ta=25℃とする。
次に、多出力電源装置1を形成する各ブロックの動作について概略的に説明する。
降圧DC/DCコンバータ10、及び、降圧DC/DCコンバータ20は、それぞれ、出力段パワーMOSトランジスタを内蔵した2チャンネルの同期整流型の降圧DC/DCコンバータである。電源投入時には、UVLO解除電圧(3.7V(typ.))で動作を開始し、多出力電源装置1に内蔵されているソフトスタート回路(図1には不図示、ソフトスタート期間:1.0ms(typ.))により、出力電圧VDCO1、VDCO2が徐々に立ち上げられる。出力電圧VDCO1は1.2V固定であり、出力電圧VDCO2は3.3V固定である。降圧DC/DCコンバータ10、及び、降圧DC/DCコンバータ20は、シャットダウン時においてスイッチングを停止する。このとき、ピン2(DCSW1)、ピン4(VDCO1)、ピン7(VDCO2)、及び、ピン9(DCSW2)は、内蔵されている抵抗によりディスチャージされる。降圧DC/DCコンバータ10、及び、降圧DC/DCコンバータ20には、図3で示した通り、所定の外付け部品(コイル、出力コンデンサ、バイパスコンデンサ)が必要である。
昇圧DC/DCコンバータ30は、出力段パワーMOSトランジスタを内蔵した同期整流型の昇圧DC/DCコンバータである。ピン10(ENUP)がハイレベル固定されている場合、昇圧DC/DCコンバータ30は、リセット解除動作が確定した時点、すなわち、ピン16(XRESET)がローレベルからハイレベルへ切り換わった時点から、内蔵されているインラッシュ電流抑制機能を有効とし、出力電圧VDCO3を徐々に電源電圧VCCの電位付近まで上昇させる。その後、昇圧DC/DCコンバータ30は、多出力電源装置1に内蔵されているソフトスタート回路により、出力電圧VDCO3を徐々に出力電圧設定値まで立ち上げる。リセット解除状態(ピン16(XRESET)がハイレベルの状態)にて、ピン10(ENUP)を用いたオン/オフ制御が行われたときにも、昇圧DC/DCコンバータ30の起動動作は上記と同様になる。インラッシュ電流抑制機能は、起動時の負荷電流がゼロのときに最大限の効果が得られるので、起動時には、できる限り無出力電流の状態とすることが望ましい。昇圧DC/DCコンバータ30で用いられるPWM信号のデューティは、80%(typ.)で制限されるように内部で設定されている。また、昇圧DC/DCコンバータ30は、シャットダウン時において、バックゲートコントロール機能により、昇圧DC/DCコンバータ30の出力端から負荷を完全に遮断し、内蔵されている抵抗により、ピン13(VDCO3)のディスチャージを行う。昇圧DC/DCコンバータ30には、図3で示した通り、所定の外付け部品(コイル、出力コンデンサ、バイパスコンデンサ)が必要である。
リセット回路40は、オープンコレクタ出力形式であるため、リセット信号XRESETの出力端子であるピン16には、図3で示した通り、プルアップ抵抗R1を接続する必要がある。プルアップ抵抗R1の値は、リセット回路40の出力トランジスタがオン状態のときに、その出力トランジスタに流れ込む電流(シンク電流)の最大値が過大とならない抵抗値(1mAを超えない抵抗値)に設定することが望ましい。リセット回路40は、電源電圧VCCが設定された検出電圧(3.7V(typ.))以下となったこと、降圧DC/DCコンバータ10の出力電圧VDCO1または降圧DC/DCコンバータ20の出力電圧VDCO2のいずれかが設定された検出電圧以下となったこと、及び、シャットダウンが指示されたことのうち、いずれかの条件が成立した時点で、自身の出力トランジスタをオンとしてリセット信号XRESETをローレベルとする。一方、リセット回路40は、リセット解除動作について、電源電圧VCCの起動検出、降圧DC/DCコンバータ10及び降圧DC/DCコンバータ20の起動検出、及び、シャットダウンモード解除検出の全ての条件が成立した時点から、多出力電源装置1に内蔵されるタイマ回路(図1には不図示)のカウントを開始し、50ms(typ.)経過後にリセット状態を解除すべく、自身の出力トランジスタをオフとしてリセット信号XRESETをハイレベルとする。
カレントスイッチ50は、ピン1(CSWON)がハイレベルであるときに、内蔵されているスイッチ素子(PMOSトランジスタ51)をオン状態とする。一方、カレントスイッチ50は、ピン1(CSWON)がローレベルであるときに、内蔵されているスイッチ素子(PMOSトランジスタ51)をオフ状態とし、内蔵されている抵抗によりディスチャージを行う。なお、カレントスイッチ50は、ピン18(AVCC)側に電源電圧VCCを接続し、ピン19(CSWO)側に負荷を接続して用いられる。
LEDドライバ60は、ピン20(XLEDON)がローレベルであるときに、内蔵されているスイッチ素子(PMOSトランジスタ61)をオン状態とする。一方、LEDドライバ60は、ピン20(XLEDON)がハイレベルであるときに、内蔵されているスイッチ素子(PMOSトランジスタ61)をオフ状態とし、内蔵されている抵抗によりディスチャージを行う。なお、LEDドライバ60は、ピン18(AVCC)側に電源電圧VCCを接続し、ピン17(LEDO)側に負荷(LED)を接続して用いられる。
また、多出力電源装置1は、過電流や出力短絡(地絡)からICを保護する過電流/短絡保護機能、ICの熱的破壊を防止するサーマルシャットダウン機能、過電圧によるICの誤動作を防止する過電圧ミュート機能、減電圧によるICの誤動作を防止するUVLO機能、DC/DCコンバータの出力動作を強制的に停止させるシャットダウン機能、並びに、電源電圧ショートによるICの破壊を防止する天絡破壊防止機能を具備している。
過電流/短絡保護機能について、多出力電源装置1は、昇圧DC/DCコンバータ30のNMOSトランジスタ31に流れる電流に対して、過電流保護回路(カレントリミット部36)を内蔵している。また、多出力電源装置1は、昇圧DC/DCコンバータ30の出力短絡を検出する短絡保護回路(図1では不図示)を内蔵している。また、多出力電源装置1は、降圧DC/DCコンバータ10のPMOSトランジスタ11に流れる電流、降圧DC/DCコンバータ20のPMOSトランジスタ21に流れる電流、カレントスイッチ50のPMOSトランジスタ51に流れる電流、及び、LEDドライバ60のPMOSトランジスタ61に流れる電流に対して、過電流保護回路(カレントリミット部16、26、53、63)を内蔵している。また、多出力電源装置1は、降圧DC/DCコンバータ10、降圧DC/DCコンバータ20、カレントスイッチ50、及び、LEDドライバ60の出力短絡を検出する短絡保護回路(図1では不図示)を内蔵している。
UVLO機能について、多出力電源装置1では、電源電圧VCCが3.6V(typ.)以下(LEDドライバ60では3.70V(typ.)以下)の場合、減電圧によるICの誤動作を防止するためにシャットダウン機能が働く。なお、電源電圧VCCが3.7V(typ.)以上(LEDドライバ60では3.90V(typ.)以上)に戻ると、多出力電源装置1は、シャットダウン機能を解除して再起動する。
シャットダウン機能について、多出力電源装置1は、ピン10(ENUP)を用いて、昇圧DC/DCコンバータ30のシャットダウン制御を行うことが可能である。ピン10(ENUP)がローレベルである場合には、昇圧DC/DCコンバータ30以外がシャットダウン状態となる。ピン10(ENUP)を用いて上記のシャットダウン制御を行う場合、シャットダウン区間(ピン10(ENUP)のローレベル区間)は、100μsとすることが望ましい。
天絡破壊防止機能について、多出力電源装置1は、降圧DC/DCコンバータ10及び20の出力(VDCO1、VDCO2)が3.6V(typ.)以上になると、降圧DC/DCコンバータ10及び20の出力を内蔵している抵抗によってディスチャージする。
次に、多出力電源装置1の起動動作について、図5を参照しながら詳細に説明する。図5は、各出力電圧の起動波形を示すタイミングチャートである。VCCによる起動(ENUP=High、XLEDON=Low、CSWON=High)の場合、VCCがUVLO解除電圧(3.7V(typ.))に達した時点から、まず降圧DC/DCコンバータ10及び20、カレントスイッチ50、並びに、LEDドライバ60が起動を開始する。その後、50ms(typ.)後のリセット解除時点(リセット信号XRESETがローレベルからハイレベルへ切り換わる時点)から、昇圧DC/DCコンバータ30が起動を開始する。また、何らかの原因でVCC電圧の低下や降圧DC/DCコンバータ10、20の出力低下が生じ、シャットダウン動作によるリセットが検出された時点(リセット信号XRESETがハイレベルからローレベルへ切り換わる時点)で、昇圧DC/DCコンバータ30は強制的にシャットダウン動作へ移行する。
次に、ピン10(ENUP)による昇圧DC/DCコンバータ制御について、図6を参照しながら詳細に説明する。図6は、ピン10(ENUP)による昇圧DC/DCコンバータ制御を説明するためのタイミングチャートである。ピン10(ENUP)を用いて昇圧DC/DCコンバータ30を制御する場合、リセット信号XRESETがローレベルに維持されている区間は、ピン10(ENUP)を用いた制御が無効となり、昇圧DC/DCコンバータ30は、強制的にシャットダウンされた状態に維持される。すなわち、ピン10(ENUP)は、リセット信号XRESETがローレベルからハイレベルに立ち上がり、リセット状態が解除されて以後、任意のタイミングで昇圧DC/DCコンバータ30を制御したい場合に用いられる。
次に、昇圧DC/DCコンバータ30のインラッシュ電流抑制機能について、図7を参照しながら詳細に説明する。図7は、昇圧DC/DCコンバータ30のインラッシュ電流抑制機能を説明するためのタイミングチャートである。昇圧DC/DCコンバータ30における起動時には、スイッチングを開始するまでに出力電圧VDCO3が0Vから電源電圧VCC付近まで上昇する動作が必ず生じ、この過程で出力コンデンサC5への充電電流(インラッシュ電流)が発生する。本実施形態の多出力電源装置1では、昇圧DC/DCコンバータ30の起動開始時点から、内蔵されているインラッシュ電流抑制機能が有効となり、図7に示すように、出力電圧VDCO3を徐々に上昇させることでインラッシュ電流を抑制する。インラッシュ電流抑制機能により、出力電圧VDCO3を立ち上げる際、出力地絡などによって出力電圧VDCO3が1.5V(typ.)以上にならない場合には、ソフトスタート機能が動作せず、インラッシュ電流抑制状態が継続される。インラッシュ電流抑制機能が解除された後、多出力電源装置1に内蔵されているソフトスタート回路によって、出力電圧VDCO3は、設定抵抗比で決まる電圧値へ徐々に立ち上げられる。インラッシュ電流抑制機能は、起動時の負荷電流がゼロのときに最大限の効果を奏するので、起動時はできる限り無出力電流の状態とすることが望ましい。
次に、過電圧ミュート機能及びUVLO機能について、図8を参照しながら詳細な説明を行う。図8は、過電圧ミュート機能の動作時波形を示すタイミングチャートである。なお、図8では、ENUP=CSWON=High、XLEDON=Lowの場合が描写されている。VCCが6.5V(typ.)となり、過電圧ミュート機能が動作した場合、昇圧DC/DCコンバータ30の出力、降圧DC/DCコンバータ10及び20の出力、カレントスイッチ50の出力、並びに、LEDドライバ60の出力はいずれもシャットダウンされ、多出力電源装置1に内蔵されている抵抗により、ディスチャージが行われる。また、UVLO機能が動作した場合も、過電圧ミュート機能と同様の動作となる。
次に、サーマルシャットダウン機能について、図9A及び図9Bを参照しながら詳細な説明を行う。図9Aは、サーマルシャットダウン時における降圧DC/DCコンバータ10、20の出力状態を示すブロック図であり、図9Bは、サーマルシャットダウン時における昇圧DC/DCコンバータ30の出力状態を示すブロック図である。図9Aに示すように、サーマルシャットダウン動作時には、降圧DC/DCコンバータ10、20のDCSW1、DCSW2がいずれもハイインピーダンス状態となる。また、図9Bに示すように、サーマルシャットダウン動作時には、昇圧DC/DCコンバータ30を形成するパワートランジスタのうち、PMOSトランジスタ32がオン、NMOSトランジスタ31がオフの状態となる。なお、カレントスイッチ出力CSWO、及び、LEDドライバ出力LEDOに関してはいずれも0V出力となる。
次に、昇圧DC/DCコンバータ30の過電流保護機能について、図10を参照しながら詳細に説明する。図10は、昇圧DC/DCコンバータ30の過電流検出動作を説明するためのタイミングチャートである。昇圧DC/DCコンバータ30は、負荷に過電流が流れた場合に動作する過電流保護機能を内蔵している。実際には、昇圧DC/DCコンバータ30では、NMOSトランジスタ31に流れる電流が監視されており、過電流が検出されると、NMOSトランジスタ31がオフ状態となって、再度ソフトスタート機能が発動して通常動作に戻る。また、1回目に過電流が検出されてから所定期間以内に2回目の過電流が検出されると、1回目の過電流検出から前記所定期間後にPMOSトランジスタ32がオン、NMOSトランジスタ31がオフの状態でラッチがかかる。降圧DC/DCコンバータ10、20の出力動作、カレントスイッチ50の出力動作、LEDドライバ60の出力動作、並びに、リセット回路40の出力動作については、昇圧DC/DCコンバータ30の過電流検出動作に関わらず、各々の動作を継続する。ラッチ状態は、電源再投入を行うか、ENUP端子でシャットダウンを行うことで解除され、昇圧DC/DCコンバータ30は復帰する。
次に、降圧DC/DCコンバータ10、20の過電流保護機能について、図11を参照しながら詳細に説明する。図11は、降圧DC/DCコンバータ10、20の過電流検出動作を説明するためのタイミングチャート(VDCO1過電流検出の場合)である。過電流が検出されると、PVCCから出力コンデンサC3への充電が禁止される。1.5ms(typ.)の期間にわたって過電流検出状態(地絡検出状態を含む)が続くと、短絡保護回路が働いてラッチがかかり、降圧DC/DCコンバータ10、20の出力はスイッチングを停止(DCSW1=0V、DCSW2=0V)する。また、カレントスイッチ出力とLEDドライバ出力は、降圧DC/DCコンバータ10、20の過電流検出動作に関わらず、その動作を継続する。一方、昇圧DC/DCコンバータ30は、降圧DC/DCコンバータ10、20の出力低下によるリセット検出により、シャットダウン動作へ移行する。再度電源投入を行うことで、上記のラッチ状態が解除され、各降圧DC/DCコンバータ10、20は復帰する。
次に、カレントスイッチ50及びLEDドライバ60の過電流保護機能について、図12及び図13を参照しながら詳細に説明する。図12は、カレントスイッチ50の過電流検出特性の一例を示す図である。図13は、カレントリミット部53の一構成例を示すブロック図である。なお、LEDドライバ60の過電流保護機能については、カレントスイッチ50の過電流保護機能と同様であるため、ここでは、カレントスイッチ50の過電流保護機能についての説明のみを行い、LEDドライバ60の過電流保護機能についての重複した説明は省略する。図13に示すように、カレントリミット部53は、過電流検出コンパレータ531と、出力電圧検出コンパレータ532と、を有して成る。CSWO端子に過電流が生じた場合、多出力電源装置1内部の過電流検出コンパレータ531が動作して、出力に流れる電流量がILIM1に制限される。CSWO端子の出力電圧が出力電圧検出コンパレータ532の閾値VTH以下になると、リミット電流値がさらにILIM2に制限される。昇圧DC/DCコンバータ30、及び、降圧DC/DCコンバータ10、20は、この過電流保護回路の動作に関わらず、各々の動作を継続する。
図14は、各端子の入出力等価回路を示す一覧表である。
次に、昇圧DC/DCコンバータ30の構成及び動作について、より詳細に説明する。
図15は、昇圧DC/DCコンバータ30の第1構成例を示す回路ブロック図である。図15に示したように、本構成例の昇圧DC/DCコンバータ30は、制御部X1(制御駆動部33に相当)と、誤差増幅器X2(エラーアンプ34に相当)と、発振器X3(鋸波生成回路70に相当)と、PWM[Pulse Width Modulation]コンパレータX4(PWMコンパレータ35に相当)と、地絡検出部X5と、同期整流トランジスタM1(PMOSトランジスタ32に相当)と、出力トランジスタM2(NMOSトランジスタ31に相当)と、バックゲート制御トランジスタM3及びM4(バックゲート制御部37に相当)と、電流制限トランジスタM5と、を有して成る。
トランジスタM1は、Pチャネル型MOS[Metal-Oxide-Semiconductor]電界効果トランジスタであり、そのドレインは、外部端子T1(スイッチ端子、ピン11に相当)に接続されている。トランジスタM1のソースは、外部端子T2(出力端子、ピン13に相当)に接続されている。トランジスタM1のゲートは、制御部X1の第1ゲート信号出力端に接続されている。なお、図15では描写されていないが、トランジスタM1のドレインとバックゲートとの間には、アノードがドレインに接続され、カソードがバックゲートに接続された形で、寄生ダイオードが付随している。
トランジスタM2は、Nチャネル型MOS電界効果トランジスタであり、そのドレインは、外部端子T1に接続されている。トランジスタM2のソース及びバックゲートは、外部端子T3(グランド端子、ピン12に相当)に接続されている。トランジスタM2のゲートは、制御部X1の第2ゲート信号出力端に接続されている。
トランジスタM3は、Pチャネル型MOS電界効果トランジスタであり、そのドレインは、外部端子T2に接続されている。トランジスタM3のソース及びバックゲートは、トランジスタM1のバックゲートに接続されている。トランジスタM3のゲートは、制御部X1の第3ゲート信号出力端に接続されている。
トランジスタM4は、Pチャネル型MOS電界効果トランジスタであり、そのドレインは外部端子T1に接続されている。トランジスタM4のソース及びバックゲートは、トランジスタM1のバックゲートに接続されている。トランジスタM4のゲートは、制御部X1の第4ゲート信号出力端に接続されている。なお、トランジスタM4のドレインは、外部端子T0(電源端子、ピン3またはピン8に相当)に接続しても構わない。
トランジスタM5は、トランジスタM1よりもオン抵抗値の大きいPチャネル型MOS電界効果トランジスタであり、そのドレインは、外部端子T1に接続されている。トランジスタM5のソースは、外部端子T2に接続されている。トランジスタM5のゲートは、制御部X1の第5ゲート信号出力端に接続されている。トランジスタM5のバックゲートはトランジスタM1のバックゲートに接続されている。なお、トランジスタM5のドレインは、外部端子T0に接続しても構わない。
誤差増幅器X2の反転入力端(−)は、外部端子T4(帰還端子、ピン15に相当)に接続されている。誤差増幅器X2の非反転入力端(+)は、基準電圧Vrefの印加端に接続されている。PWMコンパレータX4の非反転入力端(+)は、誤差増幅器X2の出力端に接続されている。PWMコンパレータX4の反転入力端(−)は、発振器X3の出力端に接続されている。PWMコンパレータX4の出力端は、制御部X1のPWM信号入力端に接続されている。
地絡検出部X5は、外部端子T2が地絡(接地端やこれに準ずる低電位端への短絡)しているか否かを検出する手段であり、図15に示した第1構成例では、地絡検出部X5として、反転入力端(−)が外部端子T2に接続され、非反転端(+)が閾値電圧Vthの印加端に接続され、出力端が制御部X1の地絡検出信号入力端に接続されたコンパレータが用いられている。
多出力電源装置1の外部において、外部端子T0及びコイルL3の一端は、それぞれ、入力電圧Vin(図15では電源電圧VCC)の入力端に接続されている。なお、外部端子T0に与えられた電源電圧VCCは、多出力電源装置1の内部に集積化されている回路ブロック(図15では、制御部X1、誤差増幅器X2、発振器X3、PWMコンパレータX4、及び、地絡検出部X5)の駆動に用いられる。外部端子T1は、コイルL3の他端に接続されている。外部端子T2は、図示しない負荷に接続されるとともに、出力コンデンサC3を介する経路、及び、抵抗R2と抵抗R3から成る分圧回路を介する経路で、それぞれ接地端に接続されている。外部端子T3は、接地端に接続されている。外部端子T4は、抵抗R2と抵抗R3との接続ノードに接続されている。外部端子T5は、図示しないホスト(セット側CPU[Central Processing Unit]など)のイネーブル信号出力端に接続されている。なお、外部端子T5に与えられたイネーブル信号ENUPは制御部X1に入力され、昇圧動作のイネーブル/ディセーブル制御に用いられる。
まず、上記構成から成る昇圧DC/DCコンバータ30の基本動作(昇圧動作)について説明する。
トランジスタM2は、制御部X1からの第2ゲート電圧に応じてスイッチング制御(開閉制御)される出力トランジスタであり、トランジスタM1は、制御部X1からの第1ゲート電圧に応じてスイッチング制御(開閉制御)される同期整流トランジスタである。
制御部X1は、入力電圧Vin(=電源電圧VCC)を昇圧して出力電圧Vout(出力電圧VDCO3に相当)を得るに際し、トランジスタM3をオンとし、トランジスタM4及びトランジスタM5をいずれもオフとした上で、トランジスタM1とトランジスタM2を相補的にスイッチング制御する。
なお、本明細書中で用いている「相補的」という文言は、トランジスタM1、M2のオン/オフが完全に逆転している場合のほか、貫通電流防止の観点からトランジスタM1、M2のオン/オフ遷移タイミングに所定の遅延を与えている場合をも含むものとする。
トランジスタM2がオン状態にされると、コイルL3には、トランジスタM2を介して接地端に向けたコイル電流ILが流れ、その電気エネルギが蓄えられる。なお、トランジスタM2のオン期間において、すでに出力コンデンサC6に電荷が蓄積されていた場合、外部端子T2に接続される負荷(不図示)には、出力コンデンサC6からの電流が流れることになる。また、このとき、同期整流素子であるトランジスタM1は、トランジスタM2のオン状態に対して相補的にオフ状態とされるため、出力コンデンサC6からトランジスタM2に向けて電流が流れ込むことはない。
一方、トランジスタM2がオフ状態にされると、コイルL3に生じた逆起電圧により、そこに蓄積されていた電気エネルギが放出される。このとき、トランジスタM1はトランジスタM2のオフ状態に対して相補的にオン状態とされるため、外部端子T1からトランジスタM1を介して流れる電流は、外部端子T2から負荷に流れ込むと共に、出力コンデンサC6を介して接地端にも流れ込み、この出力コンデンサC6を充電することになる。上記の動作が繰り返されることによって、負荷には、出力コンデンサC6によって平滑化された出力電圧Voutが供給される。
このように、本構成例の昇圧DC/DCコンバータ30は、トランジスタM1、M2のスイッチング制御により、入力電圧Vin(=電源電圧VCC)を昇圧して出力電圧Voutを生成する。
次に、上記構成から成る昇圧DC/DCコンバータ30の帰還制御について説明する。
誤差増幅器X2は、抵抗R2と抵抗R3との接続ノードから引き出される出力帰還電圧Vfb(出力電圧Voutの実際値に相当)と、所定の基準電圧Vref(出力電圧Voutの目標値に相当)との差分を増幅して誤差電圧Verrを生成する。すなわち、誤差電圧Verrの電圧レベルは、出力電圧Voutがその目標値よりも低いほど、高レベルとなる。一方、発振器X3は、所定周波数の鋸波電圧Vsawを生成する。
PWMコンパレータX4は、誤差電圧Verrと鋸波電圧Vsawとを比較してPWM信号S1を生成する。すなわち、PWM信号S1のオンデューティ(単位期間に占めるトランジスタM2のオン期間の比)は、誤差電圧Verrと鋸波電圧Vsawとの相対的な高低に応じて逐次変動する。具体的に述べると、出力電圧Voutがその目標値よりも低いほど、PWM信号S1のオンデューティは大きくなり、出力電圧Voutがその目標値に近付くにつれて、PWM信号S1のオンデューティは小さくなる。
制御部X1は、入力電圧Vin(=電源電圧VCC)を昇圧して出力電圧Voutを得るに際し、PWM信号S1に応じてトランジスタM1及びトランジスタM2を相補的にスイッチング制御する。具体的に述べると、制御部X1は、PWM信号S1のハイレベル期間には、トランジスタM2をオン状態、トランジスタM1をオフ状態とする一方、PWM信号S1のローレベル期間には、トランジスタM2をオフ状態、トランジスタM1をオン状態とする。
このように、本構成例の昇圧DC/DCコンバータ30は、誤差電圧Verrに基づく出力帰還制御により、出力電圧Voutをその目標値に合わせ込むことができる。
次に、上記構成から成る昇圧DC/DCコンバータ30の起動動作と地絡保護動作について、図16及び図17を参照しながら詳細に説明する。図16は、昇圧DC/DCコンバータ30の起動動作を説明するためのタイミングチャートであり、図17は、昇圧DC/DCコンバータ30の動作状態とトランジスタM1〜M5のオン/オフ状態との相関図である。なお、図16では、上から順番に、電源電圧VCC、出力電圧Vout、イネーブル信号ENUP、コイル電流IL、スイッチ電圧Vsw(スイッチ端子T1に現れる電圧)、並びに、トランジスタM1〜M5のゲート電圧(第1〜第5ゲート信号)が描写されている。
時刻t1にて、昇圧DC/DCコンバータ30に電源電圧VCCが投入されてから、時刻t2にて、イネーブル信号ENUPがローレベルからハイレベルに立ち上げられるまでの間、昇圧DC/DCコンバータ30はスタンバイ状態(昇圧動作の待機状態)となる。
上記のスタンバイ状態において、制御部X1は、トランジスタM4のみをオンとし、その余のトランジスタM1、トランジスタM2、トランジスタM3、及び、トランジスタM5をいずれもオフとする。すなわち、制御部X1は、トランジスタM2とトランジスタM4のゲート電圧をローレベル(GND)とし、トランジスタM1、トランジスタM3、及び、トランジスタM5のゲート電圧をハイレベル(VCC)とする。
このようなゲート電圧制御により、トランジスタM1に付随する寄生ダイオードを介した電流リーク経路を含め、外部端子T1から外部端子T2に至る全ての電流リーク経路を確実に遮断することが可能となる。
また、トランジスタM4をオンさせることにより、トランジスタM1、M3、M4、M5のバックゲートをスタンバイ状態での最高電位点(スイッチ電圧Vsw(=電源電圧VCC))に接続することができるので、トランジスタM1、M3、M5のオフ状態をより確実なものとすることが可能となる。
時刻t2にて、イネーブル信号ENUPがローレベルからハイレベルに立ち上げられてから、所定期間Txが経過するまでの間(時刻t2〜時刻t3)、昇圧DC/DCコンバータ30は、第1起動状態(出力コンデンサC6のプリチャージ状態)となる。
上記の第1起動状態において、制御部X1は、トランジスタM4及びトランジスタM5をいずれもオンとし、トランジスタM1〜M3をいずれもオフとする。すなわち、制御部X1は、トランジスタM2、トランジスタM4、及び、トランジスタM5のゲート電圧をローレベル(GND)とし、トランジスタM1とトランジスタM3のゲート電圧をハイレベル(VCC)とする。
このようなゲート電圧制御により、スタンバイ状態からアクティブ状態へ移行するに際して、トランジスタM1のスイッチング制御を開始するよりも先に、トランジスタM1よりもオン抵抗値の大きいトランジスタM5を所定期間Txだけオンさせて、トランジスタM5を介する電流経路で出力コンデンサC6を緩やかに充電しておくことができるので、出力コンデンサC6に過大な突入電流が流れ込むことを未然に回避して、電源電圧VCCの低下を防止することが可能となる。
なお、イネーブル信号ENUPがハイレベルに立ち上げられた時点で、電源電圧VCCが投入されていない場合や電源電圧VCCが所定の電圧レベルまで上昇していない場合、昇圧DC/DCコンバータ30は、電源電圧VCCが所定の電圧レベルに達するのを待ってから、上記の第1起動状態に移行する。
また、上記の第1起動状態において、制御部X1は、トランジスタM5をオンする際、その導通度を徐々に高めていくように、トランジスタM5のゲート電圧をハイレベル(VCC)からローレベル(GND)にスイープ制御する構成としてもよい。このような構成とすることにより、トランジスタM5を介して出力コンデンサC6に流れ込む電流を徐々に大きくすることができるので、突入電流をより一層抑制することが可能となる。
時刻t3にて、上記の第1起動状態が満了されてから、さらに所定期間Tyが経過するまでの間(時刻t3〜時刻t4)、昇圧DC/DCコンバータ30は、第2起動状態(アクティブ状態への移行準備状態)となる。
上記の第2起動状態において、制御部X1は、トランジスタM1及びトランジスタM3をいずれもオンとし、トランジスタM2、トランジスタM4、及び、トランジスタM5をいずれもオフとする。すなわち、制御部X1は、トランジスタM1〜M3のゲート電圧をローレベル(GND)とし、トランジスタM4とトランジスタM5のゲート電圧をハイレベル(VCC)とする。
このようなゲート電圧制御により、アクティブ状態への移行に先立ち、トランジスタM5をオフする際には、これと同時にトランジスタM1がオンされる形となるので、出力コンデンサC6のプリチャージを継続することが可能となる。
なお、上記の所定期間Tx、Tyを計時する手段としては、スタンバイ状態の解除と同時にカウント動作を開始するタイマ(カウンタ)を用いる構成としてもよいし、或いは、スタンバイ状態の解除と同時に電圧レベルが緩やかに上昇し始めるソフトスタート電圧Vssをモニタし、ソフトスタート電圧Vssと閾値電圧Vx、Vy(それぞれ所定期間Tx、Tyに相当)の比較結果に基づいて、第1起動状態から第2起動状態への移行処理、及び、第2起動状態からアクティブ状態への移行処理を行う構成としてもよい。
なお、上記のソフトスタート電圧Vssは、誤差増幅器X2の非反転入力端(+)に入力される基準電圧Vrefとして用いてもよいし、或いは、PWMコンパレータX4の非反転入力端(+)に対して、誤差電圧Verrとソフトスタート電圧Vssを並列に入力しておき、PWMコンパレータX4において、誤差電圧Verrとソフトスター電圧Vssのいずれか低い方と、鋸波電圧Vsawとを比較する構成としてもよい。
時刻t4にて、上記の第2起動状態が満了されると、昇圧DC/DCコンバータ30はアクティブ状態(昇圧動作状態)となる。
上記のアクティブ状態において、制御部X1は、先述した通り、トランジスタM3をオンとし、トランジスタM4及びトランジスタM5をいずれもオフとした上で、トランジスタM1とトランジスタM2を相補的にスイッチング制御する。すなわち、制御部X1は、トランジスタM3のゲート電圧をローレベル(GND)に固定し、また、トランジスタM4とトランジスタM5のゲート電圧をハイレベル(Vout)に固定した上で、トランジスタM1とトランジスタM2のゲート電圧をローレベル(GND)とハイレベル(Vout)の間でパルス駆動する。
このようなゲート電圧制御により、トランジスタM1、M2の相補的なスイッチング制御を行い、入力電圧Vin(=電源電圧VCC)を昇圧して出力電圧Voutを生成することが可能となる。
また、制御部X1は、地絡検出部X5からの地絡検出信号S2をモニタしており、外部端子T2に地絡が生じていると判断したとき(すなわち、地絡検出信号S2が起動直後以外のタイミングでハイレベルとなっているとき)には、トランジスタM4及びトランジスタM5をいずれもオンとし、トランジスタM1〜M3をいずれもオフとする。すなわち、地絡検出時において、制御部X1は、トランジスタM2、トランジスタM4、及び、トランジスタM5のゲート電圧をローレベル(GND)とし、トランジスタM1とトランジスタM3のゲート電圧をハイレベル(Vcc)とする。なお、この地絡検出時の状態は、第1起動状態と同一である。
このようなゲート電圧制御により、地絡検出時には、トランジスタM1よりもオン抵抗値の大きいトランジスタM5を介する経路で電流を流すことができるので、過電流のピーク値を抑えることが可能となる。
図18は、昇圧DC/DCコンバータ30の第2構成例を示す回路ブロック図である。先出の第1構成例では、起動時ないし出力地絡時に流れる電流を抑制するための電流制限素子として、トランジスタM5のみが設けられていたが、第2構成例の昇圧DC/DCコンバータ30は、図18に示すように、電流制限阻止として、トランジスタM5だけでなく、これと直列に接続された電流制限抵抗X6を有して成る構成とされている。
このような構成とすることにより、トランジスタM5のオン抵抗値を極端に大きく設計する必要がなくなるので、素子サイズの縮小に伴うトランジスタM5の耐圧不足などを解消することができる。また、電流制限抵抗X6を用いる構成であれば、レーザトリミングによって、電流制限抵抗X6の抵抗値を任意かつ容易に調整することができるので、多出力電源装置1の許容損失等に応じた電流制限を実施することが可能となる。
なお、図18では、電流制限抵抗X6をトランジスタM5のソースと外部端子T2との間に挿入した構成を例に挙げたが、その挿入位置についてはこれに限定されるものではなく、トランジスタM5のドレインと外部端子T1(または外部端子T0)との間に挿入してもよいし、上記双方の位置に挿入しても構わない。
図19は、昇圧DC/DCコンバータ30の第3構成例を示す回路ブロック図である。先出の第1構成例及び第2構成例と異なり、第3構成例の昇圧DC/DCコンバータ30は、図19に示すように、外部端子T2と外部端子T3との間に接続された出力電圧ディスチャージ用のNチャネル型MOS電界効果トランジスタM6(放電トランジスタ)と、これと直列に接続された電流制限抵抗X7と、を有して成る構成とされている。
図20は、昇圧DC/DCコンバータ30の動作モード(動作状態)とトランジスタM1〜M6のオン/オフ状態との相関図である。
VCC出力モードは、図17の第2起動状態に相当する動作モードであり、トランジスタM3のみがオンとされ、その余のトランジスタM1、トランジスタM2、及び、トランジスタM4〜M6がいずれもオフとされる。なお、VCC出力モードが選択される条件はサーマルシャットダウン動作時、及び、過電流検出時である。例えば、コイルL3がショートした場合には、昇圧DC/DCコンバータ30がVCC出力モードとなり、出力トランジスタM2がオフされるので、これに流れる過電流を速やかに抑制して、素子の破壊を防止することが可能となる。このとき、トランジスタM1については、オンでもオフでも構わないが、VCC出力モードではトランジスタM1がオンとされている。これにより、外部端子T2には電源電圧VCCが出力される形となるので、地絡検出コンパレータX5の誤検出を回避することが可能となる。
インラッシュカレント抑制モードは、図17の第1起動状態(ないしは出力地落状態)に相当する動作モードであり、トランジスタM4、M5がオンとされ、その余のトランジスタM1〜M3、及び、トランジスタM6がいずれもオフとされる。なお、インラッシュカレント抑制モードが選択される条件は、先にも説明した通り、昇圧DC/DC出力起動時、及び、出力電圧短絡時である。
出力電圧ディスチャージモードは、図17のスタンバイ状態に相当する動作モードであり、トランジスタM4、M6がオンとされ、その余のトランジスタM1〜M3、及び、トランジスタM5がいずれもオフとされる。なお、出力電圧ディスチャージモードが選択される条件は、UVLO動作時、過電圧ミュート動作時、イネーブル信号ENUPがローレベル(昇圧DC/DCコンバータ30のイネーブルオフ)であるとき、及び、昇圧DC/DCタイマラッチ動作時である。このように、出力電圧Voutをディスチャージすることにより、出力コンデンサC6の電荷が引き抜かれた状態(出力電圧Voutがゼロ値の状態)から、昇圧DC/DCコンバータ30の出力動作を再開することが可能となる。また、外部端子T2に接続されている負荷に対して、意図しない出力電圧Voutが印加されるおそれもないので、セットの信頼性向上にも貢献することができる。
図21は、光ディスク装置への適用例を示すブロック図である。本構成例の光ディスク装置は、DSP[Digital Signal Processor]100と、RF[Radio Frequency]回路101と、ピックアップ部102(光ピックアップ102a、フォトダイオードIC102b、レーザダイオードIC102cを含む)と、バッファメモリ103と、スピンドルモータ104と、モータドライバ105と、を有するほか、DSP100、RF回路101、及び、ピックアップ部102の電源を一括管理するための1チップ電源ICとして、本実施形態の多出力電源装置1を用いている。
なお、降圧DC/DCコンバータ10、20の出力電圧は、それぞれDSP電源及びRF電源として用いられ、昇圧DC/DCコンバータ30の出力電圧は、ピックアップ電源として用いられる。
このような構成とすることにより、ピックアップ部102の誤動作やこれに含まれるレーザダイオードIC102cの破損を防止することができる。また、部品点数の削減により、小型化と省スペースに貢献することができる。また、昇圧DC/DCのラッシュ電流を抑えることで、起動不良を防止することができる。
次に、光ディスク装置に搭載されるトレイ開閉検知システムについて詳述する。
図22は、トレイ開閉検知システムの第1構成例を示すブロック図である。本構成例の光ディスク装置は、先出の多出力電源装置1、DSP100、レーザダイオードIC102cに加えて、トレイ検知部106、CR微分パルス生成部107、及び、RSラッチ部108を有して成る。
トレイ検知部106は、光ディスクが載置されるディスクトレイの開閉状態を検知する手段であり、抵抗Ra、Rbと、スイッチSWaと、コンデンサCaと、を有して成る。抵抗Raの一端は、電源電圧VCCの印加端に接続されている。抵抗Raの他端は、スイッチSWaの一端と抵抗Rbの一端に接続されている。スイッチSWaの他端は、接地端に接続されている。抵抗Rbの他端は、コンデンサCaの一端に接続されている。コンデンサCaの他端は接地端に接続されている。上記構成から成るトレイ検知部106において、ディスクトレイが開いているときには、スイッチSWaがオフ(開状態)となる。その結果、コンデンサCaが充電されて、その一端から引き出されるセット信号SETがハイレベルとなる。一方、ディスクトレイが閉まっているときには、スイッチSWaがオン(閉状態)となる。その結果、コンデンサCaが放電されて、その一端から引き出されるセット信号がローレベルとなる。
CR微分パルス生成部107は、DSP100から出力されるパワーオン信号PWRONを微分して、クリア信号CLRを生成する手段であり、DSP100のパワーオン信号出力端とRSラッチ部108のリセット端(R)との間に、抵抗RdとコンデンサCbを直列接続して成る。
RSラッチ部108は、セット端(S)に入力されるセット信号SETの立上がりエッジで、正相ラッチ出力信号RSOUTをハイレベルにセットし、逆相ラッチ出力信号XRSOUTをローレベルにセットする。一方、RSラッチ部108は、リセット端(R)に入力されるクリア信号CLRの立上がりエッジで、正相ラッチ出力信号RSOUTをローレベルにリセットし、逆相ラッチ出力信号XRSOUTをハイレベルにリセットする。
レーザダイオードIC102cは、RSラッチ部108からの正相ラッチ出力信号RSOUT及び逆相ラッチ出力信号XRSOUTに基づいて、レーザ光の点灯を許可/禁止する。具体的には、正相ラッチ出力信号RSOUTがローレベルであり、逆相ラッチ出力信号XRSOUTがハイレベルであるときに、レーザ光の点灯が許可され、逆に、正相ラッチ出力信号RSOUTがハイレベルであり、逆相ラッチ出力信号XRSOUTがローレベルであるときに、レーザ光の点灯が禁止される。
図23は、第1構成例のトレイ開閉検知システムによるレーザ制御の一動作例を示すタイミングチャートであり、上から順に、セット信号SET、パワーオン信号PWRON、クリア信号CLR、正相ラッチ出力信号RSOUT、逆相ラッチ出力信号XRSOUTが描写されている。
時刻t11において、ディスクトレイが閉じられ、スイッチSWaがオンされると、セット信号SETがハイレベルからローレベルに立ち下げられる。その後、時刻t12において、DSP100のパワーオン信号PWRONがローレベルからハイレベルに立ち上げられると、クリア信号CLRにCR微分パルスが立ち上がる。RSラッチ部108では、クリア信号CLRの立上がりエッジをトリガとして、正相ラッチ出力信号RSOUTがローレベルにリセットされ、逆相ラッチ出力信号XRSOUTがハイレベルにリセットされる。その結果、時刻t12以降、レーザダイオードIC102cは、レーザ光の点灯が許可された状態となる。その後、時刻t13において、ディスクトレイが開けられ、スイッチSWaがオフされると、セット信号SETがローレベルからハイレベルに立ち上げられる。RSラッチ部108では、セット信号SETの立上がりエッジをトリガとして、正相ラッチ出力信号RSOUTがハイレベルにセットされ、逆相ラッチ出力信号XRSOUTがローレベルにセットされる。その結果、時刻t13以降、レーザダイオード102cはレーザ光の点灯が禁止された状態となる。
このように、第1構成例のトレイ開閉検知システムによるレーザ制御を行うことで、ディスクトレイが開いているときには、レーザ光の点灯が禁止されるので、レーザ光が人の目に当たる心配がなく、光ディスク装置の安全性を高めることが可能となる。また、第1構成例のトレイ開閉検知システムであれば、DSP100のパワーオン信号PWRONがオフ(ローレベル)とされる際に、ノイズ等の影響を受けて、そのオン/オフが繰り返される状態が生じても、正相ラッチ出力信号RSOUT及び逆相ラッチ出力信号XRSOUTは、いずれもセット状態に保持されるため、レーザ光が誤点灯されるおそれもない。
図24は、トレイ開閉検知システムの第2構成例を示すブロック図である。本構成例のトレイ開閉検知システムは、先出の第1構成例と異なり、外付けディスクリート部品で形成されていたCR微分パルス生成部107とRSラッチ部108を取り除き、これらに代えて、RSラッチ部201、エッジ検出部202、及び、インバータ203〜205を多出力電源装置1の内部に集積化した構成とされている。
図25は、RSラッチ部201とエッジ検出部202の一構成例を示す回路図である。
RSラッチ部201は、否定論理和演算器201a及び201b(以下、NAND201a及び201bと呼ぶ)と、Nチャネル型MOS電界効果トランジスタ201c及び201dと、抵抗201eと、インバータ201fと、を有して成る。NAND201aの第1入力端は、RSラッチ部201のリセット端(R)に相当し、エッジ検出部202の出力端(トリガ信号TRIGの出力端)に接続されている。NAND201aの第2入力端は、NAND201bの出力端に接続されている。NAND201bの第1入力端は、NAND201aの出力端に接続されている。NAND201bの第2入力端は、RSラッチ部201のセット端(S)に相当し、インバータ205の出力端に接続されている。インバータ205の入力端は、インバータ204の出力端に接続されている。インバータ204の入力端は、トレイ検知部106の出力端(セット信号SETの出力端)に接続されている。トランジスタ201cのゲートは、NAND201bの出力端に接続されている。トランジスタ201cのソース及びバックゲートは、接地端に接続されている。トランジスタ201cのドレインは、抵抗201eを介して電源端に接続される一方、RSラッチ部201の正相出力端(Q)(正相ラッチ出力信号RSOUTの出力端)として、レーザダイオードIC102cにも接続されている。トランジスタ201dのゲートは、インバータ201fの出力端に接続されている。インバータ201fの入力端は、NAND201bの出力端に接続されている。トランジスタ201dのソース及びバックゲートは接地端に接続されている。トランジスタ201dのドレインは、RSラッチ部201の逆相出力端(Qバー)(逆相ラッチ出力信号XRSOUTの出力端)として、レーザダイオードIC102cに接続されている。
エッジ検出部202は、Pチャネル型MOS電界効果トランジスタ202aと、NチャネルMOS電界効果トランジスタ202bと、抵抗202cと、コンデンサ202dと、否定論理和演算器202e(以下、NAND202eと呼ぶ)と、を有して成る。トランジスタ202aのソース及びバックゲートは、電源端に接続されている。トランジスタ202aのドレインは、抵抗202cの一端に接続されている。トランジスタ202bのソース及びバックゲートは、接地端に接続されている。トランジスタ202bのドレインは抵抗202cの他端に接続されている。トランジスタ202aのゲートとトランジスタ202bのゲートは互いに接続されており、その接続ノードは、インバータ203の出力端に接続されている。インバータ203の入力端は、DSP100の出力端(パワーオン信号PWRON(=クリア信号CLR)の出力端)に接続されている。コンデンサ202dの一端は、トランジスタ202bのドレインに接続されている。コンデンサ202dの他端は接地端に接続されている。NAND202eの第1入力端は、トランジスタ202bのドレインに接続されている。NAND202eの第2入力端は、インバータ203の出力端に接続されている。NAND202eの出力端は、エッジ検出部202の出力端(トリガ信号TRIGの出力端)として、RSラッチ部201のリセット端(R)に接続されている。
なお、インバータ203及び204については、その出力論理を切り替えるための閾値にヒステリシスを有する構成を採用することが望ましい。このような構成とすることにより、ノイズ耐性を高めることが可能となる。
図26は、第2構成例のトレイ開閉検知システムによるレーザ制御の一動作例を示すタイミングチャートであり、上から順番に、セット信号SET、パワーオン信号PWRON(=クリア信号CLR)、トリガ信号TRIG、正相ラッチ出力信号RSOUT、逆相ラッチ出力信号XRSOUTが描写されている。
時刻t21において、ディスクトレイが閉じられ、スイッチSWaがオンされると、セット信号SETがハイレベルからローレベルに立ち下げられる。その後、時刻t22において、DSP100のパワーオン信号PWRON(=クリア信号CLR)がローレベルからハイレベルに立ち上げられると、エッジ検出部202では、パワーオン信号PWRON(=クリア信号CLR)の立上がりエッジが検出され、トリガ信号TRIGに矩形パルスが立ち上がる。RSラッチ部201では、トリガ信号TRIGの立上がりエッジをトリガとして、正相ラッチ出力信号RSOUTがローレベルにリセットされ、逆相ラッチ出力信号XRSOUTがハイレベルにリセットされる。その結果、時刻t22以降、レーザダイオードIC102cは、レーザ光の点灯が許可された状態となる。その後、時刻t23において、ディスクトレイが開けられ、スイッチSWaがオフされると、セット信号SETがローレベルからハイレベルに立ち上げられる。RSラッチ部201では、セット信号SETの立上がりエッジをトリガとして、正相ラッチ出力信号RSOUTがハイレベルにセットされ、逆相ラッチ出力信号XRSOUTがローレベルにセットされる。その結果、時刻t23以降、レーザダイオード102cは、レーザ光の点灯が禁止された状態となる。
このように、第2構成例のトレイ開閉検知システムであれば、外付けのディスクリート部品を大幅に削減しながら、第1構成例のトレイ開閉検知システムと同様の効果を得ることができるので、光ディスク装置の小型化やコストダウンに貢献することが可能となる。
なお、本発明の構成は、上記実施形態のほか、発明の主旨を逸脱しない範囲で種々の変更を加えることが可能である。例えば、上記実施形態では、ICに内蔵される複数の電源回路として、2系統の降圧DC/DCコンバータと1系統の昇圧DC/DCコンバータを例に挙げて説明を行ったが、本発明の構成はこれに限定されるものではなく、ICに内蔵される電源回路の系統数は任意である。
また、本発明の構成は、上記実施形態のほか、発明の主旨を逸脱しない範囲で種々の変更を加えることが可能である。
本発明は、昇圧型スイッチング電源装置の信頼性を高める上で有用な技術であり、入力電圧よりも高い出力電圧が必要な電子機器全て(例えば、ブルーレイディスクドライブなどの光ディスクドライブや、デジタルスチルカメラ/デジタルビデオカメラ/携帯電話などのポータブル機器)に利用可能な技術である。
1 多出力電源装置
10 降圧DC/DCコンバータ(1.2V出力)
11 Pチャネル型MOS電界効果トランジスタ(出力用スイッチ)
12 Nチャネル型MOS電界効果トランジスタ(同期整流用スイッチ)
13 制御駆動部
14 エラーアンプ
15 PWMコンパレータ
16 カレントリミット部
20 降圧DC/DCコンバータ(3.3V出力)
21 Pチャネル型MOS電界効果トランジスタ(出力用スイッチ)
22 Nチャネル型MOS電界効果トランジスタ(同期整流用スイッチ)
23 制御駆動部
24 エラーアンプ
25 PWMコンパレータ
26 カレントリミット部
30 昇圧DC/DCコンバータ
31 Nチャネル型MOS電界効果トランジスタ(出力用スイッチ)
32 Pチャネル型MOS電界効果トランジスタ(同期整流用スイッチ)
33 制御駆動部
34 エラーアンプ
35 PWMコンパレータ
36 カレントリミット部
37 バックゲート制御部
40 リセット回路
50 カレントスイッチ
51 Pチャネル型MOS電界効果トランジスタ
52 制御駆動部
53 カレントリミット部
531 過電流検出コンパレータ
532 出力電圧検出コンパレータ
60 LEDドライバ
61 Pチャネル型MOS電界効果トランジスタ
62 制御駆動部
63 カレントリミット部
70 鋸波生成回路
80 基準電圧生成回路
91〜93 バッファ
100 DSP
101 RF回路
102 ピックアップ部
102a 光ピックアップ
102b フォトダイオードIC
102c レーザダイオードIC
103 バッファメモリ
104 スピンドルモータ
105 モータドライバ
106 トレイ検知部
107 CR微分パルス生成部
108 RSラッチ部
201 RSラッチ部
201a、201b 否定論理和演算器(NAND)
201c、201d Nチャネル型MOS電界効果トランジスタ
201e 抵抗
201f インバータ
202 エッジ検出部
202a Pチャネル型MOS電界効果トランジスタ
202b Nチャネル型MOS電界効果トランジスタ
202c 抵抗
202d コンデンサ
202e 否定論理和演算器(NAND)
203、204 インバータ(ヒステリシスあり)
205 インバータ(ヒステリシスなし)
L1〜L3 コイル
C1〜C7 コンデンサ
R1〜R4 抵抗
SW1〜SW3、SWa スイッチ
P 裏面パッド
X1 制御部
X2 誤差増幅器
X3 発振器
X4 PWMコンパレータ
X5 地絡検出部(コンパレータ)
X6 電流制限抵抗
X7 電流制限抵抗
M1 同期整流トランジスタ(Pチャネル型MOSトランジスタ)
M2 出力トランジスタ(Nチャネル型MOSトランジスタ)
M3 第1バックゲート制御トランジスタ(Pチャネル型MOSトランジスタ)
M4 第2バックゲート制御トランジスタ(Pチャネル型MOSトランジスタ)
M5 電流制限トランジスタ(Pチャネル型MOSトランジスタ)
M6 放電トランジスタ(Nチャネル型MOSトランジスタ)
T1〜T5 外部端子
Ra〜Rd 抵抗
Ca、Cb コンデンサ
SWa スイッチ

Claims (6)

  1. 一端が入力電圧の入力端に接続されたコイルと;
    前記コイルの他端と接地端との間に接続された出力トランジスタと;
    前記コイルの他端と出力電圧の出力端との間に接続された同期整流トランジスタと;
    前記出力電圧の出力端と接地端との間に接続された出力コンデンサと;
    前記同期整流トランジスタのバックゲートと前記出力電圧の出力端との間に接続された第1バックゲート制御トランジスタと;
    前記同期整流トランジスタのバックゲートと前記コイルの他端との間に接続された第2バックゲート制御トランジスタと;
    前記出力電圧の出力端と接地端との間に接続された放電トランジスタと;
    前記出力トランジスタ、前記同期整流トランジスタ、前記第1バックゲート制御トランジスタ、前記第2バックゲート制御トランジスタ、及び、前記放電トランジスタのオン/オフ制御を行う制御部と;
    を有して成り、
    前記制御部は、前記出力トランジスタ及び前記同期整流トランジスタのスイッチング動作を停止するに際して、前記出力トランジスタ、前記同期整流トランジスタ、及び、前記第1バックゲート制御トランジスタをオフとし、前記第2バックゲート制御トランジスタ及び前記放電トランジスタをオンとすることを特徴とする昇圧型スイッチング電源装置。
  2. 前記放電トランジスタと直列に接続された電流制限抵抗を有して成ることを特徴とする請求項1に記載の昇圧型スイッチング電源装置。
  3. 前記制御部は、前記入力電圧が所定の下限値を下回った場合、前記入力電圧が所定の上限を上回った場合、装置外部から昇圧動作の停止が指示された場合、若しくは、昇圧動作の異常が検出された場合に、前記出力トランジスタ及び前記同期整流トランジスタのスイッチング動作を停止することを特徴とする請求項1または請求項2に記載の昇圧型スイッチング電源装置。
  4. 前記出力電圧に応じて変動する帰還電圧と所定の参照電圧との差分を増幅して誤差電圧を生成する誤差増幅器と、所定の鋸波電圧を生成する発振器と、前記誤差電圧と前記鋸波電圧を比較してPWM信号を生成するPWMコンパレータと、を有して成り、
    前記制御部は、前記入力電圧から前記出力電圧を生成する際、前記PWM信号に基づいて、前記出力トランジスタと前記同期整流トランジスタを相補的にスイッチング制御することを特徴とする請求項1〜請求項3のいずれかに記載の昇圧型スイッチング電源装置。
  5. 制御装置用の出力電圧を生成する制御装置用電源回路と、
    前記制御装置によって制御される被制御装置用の出力電圧を生成する被制御装置用電源回路と、
    を有して成る多出力電源装置であって、
    前記制御装置用電源回路は、入力電圧を降圧して前記制御装置用の出力電圧を生成する降圧型スイッチング電源装置であり、
    前記被制御装置用電源回路は、前記入力電圧を昇圧して前記被制御装置用の出力電圧を生成する請求項1〜請求項4のいずれかに記載の昇圧型スイッチング電源装置であることを特徴とする多出力電源装置。
  6. 請求項5に記載の多出力電源装置と、
    前記多出力電源装置から電力供給を受けて動作する制御装置と、
    前記多出力電源装置から電力供給を受けて動作し、前記制御装置によって制御される被制御装置と、
    を有して成ることを特徴とする電気機器。
JP2009133811A 2009-06-03 2009-06-03 昇圧型スイッチング電源装置 Active JP5511225B2 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP2009133811A JP5511225B2 (ja) 2009-06-03 2009-06-03 昇圧型スイッチング電源装置
CN201010194639.XA CN101908822B (zh) 2009-06-03 2010-06-01 升压型开关电源装置
US12/792,198 US8653800B2 (en) 2009-06-03 2010-06-02 Step-up switching power supply device with current-limiting transistor

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2009133811A JP5511225B2 (ja) 2009-06-03 2009-06-03 昇圧型スイッチング電源装置

Publications (2)

Publication Number Publication Date
JP2010283950A JP2010283950A (ja) 2010-12-16
JP5511225B2 true JP5511225B2 (ja) 2014-06-04

Family

ID=43264176

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2009133811A Active JP5511225B2 (ja) 2009-06-03 2009-06-03 昇圧型スイッチング電源装置

Country Status (3)

Country Link
US (1) US8653800B2 (ja)
JP (1) JP5511225B2 (ja)
CN (1) CN101908822B (ja)

Families Citing this family (28)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5118940B2 (ja) * 2007-11-02 2013-01-16 ローム株式会社 電源装置
JP4664448B2 (ja) * 2009-03-09 2011-04-06 パナソニック株式会社 外部装置と接続可能な電子機器及び光ディスク再生装置
US8879283B2 (en) * 2009-11-05 2014-11-04 On-Bright Electronics (Shanghai) Co., Ltd. System and method providing protection in the event of current sensing failure for power converter
JP5714976B2 (ja) * 2011-05-12 2015-05-07 株式会社小糸製作所 半導体光源点灯回路
WO2013005529A1 (ja) 2011-07-01 2013-01-10 ローム株式会社 過電圧保護回路、電源装置、液晶表示装置、電子機器、テレビ
JP2013021117A (ja) 2011-07-11 2013-01-31 Rohm Co Ltd Led駆動装置、照明装置、液晶表示装置
CN103947290B (zh) * 2011-11-16 2017-04-12 飞利浦照明控股有限公司 用于操作低功率照明单元的电路装置及操作其的方法
KR20130074069A (ko) * 2011-12-26 2013-07-04 삼성전기주식회사 발광 다이오드 구동 장치
CN103248222B (zh) * 2012-02-10 2016-01-20 晶豪科技股份有限公司 升压式电压转换器
JP2013190932A (ja) * 2012-03-13 2013-09-26 Seiko Instruments Inc ボルテージレギュレータ
JP5880239B2 (ja) * 2012-04-13 2016-03-08 株式会社ソシオネクスト 電源装置及び電源の制御方法
KR102048795B1 (ko) * 2012-08-30 2019-11-26 휴렛-팩커드 디벨롭먼트 컴퍼니, 엘.피. 방전 회로, 방전 회로를 구비하는 화상 형성 장치 및 전력 공급부
JP2014057466A (ja) * 2012-09-13 2014-03-27 Ricoh Co Ltd スイッチングレギュレータ
CN103779829A (zh) * 2012-10-19 2014-05-07 鸿富锦精密工业(深圳)有限公司 负载保护电路
KR101361354B1 (ko) * 2012-12-24 2014-02-10 현대자동차주식회사 부스트 컨버터의 승압 제어 방법
JP2014241699A (ja) * 2013-06-12 2014-12-25 株式会社リコー スイッチングレギュレータ、電源回路装置、半導体装置、及び電子機器
US9214888B2 (en) 2013-12-20 2015-12-15 Lg Chem, Ltd. Pre-charging system for a capacitor in a voltage inverter for an electric motor
US9449546B2 (en) * 2013-12-23 2016-09-20 Chengdu Monolithic Power Systems Co., Ltd. LED driver, LED driving method and controller for LED driver
US20150326103A1 (en) * 2014-05-08 2015-11-12 Fairchild Korea Semiconductor Ltd. Switch control circuit and power supply device including the same
US10063073B2 (en) * 2014-05-21 2018-08-28 Dialog Semiconductor Inc. USB power converter with bleeder circuit for fast correction of output voltage by discharging output capacitor
US10345348B2 (en) * 2014-11-04 2019-07-09 Stmicroelectronics S.R.L. Detection circuit for an active discharge circuit of an X-capacitor, related active discharge circuit, integrated circuit and method
JP6901238B2 (ja) * 2015-06-29 2021-07-14 ローム株式会社 スイッチングレギュレータ及び集積回路パッケージ
JP6722070B2 (ja) * 2016-09-16 2020-07-15 ローム株式会社 Dc/dcコンバータおよびその制御回路、電子機器
JP6789780B2 (ja) * 2016-11-28 2020-11-25 株式会社 日立パワーデバイス 整流器およびそれを用いたオルタネータ
CN110212756A (zh) * 2019-07-03 2019-09-06 山西工程技术学院 一种低成本直流电压倍升器及实现方法
CN112272021B (zh) * 2020-11-05 2023-12-22 中国航空工业集团公司西安航空计算技术研究所 一种提升机载计算机稳定性的故障锁存电路
DE102021123547A1 (de) 2021-09-10 2023-03-16 Trumpf Laser Gmbh Vorrichtung zur Erzeugung einer Stromtreiberspannung und Lasersystem
US11553570B1 (en) * 2021-10-29 2023-01-10 Infineon Technologies Ag Interface expander circuit for light emitting diode (LED) driver circuits

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4136445B2 (ja) * 2002-05-14 2008-08-20 富士フイルム株式会社 電源制御装置
US7148668B1 (en) * 2004-04-28 2006-12-12 National Semiconductor Corporation Completely isolated synchronous boost DC-to-DC switching regulator
JP4471978B2 (ja) * 2004-10-19 2010-06-02 ローム株式会社 スイッチング電源制御回路およびスイッチング電源装置ならびにそれを用いた電子機器
JP4657789B2 (ja) 2005-04-21 2011-03-23 ローム株式会社 昇圧型スイッチング電源装置及びこれを備えた電子機器
JP4791132B2 (ja) * 2005-10-13 2011-10-12 株式会社リコー 昇圧回路、昇圧回路を使用した定電圧回路及び昇圧回路を使用した定電流回路
JP2008029134A (ja) * 2006-07-21 2008-02-07 Asahi Kasei Electronics Co Ltd スイッチング電源装置
JP4825086B2 (ja) * 2006-09-07 2011-11-30 株式会社リコー スイッチングレギュレータ
JP2008079360A (ja) * 2006-09-19 2008-04-03 Renesas Technology Corp 昇圧コンバータ及び半導体集積回路
JP4789768B2 (ja) * 2006-09-29 2011-10-12 パナソニック株式会社 電源装置
JP5133579B2 (ja) * 2007-02-28 2013-01-30 ローム株式会社 昇圧型スイッチング電源装置及びこれを備えた電子機器
JP5443749B2 (ja) * 2007-12-26 2014-03-19 ローム株式会社 昇圧型スイッチングレギュレータおよびその制御回路
US7973521B2 (en) * 2008-08-08 2011-07-05 Mediatek Inc. Voltage regulators
JP5152761B2 (ja) * 2008-09-08 2013-02-27 トレックス・セミコンダクター株式会社 昇圧形スイッチング電源回路

Also Published As

Publication number Publication date
CN101908822B (zh) 2014-11-05
JP2010283950A (ja) 2010-12-16
US8653800B2 (en) 2014-02-18
US20100308655A1 (en) 2010-12-09
CN101908822A (zh) 2010-12-08

Similar Documents

Publication Publication Date Title
JP5511225B2 (ja) 昇圧型スイッチング電源装置
JP5443749B2 (ja) 昇圧型スイッチングレギュレータおよびその制御回路
JP5984999B2 (ja) Dc/dcコンバータ、それを用いた電源装置
JP5610585B2 (ja) 多出力電源装置及びこれを用いた電気機器
JP4657789B2 (ja) 昇圧型スイッチング電源装置及びこれを備えた電子機器
JP2006034033A (ja) スイッチングレギュレータ、スイッチングレギュレータを使用した電源回路及びスイッチングレギュレータを使用した二次電池の充電回路
JP4789768B2 (ja) 電源装置
JP6132921B2 (ja) 極低入力電圧で動作可能なフライバックコンバータ
JPWO2010134516A1 (ja) 電源装置及びこれを備えた電子機器
JP5380057B2 (ja) 昇圧型スイッチング電源装置
US10075063B2 (en) Dual stage Vcc charging for switched mode power supply
TW201330473A (zh) 軟啟動電路及其電源供應裝置
JP2016059255A (ja) 絶縁同期整流型dc/dcコンバータおよびその同期整流コントローラ、それを用いた電源装置、電源アダプタおよび電子機器
JP5601696B2 (ja) 電源装置
JP5639829B2 (ja) Dc−dcコンバーター
US20110127978A1 (en) Pwm controller with low uvlo voltage
JP5423060B2 (ja) 昇圧型スイッチングレギュレータ
US20210013804A1 (en) Power supply control device
JP2019146471A (ja) スイッチング電源
JP2022138849A (ja) 電源制御装置及び電子装置
JP2020205660A (ja) Ac/dcコンバータ用のスイッチング制御回路、ac/dcコンバータ、電源アダプタ及び電気機器

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20120525

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20130724

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20130820

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20131016

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20140311

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20140325

R150 Certificate of patent or registration of utility model

Ref document number: 5511225

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

RD03 Notification of appointment of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: R3D03

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250