JP5058434B2 - Lcd動作電流を減少させるタイミングコントローラとlcdドライバとディスプレイデータ出力方法 - Google Patents

Lcd動作電流を減少させるタイミングコントローラとlcdドライバとディスプレイデータ出力方法 Download PDF

Info

Publication number
JP5058434B2
JP5058434B2 JP2004322823A JP2004322823A JP5058434B2 JP 5058434 B2 JP5058434 B2 JP 5058434B2 JP 2004322823 A JP2004322823 A JP 2004322823A JP 2004322823 A JP2004322823 A JP 2004322823A JP 5058434 B2 JP5058434 B2 JP 5058434B2
Authority
JP
Japan
Prior art keywords
signal
data
enable signal
data enable
timing controller
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2004322823A
Other languages
English (en)
Other versions
JP2005141231A (ja
Inventor
元植 姜
再九 李
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Electronics Co Ltd
Original Assignee
Samsung Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Electronics Co Ltd filed Critical Samsung Electronics Co Ltd
Publication of JP2005141231A publication Critical patent/JP2005141231A/ja
Application granted granted Critical
Publication of JP5058434B2 publication Critical patent/JP5058434B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Controls And Circuits For Display Device (AREA)

Description

本発明は、LCD(Liquid Crystal Display)ドライバに係り、より詳しくはビデオインターフェースを使用しつつメモリ更新を効率的に制御してLCDで消費される電力を減少させることができる装置及び方法に関する。
一般に、携帯用電話機やPDAなどのような電子機器に使用される液晶パネルには、パッシブマトリックス方式の液晶パネルと薄膜トランジスタ(thin film transistor;TFT)のようなスイッチング素子を使用するアクティブマトリックス方式の液晶パネルとが使用される。
パッシブマトリックス方式の液晶パネルが消費する電力は、アクティブマトリックス方式の液晶パネルが消費する電力に比べて小さいという長所がある。すなわち、パッシブマトリックス方式は、アクティブマトリックス方式に比べて低消費電力化が容易であるという長所がある。しかしながら、パッシブマトリックス方式は、アクティブマトリックス方式に比べて多色化及び動映像表示が難しいという短所がある。
一方、アクティブマトリックス方式は、多色化及び動映像表示に適している一方、低消費電力化が難しいという短所がある。
最近、携帯用電話機やPDAなどのような携帯型電子機器で高品質映像を提供するために多色化及び動映像表示が強く要求されている。これと併せて、前記携帯用電子機器を一回充電して長時間中使用しようとする消費者の要求も高まっている。従って、多色化、動映像表示及び消費電力の問題を解決しようとする研究が必要である。
本発明の技術的課題は、LCDで消費される電力を減少させることができる装置及び方法を提供するところにある。
前記技術的課題を達成するために本発明のスキャンラインドライビング回路とデータラインドライビング回路の動作タイミングをそれぞれ制御するLCDドライバのタイミングコントローラは、垂直同期信号にクロックされて前記垂直同期信号のパルス(又は立上りエッジ)の個数を計数し、その計数結果としてnビット計数信号を出力するn−ビットカウンタと、前記nビット計数信号を受信し、受信されたnビット計数信号と所定のnビット基準信号とを比較し、その比較結果を出力する判別回路と、前記判別回路の出力信号とデータイネーブル信号とを論理積する第1のNANDゲートと、前記第1のNANDゲートの出力信号とクロック信号とを論理積する第2のNANDゲートと、前記第1のNANDゲートの出力信号に応答して第1のディスプレイデータを受信し、貯蔵するためのメモリ装置と、を備える。
前記タイミングコントローラは、前記第1のNANDゲートの出力信号と第2のディスプレイデータとを論理積し、その結果として前記第1のディスプレイデータを出力する第3のNANDゲートをさらに備える。
前記技術的課題を達成するために本発明のデータラインとスキャンラインとを備えるLCDパネルを駆動するLCDドライバは、メモリ装置を備えるタイミングコントローラと、前記メモリ装置に貯蔵されたディスプレイデータに基づいて前記LCDパネルのデータラインを駆動するデータラインドライビング回路と、前記スキャンラインを順次駆動するスキャンラインドライビング回路と、を備え、前記タイミングコントローラは、入力ディスプレイデータ及び垂直同期信号とデータイネーブル信号を含む制御信号に基づいて前記データラインドライビング回路と前記スキャンラインドライビング回路の動作タイミングを制御し、前記制御信号に基づいて内部データイネーブル信号を発生し、前記メモリ装置は、前記データイネーブル信号の一つの周期の整数倍の周期を有する前記内部データイネーブル信号に基づいて前記入力ディスプレイデータを受信して貯蔵する。
前記メモリ装置は、前記内部データイネーブル信号が活性化される区間でのみ前記入力ディスプレイデータを受信して貯蔵する。
前記タイミングコントローラは、前記垂直同期信号にクロックされて前記垂直同期信号のパルスの個数を計数し、その計数結果としてnビット計数信号を出力するn−ビットカウンタと、前記nビット計数信号を受信し、受信されたnビット計数信号と所定のnビット基準信号とを比較し、その比較結果を出力する判別回路と、前記判別回路の出力信号と前記データイネーブル信号とを論理積する第1のNANDゲートと、前記第1のNANDゲートの出力信号とクロック信号とを論理積である第2のNANDゲートと、前記第1のNANDゲートの出力信号と前記入力ディスプレイデータとを論理積する第3のNANDゲートと、を備え、前記メモリ装置は、前記第1のNANDゲートの出力信号に応答して前記第3のNANDゲートの出力信号を受信し貯蔵する。
前記技術的課題を達成するために本発明のデータラインとスキャンラインとを備えるLCDパネルを駆動するLCDドライバは、メモリ装置を備えるタイミングコントローラと、前記メモリ装置に貯蔵されたディスプレイデータに基づいて前記LCDパネルのデータラインを駆動するデータラインドライビング回路と、前記スキャンラインを順次駆動するスキャンラインドライビング回路と、を備え、前記タイミングコントローラは、入力ディスプレイデータ及び垂直同期信号とデータイネーブル信号を含む制御信号に基づいて前記データラインドライビング回路と前記スキャンラインドライビング回路の動作タイミングを制御し、前記制御信号に基づいて内部データイネーブル信号を発生し、前記メモリ装置は、前記データイネーブル信号の一つの周期より長い周期を有する前記内部データイネーブル信号に基づいて前記入力ディスプレイデータを受信して貯蔵する。
前記技術的課題を達成するために本発明のデータラインとスキャンラインとを備えるLCDパネルのデータラインを駆動するデータラインドライビング回路にメモリ装置に貯蔵されたディスプレイデータを出力する方法は、垂直同期信号とデータイネーブル信号に基づいて前記データイネーブル信号の一つの周期の整数倍の周期を有する内部データイネーブル信号を発生する段階と、前記内部データイネーブル信号に基づいてディスプレイデータを受信して貯蔵する段階と、制御信号に応答して前記メモリ装置に貯蔵されたディスプレイデータを前記データラインドライビング回路に出力する段階と、を備える。
前記内部データイネーブル信号を発生する段階は、前記垂直同期信号のパルスの個数を計数し、その計数結果を出力する段階と、前記計数結果と基準値とを比較し、その比較結果を出力する段階と、前記比較結果及び前記データイネーブル信号に基づいて前記内部データイネーブル信号を発生する段階と、を備える。
前記ディスプレイデータを受信して貯蔵する段階は、前記内部データイネーブル信号とクロック信号とを論理組み合わせし、データ書き込みイネーブル信号を発生する段階と、前記内部データイネーブル信号と入力ディスプレイデータとを論理組み合わせして前記ディスプレイデータを生成する段階と、前記メモリ装置が前記データ書き込みイネーブル信号に応答して生成されたディスプレイデータを受信して貯蔵する段階と、を備える。
本発明によるタイミングコントローラ、これを備えるLCDドライバ及びディスプレイデータ出力方法は、ビデオインターフェースを使用しながらもメモリ更新動作電流を相当に減少させることができる。
本発明と本発明の動作上の利点及び本発明の実施により達成される目的を十分に理解するためには、本発明の好適な実施の形態を例示する添付図面及び添付図面に記載された内容を参照しなければならない。
以下、添付した図面に基づき本発明の好適な実施の形態を詳細に説明する。各図面に提示された同一な参照符号は同一な部材を示す。
図1は、CPUインターフェースを使用する一般的なLCDのブロック図である。図1を参照すれば、LCD 100は、LCDパネル110、LCDドライバ120、CPU(Central Process Unit)170及び多数個の周辺装置171及び173を備える。周辺装置171は、携帯用電話機のカメラモジュールになることがあり、周辺装置173は、大容量データを貯蔵するためのメモリ装置であることもある。
LCDドライバ120は、タイミングコントローラ130、スキャンラインドライビング回路(一般にゲートドライバブロック140とも言う)及びデータラインドライビング回路(一般にソースドライバブロック150とも言う)を備える。
タイミングコントローラ130は、グラフィックRAM(Random Access Memory)131を備え、スキャンライン駆動回路140及びデータラインドライビング回路150の作動タイミングをそれぞれ制御するための各制御信号を出力する。
グラフィックRAM 131は、少なくとも60フレームに相応するディスプレイデータを貯蔵し、タイミングコントローラ131の制御下でディスプレイデータ(又は映像データ)をデータラインドライビング回路150に出力する。
スキャンライン駆動回路140は、多数個のゲートドライバ(図示せず)を備え、タイミングコントローラ130から出力される制御信号に基づいてLCDパネル110のスキャンラインG1乃至GMを連続的に駆動する。
データラインドライビング回路150は、多数個のソースドライバ(図示せず)を備え、グラフィックRAM 131から出力されるディスプレイデータ及びタイミングコントローラ130から出力される制御信号に基づいてLCDパネル60のデータラインS1乃至Snを駆動する。
LCDパネル110は、スキャンライン駆動回路140から出力される信号とデータラインドライビング回路150から出力される信号とに基づいてCPU 170から出力されたディスプレイデータをディスプレイする。
LCDドライバ120のタイミングコントローラ130は、CPUインターフェース 160を通じてCPU 170から出力される各種ディスプレイデータと制御信号とを直接受信し、グラフィックRAM131に貯蔵されたディスプレイデータを更新する。
LCDパネル110に停止映像がディスプレイされる場合でも、CPU 170は、秒当たり数十フレームに相応するディスプレイデータをタイミングコントローラ130に伝送し、タイミングコントローラ130は、同一なディスプレイデータをグラフィックRAM 131に出力するため、グラフィックRAM 131は、秒当たり数十フレームに相応するディスプレイデータを継続的に更新する。こうした動作をメモリ更新動作という。メモリ更新動作時に消費される電流はメモリ更新動作電流になる。
すなわち、少ない消費電力を要求する携帯用電子機器で同一なディスプレイデータを更新するための消費電力が増加する問題点がある。
また、LCDドライバ120と直接通信するCPU 170のアクセス負担が増加するため、前記CPU 170は、各周辺装置171及び173から入力される多様なグラフィックと動映像とをそのまま支援することができない問題点がある。
また、CPU 170のサイズ及び製造コストが増加する。そして、CPU 170が使用するシステムクロック信号の周波数とグラフィックRAM 131が使用する周波数とが異なる場合、LCDパネル110でディスプレイされる動映像が破れる現象が発生するため、LCDパネル110でディスプレイされる動映像又は停止映像の画質が悪くなる。
図2は、本発明によるタイミングコントローラを備えるLCDのブロック図を示す。
図2のLCDは、図1に示されたLCD 100のCPU 170のアクセス負担を減少させ、多様なグラフィックと動映像とを支援し、ディスプレイされる動映像が破れる現象による画質を改善するために、グラフィックプロセッサー240とビデオインターフェース230とを備える。
LCD 200は、LCDパネル110と、LCDドライバ210と、グラフィックプロセッサー(又はグラフィックチップセット)240と、CPU 270と、ビデオインターフェース230と、CPUインターフェース260と、多数個の周辺装置215,253と、を備える。
LCDドライバ210とグラフィックプロセッサー240とは、ビデオインターフェース230を通じてデータをやり取りし、グラフィックプロセッサー240とCPU270とは、CPUインターフェース260を通じてデータをやり取りする。
LCDドライバ210は、メモリ装置222を備えるタイミングコントローラ220と、スキャンラインドライビング回路140及びデータラインドライビング回路150と、を備える。メモリ装置222は、グラフィックRAMで実現されることができる。
タイミングコントローラ220は、グラフィックプロセッサー240から出力され、ビデオインターフェース230を通じて入力される制御信号に基づいて応答して内部データイネーブル信号を発生する。
データラインドライビング回路150は、タイミングコントローラ220から出力される制御信号に応答してグラフィックRAM 222に貯蔵されたディスプレイデータを受信し、これらをLCDパネル110に出力する。
グラフィックプロセッサー240は、CPU 170及び各周辺装置171と173から出力されるグラフィックデータと映像データとを受信し処理する。
図3は、本発明によるタイミングコントローラのブロック図を示す。
図3を参照すれば、タイミングコントローラ220は、n−ビットカウンタ221と、判別回路223と、第1のNANDゲート225と、第2のNANDゲート227と、第3のNANDゲート229及びメモリ装置222を備える。グラフィックプロセッサー240から出力された垂直同期信号VSYNCH、データイネーブル信号DE、クロック信号CLK及びディスプレイデータDDATAは、ビデオインターフェース230を通じてタイミングコントローラ220に入力される。内部データイネーブル信号IDE_jは、垂直同期信号VSYNCH、データイネーブル信号DE及びクロック信号CLKの組合わせにより発生される。
図4は、図3に示されたタイミングコントローラの動作タイミング図を示す。図3及び図4を参照してメモリ更新動作が詳細に説明される。
n−ビットカウンタ221は、垂直同期信号VSYNCHの立上りエッジにクロックされて(又は同期されて)前記立上りエッジの個数(又はパルスの個数)をカウントし、その結果としてnビット計数信号CNT[i]を出力する。n−ビットカウンタ221は、グラフィックプロセッサー240から出力されるリセット信号RESETに応答してリセットされる。
先ず、n−ビットカウンタ221が1−ビットカウンタで動作すれば、1−ビットカウンタ221は、1ビット(ハイ1又はロー0)の出力信号 CNT[1]を判別回路223に出力する。
判別回路223は、1−ビットカウンタ221の出力信号(CNT[i];i=1)を受信し、所定の1−ビット基準信号と1−ビットカウンタ221の出力信号CNT[1]とを比較し、その比較結果を出力する。例えば、所定の1−ビット基準信号が1に設定され、1−ビットカウンタ221の出力信号CNT[1]が1である場合にその比較結果は1である。
第1のNANDゲート225は、判別回路223の出力信号CNT[1]とデータイネーブル信号DEとを受信し、これらを論理積し、その結果として内部データイネーブル信号(IDE_j;j=1)を出力する。従って、第1のNANDゲート225の出力信号IDE_1は、垂直同期信号VSYNCHの二番目のパルス毎に活性化される。すなわち、第1のNANDゲート225の出力信号IDE_1は、1−ビットカウンタ221の出力信号CNT[1]が1である場合に活性化される。
この際、内部データイネーブル信号IDE_1の周期は、データイネーブル信号DEの周期より長い。又は内部データイネーブル信号IDE_1の一つの周期は、データイネーブル信号DEの一つの周期の整数倍であることが望ましい。
第2のNANDゲート227は、第1のNANDゲート225の出力信号IDE_とクロック信号CLKとを受信し、これらを論理積し、その結果としてデータ書き込みイネーブル信号WR_ENを発生する。従って、内部データイネーブル信号IDE_が活性化された区間でデータ書き込みイネーブル信号WR_ENはクロック信号CLKのようである。
第3のNANDゲート229は、ディスプレイデータDDATAを安定化させるためのものであり、第3のNANDゲート229は、第1のNANDゲート225の出力信号IDE_1とディスプレイデータDDATAとを受信し、これらを論理積し、その結果(DDATA_k;k=1)をメモリ装置222に出力する。
メモリ装置222は、第3のNANDゲート229の出力信号(DDATA_k;k=1)を受信し、データ書き込みイネーブル信号WR_ENに応答して受信されたデータ(DDATA_k;k=1)を貯蔵する。従って、内部データイネーブル信号IDE_が活性化された区間でのみメモリ装置222に貯蔵された既存のディスプレイデータは、新しいディスプレイデータで更新される。そして、メモリ装置222は、グラフィックプロセッサー240から出力される制御信号に応答して更新されたディスプレイデータDDATA_1をデータラインドライビング回路150に出力する。
ここで、D00乃至D05は、更新されたディスプレイデータDDATA_1を示し、B11乃至B15区間は、データイネーブル信号DEが活性化されてもメモリ更新動作が遂行されない区間を示す。
従って、本発明によるタイミングコントローラ220を備えるLCDドライバ210で消費される電流は、データイネーブル信号DEが活性化されるたびにメモリ更新動作電流を消費する従来のLCDドライバ100で消費される電流より少ない。
続けて、n−ビットカウンタ221が2−ビットカウンタで動作すれば、2−ビットカウンタ221は、2ビットの出力信号(CNT[i];i=2)を出力する。
判別回路223は、2−ビットカウンタ221の出力信号CNT[2]を受信し、所定の2−ビット基準信号と2−ビットカウンタ221の出力信号CNT[2]とを比較し、その比較結果を出力する。例えば、所定の2−ビット基準信号が11として設定され、2−ビットカウンタ221の出力信号CNT[2]が11である場合、その比較結果は1である。
第1のNANDゲート225は、データイネーブル信号DEと判別回路223の出力信号CNT[2]とを受信し、これらを論理積し、その結果として内部データイネーブル信号IDE_2を出力する。内部データイネーブル信号IDE_2の一つの周期は、データイネーブル信号DEの一つの周期より長い。
従って、第1のNANDゲート225の出力信号IDE_2は、垂直同期信号VSYNCHの四番目のパルス毎に活性化される。すなわち、第1のNANDゲート225の出力信号IDE_2は、2−ビットカウンタ221の出力信号CNT[2]が11である場合に活性化される。
この際、内部データイネーブル信号IDE_2の一つの周期は、データイネーブル信号DEの一つの周期の4倍である。
第2のNANDゲート227は、第1のNANDゲート225の出力信号IDE_2とクロック信号CLKとを受信し、これらを論理積し、その結果としてデータ書き込みイネーブル信号WR_ENを発生する。
第3のNANDゲート229は、第1のNANDゲート225の出力信号IDE_2とディスプレイデータDDATAとを受信し、これらを論理積し、その結果DDATA_2をメモリ装置222に出力する。
メモリ装置222は、第3のNANDゲート229の出力信号DDATA_2を受信し、データ書き込みイネーブル信号WR_ENに応答して受信されたデータDDATA_2を貯蔵する。従って、内部データイネーブル信号IDE_2が活性化される区間毎にメモリ装置222でメモリ更新動作が遂行される。そして、メモリ装置222は、グラフィックプロセッサー240から出力される制御信号に応答して更新されたディスプレイデータDDATA_2をデータラインドライビング回路150に出力する。
ここで、D10乃至D13は、更新されたディスプレイデータDDATA_2を示し、B21乃至B23区間は、データイネーブル信号DEが活性化される区間でもメモリ更新動作が遂行されない区間を示す。
従って、内部データイネーブル信号IDE_2が活性化される区間毎にメモリ更新動作を遂行するLCDドライバで消費される電流は、データイネーブル信号DEが活性化される区間毎にメモリ更新動作を遂行するLCDドライバで消費される電流より相当に減少する。
本発明は、図面に示された一実施の形態を参考に説明されたが、これは、例示的なものに過ぎなく、本技術分野の当業者なら、これより多様な変形及び均等な他実施の形態が可能であるという点を理解するであろう。従って、本発明の真の技術的保護範囲は、特許請求の範囲の技術的思想により決められるのである。
本発明によるタイミングコントローラ及びこれを備えるLCDドライバは、低消費電力を要求する携帯用電話機やPDAなどのような携帯型電子機器に用いられうる。
CPUインターフェースを使用する一般的なLCDのブロック図である。 本発明によるタイミングコントローラを備えるLCDのブロック図である。 本発明によるタイミングコントローラのブロック図である。 図3に示されたタイミングコントローラの動作タイミング図である。
符号の説明
220 タイミングコントローラ
221 n−ビットカウンタ
222 メモリ装置
223 判別回路
225 第1のNANDゲート
227 第2のNANDゲート
229 第3のNANDゲート
230 ビデオインターフェース
CLK クロック信号
CNT[i] 出力信号
DDATA ディスプレイデータ
DE データイネーブル信号
IDE_j 内部データイネーブル信号
RESET リセット信号
VSYNCH 垂直同期信号
WR_EN データ書き込みイネーブル信号

Claims (15)

  1. スキャンラインドライビング回路とデータラインドライビング回路の動作タイミングをそれぞれ制御するLCDドライバのタイミングコントローラであって、
    垂直同期信号にクロックされて前記垂直同期信号のパルスの個数を計数し、その計数結果としてnビット計数信号を出力するn−ビットカウンタと、
    前記nビット計数信号を受信し、受信されたnビット計数信号と所定のnビット基準信号とを比較し、その比較結果を出力する判別回路と、
    前記判別回路の出力信号とデータイネーブル信号とを論理積する第1のNANDゲートと、
    前記第1のNANDゲートの出力信号とクロック信号とを論理積する第2のNANDゲートと、
    前記第1のNANDゲートの出力信号に応答して第1のディスプレイデータを受信し、貯蔵するためのメモリ装置と、を備え、
    前記データイネーブル信号が活性化される区間でもメモリ更新動作が遂行されない区間を設けることにより消費電力を低減し、
    前記判別回路の出力信号と前記データイネーブル信号との論理積から生成され、前記データイネーブル信号よりも周期が長い、内部データイネーブル信号が活性化された区間でのみ前記メモリ更新動作が遂行される
    ことを特徴とするタイミングコントローラ。
  2. 前記タイミングコントローラは、前記第1のNANDゲートの出力信号と第2のディスプレイデータとを論理積し、その結果として前記第1のディスプレイデータを出力する第3のNANDゲートをさらに備える
    ことを特徴とする請求項1に記載のタイミングコントローラ。
  3. 前記タイミングコントローラは、グラフィックプロセッサーから出力された前記垂直同期信号、前記データイネーブル信号、前記クロック信号及び前記第2のディスプレイデータをビデオインターフェースを通じて受信する
    ことを特徴とする請求項2に記載のタイミングコントローラ。
  4. スキャンラインドライビング回路とデータラインドライビング回路の動作タイミングをそれぞれ制御するLCDドライバのタイミングコントローラであって、
    垂直同期信号にクロックされて前記垂直同期信号の立上りエッジの個数を計数し、その計数結果を出力するカウンタと、
    前記カウンタの出力信号を受信し、前記カウンタの出力信号と所定の基準信号とを比較し、その比較結果を出力する判別回路と、
    前記判別回路の出力信号とデータイネーブル信号とを論理積する第1のNANDゲートと、
    前記第1のNANDゲートの出力信号とクロック信号とを論理積する第2のNANDゲートと、前記第1のNANDゲートの出力信号に応答して第1のディスプレイデータを受信し、貯蔵するメモリ装置と、を備え、
    前記データイネーブル信号が活性化される区間でもメモリ更新動作が遂行されない区間を設けることにより消費電力を低減し、
    前記判別回路の出力信号と前記データイネーブル信号との論理積から生成され、前記データイネーブル信号よりも周期が長い、内部データイネーブル信号が活性化された区間でのみ前記メモリ更新動作が遂行される
    ことを特徴とするタイミングコントローラ。
  5. 前記タイミングコントローラは、前記第1のNANDゲートの出力信号と第2のディスプレイデータとを論理積し、その結果として前記第1のディスプレイデータを出力する第3のANDゲートをさらに備える
    ことを特徴とする請求項4に記載のタイミングコントローラ。
  6. データラインとスキャンラインとを備えるLCDパネルを駆動するLCDドライバであって、
    メモリ装置を備えるタイミングコントローラと、
    前記メモリ装置に貯蔵されたディスプレイデータに基づいて前記LCDパネルのデータラインを駆動するデータラインドライビング回路と、
    前記スキャンラインを順次駆動するスキャンラインドライビング回路と、を備え、
    前記タイミングコントローラは、入力ディスプレイデータ及び垂直同期信号とデータイネーブル信号とを含む制御信号に基づいて前記データラインドライビング回路と前記スキャンラインドライビング回路の動作タイミングを制御し、前記垂直同期信号を計数した計数信号と所定の基準信号とを比較して判別信号として出力し、前記判別信号と前記データイネーブル信号とを論理積して内部データイネーブル信号を発生し、
    前記メモリ装置は、前記データイネーブル信号の一つの周期の整数倍の周期を有する前記内部データイネーブル信号に基づいて前記入力ディスプレイデータを受信し貯蔵し、
    前記タイミングコントローラは、
    前記垂直同期信号にクロックされて前記垂直同期信号のパルスの個数を計数し、その計数結果として、nビット計数信号を出力するn−ビットカウンタと、
    前記nビット計数信号を受信し、受信されたnビット計数信号と所定のnビット基準信号とを比較し、その比較結果を出力する判別回路と、
    前記判別回路の出力信号と前記データイネーブル信号を論理積する第1のNANDゲートと、
    前記第1のNANDゲートの出力信号とクロック信号を論理積する第2のNANDゲートと、
    前記第1のNANDゲートの出力信号と前記入力ディスプレイデータとを論理積する第3のNANDゲートと、
    前記第1のNANDゲートの出力信号に応答して前記第3のNANDゲートの出力信号を受信する前記メモリ装置を備え、
    前記判別回路の出力信号と前記データイネーブル信号との論理積から生成され、前記データイネーブル信号よりも周期が長い、前記内部データイネーブル信号が活性化された区間でのみ前記メモリ更新動作が遂行されるようにして、前記データイネーブル信号が活性化される区間でもメモリ更新動作が遂行されない区間を設けることにより消費電力を低減する
    ことを特徴とするLCDドライバ。
  7. 前記メモリ装置は、前記内部データイネーブル信号が活性化される区間でのみ前記入力ディスプレイデータを受信して貯蔵する
    ことを特徴とする請求項6に記載のLCDドライバ。
  8. 前記タイミングコントローラは、
    前記垂直同期信号にクロックされて前記垂直同期信号のパルスの個数を計数し、その計数結果として、nビット計数信号を出力するn−ビットカウンタと、
    前記nビット計数信号を受信し、受信されたnビット計数信号と所定のnビット基準信号とを比較し、その比較結果を出力する判別回路と、
    前記判別回路の出力信号と前記データイネーブル信号とを論理積する第1のANDゲートと、
    前記第1のANDゲートの出力信号とクロック信号とを論理積する第2のANDゲートと、
    前記第1のANDゲートの出力信号と前記入力ディスプレイデータとを論理積する第3のANDゲートと、を備え、
    前記メモリ装置は、前記第1のANDゲートの出力信号に応答して前記第3のANDゲートの出力信号を受信して貯蔵する
    ことを特徴とする請求項6に記載のLCDドライバ。
  9. グラフィックプロセッサーから出力された前記入力ディスプレイデータ及び前記制御信号は、ビデオインターフェースを通じて前記タイミングコントローラに入力される
    ことを特徴とする請求項6に記載のLCDドライバ。
  10. データラインとスキャンラインとを備えるLCDパネルを駆動するLCDドライバであって、
    メモリ装置を備えるタイミングコントローラと、
    前記メモリ装置に貯蔵されたディスプレイデータに基づいて前記LCDパネルのデータラインを駆動するデータラインドライビング回路と、
    前記スキャンラインを順次駆動するスキャンラインドライビング回路と、を備え、
    前記タイミングコントローラは、入力ディスプレイデータ及び垂直同期信号とデータイネーブル信号とを含む制御信号に基づいて前記データラインドライビング回路と前記スキャンラインドライビング回路の動作タイミングを制御し、前記垂直同期信号を計数した計数信号と所定の基準信号とを比較して判別信号として出力し、前記判別信号と前記データイネーブル信号とを論理積して内部データイネーブル信号を発生し、
    前記メモリ装置は、前記データイネーブル信号の一つの周期より長い周期を有する前記内部データイネーブル信号に基づいて前記入力ディスプレイデータを受信して貯蔵し、
    前記タイミングコントローラは、
    前記垂直同期信号にクロックされて前記垂直同期信号のパルスの個数を計数し、その計数結果として、nビット計数信号を出力するn−ビットカウンタと、
    前記nビット計数信号を受信し、受信されたnビット計数信号と所定のnビット基準信号とを比較し、その比較結果を出力する判別回路と、
    前記判別回路の出力信号と前記データイネーブル信号を論理積する第1のNANDゲートと、
    前記第1のNANDゲートの出力信号とクロック信号を論理積する第2のNANDゲートと、
    前記第1のNANDゲートの出力信号と前記入力ディスプレイデータとを論理積する第3のNANDゲートと、
    前記第1のNANDゲートの出力信号に応答して前記第3のNANDゲートの出力信号を受信する前記メモリ装置を備え、
    前記判別回路の出力信号と前記データイネーブル信号との論理積から生成され、前記データイネーブル信号よりも周期が長い、前記内部データイネーブル信号が活性化された区間でのみ前記メモリ更新動作が遂行されるようにして、前記データイネーブル信号が活性化される区間でもメモリ更新動作が遂行されない区間を設けることにより消費電力を低減する
    ことを特徴とするLCDドライバ。
  11. 前記メモリ装置は、前記内部データイネーブル信号が活性化される区間でのみ前記入力ディスプレイデータを受信して貯蔵する
    ことを特徴とする請求項10に記載のLCDドライバ。
  12. データラインとスキャンラインとを備えるLCDパネルのデータラインを駆動するデータラインドライビング回路にメモリ装置に貯蔵されたディスプレイデータを出力する方法であって、
    前記データラインドライビング回路は前記メモリ装置を備えたタイミングコントローラを備え、
    前記タイミングコントローラが垂直同期信号を計数した計数信号と所定の基準信号とを比較して判別信号として出力し、前記判別信号とデータイネーブル信号とを否定論理積して前記データイネーブル信号の一つの周期の整数倍の周期を有する内部データイネーブル信号を発生する段階と、
    前記メモリ装置が、前記内部データイネーブル信号に基づいてディスプレイデータを受信して貯蔵する段階と、
    前記タイミングコントローラが入力ディスプレイデータ及び垂直同期信号とデータイネーブル信号を含む制御信号に基づいてデータラインドライビング回路とスキャンラインドライビング回路の動作タイミングを制御する制御信号を出力し、前記制御信号に応答して前記メモリ装置に貯蔵されたディスプレイデータを前記データラインドライビング回路に出力する段階と、を備え、
    前記タイミングコントローラは前記データイネーブル信号の一つの周期の整数倍の周期を有する前記内部データイネーブル信号が活性化された区間でのみ前記メモリ更新動作が遂行されるようにして、前記データイネーブル信号が活性化される区間でもメモリ更新動作が遂行されない区間を設けることにより消費電力を低減する
    ことを特徴とするディスプレイデータ出力方法。
  13. 前記内部データイネーブル信号を発生する段階は、
    前記垂直同期信号のパルスの個数を計数し、その計数結果を出力する段階と、
    前記計数結果と基準値とを比較し、その比較結果を出力する段階と、
    前記比較結果と前記データイネーブル信号に基づいて前記内部データイネーブル信号を発生する段階と、を備える
    ことを特徴とする請求項12に記載のディスプレイデータ出力方法。
  14. 前記ディスプレイデータを受信し貯蔵する段階は、
    前記内部データイネーブル信号とクロック信号とを論理組み合わせし、データ書き込みイネーブル信号を発生する段階と、
    前記内部データイネーブル信号と入力ディスプレイデータとを論理組み合わせして前記ディスプレイデータを生成する段階と、
    前記メモリ装置が前記データ書き込みイネーブル信号に応答して生成されたディスプレイデータを受信して貯蔵する段階と、を備える
    ことを特徴とする請求項12に記載のディスプレイデータ出力方法。
  15. データラインとスキャンラインとを備えるLCDパネルのデータラインを駆動するデータラインドライビング回路にメモリ装置に貯蔵されたディスプレイデータを出力する方法であって、
    前記データラインドライビング回路は前記メモリ装置を備えたタイミングコントローラを備え、
    前記タイミングコントローラが垂直同期信号を計数した計数信号と所定の基準信号とを比較して判別信号として出力し、前記判別信号とデータイネーブル信号とを否定論理積して前記データイネーブル信号の一つの周期より長い周期を有する内部データイネーブル信号を発生する段階と、
    前記メモリ装置が、前記内部データイネーブル信号に応答してディスプレイデータを受信して貯蔵する段階と、
    前記タイミングコントローラが入力ディスプレイデータ及び垂直同期信号とデータイネーブル信号を含む制御信号に基づいてデータラインドライビング回路とスキャンラインドライビング回路の動作タイミングを制御する制御信号を出力し、前記制御信号に応答して前記メモリ装置に貯蔵されたディスプレイデータを前記データラインドライビング回路に出力する段階と、を備え、
    前記タイミングコントローラは前記データイネーブル信号の一つの周期の整数倍の周期を有する前記内部データイネーブル信号が活性化された区間でのみ前記メモリ更新動作が遂行されるようにして、前記データイネーブル信号が活性化される区間でもメモリ更新動作が遂行されない区間を設けることにより消費電力を低減する
    ことを特徴とするディスプレイデータ出力方法。
JP2004322823A 2003-11-05 2004-11-05 Lcd動作電流を減少させるタイミングコントローラとlcdドライバとディスプレイデータ出力方法 Active JP5058434B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR2003-078108 2003-11-05
KR1020030078108A KR100585105B1 (ko) 2003-11-05 2003-11-05 메모리 갱신 동작 전류를 감소시킬 수 있는 타이밍컨트롤러, 이를 구비하는 lcd 드라이버 및 디스플레이데이터 출력방법

Publications (2)

Publication Number Publication Date
JP2005141231A JP2005141231A (ja) 2005-06-02
JP5058434B2 true JP5058434B2 (ja) 2012-10-24

Family

ID=34545769

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2004322823A Active JP5058434B2 (ja) 2003-11-05 2004-11-05 Lcd動作電流を減少させるタイミングコントローラとlcdドライバとディスプレイデータ出力方法

Country Status (5)

Country Link
US (2) US7535452B2 (ja)
JP (1) JP5058434B2 (ja)
KR (1) KR100585105B1 (ja)
CN (1) CN100543823C (ja)
TW (1) TWI282534B (ja)

Families Citing this family (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20070037900A (ko) * 2005-10-04 2007-04-09 삼성전자주식회사 Lcd 패널을 이용한 디스플레이 장치 및 그 타이밍 제어옵션 수행 방법
KR101100335B1 (ko) * 2006-01-19 2011-12-30 삼성전자주식회사 표시장치
CN100405144C (zh) * 2006-01-19 2008-07-23 友达光电股份有限公司 显示装置及面板模块
US20080100595A1 (en) * 2006-10-31 2008-05-01 Tpo Displays Corp. Method for eliminating power-off residual image in a system for displaying images
JP2009025677A (ja) * 2007-07-23 2009-02-05 Renesas Technology Corp 液晶パネルの駆動制御回路および半導体装置
CN101408700B (zh) * 2007-10-08 2011-07-13 中华映管股份有限公司 平面显示器
TWI385634B (zh) * 2008-04-02 2013-02-11 Novatek Microelectronics Corp 用於一液晶顯示器控制器之微處理器裝置及相關方法
TWI419128B (zh) * 2008-10-02 2013-12-11 Lg Display Co Ltd 液晶顯示裝置及其驅動方法
TWI409745B (zh) * 2009-04-03 2013-09-21 Chunghwa Picture Tubes Ltd 控制訊號的產生方法及其裝置
CN101877213A (zh) * 2009-04-30 2010-11-03 深圳富泰宏精密工业有限公司 液晶显示器及其图像显示方法
US8762982B1 (en) * 2009-06-22 2014-06-24 Yazaki North America, Inc. Method for programming an instrument cluster
TWI405177B (zh) * 2009-10-13 2013-08-11 Au Optronics Corp 閘極輸出控制方法及相應之閘極脈衝調制器
KR101622207B1 (ko) * 2009-11-18 2016-05-18 삼성전자주식회사 디스플레이 구동장치, 디스플레이 구동시스템 및 디스플레이 구동방법
KR101373469B1 (ko) * 2009-11-27 2014-03-13 엘지디스플레이 주식회사 액정표시장치 및 그 구동방법
KR101350737B1 (ko) * 2012-02-20 2014-01-14 엘지디스플레이 주식회사 타이밍 컨트롤러 및 이를 포함하는 액정 표시 장치
JP6177606B2 (ja) * 2013-07-05 2017-08-09 シナプティクス・ジャパン合同会社 表示システム及びプログラム
JP6034273B2 (ja) * 2013-10-04 2016-11-30 ザインエレクトロニクス株式会社 送信装置、受信装置、送受信システムおよび画像表示システム
CN105096790B (zh) * 2014-04-24 2018-10-09 敦泰电子有限公司 驱动电路、驱动方法、显示装置和电子设备
US11087660B2 (en) 2018-10-03 2021-08-10 Himax Technologies Limited Timing controller and operating method thereof
TWI683299B (zh) * 2018-10-18 2020-01-21 奇景光電股份有限公司 時序控制器
EP3991165A4 (en) * 2019-07-16 2023-03-22 Hewlett-Packard Development Company, L.P. SELECTING COLOR CALIBRATION PROFILE DATA FROM A DISPLAY MEMORY
CN111443788B (zh) * 2020-03-25 2022-02-18 北京智行者科技有限公司 一种多处理器片上***mpsoc的上电控制电路

Family Cites Families (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3143493B2 (ja) * 1991-06-21 2001-03-07 キヤノン株式会社 表示制御装置
JP2687986B2 (ja) * 1991-07-19 1997-12-08 株式会社ピーエフユー 表示装置
EP0600410B1 (en) * 1992-11-30 2001-06-13 Nec Corporation A notebook type information processing apparatus having input function with pen
JP3540844B2 (ja) * 1994-11-02 2004-07-07 日本テキサス・インスツルメンツ株式会社 半導体集積回路
US5757365A (en) 1995-06-07 1998-05-26 Seiko Epson Corporation Power down mode for computer system
KR0172797B1 (ko) 1995-10-16 1999-03-30 김주용 레이저 다이오드 및 그 제조방법
JP3441609B2 (ja) * 1996-03-29 2003-09-02 株式会社リコー 液晶表示コントローラ
JP2853764B2 (ja) 1996-09-06 1999-02-03 日本電気株式会社 Lcdドライバ
JPH10228012A (ja) 1997-02-13 1998-08-25 Nec Niigata Ltd Lcd表示装置
US6791518B2 (en) * 1997-04-18 2004-09-14 Fujitsu Display Technologies Corporation Controller and control method for liquid-crystal display panel, and liquid-crystal display device
KR100239445B1 (ko) 1997-05-06 2000-01-15 김영환 디스플레이 소자의 데이터 구동 회로
JP4185208B2 (ja) * 1999-03-19 2008-11-26 東芝松下ディスプレイテクノロジー株式会社 液晶表示装置
JP3105884B2 (ja) 1999-03-31 2000-11-06 新潟日本電気株式会社 メモリ性表示装置用表示コントローラ
JP2002023683A (ja) * 2000-07-07 2002-01-23 Sony Corp 表示装置およびその駆動方法
JP3918536B2 (ja) * 2000-11-30 2007-05-23 セイコーエプソン株式会社 電気光学装置の駆動方法、駆動回路及び電気光学装置並びに電子機器
KR100759972B1 (ko) * 2001-02-15 2007-09-18 삼성전자주식회사 액정 표시 장치와 이의 구동 장치 및 방법
GB2373121A (en) * 2001-03-10 2002-09-11 Sharp Kk Frame rate controller
KR100429880B1 (ko) * 2001-09-25 2004-05-03 삼성전자주식회사 Lcd 프레임 비율 제어 회로 및 방법과 lcd 시스템
JP3603832B2 (ja) * 2001-10-19 2004-12-22 ソニー株式会社 液晶表示装置およびこれを用いた携帯端末装置
JP2004061632A (ja) * 2002-07-25 2004-02-26 Seiko Epson Corp 電気光学装置及び電子機器

Also Published As

Publication number Publication date
TWI282534B (en) 2007-06-11
US7535452B2 (en) 2009-05-19
US20090231323A1 (en) 2009-09-17
US8344986B2 (en) 2013-01-01
CN1658268A (zh) 2005-08-24
TW200534212A (en) 2005-10-16
US20050093808A1 (en) 2005-05-05
KR100585105B1 (ko) 2006-06-01
KR20050043273A (ko) 2005-05-11
CN100543823C (zh) 2009-09-23
JP2005141231A (ja) 2005-06-02

Similar Documents

Publication Publication Date Title
JP5058434B2 (ja) Lcd動作電流を減少させるタイミングコントローラとlcdドライバとディスプレイデータ出力方法
JP6881888B2 (ja) 表示装置及びこれを用いた表示パネルの駆動方法
US8952879B2 (en) Hold type image display system
JP4111310B2 (ja) フレームレートコントローラ、ディスプレイコントローラおよびアクティブマトリクスディスプレイ
JP3749147B2 (ja) 表示装置
KR100499845B1 (ko) 액티브 매트릭스형 표시 장치 및 그 제어 장치
US9299301B2 (en) Display device and method for driving the display device
JP2002351414A (ja) 走査駆動回路、表示装置、電気光学装置及び走査駆動方法
US20050253778A1 (en) Method and system for driving dual display panels
US10971092B2 (en) Driving method and driving device of display panel
US11037518B2 (en) Display driver
WO2007112019A2 (en) Artifact-free transitions between dual display controllers
KR20140147300A (ko) 표시 장치 및 그 구동 방법
TW201428724A (zh) 驅動模組及其驅動方法
US20110279443A1 (en) Driving Module and Driving Method
JP2008304763A (ja) 表示装置
CN115424584B (zh) 显示驱动电路、显示屏的刷新方法、显示模组及电子设备
US6870531B2 (en) Circuit and method for controlling frame ratio of LCD and LCD system having the same
JP4306980B2 (ja) アクティブマトリクス型表示装置及びその制御装置
JP2002297100A (ja) 液晶表示装置ならびにそれを備える携帯電話機および携帯情報端末機器
US7408540B1 (en) System and method for failsafe display of full screen high frequency images on a flat panel without a frame buffer
JP2003036046A (ja) 表示装置およびその駆動方法
JP4259775B2 (ja) アクティブマトリクス型表示装置及びその制御装置
JP4259776B2 (ja) アクティブマトリクス型表示装置及びその制御装置
CN106910477B (zh) 数据转换方法及其显示设备

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20071025

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20101124

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20101130

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20110228

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20110412

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20110712

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20110802

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20111102

A602 Written permission of extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A602

Effective date: 20111108

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20111202

A602 Written permission of extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A602

Effective date: 20111207

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20120104

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20120131

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20120531

A911 Transfer to examiner for re-examination before appeal (zenchi)

Free format text: JAPANESE INTERMEDIATE CODE: A911

Effective date: 20120607

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20120703

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20120801

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20150810

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Ref document number: 5058434

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250