KR100429880B1 - Lcd 프레임 비율 제어 회로 및 방법과 lcd 시스템 - Google Patents

Lcd 프레임 비율 제어 회로 및 방법과 lcd 시스템 Download PDF

Info

Publication number
KR100429880B1
KR100429880B1 KR10-2001-0059335A KR20010059335A KR100429880B1 KR 100429880 B1 KR100429880 B1 KR 100429880B1 KR 20010059335 A KR20010059335 A KR 20010059335A KR 100429880 B1 KR100429880 B1 KR 100429880B1
Authority
KR
South Korea
Prior art keywords
frame rate
enable signal
lcd
data
write enable
Prior art date
Application number
KR10-2001-0059335A
Other languages
English (en)
Other versions
KR20030028647A (ko
Inventor
이현오
정기석
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR10-2001-0059335A priority Critical patent/KR100429880B1/ko
Priority to TW091120125A priority patent/TW558695B/zh
Priority to US10/244,796 priority patent/US6870531B2/en
Priority to JP2002277746A priority patent/JP2003177729A/ja
Publication of KR20030028647A publication Critical patent/KR20030028647A/ko
Application granted granted Critical
Publication of KR100429880B1 publication Critical patent/KR100429880B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/04Changes in size, position or resolution of an image
    • G09G2340/0407Resolution change, inclusive of the use of different resolutions for different screen areas
    • G09G2340/0435Change or adaptation of the frame rate of the video stream

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)

Abstract

동작 모드에 따라 LCD의 프레임 비율을 유동적으로 제어할 수 있는 프레임 비율 제어 회로 및 그 방법이 제공된다. 입력 데이터를 LCD 패널에 디스플레이하는 방법은 파워 세이브 모드로 설정되는 단계; 제 1시간 간격마다 상기 LCD 패널에 상기 입력 데이터의 디스플레이를 명령하는 데이터 기입 인에이블 신호의 활성화여부를 판단하고, 상기 데이터 기입 인에이블 신호가 활성화되는 경우 제 1프레임 비율을 출력하고, 상기 데이터 기입 인에이블 신호가 비활성화를 유지하는 경우 제 2프레임 비율을 출력하는 단계; 및 상기 제 1프레임 비율 또는 상기 제 2프레임 비율에 따라 상기 입력 데이터를 상기 LCD 패널에 디스플레이하는 단계를 구비한다. 상기 제 1프레임 비율은 상기 제 2프레임 비율보다 큰 것이 바람직하다.

Description

LCD 프레임 비율 제어 회로 및 방법과 LCD 시스템{Circuit and method for controlling LCD frame ratio and LCD system having the same}
본 발명은 LCD 시스템에 관한 것으로, 보다 상세하게는 LCD의 프레임 비율(frame ratio)을 유동적으로 제어할 수 있는 프레임 비율 제어회로 및 그 방법과 프레임 비율 제어회로를 구비하는 LCD 시스템에 관한 것이다.
일반적으로 휴대전화기(Mobile)에 사용되는 박막 트랜지스터 액정표시 장치 (TFT-LCD)는 색상의 우수성과 응답속도(response time)가 빠르다는 장점이 있다. 그러나 박막 트랜지스터 액정표시장치(TFT-LCD)는 액정의 경화를 방지하기 위하여프레임 비율(frame ratio)이라는 AC신호를 사용하여 액정을 리프레쉬하므로, 박막 트랜지스터 액정표시장치(TFT-LCD)는 STN(super-twisted nematic)액정에 비하여 전류의 소비가 많은 단점이 있다.
일반적으로 휴대전화기에 사용되는 TFT-LCD는 동영상 데이터를 디스플레이하는 경우(이하 '비디오 모드'라 한다.)보다 정지영상 데이터를 디스플레이 하는 경우 (이하 '스틸 모드'라 한다.)가 많음에도 불구하고 비디오 모드 및 스틸 모드에서 동일한 프레임 비율(frame ratio)을 사용하므로 박막 트랜지스터 액정표시장치 (TFT-LCD)가 소비하는 전류를 줄일 수 없는 문제점이 있다.
따라서 본 발명이 이루고자 하는 기술적인 과제는 동작 모드에 따라 LCD의 프레임 비율을 유동적으로 제어할 수 있는 프레임 비율 제어 회로 및 그 방법과 프레임 비율 제어 회로를 구비하는 LCD 시스템을 제공하는 것이다.
본 발명의 상세한 설명에서 인용되는 도면을 보다 충분히 이해하기 위하여 각 도면의 상세한 설명이 제공된다.
도 1은 본 발명의 일 실시예에 따른 LCD의 프레임 비율을 제어하기 위한 플로우 차트를 나타낸다.
도 2는 본 발명의 일 실시예에 따른 프레임 비율 제어회로를 구비하는 LCD 드라이버 시스템을 나타내는 블락도이다.
상기 기술적 과제를 달성하기 위한 본 발명의 실시예에 따른 입력 데이터를 LCD 패널에 디스플레이하는 방법은 파워 세이브 모드로 설정되는 단계; 제 1시간 간격마다 상기 LCD 패널에 상기 입력 데이터의 디스플레이를 명령하는 데이터 기입 인에이블 신호의 활성화여부를 판단하고, 상기 데이터 기입 인에이블 신호가 활성화되는 경우 제 1프레임 비율을 출력하고, 상기 데이터 기입 인에이블 신호가 비활성화를 유지하는 경우 제 2프레임 비율을 출력하는 단계; 및 상기 제 1프레임 비율 또는 상기 제 2프레임 비율에 따라 상기 입력 데이터를 상기 LCD 패널에 디스플레이하는 단계를 구비한다.
또한, 파워 세이브 모드에서 MPU로부터 발생되는 데이터 기입 인에이블 신호에 따라 입력 데이터를 LCD 패널에 디스플레이하는 방법은 (a) 소정의 시간주기 동안 상기 데이터 기입 인에이블 신호의 활성화여부를 판단하는 단계; (b) 상기 (a)단계의 판단 결과에 따라 제 1프레임 비율 또는 제 2프레임 비율을 출력하는 단계; 및 (c) 상기 제 1프레임 비율 또는 제 2프레임 비율에 응답하여 상기 입력 데이터를 상기 LCD 패널에 디스플레이하는 단계를 구비한다.
상기 기술적 과제를 달성하기 위한 본 발명의 실시예에 따른 LCD의 프레임 비율 제어회로는 소정의 시간주기를 카운팅하는 카운터; 상기 카운터의 출력신호 및 데이터 기입 인에이블 신호를 수신하고 상기 소정의 시간주기 동안 상기 데이터 기입 인에블 신호가 활성화되는지의 여부를 나타내는 프레임 비율 제어신호를 출력하는 프레임 비율 제어회로; 및 상기 프레임 비율 제어회로로부터 출력되는 상기 프레임 비율 제어신호에 응답하여 상기 LCD의 프레임 비율을 제어하기 위한 소정의 값을 갖는 프레임 비율을 출력하는 프레임 비율 가변회로를 구비한다.
상기 프레임 비율 제어회로는 상기 시간주기동안 상기 데이터 기입 인에이블 신호가 활성화되는 경우 제 1상태를 갖는 상기 프레임 비율 제어신호를 출력하고, 상기 시간주기동안 상기 데이터 인에이블 신호가 활성화되지 않는 경우 제 2상태를 갖는 상기 프레임 비율 제어신호를 출력하고, 상기 프레임 비율 가변회로는 상기 제 1상태를 갖는 프레임 비율 제어신호에 응답하여 제 1값을 갖는 상기 프레임 비율을 출력하고, 상기 제 2상태를 갖는 프레임 비율 제어신호에 응답하여 제 2값을 갖는 상기 프레임 비율을 출력한다.
또한, 본 발명의 실시예에 따른 LCD 시스템은 입력 데이터를 디스플레이하는 LCD 패널; 메인 프로세서 유닛으로부터 발생되는 데이터 기입 인에이블 신호에 응답하여 상기 입력 데이터를 저장하는 디스플레이 데이터 램; 소정의 시간주기동안 상기 데이터 기입 인에이블 신호의 활성화여부를 판단하고 그 판단 결과에 따라 제 1프레임 비율 또는 제 2프레임 비율을 출력하는 제어회로; 및 상기 제어회로로부터 출력되는 상기 제 1프레임 비율 또는 제 2프레임 비율에 응답하여 상기 디스플레이 데이터 램에 저장된 데이터가 상기 LCD 패널에서 디스플레이될 수 있도록 상기 LCD 패널을 구동하는 구동회로를 구비한다.
또한, 입력 데이터를 LCD 패널에 디스플레이하는 LCD 시스템은 상기 LCD 패널로 상기 입력 데이터의 디스플레이를 지시하는 데이터 기입 인에이블 신호를 출력하는 메인 프러세서 유닛; 상기 데이터 기입 인에이블 신호에 응답하여 상기 입력 데이터를 저장하는 디스플레이 데이터 램; 소정의 시간주기를 카운팅하는 카운터; 상기 카운터의 출력신호 및 상기 데이터 기입 인에이블 신호를 수신하고 상기 소정의 시간주기동안 상기 데이터 기입 인에이블 신호가 활성화되는지의 여부를 나타내는 프레임 비율 제어신호를 출력하는 프레임 비율 제어회로; 및 상기 프레임 비율 제어회로로부터 출력되는 상기 프레임 비율 제어신호에 응답하여 상기 LCD패널의 프레임 비율을 제어하기 위한 소정의 값을 갖는 프레임 비율을 출력하는 프레임 비율 가변회로; 및 상기 프레임 비율 가변회로로부터 출력되는 상기 프레임 비율에 응답하여 상기 디스플레이 데이터 램에 저장된 데이터를 상기 LCD 패널로 구동하는 구동회로를 구비한다. 상기 제 1프레임 비율은 상기 제 2프레임 비율보다 큰 것이 바람직하다.
본 발명과 본 발명의 동작상의 이점 및 본 발명의 실시에 의하여 달성되는 목적을 충분히 이해하기 위해서는 본 발명의 바람직한 실시예를 예시하는 첨부 도면 및 첨부 도면에 기재된 내용을 참조하여야만 한다.
이하, 첨부한 도면을 참조하여 본 발명의 바람직한 실시예를 설명함으로써, 본 발명을 상세히 설명한다. 각 도면에 제시된 동일한 참조부호는 동일한 부재를 나타낸다.
도 1은 본 발명의 일 실시예에 따른 LCD의 프레임 비율을 제어하기 위한 플로우 차트를 나타낸다. 도 1을 참조하면, 20단계에서 사용자는 정상 모드(normal mode)와 파워 세이브 모드(power save mode)를 선택할 수 있다. 파워 세이브 모드는 TFT-LCD가 소비하는 전류를 감소시키기 위하여 LCD의 프레임 비율을 감소시키는 동작 모드를 말한다. 이하 사용자의 선택에 의하여 LCD가 파워 세이프 모드로 설정된 경우의 동작을 설명한다.
사용자가 파워 세이브 모드를 선택하는 경우 TFT-LCD의 프레임 비율은 정상 모드에서 사용되는 TFT-LCD의 프레임 비율보다 낮아진다. 예컨대 정상 모드의 프레임 비율이 60Hz인 경우 TFT-LCD의 액정은 초당 60번의 위상 반전을 일으키며, 파워 세이브 모드의 프레임 비율이 5Hz 내지 30Hz로 제어되는 경우 TFT-LCD의 액정은 초당 5번 내지 30번의 위상 반전을 일으킨다. 따라서 파워 세이브 모드로 설정되는 경우 정상모드로 설정되는 경우 보다 소비전류는 감소된다.
30단계는 데이터 기입 인에이블 신호(WR_EN)의 활성화여부를 판단한다. 데이터 기입 인에이블 신호(WR_EN)는 TFT-LCD패널에 디스플레이할 데이터를 디스플레이 데이터 램으로 기입을 지시하는 명령어로 메인 프로세서 유닛(Main process unit)으로부터 발생되는 신호이다. 데이터 기입 인에이블 신호(WR_EN)가 활성화되는 경우 디스플레이 데이터는 TFT-LCD 패널에 디스플레이된다.
30단계의 판단결과가 아니오(NO)이면 최초에 설정된 파워 세이브 모드는 유지되나(20단계), 30단계의 판단결과가 예(YES)이면, 설정된 파워 세이브 모드는 노말 모드로 변화되므로 프레임 비율은 정상 상태로 복귀된다(40단계). 파워 세이브모드에서 노말 모드로 복귀되는 경우 한 프레임의 데이터를 디스플레이하는 중간에서 프레임 비율이 변경되면 TFT-LCD의 구동 타이밍이 달라지므로 이를 방지하기 위하여 TFT-LCD의 마지막 라인에 마지막 데이터를 디스플레이를 한 후에 프레임 비율이 변경되는 것이 바람직하다.
50단계는 인터럽트 여부를 판단한다. 여기서 인터럽트는 휴대전화기가 정상 모드로 동작한 후로부터 소정의 시간 동안, 예컨대 1프레임 동안 데이터 기입 인에이블 신호(WR_EN)가 활성화되는지 여부, 또는 사용자가 휴대전화기를 사용하기 위하여 소정의 동작 모드를 변경하는지의 여부 등을 판단한다. 50단계의 판단결과가 예(YES)이면 디스플레이 모드는 정상 모드를 유지하고, 50단계의 판단결과가 아니오(NO)이면 노말 모드는 파워 세이브 모드로 복귀된다.
즉, 30단계에서 데이터 기입 인에이블 신호(WR_EN)가 활성화되어 파워 세이브 모드에서 정상 모드로 복귀된 후, 데이터 기입 인에이블 신호(WR_EN)가 비활성화되고 1프레임 동안에 다시 데이터 기입 인에이블 신호(WR_EN)가 활성화되지 않는 경우 정상 모드는 파워 세이브 모드로 복귀한다. 이 경우 TFT-LCD의 구동 타이밍을 유지하기 위하여 정상모드의 TFT-LCD의 프레임 비율은 마지막 라인에 마지막 데이터를 디스플레이를 한 후에 파워 세이브 모드로 복귀되는 것이 바람직하다.
도 2는 본 발명의 일 실시예에 따른 프레임 비율 가변회로를 구비하는 LCD 드라이버 시스템을 나타내는 블락도이다. 도 2를 참조하면, LCD 드라이버 시스템 (200)은 디스플레이 데이터 램(210), 제어회로(230), LCD 구동회로(250), TFT-LCD 패널(270) 및 메인 프로세스 유닛(MPU; 290)을 구한다.
메인 프로세스 유닛(MPU; 290)은 디스플레이 데이터 램(210)과 제어회로 (230)를 동작을 제어하는 각종 제어신호들을 MPU 인터페이스(MPU I/F)를 통하여 디스플레이 데이터 램(210)과 제어회로(230)로 출력한다.
MPU 인터페이스는 당업계에서 잘 알려진 바대로 인터페이스 방식에 따라 병렬 인터페이스 또는 직렬 인터페이스로 분류되고, MPU의 종류에 따라 68시리즈 모드(68 series mode)와 80시리즈 모드(80 series mode)로 분류되고, MPU 데이터 버스 라인에 따라 8비트와 4비트로 분류된다.
MPU 인터페이스는 LCD 화면에 디스플레이할 데이터를 디스플레이 데이터램 (210)에 전달하는 인터페이스로, 예컨대 MPU(290)에서 발생되는 데이터 기입 인에이블 신호(WR_EN)를 디스플레이 데이터 램(210)으로 전달한다.
디스플레이 데이터 램(210)은 TFT-LCD 패널(270)과 동일하게 일대일 대응되는 크기를 가지며, TFT-LCD 패널(270)에 디스플레이될 데이터가 기입되는 RAM이다. 디스플레이 데이터 램(210)은 데이터 기입 인에이블 신호(WR_EN)의 활성화에 응답하여 디스플레이할 데이터를 TFT-LCD 패널(270)의 액정 셀(미 도시)에 기입한다.
제어회로(230)는 MPU 인터페이스를 통하여 입력되는 데이터 기입 인에이블 신호(WR_EN), 클락신호(CLK) 및 리셋 신호(RESET)에 응답하여 프레임 비율을 제어한다.
LCD 구동회로(250)는 제어회로(230)의 출력신호(VFR)에 응답하여 디스플레이할 데이터를 액정구동에 필요한 멀티 고전압 레벨(multi-high-level)로 변환하여 TFT-LCD 패널의 액정을 구동한다. LCD 구동회로(250)는 게이트 구동회로(미 도시)와 소오스 구동회로(미 도시)를 포함한다.
TFT-LCD 패널(270)은 LCD 구동회로(250)의 출력신호에 응답하여 TFT-LCD 패널(270)의 액정을 구동하여 디스플레이 데이터를 디스플레이한다. 제어회로(230)는 카운터(231), 프레임 비율 제어회로(235) 및 프레임 비율 가변회로(237)를 구비한다.
카운터(231)는 클락신호(CLK)에 응답하여 소정의 시간을 카운팅하고, 그 카운팅 결과를 프레임 비율 제어회로(235)로 출력한다. 프레임 비율 제어회로(235)는 카운터(231)의 출력신호 및 데이터 기입 인에이블 신호(WR_EN)에 응답하여 프레임 비율 제어신호(FR_CONT)를 출력한다. 프레임 비율 가변회로(237)는 프레임 비율 제어신호(FR_CONT)에 응답하여 가변된 프레임 비율(VFR)을 LCD 구동회로(250)로 출력한다.
이하 도 2를 참조하여 파워 세이브 모드에서 프레임 비율이 제어되는 동작을 설명한다. 우선 소정의 시간내에 데이터 기입 인에이블 신호(WR_EN)가 활성화되는 경우 프레임 비율 제어회로(235)는 데이터 기입 인에이블 신호(WR_EN)에 응답하여 제 1상태의 프레임 비율 제어신호(FR_CONT)를 출력하며, 프레임 비율 가변회로 (237)는 제 1상태의 프레임 비율 제어신호(FR_CONT)에 응답하여 제 1프레임 비율 (VFR)을 LCD 구동회로 (250)로 출력한다. 제 1프레임 비율(VFR)은 정상 모드의 프레임 비율과 동일하며, 60Hz인 것이 바람직하다.
이때 LCD 구동회로(250)는 제 1프레임 비율(VFR) 및 디스플레이 데이터 램(210)의 출력신호(DDATA)에 응답하여 TFT-LCD 패널(270)의 액정을 구동하여 데스플레이 데이터를 디스플레이한다.
카운터(231)는 클락신호(CLK)에 응답하여 데이터 기입 인에이블 신호(WR_EN)가 비활성화된 이후 소정의 시간, 예컨대 1프레임 시간을 카운팅한다. 카운팅 결과 1프레임 시간내에 데이터 기입 인에이블 신호(WR_EN)가 다시 활성화되지 않는 경우, 프레임 비율 제어회로(235)는 카운터(231)의 출력신호에 응답하여 제 2상태의 프레임 비율 제어신호(FR_CONT)를 출력하며, 프레임 비율 가변회로(237)는 제 2상태의 프레임 비율 제어신호(FR_CONT)에 응답하여 제 2프레임 비율(VFR)을 LCD 구동회로(250)로 출력한다.
제 2프레임 비율(VFR)은 파워 세이브 모드에서의 프레임 비율이며, 제 2프레임 비율(VFR)은 TFT-LCD 패널(270)에 플리커(flicker)가 발생되지 않을 정도로 감소될 수 있다. 예컨대 제 2프레임 비율(VFR)은 5Hz 내지 30Hz의 범위에서 가변될 수 있도록 프레임 비율 가변회로(237)를 설계할 수 있다.
이때 LCD 구동회로(250)는 제 2프레임 비율(VFR) 및 디스플레이 데이터 램(210)의 출력신호(DDATA)에 응답하여 TFT-LCD 패널(270)의 액정을 구동하여 데스플레이 데이터를 디스플레이한다.
따라서 TFT-LCD가 파워 세이브 모드로 동작하는 도중에 기입 인에이블 신호(WR_EN)가 활성화되는 경우, 프레임 비율 제어회로(235)는 카운터(231)의 출력신호에 응답하여 제 1상태의 프레임 비율 제어신호(FR_CONT)를 출력한다. 즉, 파워 세이브 모드는 정상 모드로 복귀된다.
본 발명의 일 실시예에 따른 제어회로(230)는 정상 모드 및 파워 세이브 모드에 따라 데이터의 디스플레이에 필요한 프레임 비율을 제어할 수 있다, 따라서 LCD의 소비전력을 감소시킬 수 있다.
본 발명은 도면에 도시된 일 실시 예를 참고로 설명되었으나 이는 예시적인 것에 불과하며, 본 기술 분야의 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 타 실시예가 가능하다는 점을 이해할 것이다. 따라서, 본 발명의 진정한 기술적 보호 범위는 첨부된 등록청구범위의 기술적 사상에 의해 정해져야 할 것이다.
상술한 바와 같이 본 발명에 따른 LCD를 구비하는 제품의 정상 모드 및 파워 세이브 모드에 따라 데이터의 디스플레이에 필요한 프레임 비율을 제어할 수 있어 LCD를 구비하는 제품의 전력 소비를 감소시킬 수 있는 장점이 있다.

Claims (12)

  1. 입력 데이터를 LCD 패널에 디스플레이하는 방법에 있어서,
    파워 세이브 모드로 설정되는 단계;
    제 1시간 간격마다 상기 LCD 패널에 상기 입력 데이터의 디스플레이를 명령하는 데이터 기입 인에이블 신호의 활성화여부를 판단하고, 상기 데이터 기입 인에이블 신호가 활성화되는 경우 제 1프레임 비율을 출력하고, 상기 데이터 기입 인에이블 신호가 비활성화를 유지하는 경우 제 2프레임 비율을 출력하는 단계; 및
    상기 제 1프레임 비율 또는 상기 제 2프레임 비율에 따라 상기 입력 데이터를 상기 LCD 패널에 디스플레이하는 단계를 구비하는 것을 특징으로 하는 데이터 디스플레이 방법.
  2. 제 1항에 있어서, 상기 제 1프레임 비율은 상기 제 2프레임 비율보다 큰 것을 특징으로 하는 데이터 디스플레이 방법.
  3. 파워 세이브 모드에서 메인 프로세서 유닛으로부터 발생되는 데이터 기입 인에이블 신호에 따라 입력 데이터를 LCD 패널에 디스플레이하는 방법에 있어서,
    (a) 소정의 시간주기 동안 상기 데이터 기입 인에이블 신호의 활성화여부를 판단하는 단계;
    (b) 상기 (a)단계의 판단 결과에 따라 제 1프레임 비율 또는 제 2프레임 비율을 출력하는 단계; 및
    (c) 상기 제 1프레임 비율 또는 제 2프레임 비율에 응답하여 상기 입력 데이터를 상기 LCD 패널에 디스플레이하는 단계를 구비하는 것을 특징으로 하는 데이터 디스플레이 방법.
  4. 제 3항에 있어서, 상기 제 1프레임 비율은 상기 제 2프레임 비율보다 큰 것을 특징으로 하는 데이터 디스플레이 방법.
  5. LCD의 프레임 비율을 제어하는 제어회로에 있어서,
    소정의 시간주기를 카운팅하는 카운터;
    상기 카운터의 출력신호 및 데이터 기입 인에이블 신호를 수신하고 상기 소정의 시간주기 동안 상기 데이터 기입 인에블 신호가 활성화되는지의 여부를 나타내는 프레임 비율 제어신호를 출력하는 프레임 비율 제어회로; 및
    상기 프레임 비율 제어회로로부터 출력되는 상기 프레임 비율 제어신호에 응답하여 상기 LCD의 프레임 비율을 제어하기 위한 소정의 값을 갖는 프레임 비율을 출력하는 프레임 비율 가변회로를 구비하는 것을 특징으로 하는 LCD 프레임 비율을 제어하는 제어회로.
  6. 제 5항에 있어서,
    상기 프레임 비율 제어회로는 상기 시간주기동안 상기 데이터 기입 인에이블 신호가 활성화되는 경우 제 1상태를 갖는 상기 프레임 비율 제어신호를 출력하고, 상기 시간주기동안 상기 데이터 인에이블 신호가 활성화되지 않는 경우 제 2상태를 갖는 상기 프레임 비율 제어신호를 출력하고,
    상기 프레임 비율 가변회로는 상기 제 1상태를 갖는 프레임 비율 제어신호에 응답하여 제 1값을 갖는 상기 프레임 비율을 출력하고, 상기 제 2상태를 갖는 프레임 비율 제어신호에 응답하여 제 2값을 갖는 상기 프레임 비율을 출력하는 것을 특징으로 하는 LCD 프레임 비율을 제어하는 제어회로.
  7. 제 6항에 있어서, 상기 제 1값은 상기 제 2값보다 큰 것을 특징으로 하는 LCD 프레임 비율을 제어하는 제어회로.
  8. 입력 데이터를 디스플레이하는 LCD 패널;
    메인 프로세서 유닛으로부터 발생되는 데이터 기입 인에이블 신호에 응답하여 상기 입력 데이터를 저장하는 디스플레이 데이터 램;
    소정의 시간주기동안 상기 데이터 기입 인에이블 신호의 활성화여부를 판단하고 그 판단 결과에 따라 제 1프레임 비율 또는 제 2프레임 비율을 출력하는 제어회로; 및
    상기 제어회로로부터 출력되는 상기 제 1프레임 비율 또는 제 2프레임 비율에 응답하여 상기 디스플레이 데이터 램에 저장된 데이터가 상기 LCD 패널에서 디스플레이될 수 있도록 상기 LCD 패널을 구동하는 구동회로를 구비하는 것을 특징으로 하는 LCD 시스템.
  9. 제 8항에 있어서, 상기 제 1프레임 비율은 상기 제 2프레임 비율보다 큰 것을 특징으로 하는 LCD 시스템.
  10. 입력 데이터를 LCD 패널에 디스플레이하는 LCD 시스템에 있어서,
    상기 LCD 패널로 상기 입력 데이터의 디스플레이를 지시하는 데이터 기입 인에이블 신호를 출력하는 메인 프러세서 유닛;
    상기 데이터 기입 인에이블 신호에 응답하여 상기 입력 데이터를 저장하는 디스플레이 데이터 램;
    소정의 시간주기를 카운팅하는 카운터;
    상기 카운터의 출력신호 및 상기 데이터 기입 인에이블 신호를 수신하고 상기 소정의 시간주기동안 상기 데이터 기입 인에이블 신호가 활성화되는지의 여부를 나타내는 프레임 비율 제어신호를 출력하는 프레임 비율 제어회로; 및
    상기 프레임 비율 제어회로로부터 출력되는 상기 프레임 비율 제어신호에 응답하여 상기 LCD패널의 프레임 비율을 제어하기 위한 소정의 값을 갖는 프레임 비율을 출력하는 프레임 비율 가변회로; 및
    상기 프레임 비율 가변회로로부터 출력되는 상기 프레임 비율에 응답하여 상기 디스플레이 데이터 램에 저장된 데이터를 상기 LCD 패널로 구동하는 구동회로를 구비하는 것을 특징으로 하는 LCD 시스템.
  11. 제 10항에 있어서,
    상기 프레임 비율 제어회로는 상기 시간주기동안 상기 데이터 기입 인에이블 신호가 활성화되는 경우 제 1상태를 갖는 상기 프레임 비율 제어신호를 출력하고, 상기 시간주기동안 상기 데이터 기입 인에이블 신호가 활성화되지 않는 경우 제 2상태를 갖는 상기 프레임 비율 제어신호를 출력하고,
    상기 프레임 비율 가변회로는 상기 제 1상태를 갖는 상기 프레임 비율 제어신호에 응답하여 제 1값을 갖는 상기 프레임 비율을 출력하고, 상기 제 2상태를 갖는 상기 프레임 비율 제어신호에 응답하여 제 2값을 갖는 상기 프레임 비율을 출력하는 것을 특징으로 하는 LCD 시스템.
  12. 제 11항에 있어서, 상기 제 1값은 상기 제 2값보다 큰 것을 특징으로 하는 LCD 시스템.
KR10-2001-0059335A 2001-09-25 2001-09-25 Lcd 프레임 비율 제어 회로 및 방법과 lcd 시스템 KR100429880B1 (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR10-2001-0059335A KR100429880B1 (ko) 2001-09-25 2001-09-25 Lcd 프레임 비율 제어 회로 및 방법과 lcd 시스템
TW091120125A TW558695B (en) 2001-09-25 2002-09-04 Circuit and method for controlling frame ratio of LCD and LCD system having the same
US10/244,796 US6870531B2 (en) 2001-09-25 2002-09-16 Circuit and method for controlling frame ratio of LCD and LCD system having the same
JP2002277746A JP2003177729A (ja) 2001-09-25 2002-09-24 Lcdフレーム比率制御回路及び方法とlcdシステム

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-2001-0059335A KR100429880B1 (ko) 2001-09-25 2001-09-25 Lcd 프레임 비율 제어 회로 및 방법과 lcd 시스템

Publications (2)

Publication Number Publication Date
KR20030028647A KR20030028647A (ko) 2003-04-10
KR100429880B1 true KR100429880B1 (ko) 2004-05-03

Family

ID=19714654

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2001-0059335A KR100429880B1 (ko) 2001-09-25 2001-09-25 Lcd 프레임 비율 제어 회로 및 방법과 lcd 시스템

Country Status (4)

Country Link
US (1) US6870531B2 (ko)
JP (1) JP2003177729A (ko)
KR (1) KR100429880B1 (ko)
TW (1) TW558695B (ko)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100585105B1 (ko) 2003-11-05 2006-06-01 삼성전자주식회사 메모리 갱신 동작 전류를 감소시킬 수 있는 타이밍컨트롤러, 이를 구비하는 lcd 드라이버 및 디스플레이데이터 출력방법
US7315957B1 (en) * 2003-12-18 2008-01-01 Nvidia Corporation Method of providing a second clock while changing a first supplied clock frequency then supplying the changed first clock
KR100555576B1 (ko) * 2004-10-13 2006-03-03 삼성전자주식회사 디스플레이 시스템에서 외부 메모리 없이 프레임 레이트변환하는 장치 및 방법
CN100505796C (zh) * 2004-11-24 2009-06-24 中兴通讯股份有限公司 一种手机显示时间的方法
US9262837B2 (en) 2005-10-17 2016-02-16 Nvidia Corporation PCIE clock rate stepping for graphics and platform processors
US20080055318A1 (en) * 2006-08-31 2008-03-06 Glen David I J Dynamic frame rate adjustment
KR101486254B1 (ko) * 2008-10-10 2015-01-28 삼성전자주식회사 프레임 레이트 변환 설정방법 및 이를 적용한 디스플레이 장치
JP5428565B2 (ja) * 2009-06-19 2014-02-26 ソニー株式会社 情報再生装置、および情報再生方法、並びにプログラム

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0655725A1 (en) * 1993-11-30 1995-05-31 Rohm Co., Ltd. Method and apparatus for reducing power consumption in a matrix display
KR19980060007A (ko) * 1996-12-31 1998-10-07 김광호 액정 표시 장치의 소비 전력 감소 회로
KR19990045722A (ko) * 1995-09-20 1999-06-25 가나이 쓰도무 화상표시장치
US5920300A (en) * 1994-10-27 1999-07-06 Semiconductor Energy Laboratory Co., Ltd. Active matrix liquid crystal display device
KR19990072530A (ko) * 1998-02-10 1999-09-27 아베 아키라 표시장치및그구동방법
KR20010015247A (ko) * 1999-07-09 2001-02-26 마찌다 가쯔히꼬 표시장치 및 그 구동방법

Family Cites Families (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4317181A (en) * 1979-12-26 1982-02-23 Texas Instruments Incorporated Four mode microcomputer power save operation
US4670837A (en) * 1984-06-25 1987-06-02 American Telephone And Telegraph Company Electrical system having variable-frequency clock
US5070409A (en) * 1989-06-13 1991-12-03 Asahi Kogaku Kogyo Kabushiki Kaisha Liquid crystal display device with display holding device
JPH04323691A (ja) * 1991-04-23 1992-11-12 Ricoh Co Ltd 表示制御装置
AU3250393A (en) * 1991-12-17 1993-07-19 Compaq Computer Corporation Apparatus for reducing computer system power consumption
JPH0764665A (ja) * 1993-08-30 1995-03-10 Mitsubishi Electric Corp 表示制御装置
JP2902290B2 (ja) * 1994-01-11 1999-06-07 キヤノン株式会社 表示制御システム
JP3630489B2 (ja) * 1995-02-16 2005-03-16 株式会社東芝 液晶表示装置
JP3234131B2 (ja) * 1995-06-23 2001-12-04 株式会社東芝 液晶表示装置
JP3547864B2 (ja) * 1995-10-20 2004-07-28 インターナショナル・ビジネス・マシーンズ・コーポレーション 節電装置及び方法
JPH09244595A (ja) * 1996-03-08 1997-09-19 Canon Inc 表示制御方法および装置ならびに表示システム
JPH09243996A (ja) * 1996-03-11 1997-09-19 Matsushita Electric Ind Co Ltd 液晶表示装置、液晶表示システム及びコンピュータシステム
US6691236B1 (en) * 1996-06-03 2004-02-10 Hewlett-Packard Development Company, L.P. System for altering operation of a graphics subsystem during run-time to conserve power upon detecting a low power condition or lower battery charge exists
JP3617896B2 (ja) * 1997-02-12 2005-02-09 株式会社東芝 液晶表示装置及び駆動方法
JPH113063A (ja) * 1997-06-10 1999-01-06 Toshiba Corp 情報処理装置及び表示制御方法
JP3586369B2 (ja) * 1998-03-20 2004-11-10 インターナショナル・ビジネス・マシーンズ・コーポレーション ビデオ・クロックの周波数を下げる方法及びコンピュータ
JP3903090B2 (ja) * 1998-05-22 2007-04-11 富士フイルム株式会社 電子カメラ
JP2001015247A (ja) 1999-07-01 2001-01-19 Matsushita Electric Ind Co Ltd ヒータ断線検出方法およびその装置
JP2001202053A (ja) * 1999-11-09 2001-07-27 Matsushita Electric Ind Co Ltd 表示装置及び情報携帯端末
JP3498033B2 (ja) * 2000-02-28 2004-02-16 Nec液晶テクノロジー株式会社 表示装置、携帯用電子機器および表示装置の駆動方法
JP2001306038A (ja) * 2000-04-26 2001-11-02 Mitsubishi Electric Corp 液晶表示装置およびそれを用いた携帯機器
JP3766926B2 (ja) * 2000-04-28 2006-04-19 シャープ株式会社 表示装置の駆動方法およびそれを用いた表示装置ならびに携帯機器
GB2373121A (en) * 2001-03-10 2002-09-11 Sharp Kk Frame rate controller
JP3749147B2 (ja) * 2001-07-27 2006-02-22 シャープ株式会社 表示装置

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0655725A1 (en) * 1993-11-30 1995-05-31 Rohm Co., Ltd. Method and apparatus for reducing power consumption in a matrix display
US5920300A (en) * 1994-10-27 1999-07-06 Semiconductor Energy Laboratory Co., Ltd. Active matrix liquid crystal display device
KR19990045722A (ko) * 1995-09-20 1999-06-25 가나이 쓰도무 화상표시장치
KR19980060007A (ko) * 1996-12-31 1998-10-07 김광호 액정 표시 장치의 소비 전력 감소 회로
KR19990072530A (ko) * 1998-02-10 1999-09-27 아베 아키라 표시장치및그구동방법
KR20010015247A (ko) * 1999-07-09 2001-02-26 마찌다 가쯔히꼬 표시장치 및 그 구동방법

Also Published As

Publication number Publication date
KR20030028647A (ko) 2003-04-10
US20030058206A1 (en) 2003-03-27
US6870531B2 (en) 2005-03-22
TW558695B (en) 2003-10-21
JP2003177729A (ja) 2003-06-27

Similar Documents

Publication Publication Date Title
CN102750932B (zh) 显示控制器、显示装置、显示***以及显示装置的控制方法
JP2868650B2 (ja) 表示装置
EP2234099B1 (en) Liquid crystal display and power saving method thereof
CN101046941B (zh) 用于驱动液晶显示器件的装置和方法
US5900886A (en) Display controller capable of accessing an external memory for gray scale modulation data
US10614743B2 (en) Display apparatus and a method of driving the same
EP0772866B1 (en) Clock generation circuit for a display controller having a fine tuneable frame rate
KR100910683B1 (ko) 듀얼 디스플레이 컨트롤러 사이의 인공물이 없는 전환을제공하는 시스템 및 그 방법
JP5058434B2 (ja) Lcd動作電流を減少させるタイミングコントローラとlcdドライバとディスプレイデータ出力方法
JP2002041005A (ja) 液晶表示装置及びその駆動方法
KR20030070265A (ko) 슬루 레이트 (slew rate)를 감소시키는 박막트랜지스터형 액정 표시 장치의 소스 드라이버 회로 및 방법
JPH113063A (ja) 情報処理装置及び表示制御方法
KR100429880B1 (ko) Lcd 프레임 비율 제어 회로 및 방법과 lcd 시스템
CA2244338C (en) Low power refreshing (smart display multiplexing)
EP0553865B1 (en) Display control apparatus
JP4291663B2 (ja) 液晶表示装置
KR20020059225A (ko) 디스플레이 디바이스
KR101246568B1 (ko) 모바일 디스플레이 장치에서 가로 화면을 디스플레이하는방법과 장치 및 이를 포함하는 모바일 액정 표시 장치
JPH0535195A (ja) 表示制御装置
JP7366522B2 (ja) 液晶制御回路、電子時計、および液晶制御方法
JP3214872B2 (ja) 表示制御装置および方法
JP2941409B2 (ja) パーソナルコンピュータの表示装置
JP3745252B2 (ja) 表示制御装置および方法
JPH10333647A (ja) マイクロコンピュータシステム
KR20040074291A (ko) 액정 표시 장치용 타이밍 제어기

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment
FPAY Annual fee payment
FPAY Annual fee payment

Payment date: 20190329

Year of fee payment: 16