JP4397576B2 - 表示装置の駆動方法 - Google Patents

表示装置の駆動方法 Download PDF

Info

Publication number
JP4397576B2
JP4397576B2 JP2002331344A JP2002331344A JP4397576B2 JP 4397576 B2 JP4397576 B2 JP 4397576B2 JP 2002331344 A JP2002331344 A JP 2002331344A JP 2002331344 A JP2002331344 A JP 2002331344A JP 4397576 B2 JP4397576 B2 JP 4397576B2
Authority
JP
Japan
Prior art keywords
display
display mode
light emitting
display device
emitting element
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2002331344A
Other languages
English (en)
Other versions
JP2004163777A5 (ja
JP2004163777A (ja
Inventor
潤 小山
肇 木村
優 山崎
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Semiconductor Energy Laboratory Co Ltd
Original Assignee
Semiconductor Energy Laboratory Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Energy Laboratory Co Ltd filed Critical Semiconductor Energy Laboratory Co Ltd
Priority to JP2002331344A priority Critical patent/JP4397576B2/ja
Priority to TW092131578A priority patent/TWI359394B/zh
Priority to US10/705,827 priority patent/US7502039B2/en
Priority to KR1020030080158A priority patent/KR100991444B1/ko
Priority to CNB200310116579XA priority patent/CN100397875C/zh
Publication of JP2004163777A publication Critical patent/JP2004163777A/ja
Publication of JP2004163777A5 publication Critical patent/JP2004163777A5/ja
Application granted granted Critical
Publication of JP4397576B2 publication Critical patent/JP4397576B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Landscapes

  • Control Of El Displays (AREA)
  • Electroluminescent Light Sources (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Description

【0001】
【発明の属する技術分野】
本発明は、デジタルビデオ信号を入力して、画像の表示を行う表示装置に関する。特に、発光素子を有する表示装置に関する。また、表示装置を用いた電子機器に関する。
【0002】
【従来の技術】
発光素子を画素毎に配置し、それらの発光素子の発光を制御することによって、画像を表示を行う表示装置について以下に説明する。
【0003】
ここで本明細書中では、発光素子は、電界が生じると発光する有機化合物層を陽極及び陰極で挟んだ構造を有する素子(OLED素子)を示すものとして説明を行うが、これに限定されない。陽極と陰極の間に、電界を印加することで発光する素子であれば自由に用いることができる。
【0004】
表示装置は、ディスプレイと、ディスプレイに信号を入力する周辺回路によって構成されている。
【0005】
ディスプレイの構成について、図17にブロック図を示す。図17において、ディスプレイ1700は、ソース信号線駆動回路1701と、ゲート信号線駆動回路1702と、画素部1703とによって構成されている。画素部は、マトリクス状に画素が配置された構成となっている。
【0006】
画素部の各画素に、薄膜トランジスタ(以下、TFTと表記する)が配置されている。ここでは、画素毎に2つのTFTを配置し、各画素の発光素子の発光を制御する手法について説明する。
【0007】
図7に、ディスプレイの画素部の構成を示す。画素部700には、ソース信号線S1〜Sx、ゲート信号線G1〜Gy、電源供給線V1〜Vxが配置され、x(xは自然数)列y(yは自然数)行の画素が配置されている。各画素800は、スイッチング用TFT801と、駆動用TFT802と、保持容量803と、発光素子804をそれぞれ有している。
【0008】
図8に、図7で示した画素部の1つの画素を拡大して示す。画素は、ソース信号線S1〜Sxのうちの1本Sと、ゲート信号線G1〜Gyのうちの1本Gと、電源供給線V1〜Vxのうちの1本Vと、スイッチング用TFT801と、駆動用TFT802と、保持容量803と、発光素子804とによって構成されている。
【0009】
スイッチング用TFT801のゲート電極は、ゲート信号線Gに接続され、スイッチング用TFT801のソース領域とドレイン領域は、一方はソース信号線Sに接続され、もう一方は、駆動用TFT802のゲート電極もしくは、保持容量803の一方の電極に接続されている。駆動用TFT802のソース領域とドレイン領域は、一方は、電源供給線Vに接続され、もう一方は、発光素子804の陽極もしくは陰極に接続されている。保持容量803の2つの電極のうち、駆動用TFT802及びスイッチング用TFT801に接続されていない側は、電源供給線Vに接続されている。
【0010】
ここで本明細書中では、駆動用TFT802のソース領域もしくはドレイン領域が、発光素子804の陽極と接続されている場合、発光素子804の陽極を画素電極と呼び、陰極を対向電極と呼ぶ。一方、駆動用TFT802のソース領域もしくはドレイン領域が、発光素子804の陰極と接続されている場合、発光素子804の陰極を画素電極と呼び、陽極を対向電極と呼ぶ。
【0011】
また、電源供給線Vに与えられる電位を電源電位といい、対向電極に与えられる電位を対向電位と呼ぶことにする。
【0012】
例えば、駆動用TFT802として用いるnチャネル型TFTが、ゲート絶縁膜を介してゲート電極に重なるように設けられたLDD領域を有している場合、この重なり合った領域には一般的にゲート容量と呼ばれる寄生容量が形成されるが、この寄生容量を、駆動用TFT802のゲート電極にかかる電圧を保持するための保持容量として積極的に用いることも可能である。
【0013】
上記構成の画素において、画像を表示する際の動作を以下に説明する。
【0014】
ゲート信号線Gに信号が入力されて、スイッチング用TFT801のゲート電極の電位が変化し、ゲート電圧が変化する。こうして導通状態となったスイッチング用TFT801のソース・ドレイン間を介して、ソース信号線Sより駆動用TFT802のゲート電極に信号が入力される。また、保持容量803に信号が保持される。駆動用TFT802のゲート電極に入力された信号によって、駆動用TFT802のゲート電圧が変化し、ソース・ドレイン間が導通状態となる。電源供給線Vの電位が、駆動用TFT802を介して、発光素子804の画素電極に与えられる。こうして、発光素子804は発光する。
【0015】
このような構成の画素において、階調を表現する手法について説明する。
【0016】
階調の表現の方法には、大きくわけて、アナログ方式とデジタル方式とがある。アナログ方式と比べて、デジタル方式は、TFTのばらつきに強く、多階調化に向くなどの利点がある。
【0017】
デジタル方式の階調表現方法の一例として、時間階調方式が知られている。
この方式の駆動方法は、表示装置の各画素が発光する期間を制御することによって、階調を表現する手法である(特許文献1参照)。
【0018】
1画像を表示する期間を1フレーム期間とすると、1フレーム期間は、複数のサブフレーム期間に分割される。
【0019】
サブフレーム期間毎に、点灯もしくは非点灯とし、つまり、各画素の発光素子を発光させるか、させないかして、1フレーム期間あたりに発光素子が発光する期間を制御し、各画素の階調が表現される。
【0020】
この時間階調方式の駆動方法について、図5のタイミングチャートを用いて詳しく説明する。なお、図5(A)においては、4ビットのデジタル映像信号を用いて階調を表現する場合の例を示す。なお、画素及び画素部の構成としては、図7及び図8に示したものを参照する。ここで、対向電位は、外部電源(図示せず)によって、電源供給線V1〜Vxの電位(電源電位)と同じ程度の電位か、電源供給線V1〜Vxの電位との間に、発光素子804が発光する程度の電位差かを有するように切り換えることができる。
【0021】
図5(A)において1フレーム期間F1は、複数のサブフレーム期間SF1〜SF4に分割される。
【0022】
第1のサブフレーム期間SF1において、はじめにゲート信号線G1が選択され、ゲート信号線G1にゲート電極が接続されたスイッチング用TFT801を有する画素においてそれぞれ、ソース信号線S1〜Sxからデジタル映像信号が入力される。この入力されたデジタル映像信号によって、各画素の駆動用TFT802は、オンの状態もしくはオフの状態となる。
【0023】
ここで本明細書中では、TFTがオンの状態とは、そのゲート電圧によって、ソース・ドレイン間が導通状態であることを示すとする。また、TFTがオフの状態とは、そのゲート電圧によって、ソース・ドレイン間が、非導通状態であることを示すとする。
【0024】
このとき、発光素子804の対向電位は、電源供給線V1〜Vxの電位(電源電位)とほぼ等しく設定されているので、駆動用TFT802がオンの状態となった画素においても発光素子804は発光しない。
【0025】
ここで、図5(B)は、各画素の駆動用TFT802にデジタル映像信号を入力する動作を示すタイミングチャートである。
【0026】
図5(B)では、各ソース信号線に対応する信号をソース信号線駆動回路(図示せず)がサンプリングする期間を、S1〜Sxで示した。サンプリングされた信号は、図中帰線期間において、全てのソース信号線に同時に出力される。こうして出力された信号は、ゲート選択線が選択された画素において、駆動TFT802のゲート電極に入力される。
【0027】
全てのゲート信号線G1〜Gyについて以上の動作を繰り返し、書き込み期間Ta1が終了する。なお、第1のサブフレーム期間SF1の書き込み期間をTa1と呼ぶ。一般に第j(jは自然数)のサブフレーム期間SFjの書き込み期間をTajと呼ぶことにする。
【0028】
書き込み期間Ta1が終了すると対向電位が、電源電位との間に発光素子804が発光する程度の電位差を有するように変化する。こうして表示期間Ts1が始まる。なお、第1のサブフレーム期間SF1の表示期間をTs1と呼ぶ。一般に第j(jは自然数)のサブフレーム期間SFjの表示期間をTsjと呼ぶことにする。表示期間Ts1において、各画素の発光素子804は、入力された信号に応じて、発光もしくは非発光の状態となる。
【0029】
上記動作を全てのサブフレーム期間SF1〜SF4について繰り返し、1フレーム期間F1が終了する。ここで、サブフレーム期間SF1〜SF4の表示期間Ts1〜Ts4の長さを適宜設定し、1フレーム期間F1あたりで、発光素子804が発光したサブフレーム期間の表示期間の累計によって階調を表現する。つまり、1フレーム期間中の点灯時間の総和をもって階調を表現する。
【0030】
一般に、nビットのデジタルビデオ信号を入力して、2n階調を表現する手法について説明する。このとき、例えば、1フレーム期間をn個のサブフレーム期間SF1〜SFnに分割し、各サブフレーム期間SF1〜SFnの表示期間Ts1〜Tsnの長さの比が、Ts1:Ts2:・・・:Tsn−1:Tsn=20:2‐1:・・・:2‐n+2:2‐n+1となるように設定する。なお、書き込み期間Ta1〜Tanの長さは同じである。
【0031】
1フレーム期間中に発光素子804において、発光状態が選択された表示期間Tsの総和を求めることによって、そのフレーム期間におけるその画素の階調が決まる。例えば、n=8のとき、全部の表示期間で画素が発光した場合の輝度を100%とすると、Ts8とTs7において画素が発光した場合には1%の輝度が表現でき、Ts6とTs4とTs1を選択した場合には60%の輝度が表現できる。
【0032】
なお、ひとつのサブフレーム期間をさらに複数のサブフレーム期間で構成してもよい。
【0033】
ここで表示装置は、その消費電力をできるだけ少なくするよう望まれている。携帯情報機器等に組み込まれ利用される場合、特に消費電力を小さくすることが望まれている。
【0034】
その場合、上述した4ビットの信号を入力して、24の階調を表現する表示装置においては、上位1ビットの信号のみを用いて階調を表現し、表示装置の消費電力を小さくする手法が用いられていた(特許文献2参照)。
【0035】
【特許文献1】
特開2001−343933号公報
【0036】
【特許文献2】
特開平11−133921号公報
【0037】
【発明が解決しようとする課題】
4の階調を表現する第1の表示モードにおける表示装置の駆動方法を示すタイミングチャートを図13(A)に、上位1ビットの信号のみを用いて階調を表現する第2の表示モードにおける表示装置の駆動方法を示すタイミングチャートを図13(B)に示す。
【0038】
第2の表示モードの場合、サブフレーム期間をひとつ設ければよいため、各駆動回路(ソース信号線駆動回路及びゲート信号先駆動回路)に入力するスタートパルス及びクロックパルスの周波数を小さくすることが可能であり、第1の表示モードで上位1ビットの階調を表現するよりも、消費電力を小さくできる。
【0039】
また、第1の表示モードの書込期間の合計長が、第2の表示モードの書込期間の合計長よりも長い場合、発光素子電圧を、表示を行っている期間にあわせて変化させれば、1フレーム期間当たりの有効な表示期間の割合が増える。
【0040】
しかし、このような表示装置では、各駆動回路に入力電圧は第1の表示モードと第2の表示モードと等しく、更なる低消費電力化につながらない。
【0041】
また、第2の表示モードでは2階調しか表示が行えず、第1の表示モードと比べ、表現できる色数が少なくなりすぎる。
【0042】
本発明は、表現する階調数を減らした駆動を行う場合に、より消費電力が少ない表示装置を提供することを課題とする。
【0043】
【課題を解決するための手段】
本発明の表示装置では、高階調の表示が可能な第1の表示モードと低階調表示ではあるが低消費電力な第2の表示モードの2つを備え、それぞれを切り換えて使用することができる。第1の表示モードに対して第2の表示モードでは、表示装置が有する信号制御回路のメモリコントローラによって、デジタルビデオ信号の下位ビットの信号の、メモリへの書き込みを無くす。また、メモリからの下位ビットのデジタル信号の読み出しを無くす。こうして、各駆動回路は、第1の表示モードにおけるデジタル映像信号(第1のデジタル映像信号)に対して、情報量を少なくしたデジタル映像信号(第2のデジタル映像信号)をソース信号線駆動回路に入力する。この動作に対応して、ディスプレイコントローラは、各駆動回路(ソース信号線駆動回路及びゲート信号先駆動回路)に入力するスタートパルス及びクロックパルスの周波数を小さく、駆動電圧を低く変化させる。これによって、表示に関与するサブフレーム期間の書き込み期間及び表示期間を長く設定することもでき、消費電力を少なくすることができる。
【0044】
また第2の表示モードで表示装置を駆動する際、ディスプレイコントローラを動作する電圧を低く設定し、ディスプレイコントローラの消費電力を小さくできるようにしてもよい。
【0045】
上記構成によって、第2の表示モードでは、消費電力が少なく、また、1フレーム期間あたりに有効な表示期間の占める割合が大きい表示装置及びその駆動方法を提供することができる。
【0046】
本発明の構成を以下に記す。
【0047】
本発明の表示装置は、ディスプレイと、ディスプレイコントローラとを有したものであって、
1フレーム期間を複数のサブフレーム期間に分割し、前記複数のサブフレーム期間を、点灯もしくは非点灯とし、前記1フレーム期間中の点灯時間の総和をもってn(nは2以上の自然数)ビットの階調を表現する第1の手段と、
1フレーム期間を複数のサブフレーム期間に分割し、前記複数のサブフレーム期間を、点灯もしくは非点灯とし、前記1フレーム期間中の点灯時間の総和をもってm(mはnよりも小さい自然数)ビットの階調を表現し、且つ、前記ディスプレイを前記第1の手段よりも小さいクロック周波数と低い駆動電圧とで動作させる第2の手段を有し、
前記第1及び第2の手段を前記ディスプレイコントローラで制御することを特徴としている。
【0048】
本発明の表示装置において、前記表示装置はフレームメモリを有し、前記第1の手段ではn(nは2以上の自然数)ビットのデータを書き込み、読み出すことにより表示を行い、前記第2の手段ではm(mはnよりも小さい自然数)ビットのデータを書き込み、読み出すことにより表示を行なうことを特徴としている。
【0049】
本発明の表示装置において、前記表示装置は画素毎に発光素子を有し、前記発光素子には特定の電圧が印加され、前記第1の手段において発光素子に加えられる電圧は、前記第2の手段において前記発光素子に印加される電圧より高いことを特徴としている。
【0050】
本発明の表示装置において、前記表示装置は画素毎に発光素子を有し、前記発光素子には特定の電流が印加され、前記第1の手段において前記発光素子に加えられる電流は、前記第2の手段において前記発光素子に印加される電流より大きいことを特徴としている。
【0051】
本発明の表示装置において、前記第1のモードは、前記1フレーム期間を書き込み期間、表示期間、消去期間の3期間から構成することを特徴としている。
【0052】
本発明の表示装置において、前記第2の手段は、前記1フレーム期間を書き込み期間、表示期間、消去期間の3期間から構成することを特徴としている。
【0053】
本発明の表示装置において、前記ディスプレイコントローラは、前記第2の手段を用いる際に、前記第1の手段よりも低い電圧で動作することを特徴としている。
【0054】
本発明は、ディスプレイと、ディスプレイコントローラとを有した表示装置の駆動方法であって、
1フレーム期間を複数のサブフレーム期間に分割し、前記複数のサブフレーム期間を、点灯もしくは非点灯とし、前記1フレーム期間中の点灯時間の総和をもってn(nは2以上の自然数)ビットの階調を表現する第1の表示モードと
1フレーム期間を複数のサブフレーム期間に分割し、前記複数のサブフレーム期間を、点灯もしくは非点灯とし、前記1フレーム期間中の点灯時間の総和をもってm(mはnよりも小さい自然数)ビットの階調を表現し、且つ、前記ディスプレイを前記第1のモードよりも小さいクロック周波数と低い駆動電圧とで動作させる第2のモードを有し、
前記第1及び第2のモードを前記ディスプレイコントローラで制御することを特徴としている。
【0055】
本発明の表示装置の駆動方法において、前記表示装置はフレームメモリを有し、前記第1の表示モードではn(nは2以上の自然数)ビットのデータを書き込み、読み出すことにより表示を行い、前記第2の表示モードでは1ビットのデータを書き込み、読み出すことにより表示を行なうことを特徴としている。
【0056】
本発明の表示装置の駆動方法において、前記表示装置は画素毎に発光素子を有し、前記発光素子には特定の電圧が印加され、前記第1の表示モードにおいて前記発光素子に加えられる電圧は、前記第2の表示モードにおいて前記発光素子に印加される電圧より高いことを特徴としている。
【0057】
本発明の表示装置の駆動方法において、前記表示装置は画素毎に発光素子を有し、前記発光素子には特定の電流が印加され、前記第1の表示モードにおいて前記発光素子に加えられる電流は、前記第2の表示モードにおいて前記発光素子に印加される電流より大きいことを特徴としている。
【0058】
本発明の表示装置の駆動方法において、前記第1の表示モードは、書き込み期間、表示期間、消去期間の3期間からなることを特徴としている。
【0059】
本発明の表示装置の駆動方法において、前記第2の表示モードは、書き込み期間、表示期間、消去期間の3期間からなることを特徴としている。
【0060】
本発明の表示装置の駆動方法において、前記ディスプレイコントローラは、前記第2のモードを用いる際に、前記第1のモードよりも低い電圧で動作することを特徴としている。
【0061】
本発明の表示装置およびその駆動方法において、前記表示装置もしくは前記表示装置の駆動方法を電子機器に使用していることを特徴としている。
【0062】
【発明の実施の形態】
本発明の実施の形態について説明する。ここでは、第1の表示モードを従来例と同様に4ビットの例で説明する。
【0063】
本発明の表示装置の駆動方法を示すタイミングチャートを図1に示す。一般に、n(nは自然数)ビットのデジタルビデオ信号を入力する表示装置に注目する。第1の表示モードにおいては、nビットのデジタル映像信号を用いて、n個のサブフレーム期間SF1〜SFnによって2nの階調を表現可能である。一方、切り換え動作によって、第2の表示モードにおいては、m(mは、nより小さな自然数)ビットのデジタル映像信号を用いて、2m階調を表現する。
【0064】
なお、更に一般的に、n(nは自然数)ビットのデジタルビデオ信号を入力する表示装置において、第1の表示モードにおいては、nビットのデジタル映像信号を入力し、最低n個のサブフレーム期間を用いてn階調を表現可能である。一方、切り換え動作によって、第2の表示モードにおいては、m(mは、nより小さな自然数)ビットのデジタル映像信号を用い、最低m個のサブフレーム期間によって、m階調を表現する。ここで、階調数をサブフレームの2のべき乗にしないのは、表示上で擬似輪郭などの対策を行なう為である。この内容は特願2001−257163に記載されている。
【0065】
4ビットの信号を入力して、24階調を表現する第1の表示モードの場合のタイミングチャートを図1(A)に示す。
【0066】
1フレーム期間を構成するサブフレーム期間SF1〜SF4のそれぞれの表示期間において、各画素の発光もしくは非発光状態が選択される。ここで、対向電位は、書き込み期間中は、電源電位とほぼ同じに設定され、表示期間においては、電源電位との間に発光素子が発光する程度の電位差を有するように変化する。この動作については、従来例と同様であるので、詳しい説明は省略する。
【0067】
図1(B)に、上位2ビットの信号のみを用いて階調を表現する第2の表示モードの場合のタイミングチャートを示す。図1(A)に示した第1の表示モードの上位2ビットに対応するサブフレーム期間の合計と比較して、書き込み期間及び表示期間が長く設定されている。
そのため、第2の表示モードにおいて、発光状態が選択された発光素子の輝度は、第1の表示モードにおいて、上位2ビットに対応するサブフレーム期間の表示期間において発光状態が選択された発光素子の輝度と比較して、小さくすることができる。よって、第2の表示モードでは、その表示期間において、発光素子の陽極と陰極間に印加する電圧を小さく設定することができる。
【0068】
図3にディスプレイコントローラの構成を示す。図3において、発光素子用電源制御回路305は、発光素子の対向電極の電位(対向電位)を、書き込み期間中は電源電位とほぼ同じ電位に保たれるようにし、表示期間においては電源電位との間に発光素子が発光する程度の電位差を有するように制御している。ここで、第2の表示モードが選択された場合、発光素子用電源制御回路305に階調コントロール信号34が入力される。これによって、発光状態を選択された画素において、発光素子が発光する期間が長くなった分、発光素子の両電極間にかける電圧が小さくなるように、発光素子の対向電極の電位を変化させる。
【0069】
第2の表示モードにおいて、発光素子の両電極間に印加する電圧の大きさを小さくすることができるので、発光素子の、印加される電圧によるストレスを少なくすることできる。
【0070】
また、駆動回路用電源制御回路306は、各駆動回路に入力される電源電圧を制御する。ここで、第2の表示モードが選択された場合、駆動回路用電源制御回路306に階調コントロール信号34が入力されることで、出力される駆動回路用電源電圧を変更する。第1の表示モードに比べ第2の表示モードでは各駆動回路のクロックパルスの周波数が小さいため、低い電源電圧で各駆動電圧を動作させることができる。
【0071】
なお、第1の表示モードと第2の表示モードの2つのモードを切り換える表示装置について示したが、第1の表示モードと第2の表示モードの他に、更に細かく、表現する階調の数を変えたモードを設定し、それらの複数の表示モードを切り換えて表示を行う場合に、適用することができる。
【0072】
ここで、本発明の表示装置のディスプレイが有する画素部の構成としては、従来例において、図7で示した構成の画素を用いることができる。また、それ以外の公知の構成の画素も、自由に用いることができる。
【0073】
また、発明の表示装置のディスプレイが有するソース信号線駆動回路及びゲート信号線駆動回路についても、公知の構成の回路を自由に用いることができる。
【0074】
また第2の表示モードで表示装置を駆動する際、ディスプレイコントローラを駆動する電圧を低く設定し、ディスプレイコントローラの消費電力を小さくできるようにしてもよい。
【0075】
また、本発明は、発光素子として、OLED素子を用いた表示装置だけでなく、FDP、PDP等その他の自発光型表示装置などについても適用が可能である。
【0076】
【実施例】
以下に、本発明の実施例について説明する。
【0077】
(実施例1)
時間階調方式の駆動方法を行うための信号を、ディスプレイのソース信号線駆動回路及びゲート信号線駆動回路に入力する回路について、図6を用いて説明する。
【0078】
本明細書中では、表示装置に入力される映像信号を、デジタルビデオ信号と呼ぶことにする。なおここでは、4ビットのデジタルビデオ信号を入力して、画像を表示する表示装置を例に説明する。ただし、本発明は4ビットに限定されるものではない。
【0079】
信号制御回路101にデジタルビデオ信号が読み込まれ、ディスプレイ100にデジタル映像信号(VD)を出力する。
【0080】
また、本明細書中では、信号制御回路においてデジタルビデオ信号を編集し、ディスプレイに入力する信号に変換したものを、デジタル映像信号と呼ぶ。
【0081】
ディスプレイ100の、ソース信号線駆動回路1107及びゲート信号線駆動回路1108を駆動するための信号および駆動電圧は、ディスプレイコントローラ102によって入力されている。
【0082】
信号制御回路101及びディスプレイコントローラ102の構成について説明する。
【0083】
なお、ディスプレイ100のソース信号線駆動回路1107は、シフトレジスタ1110、LAT(A)1111、LAT(B)1112によって構成される。他に、図示していないが、レベルシフタやバッファ等を設けてもよい。また、本発明はこのような構成に限定するものではない。
【0084】
信号制御回路101は、CPU104、メモリA105、メモリB106及びメモリコントローラ103によって構成されている。
【0085】
信号制御回路101に入力されたデジタルビデオ信号は、メモリコントローラ103によって制御されるスイッチを介してメモリA105に入力される。ここで、メモリA105は、ディスプレイ100の画素部1109の全画素分の4ビットのデジタルビデオ信号を、記憶可能な容量を有する。メモリA105に1フレーム期間分の信号が記憶されると、メモリコントローラ103によって、各ビットの信号が順に読み出され、デジタル映像信号VDとして、ソース信号線駆動回路に入力される。
【0086】
メモリA105に記憶された信号の読み出しが始まると、今度は、メモリB106にメモリコントローラ103を介して次のフレーム期間に対応するデジタルビデオ信号が入力され、記憶され始める。メモリB106もメモリA105と同様に、表示装置の全画素分の4ビットのデジタルビデオ信号を記憶可能な容量を有するとする。
【0087】
このように、信号制御回路101は、それぞれ1フレーム期間分ずつの4ビットのデジタルビデオ信号を記憶することができるメモリA105及びメモリB106を有し、このメモリA105とメモリB106とを交互に用いて、デジタルビデオ信号をサンプリングする。
【0088】
ここでは、2つのメモリA105及びメモリB106を、交互に用いて信号を記憶する信号制御回路101について示したが、一般に、複数フレーム分の情報を記憶することができるメモリを有し、これらのメモリを交互に用いることができる。
【0089】
上記動作を行う、表示装置のブロック図を図4に示す。表示装置は、信号線制御回路101と、ディスプレイコントローラ102と、ディスプレイ100とによって構成されている。
【0090】
ディスプレイコントローラ102は、ディスプレイ100に、スタートパルスSPやクロックパルスCLK、駆動電圧を供給している。
【0091】
信号制御回路101は、CPU104と、メモリA105と、メモリB106と、メモリコントローラ103によって構成されている。
【0092】
図4では、4ビットのデジタルビデオ信号を入力し、第1の表示モードにおいて、4ビットのデジタル映像信号を用いて階調を表現する表示装置を例に示している。メモリA105は、デジタルビデオ信号の第1のビット〜第4のビットの情報をそれぞれ記憶するメモリ105_1〜105_4によって構成されている。同様にメモリB106も、デジタルビデオ信号の第1のビット〜第4のビットの情報をそれぞれ記憶するメモリ106_1〜106_4によって構成されている。これらの各ビットに対応するメモリはそれぞれ、1ビット分の信号を、1画面を構成する画素数分記憶可能な数の記憶素子を有している。
【0093】
一般に、nビットのデジタル映像信号を用いて階調を表現することが可能な表示装置において、メモリA105は、第1のビット〜第nのビットの情報をそれぞれ記憶するメモリ105_1〜105_nによって構成される。同様に、メモリB106も、第1のビット〜第nのビットの情報をそれぞれ記憶するメモリ106_1〜106_nのよって構成される。これらの各ビットに対応するメモリは、それぞれ1ビット分の信号を、1画面を構成する画素数分記憶可能な容量を有している。
【0094】
メモリコントローラ103の構成を、図2に示す。図2において、メモリコントローラ103は、階調制限回路201、メモリR/W回路202、基準発振回路203、可変分周回路204、xカウンタ205a、yカウンタ205b、xデコーダ206a、yデコーダ206bによって構成されている。
【0095】
図4、図6等において記したメモリA105及びメモリB106等のメモリの両方をまとめてメモリと表記する。また、メモリは、複数の記憶素子によって構成される。それらの記憶素子は、(x、y)のアドレスによって選択されるものとする。
【0096】
CPU104からの信号が、階調制限回路201を介して、メモリR/W回路202に入力される。階調制限回路201では、第1の表示モードもしくは第2の表示モードのいずれかに応じて、信号をメモリR/W回路202に入力する。メモリR/W回路202は、階調制限回路201の信号に応じて、各ビットに対応するデジタルビデオ信号それぞれを、メモリに書き込むかどうかを選択する。同様に、メモリに書き込まれたデジタル映像信号を読み出す動作を選択する。
【0097】
また、CPU104からの信号は、基準発振回路203に入力される。基準発振回路203からの信号は、可変分周回路204に入力され、適当な周波数の信号に変換される。ここで、可変分周回路204には、第1の表示モードもしくは第2の表示モードのいずれかに応じた階調制限回路201からの信号が入力されている。この信号によって、可変分周回路204からの信号は、xカウンタ205a及びxデコーダ206aを介してメモリのxアドレスを選択する。同様に、可変分周回路からの信号は、yカウンタ205b及びyデコーダ206bに入力され、メモリyアドレスを選択する。
【0098】
このような構成のメモリコントローラ103を用いることで、高階調表示が必要ない場合に、信号制御回路に入力されるデジタルビデオ信号のうち、メモリに書き込まれ、またメモリから読み出される信号の情報量を抑えることができる。また、メモリから信号を読み出す周波数を変化させることができる。
【0099】
また、ディスプレイコントローラ102の構成について、以下に説明する。
【0100】
図3は、本発明のディスプレイコントローラの構成を示した図である。ディスプレイコントローラ102は、基準クロック発生回路301、可変分周回路302、水平クロック発生回路303、垂直クロック発生回路304、発光素子用電源制御回路305、駆動回路用電源制御回路306によって構成されている。
【0101】
CPU104から入力されるクロック信号31は、基準クロック発生回路301に入力され、基準クロックを発生する。この基準クロックは、可変分周回路302を介して、水平クロック発生回路303及び垂直クロック発生回路304に入力される。可変分周回路302には、階調コントロール信号34が入力される。この信号によって、基準クロックの周波数を変化させる。
【0102】
可変分周回路302において基準クロックの周波数を変化させる度合いは、実施者が適宜定めることができる。
【0103】
また、水平クロック回路303には、CPU104から水平周期を定める、水平周期信号32が入力され、ソース信号線駆動回路用のクロックパルスS_CLK及び、スタートパルスS_SPが出力されている。同様に、垂直クロック発生回路304には、CPU104から垂直周期を定める垂直周期信号33が入力され、ゲート信号線駆動回路用のクロックパルスG_CLK及びスタートパルスG_SPが出力されている。
【0104】
こうして、信号制御回路のメモリコントローラにおいて、メモリからの下位ビットの信号の読み出しを無くし、また、メモリからの信号の読み出しの周波数を小さくする。この動作に対応して、デスプレイコントローラは、各駆動回路(ソース信号線駆動回路及びゲート信号先駆動回路)に入力するサンプリングパルスSP及びクロックパルスCLKの周波数を小さくし、画像を表現するサブフレーム期間の書き込み期間及び表示期間を長く設定することができる。
【0105】
例えば、第1の表示モードにおいて、1フレーム期間を4つのサブフレーム期間に分割し、それぞれのサブフレーム期間の表示期間Ts1:Ts2:Ts3:Ts4の比を20:2-1:2-2:2-3として、4ビットのデジタル映像信号を用いて、24の階調を表現する表示装置を考える。簡単にするために、各サブフレーム期間の表示期間Ts1〜Ts4の長さを、8、4、2、1とする。また、各サブフレーム期間の書き込み期間Ta1〜Ta4の長さを1とする。また、第2の表示モードにおいて、上位1ビットの信号を用いて階調を表現する場合を考える。
【0106】
このとき、第2の表示モードにおいて、階調表現に関与するビットに対応する第1の表示モードにおけるサブフレーム期間が、1フレーム期間あたりに占める割合は、14/19となる。
【0107】
本発明の構成を用いない場合、例えば、図9で示したような従来の駆動方法を用いる場合は、第2の表示モードにおいて、1フレーム期間の内の5/19が、表示に関与しない期間となってしまう。
【0108】
一方、本発明は上記構成によって、第2の表示モードにおいては、ディスプレイの各駆動回路に入力されるクロック信号等の周波数を変化させ、第1の表示モードにおける書き込み期間の19/5倍の長さの書き込み期間を設定し、同様に表示期間も、第1の表示モードの第1ビットに対応するサブフレーム期間SF1の表示期間Ts1の19/5倍の長さに設定する。これによって、1フレーム期間を、サブフレーム期間SF1が占めるようにすることができる。こうして、第2の表示モードにおいて、1フレーム期間中において表示に関与しない期間を減らすことができる。
【0109】
こうして、第2の表示モードにおいても、1フレーム期間あたりの発光素子の表示期間を多くとることができる。
【0110】
なお、本実施例では、第1の表示モードで1フレーム期間を4つのサブフレーム期間に分割して、4ビットのデジタル映像信号を用いて、24の階調をしたが、ひとつのサブフレーム期間をさらに複数のサブフレーム期間で構成してもよい。例えば、1フレーム期間を6つのサブフレーム期間に分割してもよい。
【0111】
発光素子用電源制御回路305は、発光素子の対向電極の電位(対向電位)を、書き込み期間中は電源電位とほぼ同じ電位に保たれるようにし、表示期間においては電源電位との間に発光素子が発光する程度の電位差を有するように、制御している。ここで、発光素子用電源制御回路305にも、階調コントロール信号34が入力される。これによって、発光状態を選択された画素において、発光素子が発光する期間が長くなった分、発光素子の両電極間にかける電圧が小さくなるように、発光素子の対向電極の電位を変化させる。
【0112】
第2の表示モードにおいて、発光素子の両電極間に印加する電圧の大きさを小さくすることができるので、発光素子の、印加される電圧によるストレスを少なくすることできる。
【0113】
また、駆動回路用電源制御回路306は、各駆動回路に入力される電源電圧を制御する。ここで、駆動回路用電源制御回路306にも、階調コントロール信号34が入力されることで、出力される駆動回路用電源電圧を変更する。第1の表示モードに比べ第2の表示モードでは各駆動回路のクロックパルスの周波数が小さいため、低い電源電圧で各駆動電圧を動作させることができる。
【0114】
なお、駆動回路用電源制御回路306には、特許第3110257号に開示されている技術など公知の構成のものを用いてもよい。
【0115】
また第2の表示モードで表示装置を駆動する際、ディスプレイコントローラの消費電力を小さくできるように、ディスプレイコントローラを駆動する電圧を低く設定できるような手段を有していてもよい。
【0116】
前述した信号制御回路101、メモリコントローラ103、CPU104、メモリ105、106、ディスプレイコントローラ102は、ディスプレイ100と一体化して画素と同一基板上に形成してもよいし、LSIチップで形成しディスプレイ100の基板上にCOGで貼り付けを行なっても良いし、基板上にTABをもちいて貼り付けを行なってもよいし、ディスプレイとは別の基板上に形成し、電気配線にて接続を行なっても良い。
【0117】
(実施例2)
本実施例では、本発明の表示装置のソース信号線駆動回路の構成例について説明する。ソース信号線駆動回路の構成例を図15に示す。
【0118】
ソース信号線駆動回路は、シフトレジスタ1501と、走査方向切り換え回路、LAT(A)1502及びLAT(B)1503によって構成されている。なお、図15では、シフトレジスタ1501からの出力の1つに対応する、LAT(A)1502の一部とLAT(B)1503の一部のみを図示するが、シフトレジスタ1501からの全ての出力に対して、同様の構成のLAT(A)1502及びLAT(B)1503が対応する。
【0119】
シフトレジスタ1501は、クロックドインバータ、インバータ、NANDによって構成されている。シフトレジスタ1507には、ソース信号線駆動回路用スタートパルスS_SPが入力され、ソース信号線駆動回路用クロックパルスS_CLKとその極性が反転した信号であるソース信号線駆動回路用反転クロックパルスS_CLKBによって、クロックドインバータが導通状態、非導通状態と変化することによって、NANDから順に、LAT(A)1502にサンプリングパルスを出力する。
【0120】
また、走査方向切り換え回路は、スイッチによって構成され、シフトレジスタ1501の操作方向を、図面向かって左右に切り換える働きをする。図15では、左右切り換え信号L/RがLoの信号に対応する場合、シフトレジスタ1501は、図面向かって左から右に順にサンプリングパルスを出力する。一方、左右切り換え信号L/RがHiの信号に対応する場合、図面向かって右から左に順にサンプリングパルスを出力する。
【0121】
各ステージのLAT(A)1502は、クロックドインバータと、インバータによって構成されている。
【0122】
ここで、各ステージのLAT(A)1502とは、1本のソース信号線に入力する映像信号を取り込むLAT(A)1502を示すものとする。
【0123】
ここでは、実施の形態において説明した信号制御回路より出力されたデジタル映像信号はVDは、p分割(pは自然数)されて入力される。つまり、p本のソース信号線への出力に対応する信号が並列に入力される。サンプリングパルスが、バッファを介して、p個のステージのLAT(A)1502のクロックドインバータに同時に入力されると、p分割された入力信号はp個のステージのLAT(A)1502において、それぞれ同時にサンプリングされる。
【0124】
ここでは、x本のソース信号線に信号電圧を出力するソース信号線駆動回路を例に説明しているので、1水平期間あたり、x/p個のサンプリングパルスが順にシフトレジスタより出力される。各サンプリングパルスに応じて、p個のステージのLAT(A)1502は、同時にp本のソース信号線への出力に対応するデジタル映像信号をサンプリングする。
【0125】
本明細書中では、このようにソース信号線駆動回路に入力するデジタル映像信号を、p相の並列信号に分割し、p個のデジタル映像信号を1つのサンプリングパルスによって同時に取り込む手法を、p分割駆動と呼ぶことにする。図15では4分割を行なっている。
【0126】
上記分割駆動を行なうことによって、ソース信号線駆動回路のシフトレジスタのサンプリングにマージンを持たせることができる。こうして表示装置の信頼性を向上させることができる。
【0127】
各ステージのLAT(A)1502に1水平期間の信号がすべて入力されると、ラッチパルスLS及びその極性が反転した、反転ラッチパルスLSBが入力されて、各ステージのLAT(A)1502に入力された信号を各ステージのLAT(B)1503へ一斉に出力する。
【0128】
なお、ここで各ステージのLAT(B)1503とは、各ステージのLAT(A)1502からの信号をそれぞれ入力する、LAT(B)回路1503のことを示すとする。
【0129】
LAT(B)1503の各ステージは、クロックドインバータ及び、インバータによって構成されている。LAT(A)1502の各ステージより出力された信号は、LAT(B)1503に保持されると同時に、各ソース信号線S1〜Sxに出力される。
【0130】
なお、ここでは図示しなかったが、レベルシフタやバッファ等を適宜設けても良い。
【0131】
シフタレジスタ1501及びLAT(A)1502、LAT(B)1503に入力されるスタートパルスS_SP、クロックパルスS_CLK等は、発明の実施の形態で示したディスプレイコントローラから入力されている。
【0132】
本発明では、ビット数の少ないデジタル映像信号を、ソース信号線駆動回路のLAT(A)に入力する動作を、信号制御回路によって行い、同時に、ソース信号線駆動回路のシフトレジスタに入力されるクロックパルスS_CLKや、スタートパルスS_SP等の周波数を小さくし、ソース信号線駆動回路を動作させる駆動電圧を低くする動作を、ディスプレイコントローラによって行う。
【0133】
こうして、第2の表示モードにおいて、ソース信号線駆動回路がデジタル映像信号をサンプリングする動作を少なくして、表示装置の消費電力を抑えることができる。
【0134】
なお、本発明の表示装置は、本実施例のソース信号線駆動回路の構成に限らず、公知の構成のソース信号線駆動回路を自由に用いることができる。
【0135】
また、ソース信号線駆動回路の構成により、ディスプレイコントローラからソース信号線駆動回路に入力される信号線の数や、駆動電圧の電源線の本数も異なった構成になる。
【0136】
本実施例は、実施例1と自由に組み合わせて実施することが可能である。
【0137】
(実施例3)
本実施例では、本発明の表示装置のゲート信号線駆動回路の構成例について説明する。
【0138】
ゲート信号線駆動回路は、シフトレジスタ、走査方向切り換え回路等によって構成されている。なお、ここでは図示しなかったが、レベルシフタやバッファ等を適宜設けても良い。
【0139】
シフトレジスタには、スタートパルスG_SP、クロックパルスG_CLK、駆動電圧等が入力されて、ゲート信号線選択信号を出力している。
【0140】
ゲート信号線駆動回路の構成について、図16を用いて説明する。シフトレジスタ3601は、クロックドインバータ3602と3603、インバータ3604、NAND3607によって構成されている。シフトレジスタ2601には、スタートパルスG_SPが入力され、クロックパルスG_CLKとその極性が反転した信号である反転クロックパルスG_CLKBによって、クロックドインバータ3602及び3603が導通状態、非導通状態と変化することによって、NAND3607から順に、サンプリングパルスを出力する。
【0141】
また、走査方向切り換え回路は、スイッチ3605及びスイッチ3606によって構成され、シフトレジスタの操作方向を、図面向かって左右に切り換える働きをする。図15では、走査方向切り換え信号U/DがLoの信号に対応する場合、シフトレジスタは、図面向かって左から右に順に、サンプリングパルスを出力する。一方、走査方向切り換え信号U/DがHiの信号に対応する場合、図面向かって右から左に順にサンプリングパルスを出力する。
【0142】
シフトレジスタから出力されたサンプリングパルスは、NOR3608に入力され、イネーブル信号ENBと演算される。この演算は、サンプリングパルスのなまりによって、となり合うゲート信号線が同時に選択される状況を防ぐために行われる。NOR3608から出力された信号は、バッファ3609、3610を介して、ゲート信号線G1〜Gyに出力される。
【0143】
なお、ここでは図示しなかったが、レベルシフタやバッファ等を適宜設けても良い。
【0144】
シフタレジスタに入力されるスタートパルスG_SP、クロックパルスG_CLK、駆動電圧等は、実施の形態で示したディスプレイコントローラから入力されている。
【0145】
本発明では、第2の表示モードにおいて、ゲート信号線駆動回路のシフトレジスタに入力されるクロックパルスG_CLKや、スタートパルスG_SP等の周波数を小さくし、ゲート信号線駆動回路を動作させる駆動電圧を低くする動作を、ディスプレイコントローラによって行う。
【0146】
こうして、下第2の表示モードにおいて、ゲート信号線駆動回路のサンプリングの動作を少なくし、表示装置の消費電力を抑えることができる。
【0147】
なお、本発明の表示装置は、本実施例のゲート信号線駆動回路の構成に限らず、公知の構成のゲート信号線駆動回路を自由に用いることができる。
【0148】
また、ゲート信号線駆動回路の構成により、ディスプレイコントローラからゲート信号線駆動回路に入力される信号線の数や、駆動電圧の電源線の本数も異なった構成になる。
【0149】
本実施例は、実施例1〜2と自由に組み合わせて実施することが可能である。
【0150】
(実施例4)
時間階調を用いた表示装置では以上に述べてきた、アドレス期間と表示期間を分離する方式のほかに、書き込みと表示を同時に行なうような駆動方法も提案されている。具体的には図8に示すような画素構成を用いたものが、特開2001−343933に開示されている。この方式では従来のスイッチングTFT、駆動TFTのほかに消去TFTを追加し、階調数を向上させることができる。
【0151】
具体的には、ゲート信号線駆動回路を複数もうけて、第1のゲート信号線駆動回路で書き込みを行い、全ラインが書き込み終わる前に第2のゲート信号線駆動回路で消去を行なうものである。4ビット程度では余り効力はないが、階調が6ビット以上になる場合や、擬似輪郭対策でサブフレームを多く増やさねばならない場合には、非常に有効な対策である。本発明はこのような駆動方法をとる表示装置においても適応可能である。
【0152】
図10(A)に第1の表示モードで表示を行う場合のタイミングチャートを示す。図10(A)では4ビット目で第2のゲート信号線駆動回路で消去を行って表示期間を短縮している。
【0153】
図10(B)に第2の表示モードで表示を行う場合のタイミングチャートを示す。図10(B)第2のゲート信号線駆動回路で消去を行う必要がないので、第2のゲート信号線駆動回路にスタートパルスG_SP、クロックパルスG_CLKを入力する必要はない。
【0154】
本実施例は実施例1〜3と自由に組み合わせることができる。
【0155】
(実施例5)
また、表示できる階調数は少ないが、実施例4と同様にアドレス期間と表示期間を同時に行なう方式も提案されている。この場合のタイミングチャートを図11に示す。この場合の画素構成は図7に示すような従来と同じものである。消去の期間がなく、アドレス期間より短い表示期間が構成できないため、第1の表示モードにおける階調数が少ないという欠点があるが、回路構成が簡単にできるため、廉価版の表示装置に適応が可能である。本実施例は実施例1〜3と自由に組み合わせることができる。
【0156】
(実施例6)
また、以上では時間階調を定電圧駆動、すなわち、画素中の駆動TFTを線型領域で動作させることにより、外部の電源電圧がそのまま発光素子にかかるように駆動している。しかし、この方式は、発光素子が劣化し、印加電圧対輝度の特性が変化すると、焼きつきになって、表示が悪化すると言う欠点がある。そのため、定電流駆動、すなわち、画素中の駆動TFTを飽和領域で動作させることにより、駆動TFTを電流源として使う駆動法がある。この場合においても、駆動TFTの動作期間を制御することにより、時間階調は可能である。それについての記述は特願2001−224422に記載されているが、本発明はこのような定電流時間階調についても、適応が可能である。図12に示すのは駆動用TFTの動作点である。定電流駆動をおこなう場合には動作点2705があるような飽和領域で、定電圧駆動を行なう場合には動作点2706があるような線型領域で動作をおこなう。
【0157】
(実施例7)
本実施例では、本発明の表示装置を利用した電子機器について図14を用いて説明する。
【0158】
図14(A)に本発明の表示装置を用いた携帯情報端末の模式図を示す。携帯情報端末は、本体2701a、操作スイッチ2701b、電源スイッチ2701c、アンテナ2701d、表示部2701e、外部入力ポート2701fによって構成されている。本発明の表示装置は、表示部2701eに用いることができる。
【0159】
図14(B)に本発明の表示装置を用いたパーソナルコンピュータの模式図を示す。パーソナルコンピュータは、本体2702a、筐体2702b、表示部2702c、操作スイッチ2702d、電源スイッチ2702e、外部入力ポート2702fによって構成されている。本発明の表示装置は、表示部2702cに用いることができる。
【0160】
図14(C)に本発明の表示装置を用いた画像再生装置の模式図を示す。画像再生装置は、本体2703a、筐体2703b、記録媒体2703c、表示部2703d、音声出力部2703e、操作スイッチ2703fによって構成されている。本発明の表示装置は、表示部2703dに用いることができる。
【0161】
図14(D)に本発明の表示装置を用いたテレビの模式図を示す。テレビは、本体2704a、筐体2704b、表示部2704c、操作スイッチ2704dによって構成されている。本発明の表示装置は、表示部2704cに用いることができる。
【0162】
図14(E)に本発明の表示装置を用いたヘッドマウントディスプレイの模式図を示す。ヘッドマウントディスプレイは、本体2705a、モニター部2705b、頭部固定バンド2705c、表示部2705d、光学系2705eによって構成されている。本発明の表示装置は、表示部2705dに用いることができる。
【0163】
図14(F)に本発明の表示装置を用いたビデオカメラの模式図を示す。ビデオカメラは、本体2706a、筐体2706b、接続部2706c、受像部2006d、接眼部2706e、バッテリー2706f、音声入力部2706g、表示部2706hによって構成されている。本発明の表示装置は、表示部2706hに用いることができる。
【0164】
本発明は、上記応用電子機器に限定されず、様々な電子機器に応用することができる。
【0165】
本実施例は、実施例1〜実施例3と自由に組み合わせて実施することが可能である。
【0166】
【発明の効果】
本発明は、上記構成によって、表示装置の消費電力を抑えることができる。且つ、第2の表示モードにおいて、階調を表現するのに用いるサブフレームの数を少なくした場合においても、1フレーム期間あたりの表示期間を長くとることが可能となり、鮮明な画像表示が可能な表示装置及びその駆動方法を提供することが可能となる。
【0167】
また、1フレーム期間あたりの発光素子の表示期間を多くとることができるので、1フレームあたりで同じ明るさを表現する場合、発光素子の陽極と陰極間に印加する電圧を小さく設定することができる。こうして、信頼性の高い表示装置を提供することが可能となる。
【0168】
本発明は、発光素子として、OLED素子を用いた表示装置だけでなく、FDP、PDP等その他の自発光型表示装置などについても適用が可能である。
【図面の簡単な説明】
【図1】 本発明の表示装置の駆動方法を示すタイミングチャートを示す図。
【図2】 本発明の表示装置のメモリコントローラの構成を示す図。
【図3】 本発明の表示装置のディスプレイコントローラの構成を示す図。
【図4】 本発明の表示装置の構成を示すブロック図。
【図5】 時間階調方式の駆動方法を示すタイミングチャートを示す図。
【図6】 本発明の表示装置の構成を示すブロック図。
【図7】 表示装置の画素部の構成を示す図。
【図8】 表示装置の画素の構成を示す図。
【図9】 従来の表示装置の駆動方法を示すタイミングチャートを示す図。
【図10】 本発明の表示装置の駆動方法を示すタイミングチャートを示す図。
【図11】 本発明の表示装置の駆動方法を示すタイミングチャートを示す図。
【図12】 本発明の駆動TFTの動作条件を示す図。
【図13】 従来の表示装置の駆動方法を示すタイミングチャートを示す図。
【図14】 本発明の電子機器を示す図。
【図15】 本発明の表示装置のソース信号線駆動回路の構成を示す図。
【図16】 本発明の表示装置のゲート信号線駆動回路の構成を示す図。
【図17】 従来のディスプレイの構成を示すブロック図。

Claims (5)

  1. 画素部および駆動回路を含むディスプレイと、ディスプレイコントローラと、を備え、第1の表示モードと第2の表示モードを切り換えて表示を行う表示装置の駆動方法であって、
    前記第1の表示モードは、1フレーム期間中にn個(nは2以上の自然数)のサブフレーム期間を有し、
    前記第2の表示モードは、前記1フレーム期間中にm個(mはnより小さい自然数)のサブフレーム期間を有し、
    前記第1の表示モードは、前記n個のサブフレーム期間それぞれにおいて発光素子の発光状態または非発光状態を選択するnビットのデジタル映像信号を用いて階調を表現し、
    前記第2の表示モードは、前記m個のサブフレーム期間それぞれにおいて発光素子の発光状態または非発光状態を選択するmビットのデジタル映像信号を用いて階調を表現し、
    前記ディスプレイコントローラは、前記第1の表示モードに対して前記第2の表示モードにおける前記駆動回路のクロック周波数を小さくし、且つ前記駆動回路を動作させる駆動電圧を低くする動作を行うことで、前記第1の表示モードと前記第2の表示モードを切り換える
    ことを特徴とする表示装置の駆動方法。
  2. 画素部および駆動回路を含むディスプレイと、ディスプレイコントローラと、を備え、第1の表示モードと第2の表示モードを切り換えて表示を行う表示装置の駆動方法であって、
    前記第1の表示モードは、1フレーム期間中にn個(nは2以上の自然数)のサブフレーム期間を有し、
    前記第2の表示モードは、前記1フレーム期間中にm個(mはnより小さい自然数)のサブフレーム期間を有し、
    前記第1の表示モードは、前記n個のサブフレーム期間それぞれにおいて発光素子の発光状態または非発光状態を選択するnビットのデジタル映像信号を用いて階調を表現し、
    前記第2の表示モードは、前記m個のサブフレーム期間それぞれにおいて発光素子の発光状態または非発光状態を選択するmビットのデジタル映像信号を用いて階調を表現し、
    前記ディスプレイコントローラは、前記第1の表示モードに対して前記第2の表示モードにおける前記駆動回路のクロック周波数を小さくし、且つ前記駆動回路を動作させる駆動電圧を低くする動作を行うことで、前記第1の表示モードと前記第2の表示モードを切り換え、
    前記ディスプレイコントローラは、前記第1の表示モードに対して前記第2の表示モードにおける発光状態が選択された前記発光素子の電極間に印加される電圧が小さくなるように、前記発光素子の対向電極の電位を変化させる
    ことを特徴とする表示装置の駆動方法。
  3. 画素部および駆動回路を含むディスプレイと、ディスプレイコントローラと、を備え、第1の表示モードと第2の表示モードを切り換えて表示を行う表示装置の駆動方法であって、
    前記第1の表示モードは、1フレーム期間中にn個(nは2以上の自然数)のサブフレーム期間を有し、
    前記第2の表示モードは、前記1フレーム期間中にm個(mはnより小さい自然数)のサブフレーム期間を有し、
    前記第1の表示モードは、前記n個のサブフレーム期間それぞれにおいて発光素子の発光状態または非発光状態を選択するnビットのデジタル映像信号を用いて階調を表現し、
    前記第2の表示モードは、前記m個のサブフレーム期間それぞれにおいて発光素子の発光状態または非発光状態を選択するmビットのデジタル映像信号を用いて階調を表現し、
    前記ディスプレイコントローラは、前記第1の表示モードに対して前記第2の表示モードにおける前記駆動回路のクロック周波数を小さくし、且つ前記駆動回路を動作させる駆動電圧を低くする動作を行うことで、前記第1の表示モードと前記第2の表示モードを切り換え、
    前記ディスプレイコントローラは、前記第2の表示モードにおける前記m個のサブフレーム期間の長さを、前記第1の表示モードにおける上位m個のサブフレーム期間の長さより長くする
    ことを特徴とする表示装置の駆動方法。
  4. 請求項1乃至請求項3のいずれか一において、
    前記ディスプレイコントローラは第1の制御回路および第2の制御回路を含み、
    前記第1の制御回路は前記画素部が有する前記発光素子の対向電極の電位を制御し、
    前記第2の制御回路は前記駆動回路に入力される電圧を制御することを特徴とする表示装置の駆動方法。
  5. 請求項1乃至請求項4のいずれか一において、
    前記駆動回路は、ソース信号線駆動回路、ゲート信号線駆動回路、又はソース信号線駆動回路及びゲート信号線駆動回路であることを特徴とする表示装置の駆動方法。
JP2002331344A 2002-11-14 2002-11-14 表示装置の駆動方法 Expired - Fee Related JP4397576B2 (ja)

Priority Applications (5)

Application Number Priority Date Filing Date Title
JP2002331344A JP4397576B2 (ja) 2002-11-14 2002-11-14 表示装置の駆動方法
TW092131578A TWI359394B (en) 2002-11-14 2003-11-11 Display device and driving method of the same
US10/705,827 US7502039B2 (en) 2002-11-14 2003-11-13 Display device and driving method of the same
KR1020030080158A KR100991444B1 (ko) 2002-11-14 2003-11-13 표시장치 및 표시장치의 구동방법
CNB200310116579XA CN100397875C (zh) 2002-11-14 2003-11-14 显示装置及其驱动方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2002331344A JP4397576B2 (ja) 2002-11-14 2002-11-14 表示装置の駆動方法

Publications (3)

Publication Number Publication Date
JP2004163777A JP2004163777A (ja) 2004-06-10
JP2004163777A5 JP2004163777A5 (ja) 2005-12-22
JP4397576B2 true JP4397576B2 (ja) 2010-01-13

Family

ID=32808761

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2002331344A Expired - Fee Related JP4397576B2 (ja) 2002-11-14 2002-11-14 表示装置の駆動方法

Country Status (1)

Country Link
JP (1) JP4397576B2 (ja)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8614722B2 (en) 2004-12-06 2013-12-24 Semiconductor Energy Laboratory Co., Ltd. Display device and driving method of the same
KR100624317B1 (ko) 2004-12-24 2006-09-19 삼성에스디아이 주식회사 주사 구동부 및 이를 이용한 발광 표시장치와 그의 구동방법
KR100645700B1 (ko) 2005-04-28 2006-11-14 삼성에스디아이 주식회사 주사 구동부 및 이를 이용한 발광 표시장치와 그의 구동방법
JP4999352B2 (ja) * 2005-05-02 2012-08-15 株式会社半導体エネルギー研究所 表示装置及び電子機器
KR102609072B1 (ko) * 2016-09-23 2023-12-04 엘지디스플레이 주식회사 유기발광표시패널, 유기발광표시장치, 데이터 드라이버 및 저전력 구동 방법

Also Published As

Publication number Publication date
JP2004163777A (ja) 2004-06-10

Similar Documents

Publication Publication Date Title
KR100991444B1 (ko) 표시장치 및 표시장치의 구동방법
US7330169B2 (en) Display device and method for driving the same
KR100910835B1 (ko) 표시장치 및 표시장치 구동방법
JP4024557B2 (ja) 発光装置、電子機器
US20030058195A1 (en) Active matrix display device and method of driving the same
JP4244617B2 (ja) 電気光学装置、電気光学装置の駆動方法
JP2004077567A (ja) 表示装置及びその駆動方法
JP2005031643A (ja) 発光装置及び表示装置
US20050270254A1 (en) Control circuit of display device, display device and electronic appliance having the same, and driving method of the same
US7551166B2 (en) Display device, method for driving the same, and electronic device using the same
JP5116202B2 (ja) 表示装置の駆動方法
US20040090404A1 (en) Display device and driving method thereof
JP4958392B2 (ja) 表示装置
JP4397576B2 (ja) 表示装置の駆動方法
JP4771395B2 (ja) 表示装置及びその駆動方法並びに電子機器
JP4128601B2 (ja) 表示装置および表示装置の駆動方法
JP4595300B2 (ja) 電気光学装置および電子機器
JP4604455B2 (ja) 電気光学装置、電気光学装置の駆動方法及び電子機器
JP2011076102A (ja) 表示装置
JP3889310B2 (ja) 表示装置および表示装置の駆動方法
JP2005148085A (ja) 表示装置及び表示装置の駆動方法並びに電子機器
JP4999352B2 (ja) 表示装置及び電子機器
JP4889926B2 (ja) 表示装置、及びその駆動方法
JP4421641B2 (ja) 発光装置の駆動方法
JP2004004638A (ja) 発光装置の駆動方法

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20051109

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20051109

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20090330

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20090519

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20090710

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20090825

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20090917

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20091020

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20091021

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121030

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121030

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121030

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20131030

Year of fee payment: 4

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees