JP2523954Y2 - Overcurrent protection system - Google Patents

Overcurrent protection system

Info

Publication number
JP2523954Y2
JP2523954Y2 JP40103690U JP40103690U JP2523954Y2 JP 2523954 Y2 JP2523954 Y2 JP 2523954Y2 JP 40103690 U JP40103690 U JP 40103690U JP 40103690 U JP40103690 U JP 40103690U JP 2523954 Y2 JP2523954 Y2 JP 2523954Y2
Authority
JP
Japan
Prior art keywords
digital signal
power supply
load current
mpu
overcurrent protection
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP40103690U
Other languages
Japanese (ja)
Other versions
JPH0490235U (en
Inventor
孝 園部
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Yokogawa Electric Corp
Original Assignee
Yokogawa Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Yokogawa Electric Corp filed Critical Yokogawa Electric Corp
Priority to JP40103690U priority Critical patent/JP2523954Y2/en
Publication of JPH0490235U publication Critical patent/JPH0490235U/ja
Application granted granted Critical
Publication of JP2523954Y2 publication Critical patent/JP2523954Y2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Power Sources (AREA)
  • Dc-Dc Converters (AREA)

Description

【考案の詳細な説明】[Detailed description of the invention]

【0001】[0001]

【産業上の利用分野】本考案はスイッチングレギュレー
タ方式の直流安定化電源部と、この電源部から電力が供
給されて動作するCPU部とで構成される情報処理装置
の過電流保護システムに関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to an overcurrent protection system for an information processing apparatus comprising a switching regulator type DC stabilized power supply unit and a CPU unit operated by supplying power from the power supply unit.

【0002】[0002]

【従来の技術】図6は従来例のスイッチングレギュレー
タ方式の直流安定化電源を有する情報処理装置の過電流
を防止する過電流保護システムである1はスイッチング
レギュレータを用いた直流安定化電源であり、11は本
情報処理装置の電源の出力電圧値の制御回路で、自身の
出力電圧をフィードバックしたものと目標の電圧である
参照電圧Vorとを比較した結果によりスイッチング制御
をする。12はトランスで、1次側にスイッチング電流
IS を流すことにより、2次側に2次電流IS ´を
発生する、13は整流回路で、2次電流IS´を整流し
直流電圧VA に変換する。14はコンパレータで、整
流回路13の直流電圧VA を過電流検出電圧Vref と
比較し、比較結果に応じHレベルまたはLレベルを出力
する。15はスイッチング手段で、制御回路11の出力
により出力電圧が一定に維持されるようにスイッチング
レギュレータのスイッチングを行う。2は直流安定化電
源1の出力が供給される情報処理装置である。この様な
過電流保護システムの動作を説明する。直流安定化電源
の負荷電流IL の変化に伴いトランス12の二次側に
ILの変化に比例して変化する二次電流IS ´が発生
する。整流手段13は前記IS ´を入力し、直流電圧
VA を出力する。この時ボリュームVR を設定する
ことにより、過電流検出電圧Vref が設定される。VA
とVref をコンパレータ14で比較しVA >Vref
のとき過電流保護機能が働く。この様に電源側から見た
基準で過電流検出手段が設定されており、システムの過
電流保護とならない場合がある。
2. Description of the Related Art FIG. 6 shows an overcurrent protection system for preventing an overcurrent of an information processing apparatus having a switching regulator type DC stabilized power supply of a conventional example. Reference numeral 1 denotes a DC stabilized power supply using a switching regulator. Reference numeral 11 denotes a control circuit for controlling the output voltage value of the power supply of the information processing apparatus, and performs switching control based on a result of comparing a feedback voltage of the output voltage of the power supply with a reference voltage Vor as a target voltage. A transformer 12 generates a secondary current IS 'on the secondary side by passing a switching current IS on the primary side. A rectifier circuit 13 rectifies the secondary current IS' and converts it into a DC voltage VA. . A comparator 14 compares the DC voltage VA of the rectifier circuit 13 with the overcurrent detection voltage Vref, and outputs an H level or an L level according to the comparison result. Reference numeral 15 denotes switching means for switching the switching regulator so that the output voltage of the control circuit 11 is maintained constant. Reference numeral 2 denotes an information processing device to which the output of the stabilized DC power supply 1 is supplied. The operation of such an overcurrent protection system will be described. As the load current IL of the DC stabilized power supply changes, a secondary current IS ′ that changes in proportion to the change in IL is generated on the secondary side of the transformer 12. The rectifier 13 receives the IS 'and outputs a DC voltage VA. At this time, the overcurrent detection voltage Vref is set by setting the volume VR. VA
And Vref are compared by the comparator 14, and VA> Vref
When, the overcurrent protection function works. As described above, the overcurrent detecting means is set based on the standard viewed from the power supply side, and may not provide overcurrent protection for the system.

【0003】このことのついて具体的に説明する。図7
は負荷電流IL に対する出力電圧の変化を示した図で
ある。過電流検出電流=30A(負荷電流IL が30
Aに到達すると電源をシャットダウンさせる)の基準で
過電流検出手段が設定されている電源において、負荷電
流IL =15Aを消費している場合に情報処理装置に
実装されているカード内のICが故障し、そのICの消
費電流が増加しても電源側にフィードバクされるのが遅
く情報処理装置の過電流保護機能としては働かない。す
なわち情報処理装置の過電流保護機能まで含めた過電流
検出電流を設定しなければならないが、情報処理装置の
状態ごと(オプションカードが挿入であるか否か等)の
ボリュームVR の設定が必要になる。
[0003] This will be specifically described. FIG.
FIG. 4 is a diagram showing a change in output voltage with respect to a load current IL. Overcurrent detection current = 30 A (load current IL is 30
In the power supply in which the overcurrent detection means is set on the basis of “the power supply is shut down when the power reaches A”, when the load current IL = 15 A is consumed, the IC in the card mounted on the information processing device fails. However, even if the current consumption of the IC increases, the feedback to the power supply side is slow and does not work as an overcurrent protection function of the information processing apparatus. That is, it is necessary to set an overcurrent detection current including the overcurrent protection function of the information processing apparatus, but it is necessary to set the volume VR for each state of the information processing apparatus (whether an option card is inserted or not, etc.). Become.

【0004】[0004]

【考案が解決しようとする課題】本考案は上記の様な課
題を解決しようとしたものであり、負荷電流を情報処理
装置側のMPUで監視しかつ過電流検出電流の設定を、
情報処理装置側の状態で自動的に行うことが可能な過電
流保護システムを実現することを目的とする。
SUMMARY OF THE INVENTION The present invention is to solve the above-mentioned problems, and monitors the load current with the MPU on the information processing device side and sets the overcurrent detection current.
An object of the present invention is to realize an overcurrent protection system that can be automatically performed in a state of an information processing device.

【0005】[0005]

【課題を解決するための手段】スイッチングレギュレー
タを用いた直流安定化電源と、この直流安定化電源から
電力が供給されて動作するMPUを搭載したCPU部と
で構成される情報処理装置において、前記の電源部に前
記スイッチングレギュレータに流れる電流を検出する負
荷電流検出手段とこの負荷電流検出手段の出力信号をデ
ジタル信号に変換し前記CPU部のMPUに与えるA/
Dコンバータを設けMPUは複数個のデジタル信号の平
均データ値を算出し、個々のデジタル信号と前記平均デ
ータ値を比較し、個々のデジタル信号が2回以上の連続
して平均データ値より大きな値になるときは外部に警告
するかあるいは出力電圧をシャットダウンすることを特
徴とする過電流保護システムである。
According to an information processing apparatus comprising a stabilized DC power supply using a switching regulator and a CPU unit equipped with an MPU to which power is supplied from the stabilized DC power supply and operates. A load current detecting means for detecting a current flowing through the switching regulator in a power supply unit, and an A / A converter for converting an output signal of the load current detecting means into a digital signal and supplying the digital signal to an MPU of the CPU unit.
A D converter is provided, and the MPU calculates an average data value of a plurality of digital signals, compares each of the digital signals with the average data value, and calculates a value of each digital signal that is larger than the average data value twice or more continuously. The overcurrent protection system is characterized by issuing an external warning or shutting down the output voltage when the power supply is turned off.

【0006】[0006]

【作用】この様な本考案では、A/Dコンバータは、負
荷電流に対応した電圧信号をデジタル信号に変換する。
そのデジタル信号は情報処理装置のマイクロプロセッサ
(以下MPUと呼ぶ)に入力される。CPUカード内部
のMPUは、平均化処理を行いこの値をもとに入力され
た現在の負荷電流値とを比較し、過電流か否かの判断を
行う。
According to the present invention, the A / D converter converts a voltage signal corresponding to a load current into a digital signal.
The digital signal is input to a microprocessor (MPU) of the information processing device. The MPU in the CPU card performs an averaging process, compares the average value with the current load current value input, and determines whether the current is an overcurrent.

【0007】[0007]

【実施例】以下、図面を用いて本考案の過電流保護シス
テムの一実施例を説明する。図1は、本考案の過電流保
護システムの一実施例具体的構成図である。
DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS An embodiment of the overcurrent protection system according to the present invention will be described below with reference to the drawings. FIG. 1 is a specific configuration diagram of an embodiment of the overcurrent protection system of the present invention.

【0008】図1において図6と同一のものは同一符号
をつける。16はA/Dコンバータで、負荷電流に対応
した電圧VA をデジタル信号Ds に変換し、CPU部
2内のMPU21に出力する。MPU21は複数個デジ
タル信号Ds を取り込み平均化処理を行いその平均値と
デジタル信号Ds とを比較することで過電流検出手段を
有する。
In FIG. 1, the same components as those in FIG. 6 are denoted by the same reference numerals. An A / D converter 16 converts a voltage VA corresponding to a load current into a digital signal Ds and outputs the digital signal Ds to an MPU 21 in the CPU unit 2. The MPU 21 has overcurrent detection means by taking in a plurality of digital signals Ds, performing averaging processing, and comparing the average value with the digital signal Ds.

【0009】次にこのように構成した本提案の動作を詳
しく説明する。図2に本考案の構成の過電流検出手段の
動作のフローチャートを示し、図3に本考案の構成のデ
ータサンプリングのタイムチャートを示す。電源投入時
にデジタル信号Ds により負荷電流IL が、システム
の消費電流上限値以内であるか否かを判断する。前述し
たように負荷電流IL の変化はデジタル信号Ds の値
の変化に比例し1対1に対応するのでデジタル信号Ds
をMPUで読取り、負荷電流IL を知ることは可能で
ある。もし、消費電流上限値以上であれば異常とみなし
制御回路1aで直流安定化電源1を立ち下げるように制
御する。A/Dコンバータ16から出力されるデジタル
信号Ds のデータを周期的に監視し、複数個のデジタル
信号Ds 得る。例えば8個のデジタル信号D0 〜D7 を
平均したデータ値をIa とする。この平均データ値Ia
は常に最新の8個のデジタル信号D0 〜D7 からなるさ
らにデジタル信号Ds の値をその時の平均データ値Ia
と比較する。デジタル信号Ds が2回連続して平均デー
タ値Ia ×110%を越えた場合は情報処理装置のCR
Tもしくはブザーのようなもので人にわかるようにアラ
ームを出す。デジタル信号Ds が2回連続して平均デー
タ値Ia ×120%を越えた場合は出力電圧をシャット
ダウンするようにリセット信号を電源部1の制御回路1
1に出力する。図3はA/Dコンバータ16の入出力の
タイムチャートであり、(a)はアナログ入力、(b)
がデジタル出力を示したものである。以上の動作を繰り
返す。図4にデジタル信号Ds と負荷電流IL の例を
示す。図5に負荷電流ILと出力電圧の特性を示す。図
5に示すように負荷電流IL は使用電流を超えて増大
するのが抑制される。尚、MPUは必ずしもCPUカー
ドにある必要はなく電源部に在ってもよい。
Next, the operation of the present proposal having the above configuration will be described in detail. FIG. 2 shows a flowchart of the operation of the overcurrent detecting means of the configuration of the present invention, and FIG. 3 shows a time chart of data sampling of the configuration of the present invention. When the power is turned on, it is determined whether or not the load current IL is within the upper limit of the current consumption of the system based on the digital signal Ds. As described above, since the change in the load current IL is proportional to the change in the value of the digital signal Ds and corresponds to one-to-one, the digital signal Ds
Is read by the MPU to know the load current IL. If the current consumption is equal to or higher than the upper limit value, it is regarded as abnormal and the control circuit 1a controls the DC stabilized power supply 1 to fall. The data of the digital signal Ds output from the A / D converter 16 is periodically monitored to obtain a plurality of digital signals Ds. For example, a data value obtained by averaging eight digital signals D0 to D7 is defined as Ia. This average data value Ia
Is always the average data value Ia of the digital signal Ds consisting of the latest eight digital signals D0 to D7.
Compare with If the digital signal Ds exceeds the average data value Ia × 110% twice consecutively, the CR of the information processing apparatus
Give an alarm so that people can recognize it with something like a T or a buzzer. When the digital signal Ds exceeds the average data value Ia × 120% twice consecutively, a reset signal is sent to the control circuit 1 of the power supply unit 1 so as to shut down the output voltage.
Output to 1. 3A and 3B are time charts of input and output of the A / D converter 16, wherein FIG. 3A shows an analog input, and FIG.
Indicates a digital output. The above operation is repeated. FIG. 4 shows an example of the digital signal Ds and the load current IL. FIG. 5 shows the characteristics of the load current IL and the output voltage. As shown in FIG. 5, the load current IL is suppressed from increasing beyond the working current. The MPU does not necessarily need to be in the CPU card, but may be in the power supply unit.

【0010】[0010]

【考案の効果】以上詳細に説明したように、本考案によ
れば、今回入力される負荷電流値を最新の過去の負荷電
流値の平均値から算出される基準値と比較して過電流か
否か判断するようにしたものであるから、システムによ
る負荷電流の違いに関係なくそのシステムに最適な過電
流保護を行うことができる。
As described in detail above, according to the present invention, the present input load current value is compared with a reference value calculated from the average value of the latest past load current values to determine whether an overcurrent has occurred. Since the determination is made as to whether or not the overcurrent protection is optimal for the system irrespective of the difference in load current between the systems.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本考案の一実施例の具体的構成図である。FIG. 1 is a specific configuration diagram of an embodiment of the present invention.

【図2】本考案の構成の過電流検出手段の動作手順を示
したフローチャートである。
FIG. 2 is a flowchart showing an operation procedure of the overcurrent detection means having the configuration of the present invention.

【図3】本考案のA/Dコンバータの入出力のタイムチ
ャートである。
FIG. 3 is a time chart of input and output of the A / D converter of the present invention.

【図4】本考案ので扱う具体的データの例を示した図で
ある。
FIG. 4 is a diagram showing an example of specific data handled in the present invention.

【図5】本考案のシステムにおける負荷電流と出力電圧
の関係を示した図である。
FIG. 5 is a diagram showing a relationship between a load current and an output voltage in the system of the present invention.

【図6】過電流保護システムの従来例の構成図である。FIG. 6 is a configuration diagram of a conventional example of an overcurrent protection system.

【図7】図6のシステムにおける負荷電流と出力電圧の
関係を示した図である。
FIG. 7 is a diagram showing a relationship between a load current and an output voltage in the system of FIG.

【符号の説明】[Explanation of symbols]

1 直流安定化電源、11 制御回路、12 トランス
13 整流回路、14 コンパレータ、15 スイッチ
ング手段、16 A/Dコンバータ、2 CUPカー
ド、21 MPU。
1 DC stabilized power supply, 11 control circuit, 12 transformer 13 rectifier circuit, 14 comparator, 15 switching means, 16 A / D converter, 2 CUP card, 21 MPU.

Claims (1)

(57)【実用新案登録請求の範囲】(57) [Scope of request for utility model registration] 【請求項1】 スイッチングレギュレータを用いた直流
安定化電源と、この直流安定化電源から電力が供給され
て動作するMPUを搭載したCPU部とで構成される情
報処理装置において、前記の電源部に前記スイッチング
レギュレータに流れる電流を検出する負荷電流検出手段
とこの負荷電流検出手段の出力信号をデジタル信号に変
換し前記CPU部のMPUに与えるA/Dコンバータを
設けMPUは複数個のデジタル信号の平均データ値を算
出し、個々のデジタル信号と前記平均データ値を比較
し、個々のデジタル信号が2回以上の連続して平均デー
タ値より大きな値になるときは外部に警告するかあるい
は出力電圧をシャットダウンすることを特徴とする過電
流保護システム。
1. An information processing apparatus comprising: a stabilized DC power supply using a switching regulator; and a CPU unit equipped with an MPU which operates by being supplied with power from the stabilized DC power supply. A load current detecting means for detecting a current flowing through the switching regulator; and an A / D converter for converting an output signal of the load current detecting means into a digital signal and supplying the digital signal to an MPU of the CPU unit, wherein the MPU averages a plurality of digital signals. A data value is calculated, each digital signal is compared with the average data value, and when an individual digital signal has a value larger than the average data value two or more times continuously, an external warning is issued or the output voltage is reduced. An overcurrent protection system characterized by shutting down.
JP40103690U 1990-12-19 1990-12-19 Overcurrent protection system Expired - Lifetime JP2523954Y2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP40103690U JP2523954Y2 (en) 1990-12-19 1990-12-19 Overcurrent protection system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP40103690U JP2523954Y2 (en) 1990-12-19 1990-12-19 Overcurrent protection system

Publications (2)

Publication Number Publication Date
JPH0490235U JPH0490235U (en) 1992-08-06
JP2523954Y2 true JP2523954Y2 (en) 1997-01-29

Family

ID=31879195

Family Applications (1)

Application Number Title Priority Date Filing Date
JP40103690U Expired - Lifetime JP2523954Y2 (en) 1990-12-19 1990-12-19 Overcurrent protection system

Country Status (1)

Country Link
JP (1) JP2523954Y2 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3969012B2 (en) * 2001-04-10 2007-08-29 日立工機株式会社 DC power supply

Also Published As

Publication number Publication date
JPH0490235U (en) 1992-08-06

Similar Documents

Publication Publication Date Title
US5034871A (en) DC to DC converter with steady control of output DC voltage by monitoring output DC current
US6801024B2 (en) Method of frequency limitation and overload detection in a voltage regulator
US20210135562A1 (en) Over temperature compensation control circuit
JPH09322433A (en) Ups built-in power supply equipment
JP5924412B2 (en) Power supply circuit, electronic processing apparatus, and power supply method
EP0030980B1 (en) Stabilized dc power source
JP2523954Y2 (en) Overcurrent protection system
US4642748A (en) Monitoring switch mode converter performance utilizing duty cycle
JP2011130631A (en) Power supply unit
JP3158805B2 (en) Voltage converter circuit
JP2003033034A (en) Ac adaptor and power supply system
JPH0560804A (en) Method and device for detecting drop in input ac voltage of dc switching power source
JP2000316280A (en) Power-supply unit
JPH0584148B2 (en)
JPH08280176A (en) Power unit
JP2006074857A (en) Switching power unit, image forming apparatus, and power supply control method
JPS6213023Y2 (en)
JPH01109270A (en) Power failure detecting circuit
JP2003167637A (en) Power source unit and image forming device
JP2002156393A (en) Battery voltage measuring circuit
JPH0145223Y2 (en)
KR940006202B1 (en) Power module for ship automatic control
JP3721072B2 (en) Line load resistance monitoring circuit and station-fed digital subscriber circuit device
JPH03255373A (en) Insufficient voltage detecting circuit
JPS60216772A (en) Abnormal voltage detector of power converter