JP2013182978A - 半導体装置及びその製造方法 - Google Patents

半導体装置及びその製造方法 Download PDF

Info

Publication number
JP2013182978A
JP2013182978A JP2012045115A JP2012045115A JP2013182978A JP 2013182978 A JP2013182978 A JP 2013182978A JP 2012045115 A JP2012045115 A JP 2012045115A JP 2012045115 A JP2012045115 A JP 2012045115A JP 2013182978 A JP2013182978 A JP 2013182978A
Authority
JP
Japan
Prior art keywords
plating
semiconductor device
metal member
semiconductor element
manufacturing
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2012045115A
Other languages
English (en)
Other versions
JP5863174B2 (ja
Inventor
Takuya Nakajo
卓也 中條
Masaki Tamura
政樹 田村
Yasushi Takahashi
靖司 高橋
Keiichi Okawa
啓一 大川
Ryoichi Kajiwara
良一 梶原
Narihisa Motowaki
成久 元脇
Hiroyuki Hozoji
裕之 宝蔵寺
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Renesas Electronics Corp
Original Assignee
Renesas Electronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Renesas Electronics Corp filed Critical Renesas Electronics Corp
Priority to JP2012045115A priority Critical patent/JP5863174B2/ja
Priority to US13/768,509 priority patent/US9177833B2/en
Priority to CN201710511943.4A priority patent/CN107134415A/zh
Priority to CN201310065893.3A priority patent/CN103295916B/zh
Publication of JP2013182978A publication Critical patent/JP2013182978A/ja
Application granted granted Critical
Publication of JP5863174B2 publication Critical patent/JP5863174B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49503Lead-frames or other flat leads characterised by the die pad
    • H01L23/49513Lead-frames or other flat leads characterised by the die pad having bonding material between chip and die pad
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49517Additional leads
    • H01L23/49524Additional leads the additional leads being a tape carrier or flat leads
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49541Geometry of the lead-frame
    • H01L23/49548Cross section geometry
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49541Geometry of the lead-frame
    • H01L23/49562Geometry of the lead-frame for devices being provided for in H01L29/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49579Lead-frames or other flat leads characterised by the materials of the lead frames or layers thereon
    • H01L23/49582Metallic layers on lead frames
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L24/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/34Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
    • H01L24/36Structure, shape, material or disposition of the strap connectors prior to the connecting process
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/34Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
    • H01L24/36Structure, shape, material or disposition of the strap connectors prior to the connecting process
    • H01L24/37Structure, shape, material or disposition of the strap connectors prior to the connecting process of an individual strap connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/34Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
    • H01L24/39Structure, shape, material or disposition of the strap connectors after the connecting process
    • H01L24/40Structure, shape, material or disposition of the strap connectors after the connecting process of an individual strap connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/34Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
    • H01L24/39Structure, shape, material or disposition of the strap connectors after the connecting process
    • H01L24/41Structure, shape, material or disposition of the strap connectors after the connecting process of a plurality of strap connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/84Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a strap connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/85Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05617Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 400°C and less than 950°C
    • H01L2224/05624Aluminium [Al] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/06Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
    • H01L2224/0601Structure
    • H01L2224/0603Bonding areas having different sizes, e.g. different heights or widths
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/291Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/29101Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of less than 400°C
    • H01L2224/29111Tin [Sn] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/291Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/29101Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of less than 400°C
    • H01L2224/29116Lead [Pb] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/29198Material with a principal constituent of the material being a combination of two or more materials in the form of a matrix with a filler, i.e. being a hybrid material, e.g. segmented structures, foams
    • H01L2224/29199Material of the matrix
    • H01L2224/2929Material of the matrix with a principal constituent of the material being a polymer, e.g. polyester, phenolic based polymer, epoxy
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/29198Material with a principal constituent of the material being a combination of two or more materials in the form of a matrix with a filler, i.e. being a hybrid material, e.g. segmented structures, foams
    • H01L2224/29298Fillers
    • H01L2224/29299Base material
    • H01L2224/293Base material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/29338Base material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/29339Silver [Ag] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32245Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/34Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
    • H01L2224/36Structure, shape, material or disposition of the strap connectors prior to the connecting process
    • H01L2224/37Structure, shape, material or disposition of the strap connectors prior to the connecting process of an individual strap connector
    • H01L2224/37001Core members of the connector
    • H01L2224/37099Material
    • H01L2224/371Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/37117Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 400°C and less than 950°C
    • H01L2224/37124Aluminium [Al] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/34Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
    • H01L2224/36Structure, shape, material or disposition of the strap connectors prior to the connecting process
    • H01L2224/37Structure, shape, material or disposition of the strap connectors prior to the connecting process of an individual strap connector
    • H01L2224/37001Core members of the connector
    • H01L2224/37099Material
    • H01L2224/371Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/37138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/37139Silver [Ag] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/34Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
    • H01L2224/36Structure, shape, material or disposition of the strap connectors prior to the connecting process
    • H01L2224/37Structure, shape, material or disposition of the strap connectors prior to the connecting process of an individual strap connector
    • H01L2224/37001Core members of the connector
    • H01L2224/37099Material
    • H01L2224/371Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/37138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/37147Copper [Cu] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/34Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
    • H01L2224/39Structure, shape, material or disposition of the strap connectors after the connecting process
    • H01L2224/40Structure, shape, material or disposition of the strap connectors after the connecting process of an individual strap connector
    • H01L2224/401Disposition
    • H01L2224/40151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/40221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/40245Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • H01L2224/40247Connecting the strap to a bond pad of the item
    • H01L2224/40249Connecting the strap to a bond pad of the item the bond pad protruding from the surface of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/4501Shape
    • H01L2224/45012Cross-sectional shape
    • H01L2224/45014Ribbon connectors, e.g. rectangular cross-section
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45117Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 400°C and less than 950°C
    • H01L2224/45124Aluminium (Al) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/45144Gold (Au) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/45147Copper (Cu) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48245Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • H01L2224/48247Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/484Connecting portions
    • H01L2224/48463Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond
    • H01L2224/48465Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond the other connecting portion not on the bonding area being a wedge bond, i.e. ball-to-wedge, regular stitch
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/484Connecting portions
    • H01L2224/4847Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a wedge bond
    • H01L2224/48472Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a wedge bond the other connecting portion not on the bonding area also being a wedge bond, i.e. wedge-to-wedge
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/485Material
    • H01L2224/48505Material at the bonding interface
    • H01L2224/48599Principal constituent of the connecting portion of the wire connector being Gold (Au)
    • H01L2224/486Principal constituent of the connecting portion of the wire connector being Gold (Au) with a principal constituent of the bonding area being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/48617Principal constituent of the connecting portion of the wire connector being Gold (Au) with a principal constituent of the bonding area being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 400°C and less than 950 °C
    • H01L2224/48624Aluminium (Al) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/485Material
    • H01L2224/48505Material at the bonding interface
    • H01L2224/48699Principal constituent of the connecting portion of the wire connector being Aluminium (Al)
    • H01L2224/487Principal constituent of the connecting portion of the wire connector being Aluminium (Al) with a principal constituent of the bonding area being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/48717Principal constituent of the connecting portion of the wire connector being Aluminium (Al) with a principal constituent of the bonding area being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 400°C and less than 950 °C
    • H01L2224/48724Aluminium (Al) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/485Material
    • H01L2224/48505Material at the bonding interface
    • H01L2224/48799Principal constituent of the connecting portion of the wire connector being Copper (Cu)
    • H01L2224/488Principal constituent of the connecting portion of the wire connector being Copper (Cu) with a principal constituent of the bonding area being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/48817Principal constituent of the connecting portion of the wire connector being Copper (Cu) with a principal constituent of the bonding area being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 400°C and less than 950 °C
    • H01L2224/48824Aluminium (Al) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/4901Structure
    • H01L2224/4903Connectors having different sizes, e.g. different diameters
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/491Disposition
    • H01L2224/4912Layout
    • H01L2224/49171Fan-out arrangements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/495Material
    • H01L2224/49505Connectors having different materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/8338Bonding interfaces outside the semiconductor or solid-state body
    • H01L2224/83385Shape, e.g. interlocking features
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/8338Bonding interfaces outside the semiconductor or solid-state body
    • H01L2224/83399Material
    • H01L2224/834Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/83438Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/83439Silver [Ag] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/83909Post-treatment of the layer connector or bonding area
    • H01L2224/8392Applying permanent coating, e.g. protective coating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/83909Post-treatment of the layer connector or bonding area
    • H01L2224/83951Forming additional members, e.g. for reinforcing, fillet sealant
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/84Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a strap connector
    • H01L2224/848Bonding techniques
    • H01L2224/84801Soldering or alloying
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/84Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a strap connector
    • H01L2224/848Bonding techniques
    • H01L2224/8485Bonding techniques using a polymer adhesive, e.g. an adhesive based on silicone, epoxy, polyimide, polyester
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/84Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a strap connector
    • H01L2224/84909Post-treatment of the connector or bonding area
    • H01L2224/8492Applying permanent coating, e.g. protective coating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/85Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
    • H01L2224/85909Post-treatment of the connector or wire bonding area
    • H01L2224/8592Applying permanent coating, e.g. protective coating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L24/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L24/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/73Means for bonding being of different types provided for in two or more of groups H01L24/10, H01L24/18, H01L24/26, H01L24/34, H01L24/42, H01L24/50, H01L24/63, H01L24/71
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1305Bipolar Junction Transistor [BJT]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1306Field-effect transistor [FET]
    • H01L2924/13091Metal-Oxide-Semiconductor Field-Effect Transistor [MOSFET]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/156Material
    • H01L2924/157Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2924/15738Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950 C and less than 1550 C
    • H01L2924/15747Copper [Cu] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • H01L2924/183Connection portion, e.g. seal
    • H01L2924/18301Connection portion, e.g. seal being an anchoring portion, i.e. mechanical interlocking between the encapsulation resin and another package part
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/35Mechanical effects
    • H01L2924/351Thermal stress

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Geometry (AREA)
  • Manufacturing & Machinery (AREA)
  • Lead Frames For Integrated Circuits (AREA)

Abstract

【課題】外部接続端子を有する基材表面の絶縁膜を部分的に除去し、基材表面に選択的にZnめっきしてから加熱・合金化処理することによって、金属部材の材質によらず同一の処理条件で封止樹脂との接着強度を向上できる高い信頼性の半導体装置を提供する。
【解決手段】金属部材の高接着化処理として、基材1表面にめっきされたZnと前記基材1との合金化処理を行ったリードフレーム等の金属部材1aを用いて樹脂封止するものである。
【選択図】図1

Description

本発明は、半導体装置に関し、例えば金属部材を用いる樹脂封止型半導体装置に適用して有効な技術である。
自動車分野等で使われる半導体装置は、使用環境が厳しいことから民生用や産業用の製品に比べてはるかに高い信頼性が要求される。金属部材を用いる樹脂封止型の半導体装置の場合、樹脂の吸湿と封止体(パッケージ)内の熱応力によって封止樹脂が金属部材(金属リード等)と剥離する。その剥離が原因となって半導体素子と金属部材の接合部にクラックが発生して不良に至っている。
従来の金属部材と封止樹脂の高接着化法として、めっきやエッチングにより金属部材表面を粗化する方法が知られている。
例えば、特開平9−148508号公報(特許文献1)には、樹脂封止型半導体装置に関して次のことが開示されている。Cu系あるいはFe系リードフレームに限界電流密度を超える電流密度でCu、CuNi、Zn、Niなどを電気めっきして針状あるいは樹枝状の粗化層を形成する。その粗化層の上に限界電流密度以下の電流密度でCu/Znの2層、CuZn、Cr、ZnCr、Ni/InZnの2層、NiP、Ni/CuZnの2層などの電気めっきを行って被覆層を形成する。これらの粗化層と被覆層とによって、リードフレームと樹脂との接着強度を向上し、耐湿性あるいは耐熱衝撃性などの信頼性を向上する。
また、特開2002−299538号公報(特許文献2)には、リードフレームとそれを用いた半導体パッケージに関して次のことが開示されている。リードフレームの封止樹脂と接する表面に粗面化めっきを行い、この粗面化めっき上のワイヤーボンディングに必要な部分に金属めっきを行う。
さらに、特開平8−46116号公報(特許文献3)には、リードフレームに関して次のことが開示されている。リードフレームの少なくともモールドされる部分の表面の一部に、次のいずれかの方法によって粗化処理面を形成する。一つの方法はCuやAlを塩化第2鉄やヒドラジン等の水溶性還元剤を含む水溶液中でエッチング処理する。他の方法は硝酸塩ベースの電解液を用いて電圧10V以上50V以下、陽極電流密度40A/dm以上200A/dm以下の処理条件で電解エッチングする。これらの粗化処理面の形成によってリードフレームとモールド樹脂との密着性を向上する。
特開平9−148508号公報 特開2002−299538号公報 特開平8−46116号公報
特許文献1及び特許文献2の粗面化めっき技術では、粗面化めっきの材質によってリードフレームとめっき膜との密着性が上がらない。また、特許文献3のエッチングによる粗面化技術では、リードフレームの材質が限られてしまう。したがって、リードフレーム等の金属部材と封止樹脂との接着性が向上しない。
その他の課題と新規な特徴は、本明細書の記述及び添付図面から明らかになるであろう。
一つの実施の形態による半導体装置の製造方法は、基材表面にめっきされたZnと前記基材との合金化処理を行ったリードフレーム等の金属部材を用いて樹脂封止するものである。
前記一つの実施の形態を例にとれば、金属部材と封止樹脂の接着性を向上することができる。
実施の形態1に係る半導体装置の製造方法を示す工程フロー図及び対応する概略断面図である。 実施の形態1〜実施の形態7に係るオーバーハング構造の定義を示す概略断面図である。 Cu板へのZnめっき処理時間とせん断強度を示す図である。 NiめっきCu板へのZnめっき処理時間とせん断強度を示す図である。 Cu板のZn拡散処理条件とせん断強度の関係を示す図である。 NiめっきCu板のZn拡散条件とせん断強度の関係を示す図である。 Cu板に対する比較例の表面処理法とZn拡散合金化処理法とのせん断強度の比較図である。 Znめっき時間を変えて拡散処理したCu板のモールド後の断面組織を示す断面SEM像である。 Znめっきし拡散処理したNiめっきCu板のモールド前後の断面組織を示す断面SEM像である。 Cu板に対する各表面処理後の表面形態と断面形状のSEM像である。 Cu板に対する各表面処理法のモールド前後の断面形状のSEM像とである。 実施の形態2に係る半導体装置の製造方法を示す工程フロー図である。 Zn拡散合金化処理前のリードフレームの一部外観を示す図である。 リードフレームへのマスク冶具取り付け構造を示す図である。 マスク冶具を取り付けたリードフレームの電気Znめっき方法を示す図である。 マスク冶具による選択Znめっき前及びめっき、合金処理化後のリードフレーム外観を示す図である。 実施の形態2に係る半導体装置の製造方法により製造された半導体装置の示す図である。 実施の形態3に係る半導体装置の製造方法に基づく製造工程を示す工程フロー図である。 実施の形態3に係る半導体装置の製造方法の工程フローの各工程に対応するリードフレーム外観平面図と断面図である。 実施の形態3に係る半導体装置の製造方法により製造された半導体装置を示す図である。 実施の形態4に係る半導体装置の製造方法を示すリードフレーム外観平面図と断面図である。 実施の形態5に係る半導体装置の製造方法に基づく製造工程を示す工程フロー図である。 実施の形態5に係る半導体装置の製造方法により製造された半導体装置を示す図である。 実施の形態6に係る半導体装置の製造方法に基づく製造工程を示す工程フロー図である。 実施の形態6に係る半導体装置の製造方法により製造された半導体装置を示す図である。 実施の形態7に係る半導体装置の製造方法により製造された半導体装置を示す図である。 実施の形態1〜実施の形態7を適用する半導体装置のリードフレーム表面のメタライズ仕様とダイボンド材と接続材等との関係を示す図である。
1.先ず、本願発明者の本願に先立った検討及び実験、実験結果の解析等により新たに判明した問題点を下記する。
(1)メッキによる粗化法
Cu系やFe系リードフレームにZn、Cu、Ni等を粗化めっきし、さらに被覆層を形成する方法において、粗化めっきの材質によって次のような問題点がある。その結果、耐湿性や耐熱衝撃性に優れた樹脂封止型半導体装置を提供するのが難しいという問題がめっき粗化法にある。
(a)特にZnめっきの場合には、粗化めっき前の脱脂や酸化膜除去が不完全な場合に下地との密着性が上がらず、めっき膜が弱い力で下地のリードフレームと界面剥離を生じる。
(b)特に、NiめっきCuフレームのようにNiとCuが表面に露出したリードフレームの場合、NiとCuによって前処理液が異なるため全ての材質の表面を最善の状態に揃えることが難しい。同じめっき処理でCu面とNi面のいずれにも密着性に優れかつ大きなアンカー効果が得られる凹凸を持つ粗化面を得ることは困難である。
(c)また、Cuの粗化めっきの場合には、下地Niとは密着性が悪く下地材質を選ぶことが難しい。下地Cuの場合には樹枝状の粗化層の形成によって接着強度を向上できるが、樹枝状の幹の太さと粗化層厚さの制御が難しく、安定して高強度の接着部を得ることが難しい。樹枝状粗化層の厚さを厚くすると遊離したCuの析出物が増えて粗化層自体の強度が低下し、そのため高いアンカー効果を得るには限界がある。
(d)また、Niの粗化めっきはCuやNiと密着性に優れるものの、その凹凸形状はV字状で上部に向かって開口径が拡がった形をしており、十分なアンカー効果が得られない。このため、下地CuやNiに対して同じめっき粗化法で下地材質に依らず高強度の接着部を得ることが難しい。
(2)エッチングによる粗化法
一方のエッチングによる粗化法は、次のような問題がある。
(a)表面がエッチングによって削られるため、めっき部材に対してはめっき膜が無くなる可能性がある。また、エッチング液は金属材料によって異なるため、異種金属からなる複合材では各材質の表面を均一に粗化することができず、接着強度の低い個所ができてしまう。
(b)また、エッチングで大きなアンカー効果が得られる材質はエッチングされ易いCuなどに限られており、Niなどの耐食性の良い材料ではエッチング粗化の適用が難しい。このため、適用が下地がCuのリードフレームに限られる。この場合、粗化面の剥離方向の接着強度がそれほど高くないため、接着部のCu/樹脂界面が剥離してチップのはんだ接合部にクラックが早期に発生して、耐熱衝撃信頼性が低くなる。特に封止樹脂と接着する面積が小さい、例えば、片面モールドのパッケージの場合に、問題となりやすい。
2.実施の形態の詳細
以下、図面を参照しながら、実施の形態について詳細に説明する。
以下の実施の形態においては便宜上その必要があるときは、複数のセクションまたは実施の形態に分割して説明する。しかし、特に明示した場合を除き、それらはお互いに無関係なものではなく、一方は他方の一部または全部の変形例、応用例、詳細説明、補足説明等の関係にある。また、以下の実施の形態において、要素の数等(個数、数値、量、範囲等を含む)に言及する場合、その特定の数に限定されるものではなく、特定の数以上でも以下でもよい。ただし、特に明示した場合および原理的に明らかに特定の数に限定される場合等を除く。
さらに、以下の実施の形態において、その構成要素(要素ステップ等も含む)は、特に明示した場合および原理的に明らかに必須であると考えられる場合等を除き、必ずしも必須のものではない。同様に、以下の実施の形態において、構成要素等の形状、位置関係等に言及するときは、実質的にその形状等に近似または類似するもの等を含むものとする。ただし、特に明示した場合および原理的に明らかにそうでないと考えられる場合等を除く。このことは、上記数等(個数、数値、量、範囲等を含む)についても同様である。
なお、実施の形態を説明するための全図において、同一の機能を有する部材には同一または関連する符号を付し、その繰り返しの説明は省略する。また、以下の実施の形態では、特に必要なとき以外は同一または同様な部分の説明を原則として繰り返さない。
<実施の形態1>
(1)構成・方法
図1は、実施の形態1に係る半導体装置の製造方法を示す工程フロー図及び対応する概略断面図である。
図1の(A)、(B)、(C)、(D)は左側の各工程に対応する概略断面図である。この概略断面図は、所定形状に加工され外部接続端子を有する基材の一部分を示すものであり、半導体素子が接着されない領域でかつ下記するZn膜4のめっきが施される領域である。前記外部接続端子と前記半導体素子が接続される領域とは図示していない。
(a)金属部材を準備する工程
最初に組立工程で使用する金属部材を準備する工程について説明する。図1(A)に示すように、所定形状に加工され外部接続端子を有する基材1を用意する(工程S11)。ここで、基材1は例えばリードフレーム等である。
基材1は例えばCu又はCu合金等の金属を含みかつその表面には例えばNi、Cu、Ag、Pd/Au等のいずれかのメタライズ層又は複数のメタライズ層を有している(不図示)。
基材1の表面は同図(A)の概略断面図に示すように酸化膜(自然酸化膜)2が形成されている。
次に同図(B)に示すように、基材1の表面の脱脂、酸洗(例えばアルカリ電界脱脂、水洗、酸洗等)の処理を行う(工程S12)。
同図(C)に示すように、基材1の表面にZn膜4をめっきにより形成する(工程S13)。半導体素子が接続される領域などの一部の領域にはZn膜4を形成しない。すなわち、基材1の表面に選択的にZn膜4を形成する。Zn膜4は0.1μm〜数10μm望ましくは1μm〜5μmの厚さを有する。Zn膜4は例えばめっきにより形成する。次にZn膜4が形成された基材1を非酸化あるいは還元雰囲気中で加熱してZn膜4と金属部材1との相互拡散による合金化処理を行う(工程S14)。加熱温度は200℃〜600℃望ましくは300℃〜400℃である。
これにより、基材1の表面にオーバーハング構造の凹凸表面を有する合金層5を形成する。すなわち、Znを拡散合金化処理した金属部材1aが準備される(工程S15)。なお、基材1の上面の他に下面や側面を封止樹脂で覆う場合は、合金層5を下面や側面にも形成する。
(b)組立工程
次に半導体装置の組立方法について説明する。金属部材1aと半導体素子を準備する(工程S15、S16)。そして、金属部材1aのZn膜4が形成されない所定領域(不図示)に前記半導体素子(不図示)を接着する(工程S17)。前記所定領域は半導体接着部であり、ダイパッド又はタブ等である。ダイボンド材料としては、例えば、高融点はんだ、焼結Agペースト、樹脂接着Agペースト等を用いる。ここで、ダイボンド材料とは半導体素子を半導体素子接着部に接着する材料である。前記半導体素子の電極(不図示)と金属部材1aの外部接続端子とを導体により電気的に接続する(工程S18)。導体としては、例えばボンディングワイヤ(不図示)又はリボン(不図示)を使用する。前記半導体素子の電極は、例えばAl等で形成している。ボンディングワイヤ材は、例えばAlまたはAu等である。リボン材は、例えばAl等である。
さらに前記半導体素子、金属部材1aを封止樹脂(不図示)で封止して半導体装置を形成する(工程S19)。封止は、例えば、熱硬化性のエポキシ樹脂を用いてトランスファーモールド法で行う。前記エポキシ樹脂にはフィラーを含んでいる。半導体素子が搭載される金属部材1aの上面の他に、金属部材1aの下面や側面に合金層5が形成されている場合は、下面や側面も封止樹脂で覆う。
工程S17、S18は、工程S12の前に行っても良い。すなわち、金属部材1aのZn膜4が形成されない所定領域に半導体素子を接着する(工程S17)。前記半導体素子の電極と金属部材1aの外部接続端子とを導体により電気的に接続する(工程S18)。その後工程S12、S13、S14、S19の各工程を施す方法としても良い。
(2)メカニズム
次に、前記したオーバーハング構造の凹凸表面を有する合金層5が形成されるメカニズムを図1に基づき説明する。
同図(A)に示す基材1に脱脂・酸洗いの前処理を施す。これによって、同図(B)に示すように基材1の表面に酸化膜2が残存酸化膜3として選択的に残存する。従って、基材1の表面に高い電流密度で高速電気めっきしたZn膜4は、同図(C)に示すように残存酸化膜3により基材1の表面に析出する箇所がミクロレベルで見ると全面均一ではない。析出開始点が局所的に分散した状態で存在している。
基材1とZn膜4の密着度合いは、析出時期の違いによる有意差が存在する。このためZn膜4が融けない条件で拡散処理を施すと、Zn膜4と基材1との相互拡散により合金層5を形成する箇所が基材1の表面全面一様ではなく局所的に進行する。その結果、合金化した後の表面にはナノメートル(10−9m)からマイクロメートル(10−6m)レベルの凹凸が形成される。基材1の金属元素はZn膜4内への拡散流入口から広がるように合金層5を形成する。Zn膜4の金属元素は拡散流入口から基材1側に広がってこの拡散流入口の領域を盛り上げるように合金層5を成長させていく。
このとき、流入口から遠い位置は凹む。また、相互の拡散速度の違いにより拡散速度の速い金属元素側でカーケンダルボイドが発生する。そのカーケンダルボイドの一部が表面に露出すると開口部が形成されて、内側で凹んだオーバーハング構造が形成されるのである。
この構造を有する凹凸は成膜・拡散処理のプロセス特有のものであり、合金層5と基材1との界面が存在せず結晶粒・組成ともに基材1から連続した組織となっている点に特徴がある。
このような合金層5は基材1と一体化しているためこの合金層5が剥離することは無い。合金層5の表面の微細でオーバーハング構造を有する凹凸面と封止樹脂とは強固なアンカー効果で結合するためこの合金層5と封止樹脂との界面で剥離することが無いのである。
基材1の材質が異なっても相互拡散現象は同様である。したがって、基材1の材質が例示したNi、Cu、Ag、Pd/Au系と異なる金属である場合でも、同一の処理プロセスで封止樹脂との高接着化が可能な半導体装置を得ることができる。
また、めっきするZn膜4の厚さは数百nm〜数十μm程度の厚さで必要な凹凸を形成できるため、成膜のためのめっき時間が短くまためっき液の消耗もわずかなため、低コストの処理プロセスを実現できる。
このような実施の形態1の製造方法によれば、機材の材質に依らず封止樹脂との接着強度が樹脂内破断を呈する強さを持つ。高温高湿環境や激しい温度変動に曝されても封止樹脂と金属部材との接着界面が剥離せず、長期に渡って高い信頼性が得られる樹脂封止型半導体装置を得ることができる。
前記で説明した、オーバーハング構造の凹凸表面を有する合金層5が形成されるメカニズムは、後ほど述べる実施の形態2〜実施の形態7においても同様である。すなわち、実施の形態1と同様なメカニズムで合金層が形成される。
(3)オーバーハング構造の定義
次に、実施の形態1で記載した凹凸のオーバーハング構造の定義について図2を用いて説明する。
図2は、実施の形態1〜実施の形態7に係るオーバーハング構造の定義を示す断面図である。同図は合金化層5を含む金属部材1aの一部分の断面図である。同図に示すように、金属部材1aの底面に対する垂線6を基準として上部の出っ張り部7に比べて下部に凹み8が存在する構造のことであり、本明細書中でオーバーハング構造と定義する。したがって、後ほど述べる実施の形態2〜実施の形態7においても同様である。
(4)実験結果
次に、実施の形態1に係る半導体装置の製造方法の実験結果を図3〜図11に基づき述べる。
図3はCu板へのZnめっき処理時間と剪断強度を示す図である。図4はNiめっきCu板へのZnめっき処理時間と剪断強度を示す図である。
基材がCu板である場合(図3)、基材がNiめっきCu板である場合(図4)、それぞれに対する封止樹脂との接着強度を評価したものである。すなわち、接着強度は剪断強度(MPa)で表している。
図3、図4それぞれには、Znめっき無しのサンプル、各膜厚にZnめっきしたサンプル、各膜厚のZnめっき品を400℃で2分間加熱(熱処理)したサンプルそれぞれについて、封止樹脂との接着強度を載せている。なお、Znめっきはめっき液温度25℃、電流密度3A/dmの条件で行っている。Znめっきの各膜厚はめっき処理時間で記載している。Znめっき無しのサンプルはめっき処理時間0sに対応し、未処理と表示している。
また、接着強度は、封止樹脂モールド後と樹脂モールドされたサンプルを85%/85℃−168h吸湿処理し、260℃×3回のリフロー処理した後のそれぞれの測定結果を載せている。前者を「樹脂モールド後」と、後者を「吸湿・リフロー後」と表示している。
図3のCu板、図4のNiめっきCu板ともに厚さは1mmである。
図5はCu板のZn拡散処理条件と剪断強度の関係を示す図である。図6はNiめっきCu板のZn拡散処理条件と剪断強度の関係を示す図である。
図5及び図6には、Cu板、NiめっきCu板それぞれへの熱処理温度と時間(Zn拡散処理条件)を変えたときの封止樹脂の接着強度を示す。Cu板の厚さは0.5mm、NiめっきCu板の厚さは1mmである。接着強度は図3、図4と同様に剪断強度(MPa)で表している。また、Znめっき時間は、図5及び図6ともに20sであり、厚さが0.2μmである。Znめっきはめっき液温度25℃、電流密度3A/dmの条件で行っている。封止樹脂は、エポキシ樹脂である。
図7は、Cu板に対する比較例の表面処理法と実施の形態1に従ったZn拡散合金化処理法との剪断強度の比較を示す図である。
同図において、比較例の表面処理法は、エッチングによる表面粗化(エッチ粗化)とCuめっき粗化であり、リファレンスとして表面粗化を行わないCu板も比較対象とした。表面粗化を行わないCu板は「ref」と表示している。
横軸にはCuめっき時間、Znめっき時間を表す。Znめっきはめっき液温度25℃、電流密度3A/dmの条件で行っている。基材は1mm厚のCu板である。同図には2通りのサンプルの測定結果を記載している。一つは封止樹脂モールド後のサンプルである。もう一つは封止樹脂モールド後85%/85℃−168h吸湿処理し、260℃×3回のリフロー処理した後のサンプルである。前者を「樹脂モールド後」と、後者を「吸湿・リフロー後」と表示している。
図7より、Znめっき時間100s以上において、樹脂モールド後、吸湿・リフロー後ともに比較例の表面処理法よりもすぐれた剪断強度を有することがわかる。
図3ないし図7からわかるように、Cu板は、400℃の加熱温度で、また、NiめっきCu板の場合は、250℃以上の加熱温度で熱処理を加えることで加熱無しの場合に比べ接着強度の向上が確認できる。
特にNiめっきCu板の場合は、250℃以上の加熱温度で熱処理を加えることで強度の飛躍的な向上が確認できた。
Cu板、NiめっきCu板共に最大強度は400℃の加熱条件において得られている。
これらの結果から、Cu板やNiめっきCu板に対してZnめっきのみでは安定した樹脂接着性は得られず、熱処理を加えることで安定した高い接着強度が得られることが分かる。さらに、比較例のエッチング粗化法やCuめっき粗化法に比べても剪断強度が向上していることがわかる。
また、基材のCu板、NiめっきCu板共に、吸湿・リフロー劣化が少なく高強度となるZnめっき条件として、めっき液温度25℃、電流密度3A/dmの条件でめっき時間100s以上(Zn膜厚≧約1μm)が望ましいことが分かった。
図8はZnめっき時間を変えて400℃熱処理の拡散処理したCu板の封止樹脂モールド後の断面組織を示す断面SEM(Scanning Electron Microscope)像である。Znめっき時間は、同図(A)が20s、同図(B)が50s、同図(C)が100s、同図(D)が200sである。図9はZnめっきし400℃熱処理の拡散処理したNiめっきCu板の封止樹脂モールド前後の断面組織を示す断面SEM像である。同図(A)は封止樹脂モールド前の断面組織、同図(B)は封止樹脂モールド後の断面組織である。Znめっき時間は、同図(A)及び(B)共に100sである。図8及び図9のSEM像の倍率は5万倍で全て同一の倍率で撮影している。Znめっきはめっき液温度25℃、電流密度3A/dmの条件で行っている。
図8及び図9(B)は、金属部材と封止樹脂との接着界面の組織を示している。図8の金属部材はZnとCuとの合金で、図9の金属部材はZnとNiめっきCuとの合金である。
金属部材の表面層には不定形で細かいピッチの凹凸が形成され、封止樹脂に含まれるフィラーは凸部の上方に留まっている。一方、封止樹脂の樹脂成分が凹部の空間に浸透・充填されて良好に密着した界面が形成されている状況が確認される。
すなわち、Znめっき時間が20s、50sでは、金属表面の粗化が十分とは言えず、必要な高さ、形状のオーバーハング構造を有する凹凸面とはならない。しかし、Znめっき時間が100s、200sでは充分な高さのオーバーハング構造を有する凹凸面が形成され樹脂成分が凹部の空間に浸透・充填されて機械的なアンカー効果による樹脂と金属との結合状態となる。
樹脂に上向きの力が加わった場合でも、形状的に奥に浸入した樹脂が金属部分と絡んで上方に引き抜けない個所が各所に有り、強い機械的アンカー効果が得られる凹凸形状となっていることが分かる。
また、図10はCu板に対する各表面処理後の表面形態(上段)と断面形状(下段)を示すSEM像である。同図(A)はエッチング粗化面、同図(B)はCuめっき粗化面、同図(C)はZnめっき拡散粗化面である。いずれも封止樹脂モールド前の状態である。なお、同図(A)と(B)との表面形態(上段)は45度傾斜して撮影している。一方、同図(C)の表面形態(上段)は傾斜なしで撮影している。同図(B)のCuめっき時間は120s、同図(C)のZnめっき時間は100sである。同図からわかるように、Znめっき拡散粗化面でのオーバーハング構造の高さは他のエッチング粗化面やCuめっき粗化面よりも高いことがわかる。図11はCu板に対する各表面処理法の封止樹脂モールド前後の断面形状を示すSEM像である。同図の上段が封止樹脂モールド前、下段が封止樹脂モールド後である。同図(A)はエッチング粗化と樹脂との界面の断面形状、同図(B)はCuめっき粗化と樹脂との界面の断面形状、同図(C)はZnめっき拡散粗化と樹脂との界面の断面形状である。同図(C)のZnめっき拡散粗化は、実施の形態1に沿ったものである。また、同図(A)のサンプルの剪断強度は、23.2MPa、同図(B)のサンプルの剪断強度は、25.6MPa、同図(C)のサンプルの剪断強度は、30.0MPaである。Znめっき拡散粗化の剪断強度が一番大きく、優れた樹脂接着強度を有する。
実施の形態1に従ったZnめっき後熱処理による拡散粗化を行った粗化面は、比較例のエッチング粗化面やCuめっき粗化面に比べて高さが高くかつ多数の凹み部を有するオーバーハング構造の複数の凹凸を持つ合金層が形成されている。また、このオーバーハング構造の複数の凹凸面に封止樹脂が充分に充填されている。
(5)まとめ
以上のように、金属部材表面にオーバーハング構造を有する複数の凹凸を持つZnを含む層を形成したことにより、封止工程で接着された封止樹脂が、金属部材の凹部に浸入して密着性の良好な界面が形成される。封止樹脂と金属部材との機械的アンカー効果によって強固な接着部が得られる。
アンカー効果による接着部は、化学的相互作用による接着部と異なり水分の侵入によって接着強度が影響を受けることが無く、高温高湿環境化に曝された後も高い接着信頼性を保つことができる。その結果、半導体素子と金属部材の半導体素子接着部との接合部に封止樹脂によって圧縮応力を加えることができる。この接合部のクラック発生を防止して繰り返しの温度変動が加わる環境下においても高い信頼性が得られる樹脂封止型半導体装置を提供できる。自動車分野等の過酷環境で使われるような高い信頼性を有する半導体装置を得ることができる。
したがって、高温・高湿環境下や繰り返し熱応力が加わった場合にも両者の剥離を防ぐことができ高い信頼性を有する半導体装置の製造方法を得ることができる。
また、金属部材の高接着化処理として、Znめっきしてから加熱・合金化処理する方法としたことにより、金属部材の材質によらず同一の処理条件で封止樹脂との接着強度を向上できる。その結果、金属部材が異種金属から成る複合
部材であっても、高い信頼性の半導体装置を提供できるものである。
さらに、金属種に依らず同一の処理で樹脂との接着性を向上できるため、金属部材の処理ラインが少なくて済み、設備コストを低減できるという効果もある。
また、Znめっき液は、電極にZn金属板を用いることで液の消耗が少なくてすむ。前処理が比較的ラフで良くかつ高速めっきでめっき時間を短くできる。したがって、ランニングコストの低い処理法を提供でき生産コストを安くできるという効果がある。
<実施の形態2>
図12は、実施の形態2に係る半導体装置の製造方法を示す工程フロー図である。図13〜図16は、図12に示す工程フローの一工程を示す図である。図13はZn合金化処理前のリードフレームの一部を示している。同図(A)は平面図、同図(B)は同図(A)におけるa−a´で切断した断面図である。図14はリードフレームへのマスク冶具取り付け構造を示す図である。同図(A)は断面図、同図(B)は同図(A)をW方向から観察した側面図である。図15はマスク冶具を取り付けたリードフレームの電気Znめっき方法を示す図である。図16はマスク冶具による選択Znめっき前及びめっき、合金化処理後のリードフレーム外観を示す図である。同図(A)はめっき前のリードフレーム外観平面図、同図(B)はめっき、合金化処理化のリードフレーム外観平面図である。図17は、実施の形態2に係る半導体装置の製造方法により製造された半導体装置の平面図及び断面図である。同図(A)は半導体装置の封止樹脂の上部を除いた平面図で、同図(B)は同図(A)におけるa−a´で切断した断面図である。
実施の形態2はZnめっきして合金化処理したリードフレームを用いた半導体装置の製造方法である。
図12の工程フローに沿って、図12及び図13〜図17に基づき実施の形態2を説明する。
(1)リードフレームを準備する工程
最初に、組立工程で使用するリードフレームを準備する工程について説明する。図13(A)、(B)に記載するような、所定形状に加工され外部接続端子を有するリードフレーム21を準備する(工程S21)。ここで、リードフレーム21はダイパッド9とヘッダー10とダイパッド用リード端子11とを含む。また、リードフレーム21は主電極用ボンディングパッド12と主電極用リード端子13と制御電極用ボンディングパッド14と制御電極用リード端子15とを含む。さらにリードフレーム21はフレーム枠19と吊りリード20とを含む。ヘッダー10には貫通孔を有する。ダイパッド9とヘッダー10との間には封止樹脂固着溝16を有する。ダイパッド9にはダイパッド領域33をマスクする第1のマスキング領域17を有する。リードフレーム21はダイパッド用リード端子11の一部と主電極用ボンディングパッド12と主電極用リード端子13とをマスクする第2のマスキング領域18を有する。また、リードフレーム21は制御電極用ボンディングパッド14と制御電極用リード端子15とフレーム枠19とをマスクする第2のマスキング領域18を有する。
リードフレーム21は基材1に、ダイパッド領域33は半導体素子接着部に、ダイパッド用リード端子11と主電極用リード端子13と制御電極用リード端子15とは外部接続端子に対応する。主電極用リード端子13は第1リード端子と、制御電極用リード端子15は第2リード端子と、ダイパッド用リード端子11は第3リード端子ともいう。主電極用ボンディングパッド12は第1パッドと、制御電極用ボンディングパッド14は第2パッドと、ダイパッド9は第3パッドともいう。
このリードフレーム21を脱脂、酸洗の処理を行う(工程S22)。例えばアルカリ電界脱脂、水洗、酸洗等を行う。
そして、図14に示すように、この脱脂、酸洗されたリードフレーム21のめっきしない領域(マスキング領域17、18)をマスク冶具であるゴムマスク24、25で覆う。下押さえ冶具22と上押さえ冶具23とでリードフレーム21とゴムマスク24、25とを挟みボルト26とナット27で固定する。そして、図15に示すように、マスク治具を取り付けたリードフレーム21と電極29とめっき液30とを容器31に入れ、リードフレーム21と電極29とを電源28に接続してZnの選択電気めっきを行う(工程S23)。この時の電気めっきは、電流密度は3A/dmでめっき時間は200sである。
そして、Znが選択電気めっきされたリードフレーム21をHガスの雰囲気で400℃で2分間加熱してZnの拡散、合金化処理を行う(工程S24)。これによってZnを拡散し合金化処理されたリードフレーム21aが準備できる。
この時の状態およびめっき前の状態を図16に示す。同図(A)は、選択めっき前のリードフレーム21の一部外観を示す平面図であり、同図(B)は、選択めっき後合金化処理されたリードフレーム21aの一部外観を示す平面図である。
Znめっきされ合金化処理されたZn粗化合金層32a、32b、32cは、実施の形態1に係る半導体装置のZn膜4と金属部材1との相互拡散により合金化され、金属部材1の表面にオーバーハング構造の凹凸表面を有する合金層5に対応する。
(2)組立工程
次に半導体装置の組立工程について説明する。Znを拡散し合金化処理されたリードフレーム21aと半導体素子34とを準備する(工程S25、工程S26)。ここで、半導体素子34は、例えば、MOSトランジスタやバイポーラトランジスタなどの半導体チップである。半導体素子34は主電極35と制御電極36と裏面電極36とを含む。主電極35は第1電極と、制御電極36は第2電極と、裏面電極37は第3電極ともいう。図17に示すように半導体素子34の裏面電極37をダイパッド9のダイパッド領域33上にダイボンド材料38によって接着する(工程S27)。ここで、ダイボンド材料38としては、高融点はんだ、焼結Agペースト、樹脂接着Agペースト等を使用することができる。
半導体素子34の主電極35とリード端子15の主電極用ボンディングパッド12間をワイヤ39で接続する(工程S28)。また、制御電極36とリード端子13の制御電極用ボンディングパッド14間をワイヤ40で接続する(工程S28)。ワイヤ39、40の替わりにリボンやリードで接続してもよい。また、ワイヤ、リボン、リードの材質はAlの他にCuやAuであってもよい。
その後リードフレーム21aと半導体素子34とワイヤ39、40とを封止樹脂41で封止する(工程S29)。封止は、例えば、熱硬化性のエポキシ樹脂を用いてトランスファーモールド法で行う。前記エポキシ樹脂にはフィラーを含んでいる。
そして実装基板に接続される箇所等の金属リード露出部にはんだめっき42a、42bを施す(工程S30)。最後にリードフレーム21aを切断、成形して(工程S31)、図17に示す半導体装置45を完成する(工程S32)。
図17に示すようにZn粗化合金層、32b、32c、32dは封止樹脂41に覆われ、封止樹脂41との接着強度を向上している。
(3)まとめ
実施の形態2によれば、リードフレーム21のダイボンド領域33とワイヤやリボンをボンディングする領域12、14を除き、少なくとも封止樹脂41で封止される領域にZnめっきを施している。加熱処理によりZnとリードフレーム21の金属とのZn粗化合金層32a、32b、32c、32dを形成している。これらにより、封止樹脂41をモールドした後のリードフレーム21aと封止樹脂41の界面接着強度を大幅に向上できる。
したがって、封止樹脂41が機械的なアンカー効果でダイパッド9やダイパッド用リード端子11に強固に接着した半導体装置となる。ダイパッド9やダイパッド用リード端子11と封止樹脂41の界面が剥離することがない。その結果、封止樹脂41内の前記界面での熱応力に伴うクラックの発生を防ぎ高い信頼性の半導体装置を提供することができる。
また、ダイボンディングやワイヤボンディングの品質が劣化することなくダイパッド9やボンディングパッド12、14と封止樹脂41の界面が剥がれない半導体装置となる。
その結果、各接合部(封止樹脂41とダイパッド9やダイパッド用リード端子11との接合部)に温度変動に伴って発生する熱応力の集中が回避され、かつ前記接合部に常に圧縮の応力が付加される。したがって、前記接合部に貫通クラックが発生することが無くなり、高信頼な半導体装置を製造することが可能となる。
このため、特に高温・高湿の厳しい環境や繰返し温度変動が加わる環境で使用される場合でも、高い信頼性の半導体層装置を提供できる。
また、実施の形態2において、リードフレームの高接着化処理として、Znめっきしてから加熱・合金化処理する。したがって、リードフレームの材質によらず同一の処理条件で封止樹脂との接着強度を向上できる。リードフレームが異種金属から成る複合部材であっても、高い信頼性の半導体装置を提供できる。
金属種に依らず同一の処理で樹脂との接着性を向上できるため、リードフレームの処理ラインが少なくて済み、設備コストを低減できるという効果もある。また、Znめっき液は、電極にZn金属板を用いることで液の消耗が少なくて済む。前処理が比較的ラフで良くかつ高速めっきでめっき時間を短くできるため、ランニングコストの低い処理法を提供でき生産コストを安くできるという効果がある。
<実施の形態3>
図18は実施の形態3に係る半導体装置の製造方法を示す工程フロー図である。図19(A)〜(F)のそれぞれは、図18に示す工程フローに対応する平面図(左側)及び断面図(右側)であり、半導体装置一個分に該当する例である。
図20は、実施の形態3に係る半導体装置の製造方法により製造された半導体装置の平面図(A)及び断面図(B)である。同図(A)は封止樹脂の上部を削除した平面図である。同図(B)は同図(A)をa−a´で切断した断面図である。
実施の形態3も実施の形態2と同様にZn拡散合金化処理を行うものであるが、実施の形態2と異なるのは、めっき用マスクとして、めっきレジストを用いる点である。
次に図18の工程フローに沿って、図19、図20を用いて実施の形態3を説明する。
(1)リードフレームを準備する工程
最初に、組立工程で使用するリードフレームを準備する工程について説明する。図19(A)に示すようにリードフレーム21bを用意する(工程S31)ここで、リードフレーム21bは、封止樹脂固着溝16を有しないことを除いて、リードフレーム21と同じである。
同図(B)のように、リードフレーム21bのダイボンド領域33上をめっきレジスト43aで、主電極用ボンディングパッド12上をめっきレジスト43bで、制御電極用ボンディングパッド14上をめっきレジスト43cでそれぞれ覆う(工程S32)。
そして、同図(C)に示すように、リードフレーム21bの脱脂、酸洗を行い、電気Znめっきを行い、めっきレジスト43a、43b、43cで覆われていない領域にZnめっき膜44を選択的に形成する(工程S33)。めっき条件は、電流密度3A/dmでめっき時間は200sである。
そして、めっきレジスト43a、43b、43cを除去する(工程S34)。その後、同図(D)に示すように、Zn拡散合金化処理を行いZn粗化合金層32a、32b、32c、32dを形成する(工程S35)。合金化処理の条件は、Hガス雰囲気で、加熱温度400℃、加熱時間2分である。これによってZn拡散合金化処理されたリードフレーム21cが準備できる(工程S36)。
(2)組立工程
次に半導体装置の組立工程について説明する。Zn拡散合金化処理されたリードフレーム21cと半導体素子34を準備する(工程S36、工程S37)。半導体素子34は実施の形態2と同じ半導体チップを用いる。
同図(E)に示すように、リードフレーム21bのダイパッド9上に半導体素子34の裏面電極37をダイボンディング材38でダイボンディングする(工程S38)。ダイボンディング材は、高融点はんだ、焼結Agペースト又は樹脂接着型Agペースト等である。高融点はんだには例えばPbはんだやSnSbはんだがある。
そして、半導体素子34の電極35、36とリード端子の主電極用ボンディングパッド12、制御電極用ボンディングパッド14間をワイヤ39、40で接続する(工程S39)。電極35、36の材料は例えばAlである。ワイヤ39、40の替わりにリボンやリードで接続してもよい。また、ワイヤ、リボン、リードの材質は、Alの他にCuやAuであってもよい。
そして、同図(F)に示すように、リードフレーム21c、半導体素子34、ワイヤ39、40、主電極用ボンディングパッド12、制御電極用ボンディングパッド14等を樹脂封止する(工程S40)。封止は、例えば、熱硬化性のエポキシ樹脂を用いてトランスファーモールド法で行う。前記エポキシ樹脂はフィラーを含んでいる。これにより封止樹脂41により半導体素子34、ワイヤ39、40、主電極用ボンディングパッド12、制御電極用ボンディングパッド14等が覆われる。なお、同図(F)の平面図においては樹脂の上部を取り除いて示している。
その後金属リード露出部のZnをアルカリ洗浄で除去し(工程S41)、金属リード露出部にはんだめっきを施し(工程S42)、リードフレーム21cの不必要な部分を切断して成形する(工程S43)。これにより、図20に示すように、半導体装置45aを完成する(工程S44)。
図19において、主電極用ボンディングパッド12、制御電極用ボンディングパッド14は、それぞれソース電極用ボンディングパッド、ゲート電極用ボンディングパッドとすることができる。
同様に、半導体素子の電極35、36は、それぞれソース電極、ゲート電極と置き換えることもできる。
また、ワイヤ39、40は、それぞれソース電極用ワイヤ、ゲート電極用ワイヤと置き換えてもよい。
(3)まとめ
実施形態3によれば、リードフレーム21のダイボンド領域33とワイヤやリボンをボンディングする領域12、14を除き、少なくとも封止樹脂41で封止される領域にZnめっきを施している。加熱処理によりZnとリードフレーム21の金属とのZn粗化合金層32b、32c、32dを形成している。これらにより、封止樹脂41をモールドした後のリードフレーム21bと封止樹脂41の界面接着強度を大幅に向上できる。すなわち、実施の形態3は、実施の形態1と実施の形態2と同様な効果を得ることができる。
実施の形態3は工程S32と工程S34と工程SBとが実施の形態2よりも多い。しかし、実施の形態3では、ダイパッドリード端子11と主電極用リード端子13と制御電極用リード端子15との封止樹脂41に覆われている部分もZn粗化処理されている。したがって、実施の形態3は実施の形態2に比べてリードフレーム21bと封止樹脂41の界面接着強度を向上させることができる。
<実施の形態4>
図21は実施の形態4に係る半導体装置の製造方法を示し、各工程の平面図及び断面図である。同図(A)〜(F)のそれぞれは、左側は平面図、右側は断面図であり、半導体装置一個分に該当する例である。
実施の形態4は実施の形態3と同様に、めっきレジストを用いてZn拡散合金化処理を行うものである。しかし、実施の形態3とは、めっきレジストの形成場所が異なる。また、ダイパッド9とヘッダー10との間に封止樹脂固着溝16を有する点も実施の形態3と異なる。その他は、実施の形態3と同じである。
すなわち、図21(B)に記載するようにダイパッド用リード端子11、主電極用リード端子13、制御電極用リード端子15、フレーム枠19それぞれの表面をめっきレジスト43dで、それぞれの裏面を43eで覆う。また、ダイパッド9の裏面もめっきレジスト43fで覆う。
そして、同図(C)に示すように、リードフレーム21dの脱脂、酸洗を行う。そして、電気Znめっきを行い、めっきレジスト43a、43b、43c、43d、43e、43fで覆われていない領域にZnめっき膜44を選択的に形成する。めっき条件は、電流密度3A/dmでめっき時間は200sである。
そして、同図(D)に示すように、めっきレジスト43a、43b、43c、43d、43e、43fを除去した後、Zn拡散合金化処理を行う。そして、Zn粗化合金層32a、32b、32c、32dを形成してリードフレーム21eを準備する。Zn拡散合金化処理の条件は、Hガス雰囲気で、加熱温度400℃、加熱時間2分である。
半導体装置の組立工程は、実施の形態3と同様である。
同図(D)(E)(F)に示すように、実施の形態4では、封止樹脂41から露出するダイパッド用リード端子11、主電極用リード端子13、制御電極用リード端子15それぞれはZn粗化合金層32は形成されていない。これが実施の形態3とは異なる点である。
実施の形態4においても、実施の形態1〜実施の形態3と同様な効果を得ることができる。実施の形態4では、めっきレジストを形成する領域が実施の形態3よりも多くなる。しかし、実施の形態4では、金属リード露出部にZn粗化合金層が形成されないので、工程S3Bが不要であり、実施の形態3よりも工程を簡略することができる。
<実施の形態5>
図22は実施の形態5に係る半導体装置の製造方法を示す工程フロー図である。図23は、実施の形態5に係る半導体装置の製造方法に用いるリードフレームの平面図(A)、製造方法により製造された半導体装置の平面図(B)及び断面図(C)である。同図(B)は封止樹脂の上部を削除した平面図である。同図(C)は同図(B)におけるA−A´で切断した断面図である。
実施の形態5は、実施の形態2〜実施の形態4とは異なるのは、半導体素子をリードフレームの所定の場所に接着した後にZnめっき、Zn拡散合金化処理を行う点である。
図22に示すように、リードフレーム21fと半導体素子34を用意する(工程S51、S52)。半導体素子34は実施の形態2と同じ半導体チップを用いる。リードフレーム21fのダイパッド9上に半導体素子34の裏面電極37をダイボンド材料38aダイボンディングする(工程S53)。ダイボンド材料38aとしては、例えば、焼結Agペーストを使用する。そして、半導体素子34の主電極用電極35と主電極用ボンディングパッド12と、制御用電極36と制御電極用ボンディングパッド14とをそれぞれAlワイヤ(またはAlリボン)39、40で結線する(工程S54)。
リードフレーム21fを脱脂後、Al表面にZn置換めっき処理(ジンケート処理)を行い(工程S55)、リードフレーム21fの金属面に電気Znめっき処理を施す(工程S56)。この時のめっき条件は、電流密度は3A/dmでめっき時間は200sである。
そして、Zn拡散合金化処理を行う(工程S57)。この時の条件は、Hガスの雰囲気で、加熱温度400℃、加熱時間2分である。
その後、半導体素子34とワイヤ39、40、主電極用ボンディングパッド12、制御電極用ボンディングパッド14等とを樹脂封止する(工程S58)。封止は、例えば、熱硬化性のエポキシ樹脂を用いてトランスファーモールド法で行う。前記エポキシ樹脂にはフィラーを含んでいる。金属リード露出部のZnをアルカリ洗浄で除去する(工程S59)そして金属リード露出部にはんだめっきをする(工程S5A)。
そして、リードフレームのフレーム枠19等を切断、成形して(工程S5B)、半導体装置45bが完成する(工程S5C)。
図23(B)、(C)に示すように、ダイパッド9、ダイパッド用リード端子11、主電極用リード端子13、制御電極用リード端子15表面にはそれぞれZn粗化合金層32b、32c、32dが形成されている。したがって、これらと封止樹脂41との接着性が向上している。また、主電極35、制御電極36、主電極用ボンディングワイヤ39、制御電極用ボンディングワイヤ40表面にはそれぞれZn粗化合金層32e、32fが形成されている。したがって、これらと封止樹脂41との接着性が向上している。
実施の形態5においても実施の形態1〜実施の形態4に記載したようなすぐれた効果を得ることができる。実施の形態5ではジンケート処理が必要である。しかし、実施の形態5では、ダイボンディング・ワイヤボンディング後にZn粗化合金化処理を行うので、実施の形態2〜実施の形態4のように、リードフレームをマスク処理する必要がない。実施の形態5では実施の形態4に比べて工程を簡略化することができる。
<実施の形態6>
図24は実施の形態6に係る半導体装置の製造方法を示す工程フロー図である。図25は実施の形態6に用いるリードフレーム及び半導体装置の製造方法により製造された半導体装置である。同図(A)はリードフレームの平面図である。同図(B)リードフレームを加工した平面図である。同図(C)は封止樹脂の上部を削除した平面図である。同図(D)は同図(C)におけるa−a´で切断した断面図である。
実施の形態6は、実施の形態5と同様に、半導体素子をリードフレームの所定の場所に接着した後にZnめっき、Zn拡散合金化処理を行うものである。
図25(A)に示すように所定形状に加工された外部端子を有するリードフレーム21fを準備する(工程S61)。
同図(B)に示すようにリードフレーム21fのダイボンディング領域33、主電極用ダイボンディング12、制御電極用ダイボンディング14上にAgめっきを形成する(工程S62)。すなわち、リードフレーム21fにはダイボンド用Agめっきパッド46と主電極用Agめっきパッド47と制御電極用Agめっきパッド48とが形成される。主電極用Agめっきパッド47は第1めっきパッドと、制御電極用Agめっきパッド48は第2めっきパッドと、ダイボンド用Agめっきパッド46は第3めっきパッドともいう。
これによって組立工程で使用するリードフレーム21gが準備できる(工程S63)。
図24に示すように、リードフレーム21gと半導体素子34aを用意する(工程S63、S64)。ここで、半導体素子34aは半導体素子34と電極35、36の配置が異なるだけである。
リードフレーム21gのダイパッド9上に半導体素子34aの裏面電極37をボンド材料52でダイボンディングする(工程S65)。ボンド材料52としては、例えば、焼結Agペーストを使用する。
そして、半導体素子34aの主電極用電極35と主電極用Agめっきパッド47と、制御用電極36と制御電極用Agめっきパッド48とをそれぞれ主電極接続リード49、制御電極接続リード51で結線する(工程S66)。主電極接続リード49、制御電極接続リード51は、例えば、AgめっきされたCuリードを使用する。主電極用電極35と主電極接続リード49との接続、主電極用Agめっきパッド47と主電極接続リード49との接続にはボンド材料52を使用する。制御用電極36と制御電極接続リードとの接続、制御電極用Agめっきパッド48と制御電極接続リードとの接続にはボンド材料52を使用する。主電極接続リード49は第1接続リードと、制御電極接続リードは第2接続リードともいう。
リードフレーム21gを脱脂後、Al表面にZn置換めっき処理(ジンケート処理)を行い(工程S67)、リードフレーム21gの金属面に電気Znめっき処理を施す(工程S68)。この時のめっき条件は、電流密度は3A/dmでめっき時間は200sである。
そして、Zn拡散合金化処理を行う(工程S69)。この時の条件は、Hガスの雰囲気で、加熱温度400℃、加熱時間2分である。
その後、半導体素子34a、主電極接続リード49、制御電極接続リード51等とを樹脂封止する(工程S6A)。封止は、例えば、熱硬化性のエポキシ樹脂を用いてトランスファーモールド法で行う。前記エポキシ樹脂にはフィラーを含んでいる。金属リード露出部のZnをアルカリ洗浄で除去する(工程S6B)そして金属リード露出部にはんだめっきをする(工程S6C)。
そして、リードフレームのフレーム枠19等を切断、成形して(工程S6D)、半導体装置45bが完成する(工程S6E)。
図25(C)、(D)に示すように、ダイパッド9とダイパッド用リード端子11との表面にはそれぞれZn粗化合金層32b、32cが形成されている。主電極35と制御電極36との表面にはそれぞれZn粗化合金層32eが形成されている。主電極用リード端子13と制御電極用リード端子15と主電極接続リード49と制御電極接続リード51との表面にはそれぞれZn粗化合金層32h、32iが形成されている。したがって、これらと封止樹脂4との接着性が向上する。なお、制御電極接続リード51はZn粗化合金層32hで覆われているので、直接図示されていない。
したがって、実施の形態6においても実施の形態5と同様な効果を得ることができる。
<実施の形態7>
図26は、実施の形態7に係る半導体装置の平面図及び断面図である。同図(A)は半導体装置の封止樹脂の上部を除いた平面図で、同図(B)は同図(A)におけるa−a´で切断した断面図である。
実施の形態7は、実施の形態2〜実施の形態6に係る半導体装置の製造方法により製造された半導体装置とは異なり、リードフレームの半導体素子が搭載されない面も封止樹脂で封止するものである。この点を除くと、実施の形態7の半導体装置は、例えば、実施の形態1〜実施の形態4に係る半導体装置の製造方法と同様に製造される。
実施の形態7の半導体装置53は、半導体素子54をリードフレームのタブ55上にダイボンディングにて固着し、封止樹脂41で封止したものである。封止は、例えば、熱硬化性のエポキシ樹脂を用いてトランスファーモールド法で行う。前記エポキシ樹脂にはフィラーを含んでいる。半導体素子54は、例えばマイコンやASIC等の信号処理LSI(Large Scale Integrated Circuit)である。ダイボンディング材料56は、例えば、樹脂Agペーストや焼結Agペースト等のAgペーストを使用する。なお、タブ55は実施の形態2〜実施の形態6のダイパッド9に対応するものである。
タブ55の半導体素子54が固着される箇所を除き、タブ55表面、裏面及び側面にZn粗化合金層32が形成されている。
また、リード58の封止樹脂41で覆われる領域も、ボンディングワイヤ57が接続される領域を除いてZn粗化合金層32が形成されている。同図ではリードの上面のZn粗化合金層32を図示していないが、ボンディングワイヤ57が接続される領域と封止樹脂41の縁までの間に距離があるときは、リード58の上面にもZn粗化合金層32を形成する。
同図ではリード58が封止樹脂41から4方向に出ているQFP(Quad Flat Package)を示しているが、2方向にしか出ないものや1方向にしか出ないものであってもよい。リードが2方向にしか出ないものの例としては、SOP(Small Outline Package)がある。例えば、半導体素子54が小信号系のトランジスタである場合は、リードが2方向にしか出ないもの又は1方向にしか出ないものを用いるのが好ましい。小信号系のトランジスタが複数個1つの封止樹脂41に封止される場合は、リードが2方向にしか出ないものを用いるのが好ましい。
実施の形態7に係る半導体装置も実施の形態1〜6と同様な効果を得ることができる。タブ55の裏面も封止樹脂41とが接しており、接触面積が大きくなるので、封止樹脂41とリードフレームとの接着性が向上する。さらにタブ55の裏面にもZn粗化合金層32が形成されるので、封止樹脂41とリードフレームとの接着性がさらに向上する。
<まとめ>
次に図27は実施の形態1〜7で用いられるリードフレーム表面のメタライズ仕様とダイボンド材と接続材等を適用する半導体デバイスごとにまとめたものである。同図に示した、デバイスとダイボンド材とLF表面とダイパッドと接続材とボンドパッドとの組合せは好ましい例を示している。
同図に示す「デバイス」は半導体デバイスのことであり、半導体素子、半導体装置ともいう。「TRS」はトランジスタのことである。
同図に示す「接続材」は半導体素子の電極とリードフレームの外部接続端子を電気的に接続する導体のことである。
同図に示す「ダイパッド」は半導体素子が接続される箇所である。ダイパッドはタブともいう。「ボンドパッド」は前記接続材が接続される箇所である。
同図に示す「ダイボンド材」はダイボンディング材料のことであり、半導体素子をダイパッドに接続するときに用いる材料である。
又、同図に示す「LF表面」は、リードフレーム表面のことである。この欄に記載のNi、Pd/Au、AgはそれぞれLF表面のメタライズ層である。また、Cuはリードフレーム材料そのものである。ここで、リードフレーム材料はCu又はCu合金である。
ダイパッドの欄及びボンドパッドの欄それぞれに記載のNi、Pd/Au、Agも前記同様LF表面のメタライズ層であり、Cuはリードフレーム材料そのものである。なお、ダイパッド及びボンドパッドの材料がLF表面の材料と異なる場合は、リードフレームのダイパッド及びボンドパッド領域にめっき等によりダイパッド及びボンドパッドの材料を形成する。
半導体素子の電極は、接続材がワイヤ及びリボンの場合にAl電極を、接続材がAgめっきCuリードの場合にNi/Auメタライズ電極を用いるのが好ましい。
同図に示すように、半導体素子として、例えばパワー系トランジスタ、小信号系トランジスタ、信号処理LSIを用いる。パワー系トランジスタではCu又はCu合金のリードフレームとCu又はCu合金の表面にNiをメタライズしたリードフレームとを用いる。小信号系トランジスタと信号処理LSIとでは、Cu又はCu合金のリードフレームと、Cu又はCu合金の表面にPd/Au、Ag又はNiをメタライズしたリードフレームとを用いる。
同図からもわかるように実施形態によれば種々のリードフレームのメタライズ仕様に対応することができ、また、種々の半導体装置に適用できる。
以上、本発明者によってなされた発明を実施の形態に基づき具体的に説明したが、本発明は前記実施の形態に限定されるものではなく、その要旨を逸脱しない範囲で種々変更可能であることはいうまでもない。
例えば、本実施の形態ではパワー系のトランジスタ、小信号系のトランジスタ、信号処理LSIについて説明したが、それらに限定されるものではなく、樹脂封止型のダイオード、樹脂封止のICやその他のLSI等にも用いることができる。さらに、ダイパッドやタブの裏面が露出したいわゆる片面モールド型の半導体装置に用いることもできる。
1:基材
1a:金属部材
2:酸化膜
3:残存酸化膜
4:Zn膜
5:オーバーハング構造の凹凸表面を有する合金層
6:垂線
7:上部出っ張り部
8:凹み部
9:ダイパッド(第3パッド)
10:ヘッダー
11:ダイパッド用リード端子(第3リード端子)
12:主電極用ボンディングパッド(第1パッド)
13:主電極用リード端子(第1リード端子)
14:制御電極用ボンディングパッド(第2パッド)
15:制御電極用リード端子(第2リード端子)
16:封止樹脂固着溝
17:第1のマスキング領域
18:第2のマスキング領域
19:フレーム枠
20:吊りリード
21:リードフレーム
22:下押さえ冶具
23:上押さえ冶具
24:ゴムマスク1
25:ゴムマスク2
26:締め付け冶具1
27:締め付け冶具2
28:電源
29:電極
30:めっき液
31:容器
32、32a、32b、32c、32d、32e、32f、32g、32h、32i:Zn粗化合金層
33:ダイボンド領域
34:半導体素子
35:主電極(第1電極)
36:制御電極(第2電極)
37:裏面電極(第3電極)
38:ボンディング材料(接合部)
39:ボンディングワイヤ(主電極用)
40:ボンディングワイヤ(制御電極用)
41:封止樹脂
42:はんだめっき層
43a、43b、43c、43d、43e、43f:めっきレジスト
44:Znめっき膜
45:半導体装置
46:ダイボンド用Agめっきパッド(第3めっきパッド)
47:主電極用Agめっきパッド(第1めっきパッド)
48:制御電極用Agめっきパッド(第2めっきパッド)
49:主電極接続リード(第1接続リード)
50:Agめっき膜
51:制御電極接続リード(第2接続リード)
52:ボンディング材料(接合部)
53:半導体装置
54:半導体素子
55:タブ
56:Agペースト
57:リード接続用ボンディングワイヤ
58:リード

Claims (18)

  1. 外部接続端子を有する基材表面の絶縁膜を部分的に除去し、前記基材表面に選択的にZnめっきし、前記Znめっきした基材を非酸化雰囲気又は還元雰囲気で加熱処理して前記Znと前記基材との合金化処理を行った金属部材を準備する工程と、
    前記金属部材に半導体素子を接着する工程と、
    前記半導体素子の電極と前記金属部材の外部接続端子とを電気的に接続する工程と、
    半導体素子と金属部材を封止樹脂により覆う工程とを有する半導体装置の製造方法。
  2. 前記合金化処理は、前記Znと前記基材の金属との相互拡散により成される請求項1記載の半導体装置の製造方法。
  3. 前記Znと前記基材の金属との相互拡散は、前記基材表面で部分的に進行することにより成される請求項2記載の半導体装置の製造方法。
  4. 前記基材はCuを主成分とするものである請求項2記載の半導体装置の製造方法。
  5. 前記合金化処理により凹凸の激しい表面を有する合金層を形成する請求項1記載の半導体装置の製造方法。
  6. 前記合金化処理によりオーバーハング構造の表面凹凸を有する合金層を形成する請求項1記載の半導体装置の製造方法。
  7. 前記半導体素子の電極と前記金属部材の外部接続端子とを電気的に接続する工程は、ボンディングワイヤ又は金属リボンにより行う請求項1記載の半導体装置の製造方法。
  8. 前記金属部材は半導体素子を接着するヘッダー部とリード部を有する請求項1記載の半導体装置の製造方法。
  9. 前記基材に選択的にZnめっきする工程は、めっき膜厚1μm以上のZnめっきが選択的に施される請求項1記載の半導体装置の製造方法。
  10. 前記Znめっきは電気めっきである請求項1記載の半導体装置の製造方法。
  11. 前記Znめっきした基材の加熱処理は400℃である請求項1記載の半導体装置の製造方法。
  12. (a)外部接続端子を有する金属部材に半導体素子を接着する工程と、
    (b)前記半導体素子の電極と前記金属部材の外部接続端子とを導体で接続する工程と、
    (c)前記(b)工程の後に前記金属部材表面にZnめっきする工程と、
    (d)前記Znめっきした金属部材を非酸化雰囲気又は還元雰囲気で加熱処理して前記Znと前記金属部材との合金化処理を行う工程と、
    (e)前記半導体素子と前記金属部材とを封止樹脂により覆う工程と
    を有する半導体装置の製造方法。
  13. 前記(a)工程の前に、前記金属部材の前記半導体素子を接着する領域をAgめっきする工程を有する請求項12の半導体装置の製造方法。
  14. 前記(C)工程の前に、前記半導体素子の電極と前記導体との表面にZn置換めっきを行う工程を有する請求項12の半導体装置の製造方法。
  15. Znを含む層を有する金属部材と、前記金属部材表面に接着された半導体素子と、前記Znを含む層と半導体素子と金属部材とを覆う封止樹脂とを有し、
    前記Znを含む層はオーバーハング構造を持つ複数の凹凸を有する半導体装置。
  16. 前記Znを含む層は前記金属部材表面に形成されたZnめっき膜と下地金属との合金化処理によって形成された合金層である請求項15記載の半導体装置。
  17. 前記金属部材の前記半導体素子が接着された表面とは反対側の裏面が前記封止樹脂から露出している請求項15記載の半導体装置。
  18. 金属部材表面にめっき膜厚1μm以上のZnめっきが選択的に施されそのZnと下地金属の合金化処理により形成されたオーバーハング構造を有し複数の凹凸を持つZn合金層と、前記Zn合金層形成箇所以外の前記金属部材表面に固着された半導体素子と、前記Zn合金層と半導体素子と金属部材を覆う封止樹脂とを有する半導体装置。
JP2012045115A 2012-03-01 2012-03-01 半導体装置の製造方法 Expired - Fee Related JP5863174B2 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
JP2012045115A JP5863174B2 (ja) 2012-03-01 2012-03-01 半導体装置の製造方法
US13/768,509 US9177833B2 (en) 2012-03-01 2013-02-15 Semiconductor device and method of manufacturing the same
CN201710511943.4A CN107134415A (zh) 2012-03-01 2013-03-01 半导体器件及其制造方法
CN201310065893.3A CN103295916B (zh) 2012-03-01 2013-03-01 半导体器件及其制造方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2012045115A JP5863174B2 (ja) 2012-03-01 2012-03-01 半導体装置の製造方法

Publications (2)

Publication Number Publication Date
JP2013182978A true JP2013182978A (ja) 2013-09-12
JP5863174B2 JP5863174B2 (ja) 2016-02-16

Family

ID=49042369

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2012045115A Expired - Fee Related JP5863174B2 (ja) 2012-03-01 2012-03-01 半導体装置の製造方法

Country Status (3)

Country Link
US (1) US9177833B2 (ja)
JP (1) JP5863174B2 (ja)
CN (2) CN103295916B (ja)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2017208461A (ja) * 2016-05-19 2017-11-24 Shプレシジョン株式会社 リードフレームおよびリードフレームの製造方法
WO2018123708A1 (ja) * 2016-12-27 2018-07-05 古河電気工業株式会社 リードフレーム材およびその製造方法ならびに半導体パッケージ
WO2021153243A1 (ja) * 2020-01-31 2021-08-05 パナソニックIpマネジメント株式会社 光半導体装置用パッケージ及び光半導体装置
JP7502598B2 (ja) 2020-01-29 2024-06-19 日亜化学工業株式会社 半導体装置と半導体装置の製造方法

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6129315B2 (ja) 2013-07-05 2017-05-17 ルネサスエレクトロニクス株式会社 半導体装置
EP3128550B1 (en) * 2014-04-04 2020-11-04 Mitsubishi Electric Corporation Semiconductor device
JP6561331B2 (ja) * 2016-03-30 2019-08-21 パナソニックIpマネジメント株式会社 半導体装置
JP6686691B2 (ja) * 2016-05-16 2020-04-22 株式会社デンソー 電子装置
JP2017208434A (ja) * 2016-05-18 2017-11-24 Shプレシジョン株式会社 リードフレームの製造方法
JP2018056451A (ja) * 2016-09-30 2018-04-05 ルネサスエレクトロニクス株式会社 半導体装置
JP6931869B2 (ja) * 2016-10-21 2021-09-08 国立研究開発法人産業技術総合研究所 半導体装置
JP6961337B2 (ja) * 2016-11-25 2021-11-05 ルネサスエレクトロニクス株式会社 半導体装置
CN106985337B (zh) * 2017-03-31 2019-01-11 维沃移动通信有限公司 Usb舌片加工方法、usb舌片及移动终端
JP7016677B2 (ja) * 2017-11-21 2022-02-07 新光電気工業株式会社 リードフレーム、半導体装置、リードフレームの製造方法

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20070001319A1 (en) * 2005-06-20 2007-01-04 Michael Bauer Semiconductor device with semiconductor device components embedded in a plastics composition
JP2009182159A (ja) * 2008-01-31 2009-08-13 Hitachi Ltd 金属/樹脂接着構造体及び樹脂封止型半導体装置とその製造方法
JP2012116126A (ja) * 2010-12-01 2012-06-21 Hitachi Ltd 金属樹脂複合構造体及びその製造方法、並びにバスバ、モジュールケース及び樹脂製コネクタ部品

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0846116A (ja) 1994-07-28 1996-02-16 Mitsubishi Denki Metetsukusu Kk リードフレーム及びその製造方法
JPH09148508A (ja) 1995-11-29 1997-06-06 Nippon Denkai Kk 半導体装置用リードフレーム及びこれを用いた樹脂封止型半導体装置
JP2002299538A (ja) * 2001-03-30 2002-10-11 Dainippon Printing Co Ltd リードフレーム及びそれを用いた半導体パッケージ
US7049683B1 (en) * 2003-07-19 2006-05-23 Ns Electronics Bangkok (1993) Ltd. Semiconductor package including organo-metallic coating formed on surface of leadframe roughened using chemical etchant to prevent separation between leadframe and molding compound
CN100347853C (zh) * 2003-08-07 2007-11-07 富士通株式会社 引线框架及其制造方法以及半导体器件
JP5032017B2 (ja) * 2005-10-28 2012-09-26 株式会社東芝 半導体発光素子及びその製造方法並びに半導体発光装置
JP2014007363A (ja) * 2012-06-27 2014-01-16 Renesas Electronics Corp 半導体装置の製造方法および半導体装置

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20070001319A1 (en) * 2005-06-20 2007-01-04 Michael Bauer Semiconductor device with semiconductor device components embedded in a plastics composition
JP2009182159A (ja) * 2008-01-31 2009-08-13 Hitachi Ltd 金属/樹脂接着構造体及び樹脂封止型半導体装置とその製造方法
JP2012116126A (ja) * 2010-12-01 2012-06-21 Hitachi Ltd 金属樹脂複合構造体及びその製造方法、並びにバスバ、モジュールケース及び樹脂製コネクタ部品

Cited By (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2017208461A (ja) * 2016-05-19 2017-11-24 Shプレシジョン株式会社 リードフレームおよびリードフレームの製造方法
WO2018123708A1 (ja) * 2016-12-27 2018-07-05 古河電気工業株式会社 リードフレーム材およびその製造方法ならびに半導体パッケージ
JPWO2018123708A1 (ja) * 2016-12-27 2018-12-27 古河電気工業株式会社 リードフレーム材およびその製造方法ならびに半導体パッケージ
CN109937479A (zh) * 2016-12-27 2019-06-25 古河电气工业株式会社 引线框材料及其制造方法以及半导体封装件
KR20190096964A (ko) * 2016-12-27 2019-08-20 후루카와 덴끼고교 가부시키가이샤 리드 프레임재 및 이의 제조 방법 및 반도체 패키지
TWI762546B (zh) * 2016-12-27 2022-05-01 日商古河電氣工業股份有限公司 導線架材料及其製造方法以及半導體封裝體
KR102482396B1 (ko) * 2016-12-27 2022-12-28 후루카와 덴끼고교 가부시키가이샤 리드 프레임재 및 이의 제조 방법 및 반도체 패키지
CN109937479B (zh) * 2016-12-27 2023-01-13 古河电气工业株式会社 引线框材料及其制造方法以及半导体封装件
JP7502598B2 (ja) 2020-01-29 2024-06-19 日亜化学工業株式会社 半導体装置と半導体装置の製造方法
WO2021153243A1 (ja) * 2020-01-31 2021-08-05 パナソニックIpマネジメント株式会社 光半導体装置用パッケージ及び光半導体装置

Also Published As

Publication number Publication date
CN103295916B (zh) 2017-07-28
CN107134415A (zh) 2017-09-05
US9177833B2 (en) 2015-11-03
CN103295916A (zh) 2013-09-11
US20130228907A1 (en) 2013-09-05
JP5863174B2 (ja) 2016-02-16

Similar Documents

Publication Publication Date Title
JP5863174B2 (ja) 半導体装置の製造方法
US6034422A (en) Lead frame, method for partial noble plating of said lead frame and semiconductor device having said lead frame
JP3841768B2 (ja) パッケージ部品及び半導体パッケージ
US6713852B2 (en) Semiconductor leadframes plated with thick nickel, minimum palladium, and pure tin
US7294912B2 (en) Semiconductor device
EP1351295A2 (en) Preplated stamped small outline no-lead leadframes having etched profiles
US6583500B1 (en) Thin tin preplated semiconductor leadframes
US7148085B2 (en) Gold spot plated leadframes for semiconductor devices and method of fabrication
US20060001132A1 (en) Palladium-spot leadframes for high adhesion semiconductor devices and method of fabrication
JP2012502462A (ja) リードフレーム及びその製造方法
US6376901B1 (en) Palladium-spot leadframes for solder plated semiconductor devices and method of fabrication
TWI386523B (zh) SnB電鍍液以及使用該電鍍液的電鍍方法
US6706561B2 (en) Method for fabricating preplated nickel/palladium and tin leadframes
US20020047186A1 (en) Semiconductor leadframes comprising silver plating
US6545344B2 (en) Semiconductor leadframes plated with lead-free solder and minimum palladium
JP2009010407A (ja) パッケージ部品及びその製造方法ならびに半導体パッケージ
US7432584B2 (en) Leadframe for use in a semiconductor package
US6545342B1 (en) Pre-finished leadframe for semiconductor devices and method of fabrication
US20040183166A1 (en) Preplated leadframe without precious metal
US20030137032A1 (en) Pre-finished leadframe for semiconductor devices and method fo fabrication
WO2013081306A1 (en) Lead frame and semiconductor package including the same
JP7454530B2 (ja) 金属部品
JPS59149042A (ja) 半導体用リ−ドフレ−ム
JPH04174546A (ja) 銅合金製半導体リードフレームの製造方法
JPS60149155A (ja) 半導体装置の製造方法およびそれに使用されるリ−ドフレ−ム

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20140828

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20150622

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20150702

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20150804

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20151217

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20151221

R150 Certificate of patent or registration of utility model

Ref document number: 5863174

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

LAPS Cancellation because of no payment of annual fees