JP2013115161A - 光半導体装置 - Google Patents

光半導体装置 Download PDF

Info

Publication number
JP2013115161A
JP2013115161A JP2011258462A JP2011258462A JP2013115161A JP 2013115161 A JP2013115161 A JP 2013115161A JP 2011258462 A JP2011258462 A JP 2011258462A JP 2011258462 A JP2011258462 A JP 2011258462A JP 2013115161 A JP2013115161 A JP 2013115161A
Authority
JP
Japan
Prior art keywords
layer
optical waveguide
optical
optical semiconductor
semiconductor device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2011258462A
Other languages
English (en)
Other versions
JP5783011B2 (ja
Inventor
Toru Takiguchi
透 瀧口
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP2011258462A priority Critical patent/JP5783011B2/ja
Priority to US13/572,753 priority patent/US8792756B2/en
Priority to CN201210489740.7A priority patent/CN103138156B/zh
Publication of JP2013115161A publication Critical patent/JP2013115161A/ja
Application granted granted Critical
Publication of JP5783011B2 publication Critical patent/JP5783011B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01SDEVICES USING THE PROCESS OF LIGHT AMPLIFICATION BY STIMULATED EMISSION OF RADIATION [LASER] TO AMPLIFY OR GENERATE LIGHT; DEVICES USING STIMULATED EMISSION OF ELECTROMAGNETIC RADIATION IN WAVE RANGES OTHER THAN OPTICAL
    • H01S5/00Semiconductor lasers
    • H01S5/02Structural details or components not essential to laser action
    • H01S5/026Monolithically integrated components, e.g. waveguides, monitoring photo-detectors, drivers
    • GPHYSICS
    • G02OPTICS
    • G02BOPTICAL ELEMENTS, SYSTEMS OR APPARATUS
    • G02B6/00Light guides; Structural details of arrangements comprising light guides and other optical elements, e.g. couplings
    • G02B6/10Light guides; Structural details of arrangements comprising light guides and other optical elements, e.g. couplings of the optical waveguide type
    • G02B6/12Light guides; Structural details of arrangements comprising light guides and other optical elements, e.g. couplings of the optical waveguide type of the integrated circuit kind
    • G02B6/122Basic optical elements, e.g. light-guiding paths
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01SDEVICES USING THE PROCESS OF LIGHT AMPLIFICATION BY STIMULATED EMISSION OF RADIATION [LASER] TO AMPLIFY OR GENERATE LIGHT; DEVICES USING STIMULATED EMISSION OF ELECTROMAGNETIC RADIATION IN WAVE RANGES OTHER THAN OPTICAL
    • H01S5/00Semiconductor lasers
    • H01S5/20Structure or shape of the semiconductor body to guide the optical wave ; Confining structures perpendicular to the optical axis, e.g. index or gain guiding, stripe geometry, broad area lasers, gain tailoring, transverse or lateral reflectors, special cladding structures, MQW barrier reflection layers
    • H01S5/22Structure or shape of the semiconductor body to guide the optical wave ; Confining structures perpendicular to the optical axis, e.g. index or gain guiding, stripe geometry, broad area lasers, gain tailoring, transverse or lateral reflectors, special cladding structures, MQW barrier reflection layers having a ridge or stripe structure
    • H01S5/227Buried mesa structure ; Striped active layer
    • H01S5/2275Buried mesa structure ; Striped active layer mesa created by etching
    • GPHYSICS
    • G02OPTICS
    • G02BOPTICAL ELEMENTS, SYSTEMS OR APPARATUS
    • G02B6/00Light guides; Structural details of arrangements comprising light guides and other optical elements, e.g. couplings
    • G02B6/10Light guides; Structural details of arrangements comprising light guides and other optical elements, e.g. couplings of the optical waveguide type
    • G02B6/12Light guides; Structural details of arrangements comprising light guides and other optical elements, e.g. couplings of the optical waveguide type of the integrated circuit kind
    • G02B2006/12083Constructional arrangements
    • G02B2006/121Channel; buried or the like
    • GPHYSICS
    • G02OPTICS
    • G02BOPTICAL ELEMENTS, SYSTEMS OR APPARATUS
    • G02B6/00Light guides; Structural details of arrangements comprising light guides and other optical elements, e.g. couplings
    • G02B6/24Coupling light guides
    • G02B6/42Coupling light guides with opto-electronic elements
    • G02B6/4201Packages, e.g. shape, construction, internal or external details
    • G02B6/4202Packages, e.g. shape, construction, internal or external details for coupling an active element with fibres without intermediate optical elements, e.g. fibres with plane ends, fibres with shaped ends, bundles
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01SDEVICES USING THE PROCESS OF LIGHT AMPLIFICATION BY STIMULATED EMISSION OF RADIATION [LASER] TO AMPLIFY OR GENERATE LIGHT; DEVICES USING STIMULATED EMISSION OF ELECTROMAGNETIC RADIATION IN WAVE RANGES OTHER THAN OPTICAL
    • H01S5/00Semiconductor lasers
    • H01S5/10Construction or shape of the optical resonator, e.g. extended or external cavity, coupled cavities, bent-guide, varying width, thickness or composition of the active region
    • H01S5/1003Waveguide having a modified shape along the axis, e.g. branched, curved, tapered, voids
    • H01S5/1014Tapered waveguide, e.g. spotsize converter
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01SDEVICES USING THE PROCESS OF LIGHT AMPLIFICATION BY STIMULATED EMISSION OF RADIATION [LASER] TO AMPLIFY OR GENERATE LIGHT; DEVICES USING STIMULATED EMISSION OF ELECTROMAGNETIC RADIATION IN WAVE RANGES OTHER THAN OPTICAL
    • H01S5/00Semiconductor lasers
    • H01S5/10Construction or shape of the optical resonator, e.g. extended or external cavity, coupled cavities, bent-guide, varying width, thickness or composition of the active region
    • H01S5/1003Waveguide having a modified shape along the axis, e.g. branched, curved, tapered, voids
    • H01S5/1017Waveguide having a void for insertion of materials to change optical properties

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Electromagnetism (AREA)
  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Geometry (AREA)
  • Semiconductor Lasers (AREA)
  • Optical Integrated Circuits (AREA)

Abstract

【課題】光出力の低下を防ぐことができる光半導体装置を得る。
【解決手段】半導体レーザ1に光導波路2がバットジョイント接合されている。半導体レーザ1は、InGaAsP歪量子井戸活性層5と、InGaAsP歪量子井戸活性層5の側面を覆う埋め込み層17とを有するメサ構造である。光導波路2は、InGaAsP歪量子井戸活性層5とは異なる層構造からなるAlGaInAs量子井戸光導波路層9と、AlGaInAs量子井戸光導波路層9の側面を覆う埋め込み層17とを有するメサ構造である。光導波路2のメサ幅W2は、半導体レーザ1のメサ幅W1より狭い。
【選択図】図1

Description

本発明は、半導体レーザなどの光半導体素子に光導波路がバットジョイント接合された光半導体装置に関する。
半導体レーザに光導波路がバットジョイント接合された光半導体装置が提案されている(例えば、特許文献1参照)。このような装置では、半導体レーザの活性層で発光した光が、光導波路の光導波路層を伝播する。
特開平11−307867号公報
活性層と光導波路層は異なる層構造からなるため、光が接合部で散乱されて光導波路層の外側に漏れ、損失となる。また、光のモードが乱れて光ファイバーに光が効率よく結合しなくなる。この結果、光出力が低下するという問題があった。
本発明は、上述のような課題を解決するためになされたもので、その目的は光出力の低下を防ぐことができる光半導体装置を得るものである。
本発明に係る光半導体装置は、光半導体素子と、前記光半導体素子にバットジョイント接合された光導波路とを備え、前記光半導体素子は、活性層と、前記活性層の側面を覆う埋め込み層とを有するメサ構造であり、前記光導波路は、前記活性層とは異なる層構造からなる光導波路層と、前記光導波路層の側面を覆う埋め込み層とを有するメサ構造であり、前記光導波路のメサ幅は、前記光半導体素子のメサ幅より狭いことを特徴とする。
本発明により、光出力の低下を防ぐことができる。
本発明の実施の形態1に係る光半導体装置を示す上面図である。 本発明の実施の形態1に係る光半導体装置の共振器方向の断面図である。 図1のI−Iに沿った断面図である。 図1のII−IIに沿った断面図である。 本発明の実施の形態1に係る光半導体装置の製造工程を示す図である。 本発明の実施の形態1に係る光半導体装置の製造工程を示す図である。 本発明の実施の形態1に係る光半導体装置の製造工程を示す図である。 本発明の実施の形態1に係る光半導体装置の製造工程を示す図である。 本発明の実施の形態1に係る光半導体装置の製造工程を示す図である。 本発明の実施の形態1に係る光半導体装置の製造工程を示す図である。 本発明の実施の形態1に係る光半導体装置の製造工程を示す図である。 本発明の実施の形態1に係る光半導体装置の製造工程を示す図である。 本発明の実施の形態1に係る光半導体装置の製造工程を示す図である。 本発明の実施の形態1に係る光半導体装置の製造工程を示す図である。 本発明の実施の形態1に係る光半導体装置の製造工程を示す図である。 本発明の実施の形態1に係る光半導体装置の製造工程を示す図である。 本発明の実施の形態1に係る光半導体装置の製造工程を示す図である。 本発明の実施の形態1に係る光半導体装置の製造工程を示す図である。 本発明の実施の形態1に係る光半導体装置の製造工程を示す図である。 比較例に係る光半導体装置を示す上面図である。 実施の形態1と比較例の遠視野像のシミュレーション結果を示す図である。 本発明の実施の形態2に係る光半導体装置を示す上面図である。 実施の形態2と比較例の光の伝播のシミュレーション結果を示す図である。 本発明の実施の形態3に係る光半導体装置を示す上面図である。 本発明の実施の形態3に係る光半導体装置の共振器方向の断面図である。 本発明の実施の形態3に係る光半導体装置の製造工程を示す図である。 本発明の実施の形態3に係る光半導体装置の製造工程を示す図である。 本発明の実施の形態3に係る光半導体装置の製造工程を示す図である。 本発明の実施の形態4に係る光半導体装置を示す上面図である。 実施の形態4と比較例の遠視野像のシミュレーション結果を示す図である。 本発明の実施の形態4に係る光半導体装置の変形例を示す上面図である。 本発明の実施の形態5に係る光半導体装置を示す上面図である。 図32のI−Iに沿った断面図である。 図32のII−IIに沿った断面図である。 本発明の実施の形態5に係る光半導体装置の製造工程を示す図である。 本発明の実施の形態5に係る光半導体装置の製造工程を示す図である。 本発明の実施の形態5に係る光半導体装置の製造工程を示す図である。 本発明の実施の形態5に係る光半導体装置の製造工程を示す図である。 本発明の実施の形態5に係る光半導体装置の製造工程を示す図である。 実施の形態5と比較例の光の伝播のシミュレーション結果を示す図である。 実施の形態5と比較例の遠視野像のシミュレーション結果を示す図である。 本発明の実施の形態6に係る光半導体装置を示す上面図である。 図42のI−Iに沿った断面図である。 図42のII−IIに沿った断面図である。 実施の形態6と比較例の遠視野像のシミュレーション結果を示す図である。 本発明の実施の形態7に係る光半導体装置を示す上面図である。 本発明の実施の形態8に係る光半導体装置の共振器方向の断面図である。 本発明の実施の形態8に係る光半導体装置の製造工程を示す図である。 本発明の実施の形態8に係る光半導体装置の製造工程を示す図である。 実施の形態8と比較例の光の伝播のシミュレーション結果を示す図である。 本発明の実施の形態9に係る光半導体装置の共振器方向の断面図である。 本発明の実施の形態10に係る光半導体装置を示す上面図である。
本発明の実施の形態に係る光半導体装置について図面を参照して説明する。同じ又は対応する構成要素には同じ符号を付し、説明の繰り返しを省略する場合がある。
実施の形態1.
図1は、本発明の実施の形態1に係る光半導体装置を示す上面図である。同一基板上に半導体レーザ1と光導波路2が集積され、半導体レーザ1に光導波路2がバットジョイント接合されている。
図2は、本発明の実施の形態1に係る光半導体装置の共振器方向の断面図である。半導体レーザ1において、N型InP基板3上に、N型InPクラッド層4(不純物濃度1×1018cm−3)、InGaAsP歪量子井戸活性層5、P型InPクラッド層6(不純物濃度1×1018cm−3)、P型InPクラッド層7(不純物濃度1×1018cm−3)、及びP型InGaAsコンタクト層8(不純物濃度1×1019cm−3)が順に積層されている。
光導波路2において、N型InP基板3上に、N型InPクラッド層4、AlGaInAs量子井戸光導波路層9、P型InPクラッド層10(不純物濃度1×1018cm−3)、P型InPクラッド層7、及びP型InGaAsコンタクト層8が順に積層されている。
半導体レーザ1においてP型InGaAsコンタクト層8上にP型電極11が設けられ、光導波路2においてP型InGaAsコンタクト層8上にSiO絶縁膜12が設けられている。N型InP基板3の裏面にN型電極13が設けられている。P型電極11及びN型電極13はTi/Pt/Auからなる。
図3は図1のI−Iに沿った断面図であり、図4は図1のII−IIに沿った断面図である。N型InPクラッド層4、InGaAsP歪量子井戸活性層5、及びP型InPクラッド層6が、光が伝播するリッジ部を構成している。また、N型InPクラッド層4、AlGaInAs量子井戸光導波路層9、及びP型InPクラッド層10もリッジ部を構成している。これらのリッジ部の側面を、順に積層されたP型InP埋め込み層14(不純物濃度1×1018cm−3)、N型InP電流ブロック層15(不純物濃度1×1019cm−3)、及びP型InP電流ブロック層16(不純物濃度1×1018cm−3)からなる埋め込み層17が覆っている。
InGaAsP歪量子井戸活性層5及びAlGaInAs量子井戸光導波路層9を挟んで2つの分離溝18が、埋め込み層17、P型InPクラッド層7、及びP型InGaAsコンタクト層8に設けられている。この2つの分離溝18の間において半導体レーザ1及び光導波路2はメサ構造になっている。分離溝18の外側の領域には光が伝搬しない。2つの分離溝18の間隔がメサ幅W1,W2である。本実施の形態の特徴として、光導波路2のメサ幅W2は、半導体レーザ1のメサ幅W1より狭い。
続いて、上記の光半導体装置の製造方法を説明する。図5−19は、本発明の実施の形態1に係る光半導体装置の製造工程を示す図である。図5−8,10,16は共振器方向の断面図、図9,15は上面図、図11−14,17−19は共振器方向とは垂直な方向の断面図である。
まず、図5に示すように、N型InP基板3上に、N型InPクラッド層4、InGaAsP歪量子井戸活性層5、及びP型InPクラッド層6をMOCVD法により順に形成する。
次に、図6に示すように、後に半導体レーザ1となる部分を覆うようにSiO絶縁膜19をパターニング形成する。
次に、図7に示すように、SiO絶縁膜19をマスクとして用いて、P型InPクラッド層6とInGaAsP歪量子井戸活性層5の一部をドライエッチングする。そして、ウェットエッチングにより、残りのInGaAsP歪量子井戸活性層5をN型InPクラッド層4に対して選択的にエッチングする。
次に、図8に示すように、N型InPクラッド層4上に、AlGaInAs量子井戸光導波路層9、及びP型InPクラッド層10をMOCVD法により順に形成する。
次に、図9−11に示すように、SiO絶縁膜19を除去した後、後にリッジ部となる部分を覆うようにSiO絶縁膜20をパターニング形成する。
次に、図12に示すように、SiO絶縁膜20をマスクとして用いて、N型InP基板3の途中までドライエッチングする。これによりリッジ部が形成される。
次に、図13に示すように、P型InP埋め込み層14、N型InP電流ブロック層15、及びP型InP電流ブロック層16からなる埋め込み層17をMOCVD法により順に形成する。
次に、図14に示すように、SiO絶縁膜20を除去した後、P型InPクラッド層7とP型InGaAsコンタクト層8をMOCVD法により順に形成する。
次に、図15−17に示すように、後に分離溝18となる部分以外を覆うようにSiO絶縁膜21をパターニング形成する。この際に、光導波路2におけるSiO絶縁膜21の幅を、半導体レーザ1におけるSiO絶縁膜21の幅に比べて狭くする。
次に、図18,19に示すように、SiO絶縁膜21をマスクとして用いて、N型InP基板3の途中までドライエッチングして、2つの分離溝18を形成する。この際に、SiO絶縁膜21を上記の形状としたため、2つの分離溝18の間において光導波路2のメサ幅は半導体レーザ1のメサ幅より狭くなる。
その後、SiO絶縁膜21を除去し、図1−4に示すように、SiO絶縁膜12、P型電極11、及びN型電極13を形成する。以上の工程により実施の形態1に係る光半導体装置が製造される。
続いて、実施の形態1の効果を比較例と比較して説明する。図20は、比較例に係る光半導体装置を示す上面図である。比較例では、光導波路2のメサ幅は、半導体レーザ1のメサ幅と同じである。異なる層構造からなるInGaAsP歪量子井戸活性層5とAlGaInAs量子井戸光導波路層9の接合部で光が散乱されてメサの横幅一杯に広がるため、光のモードが乱れる。
一方、実施の形態1では、光導波路2のメサ幅が半導体レーザ1のメサ幅より狭い。従って、光が光導波路2のメサの横幅一杯に広がっても、そのメサ幅W2が狭いため、光のモードの乱れが抑制される。図21は、実施の形態1と比較例の遠視野像のシミュレーション結果を示す図である。実施の形態1の方が、水平方向の遠視野像がガウシアン分布に近い形状を示していることが分かる。よって、実施の形態1の方が光ファイバーに光が効率よく結合するため、光出力の低下を防ぐことができる。
実施の形態2.
図22は、本発明の実施の形態2に係る光半導体装置を示す上面図である。半導体レーザ1と光導波路2の接合部の近傍において、光導波路2の埋め込み層17に、メサ幅が狭くなるくびれ22が設けられている。その他の構成は実施の形態1と同様である。
光導波路2のメサ幅W2が狭いほど、光のモードの乱れは抑制される。しかし、光導波路2のメサ幅W2が狭すぎると、光がメサ内に閉じ込められず、メサ外に放射され、光の損失が大きくなる。そこで、本実施の形態2では、くびれ22を設けて接合部の近傍のみメサ幅W2を狭くしている。これにより、光のモードの乱れを抑制でき、かつ光のメサ外への放射も抑制できる。
図23は、実施の形態2と比較例の光の伝播のシミュレーション結果を示す図である。実施の形態2では、比較例に比べて光の伝播ロスが6%ほど小さくなっていることが分かる。
実施の形態3.
図24は、本発明の実施の形態3に係る光半導体装置を示す上面図である。図25は、本発明の実施の形態3に係る光半導体装置の共振器方向の断面図である。半導体レーザ1と光導波路2の接合部の近傍において、光導波路2のP型InPクラッド層7に凹部23が設けられている。
続いて、上記の光半導体装置の製造方法を説明する。図26−28は、本発明の実施の形態3に係る光半導体装置の製造工程を示す図である。図27,28は共振器方向の断面図、図26は上面図である。
まず、図5−19に示す工程を実施の形態1と同様に実行する。その後、SiO絶縁膜21を除去し、図26,27に示すように、後に凹部23を形成する部分以外の部分にSiO絶縁膜24をパターニング形成する。
次に、図28に示すように、SiO絶縁膜24をマスクとして用いて、P型InPクラッド層7の途中までドライエッチングして凹部23を形成する。その後、SiO絶縁膜24を除去し、SiO絶縁膜12、P型電極11、及びN型電極13を形成する。以上の工程により実施の形態3に係る光半導体装置が製造される。
続いて、実施の形態3の効果を説明する。異なる層構造からなるInGaAsP歪量子井戸活性層5とAlGaInAs量子井戸光導波路層9の接合部で光が散乱されて、メサの横幅だけでなく、垂直方向にも広がる。そこで、実施の形態3では凹部23を設けて、AlGaInAs量子井戸光導波路層9上のP型InPクラッド層7を薄くしている。これにより、光の垂直方向への散乱を抑制できるため、光のモードの乱れが抑制される。よって、光ファイバーに光が効率よく結合するため、光出力の低下を防ぐことができる。
実施の形態4.
図29は、本発明の実施の形態4に係る光半導体装置を示す上面図である。実施の形態1と同様に光導波路2のメサ幅が半導体レーザ1のメサ幅より狭くなっており、かつ実施の形態3と同様に凹部23が設けられている。これにより、水平方向と垂直方向の両方の光の散乱を抑制できるため、実施の形態1と実施の形態3の効果を得ることができる。
図30は、実施の形態4と比較例の遠視野像のシミュレーション結果を示す図である。実施の形態4の方が、水平方向と垂直方向の両方の遠視野像がガウシアン分布に近い形状を示していることが分かる。よって、実施の形態4の方が光ファイバーに光が効率よく結合するため、光出力の低下を防ぐことができる。
図31は、本発明の実施の形態4に係る光半導体装置の変形例を示す上面図である。凹部23で反射された光が半導体レーザ1に戻ると、レーザの線幅が広くなるという弊害や、光電流−光出力特性においてキンクが発生するという弊害がある。そこで、変形例では、凹部23を半導体レーザ1の共振器方向に対して斜め45度に傾けている。これにより、凹部23で反射された光が半導体レーザ1に戻らず、導波路の外に放射されるため、上記の弊害を抑制することができる。
実施の形態5.
図32は、本発明の実施の形態5に係る光半導体装置を示す上面図である。図33は図32のI−Iに沿った断面図であり、図34は図32のII−IIに沿った断面図である。
実施の形態5では、屈折率の大きいAlGaInAs量子井戸光導波路層9の幅をInGaAsP歪量子井戸活性層5に比べて狭くして、InGaAsP歪量子井戸活性層5とAlGaInAs量子井戸光導波路層9の実効屈折率を一致させている。
続いて、上記の光半導体装置の製造方法を説明する。図35−39は、本発明の実施の形態5に係る光半導体装置の製造工程を示す図である。図36は共振器方向の断面図、図35は上面図、図37−39は共振器方向とは垂直な方向の断面図である。
まず、図5−8に示す工程を実施の形態1と同様に実行する。その後、SiO絶縁膜19を除去し、図35−37に示すように、後にリッジ部となる部分を覆うようにSiO絶縁膜24をパターニング形成する。この際に、光導波路2におけるSiO絶縁膜24の幅を、半導体レーザ1におけるSiO絶縁膜24の幅に比べて狭くする。
次に、図38,39に示すように、SiO絶縁膜24をマスクとして用いて、N型InP基板3の途中までドライエッチングする。この際に、SiO絶縁膜24を上記の形状としたため、AlGaInAs量子井戸光導波路層9の幅がInGaAsP歪量子井戸活性層5に比べて狭くなる。そして、P型InP埋め込み層14、N型InP電流ブロック層15、及びP型InP電流ブロック層16をMOCVD法により順に形成する。その後の工程は実施の形態1と同様である。
実施の形態5では、InGaAsP歪量子井戸活性層5とAlGaInAs量子井戸光導波路層9の幅を変えて実効屈折率を一致させるため、両者の接合部での光の散乱が減少する。よって、光の損失が小さくなり、光出力の低下を防ぐことができる。ただし、両者の幅を変えるだけでは不十分で、両者の実効屈折率を一致させる必要がある。
図40は、実施の形態5と比較例の光の伝播のシミュレーション結果を示す図である。実施の形態5では、比較例に比べて光の伝播ロスが6%ほど小さくなっていることが分かる。
図41は、実施の形態5と比較例の遠視野像のシミュレーション結果を示す図である。実施の形態5の方が、垂直方向の遠視野像がガウシアン分布に近い形状を示していることが分かる。よって、実施の形態5の方が光ファイバーに光が効率よく結合するため、光出力の低下を防ぐことができる。
実施の形態6.
図42は、本発明の実施の形態6に係る光半導体装置を示す上面図である。図43は図42のI−Iに沿った断面図であり、図44は図42のII−IIに沿った断面図である。
実施の形態1と同様に光導波路2のメサ幅が半導体レーザ1のメサ幅より狭くなっており、かつ実施の形態5と同様にInGaAsP歪量子井戸活性層5とAlGaInAs量子井戸光導波路層9の幅を変えて実効屈折率を一致させている。これにより、実施の形態1と実施の形態5の効果を得ることができる。
図45は、実施の形態6と比較例の遠視野像のシミュレーション結果を示す図である。実施の形態6の方が、水平方向と垂直方向の両方の遠視野像がガウシアン分布に近い形状を示していることが分かる。よって、実施の形態6の方が光ファイバーに光が効率よく結合するため、光出力の低下を防ぐことができる。
実施の形態7.
図46は、本発明の実施の形態7に係る光半導体装置を示す上面図である。実施の形態2と同様に光接合部の近傍においてくびれ22を設け、かつ実施の形態5と同様にInGaAsP歪量子井戸活性層5とAlGaInAs量子井戸光導波路層9の幅を変えて実効屈折率を一致させている。これにより、実施の形態2と実施の形態5の効果を得ることができる。
実施の形態8.
図47は、本発明の実施の形態8に係る光半導体装置の共振器方向の断面図である。本実施の形態では、InGaAsP歪量子井戸活性層5とAlGaInAs量子井戸光導波路層9の中央の高さが一致している。
続いて、上記の光半導体装置の製造方法を説明する。図48,49は、本発明の実施の形態8に係る光半導体装置の製造工程を示す図であり、共振器方向の断面図である。
まず、図5−7に示す工程を実施の形態1と同様に実行する。次に、図48に示すように、N型InPクラッド層4を少しドライエッチングする。この際のエッチング深さは、AlGaInAs量子井戸光導波路層9の厚さの半分とInGaAsP歪量子井戸活性層5の厚さの半分の差である。
次に、図49に示すように、N型InPクラッド層4上に、AlGaInAs量子井戸光導波路層9、及びP型InPクラッド層7をMOCVD法により順に形成する。この際に、上記のようにN型InPクラッド層4を少しドライエッチングしたため、InGaAsP歪量子井戸活性層5とAlGaInAs量子井戸光導波路層9の中央の高さが一致する。その後の工程は実施の形態1と同様である。
InGaAsP歪量子井戸活性層5とAlGaInAs量子井戸光導波路層9の厚さが異なるため、従来の装置では両者の中央の高さは一致していない。従って、両者の接合部で光が散乱されて、光の損失が大きくなるという問題がある。そこで、本実施の形態では、InGaAsP歪量子井戸活性層5とAlGaInAs量子井戸光導波路層9の中央の高さを一致させている。これにより、両者の接合部での光の散乱が減少する。よって、光の損失が小さくなり、光出力の低下を防ぐことができる。ただし、InGaAsP歪量子井戸活性層5とAlGaInAs量子井戸光導波路層9の光強度分布中心の高さを一致させても、同様の効果を得ることができる。
図50は、実施の形態8と比較例の光の伝播のシミュレーション結果を示す図である。実施の形態8では、比較例に比べて光の伝播ロスが5%ほど小さくなっていることが分かる。
なお、InGaAsP歪量子井戸活性層5とAlGaInAs量子井戸光導波路層9の光の強度分布全体を一致させようとすると、InGaAsP歪量子井戸活性層5とAlGaInAs量子井戸光導波路層9の最適設計が困難となる。そこで、本実施の形態では、InGaAsP歪量子井戸活性層5とAlGaInAs量子井戸光導波路層9の最適設計をした上で、両者の中央の高さ又は光強度分布中心の高さを一致させている。
実施の形態9.
図51は、本発明の実施の形態9に係る光半導体装置の共振器方向の断面図である。実施の形態1〜8の光導波路2の部分に変調器25を設けている。この場合でも実施の形態1〜8と同様の効果を得ることができる。
実施の形態10.
図52は、本発明の実施の形態10に係る光半導体装置を示す上面図である。実施の形態1〜8の光導波路2の部分にマッハツェンダ変調器26を設けている。この場合でも実施の形態1〜8と同様の効果を得ることができる。
上記の実施の形態1〜10では、半導体レーザ1に光導波路2がバットジョイント接合されている場合について述べたが、半導体レーザ1の代わりに半導体光増幅器などの他の光半導体素子を用いてもよい。また、光導波路2がAlGaInAs量子井戸層である場合について述べたが、半導体レーザ1の活性層5とは異なる層構造からなるInGaAsP量子井戸層であってもよい。
また、異なる層構造を有する2種類の光導波路がバットジョイント接合されていてもよい。即ち、半導体レーザ1の代わりに他の光導波路が光導波路2にバットジョイント接合されていてもよい。この場合には、InGaAsP歪量子井戸活性層5の代わりに、AlGaInAs量子井戸光導波路層9とは異なる層構造からなる他の光導波路層が用いられる。
1 半導体レーザ(光半導体素子)
2 光導波路
5 InGaAsP歪量子井戸活性層(活性層)
7 P型InPクラッド層(上クラッド層)
9 AlGaInAs量子井戸光導波路層(光導波路層)
17 埋め込み層
18 分離溝
22 くびれ
23 凹部

Claims (12)

  1. 光半導体素子と、
    前記光半導体素子にバットジョイント接合された光導波路とを備え、
    前記光半導体素子は、活性層と、前記活性層の側面を覆う埋め込み層とを有するメサ構造であり、
    前記光導波路は、前記活性層とは異なる層構造からなる光導波路層と、前記光導波路層の側面を覆う埋め込み層とを有するメサ構造であり、
    前記光導波路のメサ幅は、前記光半導体素子のメサ幅より狭いことを特徴とする光半導体装置。
  2. 前記活性層及び前記光導波路層を挟んで2つの分離溝が前記埋め込み層に設けられ、
    前記2つの分離溝の間において前記光半導体素子及び前記光導波路はメサ構造になっており、
    前記2つの分離溝の間隔が前記メサ幅であることを特徴とする請求項1に記載の光半導体装置。
  3. 前記光半導体素子と前記光導波路の接合部の近傍において、前記光導波路の前記埋め込み層に、メサ幅が狭くなるくびれが設けられていることを特徴とする請求項1又は2に記載の光半導体装置。
  4. 前記光半導体素子と前記光導波路の接合部の近傍において、前記光導波路の上クラッド層に凹部が設けられていることを特徴とする請求項1〜3の何れか1項に記載の光半導体装置。
  5. 光半導体素子と、
    前記光半導体素子にバットジョイント接合された光導波路とを備え、
    前記光半導体素子は、活性層と、前記活性層の側面を覆う埋め込み層とを有するメサ構造であり、
    前記光導波路は、前記活性層とは異なる層構造からなる光導波路層と、前記光導波路層の側面を覆う埋め込み層とを有するメサ構造であり、
    前記光半導体素子と前記光導波路の接合部の近傍において、前記光導波路の上クラッド層に凹部が設けられていることを特徴とする光半導体装置。
  6. 前記凹部は、前記光半導体素子の共振器方向に対して斜めに傾いていることを特徴とする請求項4又は5に記載の光半導体装置。
  7. 前記活性層と前記光導波路層の幅を変えて両者の実効屈折率を一致させていることを特徴とする請求項1〜6の何れか1項に記載の光半導体装置。
  8. 前記活性層と前記光導波路層の中央の高さ又は光強度分布中心の高さが一致することを特徴とする請求項1〜7の何れか1項に記載の光半導体装置。
  9. 前記活性層はInGaAsP量子井戸構造であり、
    前記光導波路層はAlGaInAs量子井戸構造であることを特徴とする請求項8に記載の光半導体装置。
  10. 光半導体素子と、
    前記光半導体素子にバットジョイント接合された光導波路とを備え、
    前記光半導体素子は、活性層と、前記活性層の側面を覆う埋め込み層とを有するメサ構造であり、
    前記光導波路は、前記活性層とは異なる層構造からなる光導波路層と、前記光導波路層の上に設けられた上クラッド層と、前記光導波路層の側面を覆う埋め込み層とを有するメサ構造であり、
    前記光半導体素子と前記光導波路の接合部の近傍において、前記光導波路の前記上クラッド層に凹部が設けられていることを特徴とする光半導体装置。
  11. 光半導体素子と、
    前記光半導体素子にバットジョイント接合された光導波路とを備え、
    前記光半導体素子は、活性層と、前記活性層の側面を覆う埋め込み層とを有するメサ構造であり、
    前記光導波路は、前記活性層とは異なる層構造からなる光導波路層と、前記光導波路層の側面を覆う埋め込み層とを有するメサ構造であり、
    前記活性層と前記光導波路層の幅を変えて両者の実効屈折率を一致させていることを特徴とする光半導体装置。
  12. 前記光半導体素子は他の光導波路であり、
    前記活性層は、前記光導波路層とは異なる層構造からなる他の光導波路層であることを特徴とする請求項1〜11の何れか1項に記載の光半導体装置。
JP2011258462A 2011-11-28 2011-11-28 光半導体装置 Active JP5783011B2 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP2011258462A JP5783011B2 (ja) 2011-11-28 2011-11-28 光半導体装置
US13/572,753 US8792756B2 (en) 2011-11-28 2012-08-13 Optical semiconductor device
CN201210489740.7A CN103138156B (zh) 2011-11-28 2012-11-27 光半导体装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2011258462A JP5783011B2 (ja) 2011-11-28 2011-11-28 光半導体装置

Publications (2)

Publication Number Publication Date
JP2013115161A true JP2013115161A (ja) 2013-06-10
JP5783011B2 JP5783011B2 (ja) 2015-09-24

Family

ID=48466947

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2011258462A Active JP5783011B2 (ja) 2011-11-28 2011-11-28 光半導体装置

Country Status (3)

Country Link
US (1) US8792756B2 (ja)
JP (1) JP5783011B2 (ja)
CN (1) CN103138156B (ja)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2015191195A (ja) * 2014-03-28 2015-11-02 富士通株式会社 光半導体素子及びその製造方法
JP2020174140A (ja) * 2019-04-11 2020-10-22 住友電気工業株式会社 半導体集積光デバイス、半導体集積光デバイスを作製する方法
JP2021026155A (ja) * 2019-08-07 2021-02-22 住友電気工業株式会社 半導体光素子およびその製造方法
JPWO2020255565A1 (ja) * 2019-06-19 2021-09-13 三菱電機株式会社 半導体光素子

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP7145765B2 (ja) * 2017-02-07 2022-10-03 古河電気工業株式会社 光導波路構造
JP6341344B1 (ja) * 2017-09-07 2018-06-13 三菱電機株式会社 半導体光デバイス
CN109884755A (zh) * 2019-04-24 2019-06-14 西安柯莱特信息科技有限公司 一种光纤波导电致激发光源耦合装置

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000235124A (ja) * 1999-02-12 2000-08-29 Nippon Telegr & Teleph Corp <Ntt> 光導波路
JP2003229635A (ja) * 2002-02-01 2003-08-15 Sumitomo Electric Ind Ltd 半導体光集積素子
JP2004095588A (ja) * 2002-08-29 2004-03-25 Furukawa Electric Co Ltd:The 光集積デバイス及びその製造方法
JP2007157884A (ja) * 2005-12-02 2007-06-21 Nec Corp 光変調器集積光源
JP2008218549A (ja) * 2007-03-01 2008-09-18 Nippon Telegr & Teleph Corp <Ntt> 半導体導波路素子及び半導体レーザ及びその作製方法

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4961198A (en) * 1988-01-14 1990-10-02 Matsushita Electric Industrial Co., Ltd. Semiconductor device
JPH11307867A (ja) 1998-04-17 1999-11-05 Sharp Corp 半導体光集積素子の作製方法及び半導体光集積素子
JP4833457B2 (ja) * 2001-08-29 2011-12-07 古河電気工業株式会社 光集積デバイスの作製方法
JP4983790B2 (ja) * 2006-02-20 2012-07-25 富士通株式会社 光半導体装置とその製造方法
JP2011091163A (ja) * 2009-10-21 2011-05-06 Sumitomo Electric Ind Ltd 半導体集積素子
JP2011091164A (ja) 2009-10-21 2011-05-06 Sumitomo Electric Ind Ltd 半導体集積素子

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000235124A (ja) * 1999-02-12 2000-08-29 Nippon Telegr & Teleph Corp <Ntt> 光導波路
JP2003229635A (ja) * 2002-02-01 2003-08-15 Sumitomo Electric Ind Ltd 半導体光集積素子
JP2004095588A (ja) * 2002-08-29 2004-03-25 Furukawa Electric Co Ltd:The 光集積デバイス及びその製造方法
JP2007157884A (ja) * 2005-12-02 2007-06-21 Nec Corp 光変調器集積光源
JP2008218549A (ja) * 2007-03-01 2008-09-18 Nippon Telegr & Teleph Corp <Ntt> 半導体導波路素子及び半導体レーザ及びその作製方法

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2015191195A (ja) * 2014-03-28 2015-11-02 富士通株式会社 光半導体素子及びその製造方法
JP2020174140A (ja) * 2019-04-11 2020-10-22 住友電気工業株式会社 半導体集積光デバイス、半導体集積光デバイスを作製する方法
JPWO2020255565A1 (ja) * 2019-06-19 2021-09-13 三菱電機株式会社 半導体光素子
JP2021026155A (ja) * 2019-08-07 2021-02-22 住友電気工業株式会社 半導体光素子およびその製造方法

Also Published As

Publication number Publication date
CN103138156B (zh) 2016-04-20
JP5783011B2 (ja) 2015-09-24
US8792756B2 (en) 2014-07-29
US20130136391A1 (en) 2013-05-30
CN103138156A (zh) 2013-06-05

Similar Documents

Publication Publication Date Title
JP5783011B2 (ja) 光半導体装置
JP4505470B2 (ja) 光導波路デバイス及び半導体デバイス
US7733934B2 (en) Optical waveguide and semiconductor optical element
JP2009246241A (ja) 半導体光素子および光モジュール
JP2012248812A (ja) 半導体光集積素子の製造方法
KR20170071985A (ko) 반도체 광 소자
JP2008198944A (ja) 半導体光集積素子
CN111801610B (zh) 半导体光集成器件
JP5262960B2 (ja) 半導体マッハツェンダー光変調器及びその製造方法、半導体光集積素子及びその製造方法
JP5338456B2 (ja) 半導体マッハツェンダー光変調器及びその製造方法、半導体光集積素子及びその製造方法
JP6388007B2 (ja) 光デバイスの製造方法
JP7309519B2 (ja) 半導体光素子
US11552451B2 (en) Semiconductor laser device
JP6324645B1 (ja) 半導体光導波路及び光集積素子
JP2012079990A (ja) 集積化光半導体装置
US8731344B2 (en) Method for manufacturing semiconductor optical modulator and semiconductor optical modulator
JP6753236B2 (ja) ブロードエリア半導体レーザ素子
JP6133025B2 (ja) 光集積素子の製造方法
JP5370096B2 (ja) 光半導体集積素子の製造方法
CN110178275B (zh) 半导体激光元件、半导体激光元件的制造方法
JP5120330B2 (ja) 半導体光素子とその製造方法
JP2014045135A (ja) 集積型光半導体装置
JP5870649B2 (ja) 光半導体装置及びその製造方法
JP2010129957A (ja) 光半導体集積化装置及びその製造方法
JP2004214292A (ja) 光変調器集積半導体発光素子およびその製造方法

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20140828

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20150428

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20150430

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20150520

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20150623

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20150706

R150 Certificate of patent or registration of utility model

Ref document number: 5783011

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250