JP2013061416A - 液晶表示装置 - Google Patents

液晶表示装置 Download PDF

Info

Publication number
JP2013061416A
JP2013061416A JP2011198651A JP2011198651A JP2013061416A JP 2013061416 A JP2013061416 A JP 2013061416A JP 2011198651 A JP2011198651 A JP 2011198651A JP 2011198651 A JP2011198651 A JP 2011198651A JP 2013061416 A JP2013061416 A JP 2013061416A
Authority
JP
Japan
Prior art keywords
liquid crystal
pixel electrode
electrode
substrate
main
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2011198651A
Other languages
English (en)
Other versions
JP5785831B2 (ja
Inventor
Masato Kasei
正人 化生
Masanobu Nonaka
正信 野中
Kazuhiro Takahashi
一博 高橋
Toshimasa Yonekura
利昌 米倉
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Japan Display Central Inc
Original Assignee
Japan Display Central Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Japan Display Central Inc filed Critical Japan Display Central Inc
Priority to JP2011198651A priority Critical patent/JP5785831B2/ja
Priority to US13/548,644 priority patent/US8724065B2/en
Publication of JP2013061416A publication Critical patent/JP2013061416A/ja
Application granted granted Critical
Publication of JP5785831B2 publication Critical patent/JP5785831B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • G02F1/134345Subdivided pixels, e.g. for grey scale or redundancy

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Geometry (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Liquid Crystal (AREA)

Abstract

【課題】コストの削減を可能とするとともに表示品位の劣化を抑制することを可能とする。
【解決手段】第1方向に沿って延出し第2方向に沿って第1ピッチで配置された第1ゲート配線及び第2ゲート配線と、第2方向に沿って延出し第1方向に沿って第1ピッチよりも大きな第2ピッチで配置された第1ソース配線及び第2ソース配線と、前記第2ゲート配線及び前記第1ソース配線と電気的に接続されたスイッチング素子と、前記第1ゲート配線及び前記第2ゲート配線と前記第1ソース配線及び前記第2ソース配線とで囲まれた画素電極であって、第2方向に沿って延出した主画素電極及び第2方向に沿って延出するとともに前記スイッチング素子とコンタクトするコンタクト部を備えた画素電極と、を備えた第1基板と、前記主画素電極と前記コンタクト部との間に位置し第2方向に沿って延出した主共通電極を備えた共通電極を備えた第2基板と、を備えた液晶表示装置。
【選択図】 図3

Description

本発明の実施形態は、液晶表示装置に関する。
近年、平面表示装置が盛んに開発されており、中でも液晶表示装置は、軽量、薄型、低消費電力等の利点から特に注目を集めている。特に、各画素にスイッチング素子を組み込んだアクティブマトリクス型液晶表示装置においては、IPS(In−Plane Switching)モードやFFS(Fringe Field Switching)モードなどの横電界(フリンジ電界も含む)を利用した構造が注目されている。このような横電界モードの液晶表示装置は、アレイ基板に形成された画素電極と対向電極とを備え、アレイ基板の主面に対してほぼ平行な横電界で液晶分子をスイッチングする。
一方で、アレイ基板に形成された画素電極と、対向基板に形成された対向電極との間に、横電界あるいは斜め電界を形成し、液晶分子をスイッチングする技術も提案されている。
特開2009−42630号公報 特開2009−192822号公報
本実施形態の目的は、コストの削減が可能であるとともに、表示品位の劣化を抑制することが可能な液晶表示装置を提供することにある。
本実施形態によれば、
第1方向に沿ってそれぞれ延出するとともに第1方向に交差する第2方向に沿って第1ピッチで配置された第1ゲート配線及び第2ゲート配線と、第2方向に沿ってそれぞれ延出するとともに第1方向に沿って第1ピッチよりも大きな第2ピッチで配置された第1ソース配線及び第2ソース配線と、前記第2ゲート配線及び前記第1ソース配線と電気的に接続されたスイッチング素子と、前記第1ゲート配線及び前記第2ゲート配線と前記第1ソース配線及び前記第2ソース配線とで囲まれた画素電極であって、第2方向に沿って延出した主画素電極及び第2方向に沿って延出するとともに前記スイッチング素子とコンタクトするコンタクト部を備えた画素電極と、を備えた第1基板と、前記主画素電極と前記コンタクト部との間に位置し第2方向に沿って延出した主共通電極を備えた共通電極を備えた第2基板と、前記第1基板と前記第2基板との間に保持された液晶分子を含む液晶層と、を備えたことを特徴とする液晶表示装置が提供される。
本実施形態によれば、
第1方向に沿って延出したゲート配線と、第1方向に交差する第2方向に沿って延出したソース配線と、前記ゲート配線及び前記ソース配線と電気的に接続されたスイッチング素子と、第1方向に沿った長さが第2方向に沿った長さよりも長い画素に配置された画素電極であって、第2方向に沿ってそれぞれ延出した第1主画素電極及び第2主画素電極、前記第1主画素電極と前記第2主画素電極との略中間に位置し第2方向に沿って延出するとともに前記スイッチング素子とコンタクトするコンタクト部、及び、前記第1主画素電極及び前記第2主画素電極と前記コンタクト部とを繋ぐ副画素電極を備えた画素電極と、を備えた第1基板と、前記第1主画素電極と前記コンタクト部との間に位置し第2方向に沿って延出した第1主共通電極及び前記第2主画素電極と前記コンタクト部との間に位置し第2方向に沿って延出した第2主共通電極を備えた共通電極を備えた第2基板と、前記第1基板と前記第2基板との間に保持された液晶分子を含む液晶層と、を備えたことを特徴とする液晶表示装置が提供される。
本実施形態によれば、
第1方向に沿って延出したゲート配線と、第1方向に交差する第2方向に沿って延出したソース配線と、前記ゲート配線及び前記ソース配線と電気的に接続されたスイッチング素子と、第1方向に沿った長さが第2方向に沿った長さよりも長い画素に配置された画素電極であって、第2方向に沿ってそれぞれ延出した複数の主画素電極、第2方向に沿って延出するとともに前記スイッチング素子とコンタクトするコンタクト部、及び、前記主画素電極及び前記コンタクト部を繋ぐ副画素電極を備えた画素電極と、を備えた第1基板と、前記主画素電極の間、及び、前記主画素電極と前記コンタクト部との間にそれぞれ位置し第2方向に沿って延出した複数の主共通電極を備えた共通電極を備えた第2基板と、前記第1基板と前記第2基板との間に保持された液晶分子を含む液晶層と、を備えたことを特徴とする液晶表示装置が提供される。
図1は、本実施形態における液晶表示装置の構成及び等価回路を概略的に示す図である。 図2は、図1に示したアレイ基板を対向基板側から見たときの一画素の構造例を概略的に示す平面図である。 図3は、図1に示した対向基板における一画素の構造例を概略的に示す平面図である。 図4は、図2のA−B線で切断したアレイ基板の断面構造を概略的に示す断面図である。 図5は、図3のC−D線で切断した液晶表示パネルの断面構造を概略的に示す断面図である。 図6は、図1に示したアレイ基板を対向基板側から見たときの一画素の他の構造例を概略的に示す平面図である。 図7は、図1に示したアレイ基板を対向基板側から見たときの一画素の他の構造例を概略的に示す平面図である。 図8は、図1に示したアレイ基板を対向基板側から見たときの一画素の他の構造例を概略的に示す平面図である。 図9は、図1に示したアレイ基板を対向基板側から見たときの一画素の他の構造例を概略的に示す平面図である。
以下、本実施形態について、図面を参照しながら詳細に説明する。なお、各図において、同一又は類似した機能を発揮する構成要素には同一の参照符号を付し、重複する説明は省略する。
図1は、本実施形態における液晶表示装置の構成及び等価回路を概略的に示す図である。
すなわち、液晶表示装置は、アクティブマトリクスタイプの液晶表示パネルLPNを備えている。液晶表示パネルLPNは、第1基板であるアレイ基板ARと、アレイ基板ARに対向して配置された第2基板である対向基板CTと、これらのアレイ基板ARと対向基板CTとの間に保持された液晶層LQと、を備えている。このような液晶表示パネルLPNは、画像を表示するアクティブエリアACTを備えている。このアクティブエリアACTは、m×n個のマトリクス状に配置された複数の画素PXによって構成されている(但し、m及びnは正の整数である)。
液晶表示パネルLPNは、アクティブエリアACTにおいて、n本のゲート配線G(G1〜Gn)、n本の補助容量線C(C1〜Cn)、m本のソース配線S(S1〜Sm)などを備えている。ゲート配線G及び補助容量線Cは、例えば、第1方向Xに沿って略直線的に延出した信号配線に相当する。これらのゲート配線G及び補助容量線Cは、第1方向Xに交差する第2方向Yに沿って間隔をおいて隣接し、交互に並列配置されている。ここでは、第1方向Xと第2方向Yとは互いに略直交している。ソース配線Sは、ゲート配線G及び補助容量線Cと交差している。ソース配線Sは、第2方向Yに沿って略直線的に延出した信号配線に相当する。なお、ゲート配線G、補助容量線C、及び、ソース配線Sは、必ずしも直線的に延出していなくても良く、それらの一部が屈曲していてもよい。
各ゲート配線Gは、アクティブエリアACTの外側に引き出され、ゲートドライバGDに接続されている。各ソース配線Sは、アクティブエリアACTの外側に引き出され、ソースドライバSDに接続されている。これらのゲートドライバGD及びソースドライバSDの少なくとも一部は、例えば、アレイ基板ARに形成され、コントローラを内蔵した駆動ICチップ2と接続されている。
各画素PXは、スイッチング素子SW、画素電極PE、共通電極CEなどを備えている。保持容量Csは、例えば補助容量線Cと画素電極PEとの間に形成される。補助容量線Cは、補助容量電圧が印加される電圧印加部VCSと電気的に接続されている。
なお、本実施形態においては、液晶表示パネルLPNは、画素電極PEがアレイ基板ARに形成される一方で共通電極CEの少なくとも一部が対向基板CTに形成された構成であり、これらの画素電極PEと共通電極CEとの間に形成される電界を主に利用して液晶層LQの液晶分子をスイッチングする。画素電極PEと共通電極CEとの間に形成される電界は、第1方向Xと第2方向Yとで規定されるX−Y平面あるいは基板主面に対してわずかに傾いた斜め電界(あるいは、基板主面にほぼ平行な横電界)である。
スイッチング素子SWは、例えば、nチャネル薄膜トランジスタ(TFT)によって構成されている。このスイッチング素子SWは、ゲート配線G及びソース配線Sと電気的に接続されている。このようなスイッチング素子SWは、トップゲート型あるいはボトムゲート型のいずれであっても良い。また、スイッチング素子SWの半導体層は、例えば、アモルファスシリコンによって形成されているが、ポリシリコンによって形成されていても良い。
画素電極PEは、各画素PXに配置され、スイッチング素子SWに電気的に接続されている。共通電極CEは、液晶層LQを介して複数の画素PXの画素電極PEに対して共通に配置されている。このような画素電極PE及び共通電極CEは、例えば、インジウム・ティン・オキサイド(ITO)やインジウム・ジンク・オキサイド(IZO)などの光透過性を有する導電材料によって形成されているが、アルミニウムなどの他の金属材料によって形成されても良い。
アレイ基板ARは、共通電極CEに電圧を印加するための給電部VSを備えている。この給電部VSは、例えば、アクティブエリアACTの外側に形成されている。対向基板CTの共通電極CEは、アクティブエリアACTの外側に引き出され、図示しない導電部材を介して、給電部VSと電気的に接続されている。
図2は、図1に示したアレイ基板ARを対向基板側から見たときの一画素PXの構造例を概略的に示す平面図である。ここでは、X−Y平面における平面図を示している。
アレイ基板ARは、ゲート配線G1、ゲート配線G2、補助容量線C1、ソース配線S1、ソース配線S2、スイッチング素子SW、画素電極PE、第1配向膜AL1などを備えている。
図示した例では、画素PXは、破線で示したように、第1方向Xに沿った長さが第2方向Yに沿った長さよりも長い横長の長方形状である。ゲート配線G1及びゲート配線G2は、第2方向Yに沿って第1ピッチで配置され、それぞれ第1方向Xに沿って延出している。補助容量線C1は、ゲート配線G1とゲート配線G2との間に位置し、第1方向Xに沿って延出している。ソース配線S1及びソース配線S2は、第1方向Xに沿って第2ピッチで配置され、それぞれ第2方向Yに沿って延出している。
図示した画素PXにおいて、ソース配線S1は左側端部に配置され、ソース配線S2は右側端部に配置されている。厳密には、ソース配線S1は当該画素PXとその左側に隣接する画素との境界に跨って配置され、ソース配線S2は当該画素PXとその右側に隣接する画素との境界に跨って配置されている。つまり、画素PXの第1方向Xに沿った長さは、ソース配線間の第2ピッチに相当する。
また、画素PXにおいて、ゲート配線G1は上側端部に配置され、ゲート配線G2は下側端部に配置されている。厳密には、ゲート配線G1は当該画素PXとその上側に隣接する画素との境界に跨って配置され、ゲート配線G2は当該画素PXとその下側に隣接する画素との境界に跨って配置されている。つまり、画素PXの第2方向Yに沿った長さは、ゲート配線間の第1ピッチに相当する。第1ピッチは、第2ピッチよりも小さい。
また、図示した画素PXにおいては、補助容量線C1は、ゲート配線G2の側よりもゲート配線G1の側に偏在している。つまり、補助容量線C1とゲート配線G1との第2方向Yに沿った間隔は、補助容量線C1とゲート配線G2との第2方向Yに沿った間隔よりも小さい。
スイッチング素子SWは、図示した例では、ゲート配線G2及びソース配線S1に電気的に接続されている。このスイッチング素子SWは、画素PXの下側においてソース配線S1とソース配線S2との略中間の領域に設けられている。このようなスイッチング素子SWは、ゲート配線G2と電気的に接続されたゲート電極WG、ゲート電極WGの直上に形成されたアモルファスシリコンからなる半導体層SC、ソース配線S1と電気的に接続され半導体層SCにコンタクトしたソース電極WS、及び、半導体層SCにコンタクトしたドレイン電極WDを備えている。図示した例では、ゲート電極WGはゲート配線G2と一体的に形成され、ソース電極WSはソース配線S1と一体的に形成されている。また、ドレイン電極WDは、画素PXの下側端部付近に配置された半導体層SCとコンタクトした位置から画素PXの略中央部まで第2方向Yに沿って延出している。このようなドレイン電極WDは、画素電極PEのコンタクト部PCの直下を第2方向Yに沿って延出している。
画素電極PEは、隣接するソース配線S1とソース配線S2との間に位置するとともに、ゲート配線G1とゲート配線G2との間に位置している。つまり、画素電極PEは、ソース配線S1及びソース配線S2と、ゲート配線G1及びゲート配線G2とで囲まれた内側に位置している。
画素電極PEは、主画素電極PAと、コンタクト部PCと、副画素電極PBと、を備えている。ここに示した例では、画素電極PEは、2本の主画素電極PA、すなわち、主画素電極PA1及び主画素電極PA2を備えている。これらの主画素電極PA1、主画素電極PA2、コンタクト部PC、及び、副画素電極PBは、一体的あるいは連続的に形成され、互いに電気的に接続されている。
すなわち、コンタクト部PCは、スイッチング素子SWから延びたドレイン電極WDの直上を通り第2方向Yに沿って延出し、ドレイン電極WDの直上においてコンタクトホールCH1及びコンタクトホールCH2を介してドレイン電極WDと電気的に接続されている。図示した例では、コンタクト部PCは、画素PXの略中央部において第2方向Yに沿って延出している。つまり、コンタクト部PCは、隣接するソース配線S1とソース配線S2との略中間に位置している。換言すると、コンタクト部PCからソース配線S1までの第1方向Xに沿った間隔は、コンタクト部PCからソース配線S2までの第1方向Xに沿った間隔と略同一である。このようなコンタクト部PCは、第1方向Xに沿って略同一の幅を有する帯状に形成されている。
主画素電極PA1及び主画素電極PA2は、それぞれ第2方向Yに沿って延出している。図示した例では、主画素電極PA1は、画素PXの左側端部付近に位置しているが、ソース配線S1よりも内側に位置している。主画素電極PA2は、画素PXの右側端部付近に位置しているが、ソース配線S2よりも内側に位置している。また、コンタクト部PCは、これらの主画素電極PA1と主画素電極PA2との略中間に位置している。換言すると、コンタクト部PCから主画素電極PA1までの第1方向Xに沿った間隔は、コンタクト部PCから主画素電極PA2までの第1方向Xに沿った間隔と略同一である。このような主画素電極PA1は、第1方向Xに沿って略同一の幅を有する帯状に形成されている。また、主画素電極PA2は、第1方向Xに沿って略同一の幅を有する帯状に形成されている。これらの主画素電極PA1及び主画素電極PA2は、略同等の幅を有している。
副画素電極PBは、第1方向Xに沿って延出し、主画素電極PA1とコンタクト部PCとを繋ぐとともに、主画素電極PA2とコンタクト部PCとを繋いでいる。この副画素電極PBは、補助容量線C1の上方に位置している。図示した例では、副画素電極PBは、補助容量線C1と同様に、ゲート配線G2の側よりもゲート配線G1の側に偏在している。つまり、副画素電極PBは、画素PXの上側端部付近に位置しているが、ゲート配線G1よりも内側に位置している。また、副画素電極PBは、コンタクト部PCから画素PXの左側端部(つまり、ソース配線S1側)及び右側端部(つまり、ソース配線S2側)に向かってそれぞれ第1方向Xに沿って直線的に延出している。
補助容量線C1は、副画素電極PBの直下のみならず、コンタクト部PCの直下にも延在している。すなわち、このような画素電極PEにおいては、副画素電極PB及びコンタクト部PCにおいて、補助容量線C1と対向し、画素PXでの画像表示に必要な容量を形成している。
なお、アレイ基板ARは、さらに、共通電極CEの一部を備えていても良い。
このようなアレイ基板ARにおいては、画素電極PEは、第1配向膜AL1によって覆われている。この第1配向膜AL1には、液晶層LQの液晶分子を初期配向させるために、第1配向処理方向PD1に沿って配向処理(例えば、ラビング処理や光配向処理)がなされている。第1配向膜AL1が液晶分子を初期配向させる第1配向処理方向PD1は、第1主画素電極PA1及び第2主画素電極PA2の延出方向である第2方向Yと略平行である。
ここで、寸法の一例について述べると、ゲート配線Gの第1ピッチつまりゲート配線G1とゲート配線G2との第2方向Yに沿った間隔は50μm〜60μmであり、ソース配線Sの第2ピッチつまりソース配線S1とソース配線S2との第1方向Xに沿った間隔は150μm〜180μmであり、ゲート配線G及び補助容量線Cの第2方向Yに沿った幅が5μmであり、主画素電極PA1及び主画素電極PA2のそれぞれの第2方向Yに沿った幅が5μmであり、ソース配線Sの第1方向Xに沿った幅が3μmである。なお、ゲート配線G及び補助容量線Cは同一層に形成されており、電気的に絶縁する必要があるため、両者の間に例えば10μmのマージンを確保している。
図3は、図1に示した対向基板CTにおける一画素PXの構造例を概略的に示す平面図である。ここでは、X−Y平面における平面図を示している。なお、ここでは、説明に必要な構成のみを図示し、また、アレイ基板に備えられた画素電極PE、ソース配線S、ゲート配線Gなどを破線で示している。
共通電極CEは、対向基板CTに主共通電極CAを備えている。図示した例では、共通電極CEは、さらに、対向基板CTに副共通電極CBを備えている。これらの主共通電極CA及び副共通電極CBは、一体的あるいは連続的に形成され、互いに電気的に接続されている。但し、副共通電極CBは省略しても良い。
主共通電極CAは、X−Y平面内において、主画素電極PAとコンタクト部PCとの間に位置し主画素電極PAの延出方向と略平行な第2方向Yに沿って直線的に延出している。このような主共通電極CAは、第1方向Xに沿って略同一の幅を有する帯状に形成されている。
図示した例では、一画素あたり、第1方向Xに間隔をおいて2本の主共通電極CA、すなわち、主共通電極CAL及び主共通電極CARが平行に並んでいる。画素PXにおいて、主共通電極CALは主画素電極PA1とコンタクト部PCとの間に位置し、主共通電極CARは主画素電極PA2とコンタクト部PCとの間に位置している。
主共通電極CAL及び主共通電極CARは、コンタクト部PCを挟んだ両側に位置している。つまり、X−Y平面において、第1方向Xに沿って、主画素電極PA1、主共通電極CAL、コンタクト部PC、主共通電極CAR、主画素電極PA2がこの順に並んでいる。なお、主画素電極PA1と主共通電極CALとの間の第1方向Xに沿った電極間距離、及び、主共通電極CALとコンタクト部PCとの間の第1方向Xに沿った電極間距離は略同等である。また、主画素電極PA2と主共通電極CARとの間の第1方向Xに沿った電極間距離、及び、主共通電極CARとコンタクト部PCとの間の第1方向Xに沿った電極間距離は略同等である。
副共通電極CBは、X−Y平面内において、画素電極PEを挟んだ両側で第1方向Xに沿って直線的に延出している。あるいは、副共通電極CBは、ゲート配線Gの上方にそれぞれ位置するとともに第1方向Xに沿って直線的に延出している。このような副共通電極CBは、第2方向Yに沿って略同一の幅を有する帯状に形成されている。また、このような副共通電極CBは、対向基板CTにおいて、主共通電極CAとで格子状に形成されている。
図示した例では、副共通電極CBは、第2方向Yに間隔をおいて2本平行に並んでおり、画素PXの上下両端部にそれぞれ配置されている。すなわち、一画素あたり、2本の副共通電極CBが配置されている。図示した画素PXにおいて、副共通電極CBUは上側端部に配置され、副共通電極CBBは下側端部に配置されている。厳密には、副共通電極CBUは当該画素PXとその上側に隣接する画素との境界に跨って配置され、副共通電極CBBは当該画素PXとその下側に隣接する画素との境界に跨って配置されている。副共通電極CBUはゲート配線G1の上方に位置し、副共通電極CBBはゲート配線G2の上方に位置している。
このような対向基板CTにおいては、共通電極CEは、第2配向膜AL2によって覆われている。この第2配向膜AL2には、液晶層LQの液晶分子を初期配向させるために、第2配向処理方向PD2に沿って配向処理(例えば、ラビング処理や光配向処理)がなされている。第2配向膜AL2が液晶分子を初期配向させる第2配向処理方向PD2は、第1配向処理方向PD1とは互いに平行であって、互いに同じ向きあるいは逆向きである。図示した例では、第2配向処理方向PD2は、第2方向Yと平行であり、X−Y平面内において、第1配向処理方向PD1とは互いに平行であって、互いに同じ向きである。
図示しないブラックマトリクスによって形成される開口部APは、図3に示したように、第1方向Xに沿った長さが第2方向Yに沿った長さよりも長い長方形状である。換言すると、ゲート配線G1及びゲート配線G2、及び、ソース配線S1及びソース配線S2の上方には、ブラックマトリクスが位置している。
図4は、図2のA−B線で切断したアレイ基板ARの断面構造を概略的に示す断面図である。
アレイ基板ARは、光透過性を有する第1絶縁基板10を用いて形成されている。このアレイ基板ARは、第1絶縁基板10においてスイッチング素子SW、補助容量線C1、画素電極PE、第1絶縁膜11、第2絶縁膜12、第3絶縁膜13、第1配向膜AL1などを備えている。
スイッチング素子SWのゲート電極WGは、ゲート配線G2の一部であり、第1絶縁基板10の内面10Aに形成されている。補助容量線C1は、第1絶縁基板10の内面10Aに形成されている。これらのゲート電極WG及び補助容量線C1は、第1絶縁膜11によって覆われている。
スイッチング素子SWの半導体層SCは、第1絶縁膜11の上に形成され、ゲート電極WGの直上に位置している。スイッチング素子SWのソース電極WSは、ソース配線S1の一部であり、第1絶縁膜11の上に形成され、半導体層SCにコンタクトしている。スイッチング素子SWのドレイン電極WDは、第1絶縁膜11の上に形成され、半導体層SCにコンタクトしている。半導体層SC、ソース電極WS、及び、ドレイン電極WDは、第2絶縁膜12によって覆われている。この第2絶縁膜12には、ドレイン電極WDまで貫通したコンタクトホールCH1が形成されている。
第3絶縁膜13は、第2絶縁膜12の上に形成されている。この第3絶縁膜13には、コンタクトホールCH2が形成されている。このコンタクトホールCH2は、コンタクトホールCH1よりも大きなサイズであり、コンタクトホールCH1でドレイン電極WDまで貫通するとともにコンタクトホールCH1の周囲の第2絶縁膜12まで貫通する。
画素電極PEは、第3絶縁膜13の上に形成され、そのコンタクト部PCがコンタクトホールCH1及びコンタクトホールCH2を介してドレイン電極WDにコンタクトしている。画素電極PEのコンタクト位置は、コンタクト部PCにおいてコンタクトホールCH1を介してドレイン電極WDとコンタクトしている位置に相当する。このような画素電極PEの一部は、第1絶縁膜11、第2絶縁膜12、及び、第3絶縁膜13を介して補助容量線C1と対向している。
第1配向膜AL1は、画素電極PEなどを覆っており、第3絶縁膜13の上にも配置されている。このような第1配向膜AL1は、水平配向性を示す材料によって形成されている。
図5は、図3のC−D線で切断した液晶表示パネルLPNの断面構造を概略的に示す断面図である。
液晶表示パネルLPNを構成するアレイ基板ARの背面側には、バックライト4が配置されている。バックライト4としては、種々の形態が適用可能であり、また、光源として発光ダイオード(LED)を利用したものや冷陰極管(CCFL)を利用したものなどのいずれでも適用可能であり、詳細な構造については説明を省略する。
アレイ基板ARにおいて、補助容量線C1や図示しないゲート配線は、第1絶縁基板10の内面10A、つまり、対向基板CTと対向する側に形成され、第1絶縁膜11によって覆われている。ドレイン電極WD、ソース配線S1及びソース配線S2は、第1絶縁膜11の上に形成され、第2絶縁膜12によって覆われている。画素電極PEのコンタクト部PC、主画素電極PA1及び主画素電極PA2は、第3絶縁膜13の上に形成され、第1配向膜AL1によって覆われている。コンタクト部PCは、補助容量線C1の上方に位置するとともに、ドレイン電極WDの直上に位置している。主画素電極PA1は、ソース配線S1の直上の位置よりも内側つまりコンタクト部PC側に位置している。主画素電極PA2は、ソース配線S2の直上の位置よりも内側つまりコンタクト部PC側に位置している。第1配向膜AL1は、アレイ基板ARの対向基板CTと対向する面に配置され、アクティブエリアACTの略全体に亘って延在している。
対向基板CTは、光透過性を有する第2絶縁基板20を用いて形成されている。この対向基板CTは、第2絶縁基板20の内側、つまり、アレイ基板ARと対向する側においてブラックマトリクスBM、カラーフィルタCF、オーバーコート層OC、共通電極CE、第2配向膜AL2などを備えている。
ブラックマトリクスBMは、各画素PXを区画し、開口部APを形成する。すなわち、ブラックマトリクスBMは、ソース配線S、ゲート配線G、スイッチング素子SWなどの配線部に対向するように配置されている。ここに示した例では、ブラックマトリクスBMは、ソース配線S1及びソース配線S2の上方に位置した部分と、図示しないゲート配線の上方に位置した部分と、を備えており、格子状に形成されている。このブラックマトリクスBMは、第2絶縁基板20のアレイ基板ARに対向する内面20Aに配置されている。
カラーフィルタCFは、各画素PXに対応して配置されている。すなわち、カラーフィルタCFは、第2絶縁基板20の内面20AにおいてブラックマトリクスBMによって区画された内側に配置されるとともに、その一部がブラックマトリクスBMに乗り上げている。第2方向Yに隣接する画素PXにそれぞれ配置されたカラーフィルタCFは、互いに色が異なる。例えば、カラーフィルタCFは、赤色、青色、緑色といった3原色にそれぞれ着色された樹脂材料によって形成されている。これらのカラーフィルタCF同士の境界は、ブラックマトリクスBMと重なる位置にある。
オーバーコート層OCは、カラーフィルタCFを覆っている。このオーバーコート層OCは、カラーフィルタCFの表面の凹凸の影響を緩和する。
共通電極の主共通電極CAL及び主共通電極CAR、図示しない副共通電極CBなどは、オーバーコート層OCのアレイ基板ARと対向する側に形成されている。特に、図示しない副共通電極CBは、ブラックマトリクスBMの直下に位置している。
上記の開口部APにおいて、画素電極PEと共通電極CEとの間の領域、つまり、主共通電極CALと主画素電極PA1との間の領域、主共通電極CALとコンタクト部PCとの間の領域、主共通電極CARとコンタクト部PCとの間の領域、及び、主共通電極CARと主画素電極PA2との間の領域は、バックライト光が透過可能な透過領域に相当する。
第2配向膜AL2は、対向基板CTのアレイ基板ARと対向する面に配置され、アクティブエリアACTの略全体に亘って延在している。この第2配向膜AL2は、共通電極CEやオーバーコート層OCなどを覆っている。このような第2配向膜AL2は、水平配向性を示す材料によって形成されている。
上述したようなアレイ基板ARと対向基板CTとは、それぞれの第1配向膜AL1及び第2配向膜AL2が対向するように配置されている。このとき、アレイ基板ARの第1配向膜AL1と対向基板CTの第2配向膜AL2との間には、例えば、樹脂材料によって一方の基板に一体的に形成された柱状スペーサにより、所定のセルギャップ、例えば2〜7μmのセルギャップが形成される。アレイ基板ARと対向基板CTとは、所定のセルギャップが形成された状態で、アクティブエリアACTの外側のシール材によって貼り合わせられている。
尚、主画素電極PAと主共通電極CAとの第2方向Yに沿った間隔は、液晶層LQの厚さよりも大きく、主画素電極PAと主共通電極CAとの間隔は、液晶層LQの厚さの2倍以上の大きさを持つ。
液晶層LQは、アレイ基板ARと対向基板CTとの間に形成されたセルギャップに保持され、第1配向膜AL1と第2配向膜AL2との間に配置されている。このような液晶層LQは、例えば、誘電率異方性が正(ポジ型)の液晶材料によって構成されている。
アレイ基板ARの外面、つまり、アレイ基板ARを構成する第1絶縁基板10の外面10Bには、第1光学素子OD1が接着剤などにより貼付されている。この第1光学素子OD1は、液晶表示パネルLPNのバックライト4と対向する側に位置しており、バックライト4から液晶表示パネルLPNに入射する入射光の偏光状態を制御する。この第1光学素子OD1は、第1偏光軸(あるいは第1吸収軸)AX1を有する第1偏光板PL1を含んでいる。なお、第1偏光板PL1と第1絶縁基板10との間に位相差板などの他の光学素子が配置されても良い。
対向基板CTの外面、つまり、対向基板CTを構成する第2絶縁基板20の外面20Bには、第2光学素子OD2が接着剤などにより貼付されている。この第2光学素子OD2は、液晶表示パネルLPNの表示面側に位置しており、液晶表示パネルLPNから出射した出射光の偏光状態を制御する。この第2光学素子OD2は、第2偏光軸(あるいは第2吸収軸)AX2を有する第2偏光板PL2を含んでいる。なお、第2偏光板PL2と第2絶縁基板20との間に位相差板などの他の光学素子が配置されていても良い。
第1偏光板PL1の第1偏光軸AX1と、第2偏光板PL2の第2偏光軸AX2とは、略直交する位置関係(クロスニコル)にある。このとき、一方の偏光板は、例えば、その偏光軸が主画素電極PAあるいは主共通電極CAの延出方向と略平行または略直交するように配置されている。つまり、主画素電極PAあるいは主共通電極CAの延出方向が第2方向Yである場合、一方の偏光板の吸収軸は、第2方向Yと略平行である(つまり、第1方向Xと略直交する)、あるいは、第2方向Yと略直交する(つまり、第1方向Xと略平行である)。
あるいは、一方の偏光板は、例えば、その偏光軸が液晶分子の初期配向方向つまり第1配向処理方向PD1あるいは第2配向処理方向PD2と平行または直交するように配置されている。初期配向方向が第2方向Yと平行である場合、一方の偏光板の偏光軸は、第1方向Xと平行、あるいは、第2方向Yと平行である。
図3において、(a)で示した例では、第1偏光板PL1は、その第1偏光軸AX1が主画素電極PAの延出方向あるいは液晶分子LMの初期配向方向(第2方向Y)に対して直交する(つまり、第1方向Xに平行となる)ように配置され、また、第2偏光板PL2は、その第2偏光軸AX2が主画素電極PAの延出方向あるいは液晶分子LMの初期配向方向に対して平行となる(つまり、第2方向Yと平行となる)ように配置されている。
また、図3において、(b)で示した例では、第2偏光板PL2は、その第2偏光軸AX2が主画素電極PAの延出方向あるいは液晶分子LMの初期配向方向(第2方向Y)に対して直交する(つまり、第1方向Xに平行となる)ように配置され、また、第1偏光板PL1は、その第1偏光軸AX1が主画素電極PAの延出方向あるいは液晶分子LMの初期配向方向に対して平行となる(つまり、第2方向Yと平行となる)ように配置されている。
次に、上記構成の液晶表示パネルLPNの動作について、図2乃至図5を参照しながら説明する。
すなわち、液晶層LQに電圧が印加されていない状態、つまり、画素電極PEと共通電極CEとの間に電界が形成されていない状態(OFF時)では、液晶層LQの液晶分子LMは、その長軸が第1配向膜AL1の第1配向処理方向PD1及び第2配向膜AL2の第2配向処理方向PD2を向くように配向している。このようなOFF時が初期配向状態に相当し、OFF時の液晶分子LMの配向方向が初期配向方向に相当する。
なお、厳密には、液晶分子LMは、X−Y平面に平行に配向しているとは限らず、プレチルトしている場合が多い。このため、ここでの液晶分子LMの初期配向方向とは、OFF時の液晶分子LMの長軸をX−Y平面に正射影した方向である。以下では、説明を簡略にするために、液晶分子LMは、X−Y平面に平行に配向しているものとし、X−Y平面と平行な面内で回転するものとして説明する。
ここでは、第1配向処理方向PD1及び第2配向処理方向PD2は、ともに第2方向Yと略平行な方向である。OFF時においては、液晶分子LMは、図3に破線で示したように、その長軸が第2方向Yと略平行な方向に初期配向する。
図示した例のように、第1配向処理方向PD1及び第2配向処理方向PD2が平行且つ同じ向きである場合、液晶層LQの断面において、液晶分子LMは、液晶層LQの中間部付近で略水平(プレチルト角が略ゼロ)に配向し、ここを境界として第1配向膜AL1の近傍及び第2配向膜AL2の近傍において対称となるようなプレチルト角を持って配向する(スプレイ配向)。このように液晶分子LMがスプレイ配向している状態では、基板の法線方向から傾いた方向においても第1配向膜AL1の近傍の液晶分子LMと第2配向膜AL2の近傍の液晶分子LMとにより光学的に補償される。したがって、第1配向処理方向PD1及び第2配向処理方向PD2が互いに平行、且つ、同じ向きである場合には、黒表示の場合に光漏れが少なく、高コントラスト比を実現することができ、表示品位を向上することが可能となる。
なお、第1配向処理方向PD1及び第2配向処理方向PD2が互いに平行且つ逆向きである場合、液晶層LQの断面において、液晶分子LMは、第1配向膜AL1の近傍、第2配向膜AL2の近傍、及び、液晶層LQの中間部において略均一なプレチルト角を持って配向する(ホモジニアス配向)。
バックライト4からのバックライト光の一部は、第1偏光板PL1を透過し、第1吸収軸AX1と直交する直線偏光となって、液晶表示パネルLPNに入射する。このような直線偏光の偏光状態は、液晶層LQを通過する際に液晶分子LMの配向状態によって変化するが、OFF時においては、液晶層LQを通過した直線偏光の偏光状態はほとんど変化しない。このため、液晶表示パネルLPNを透過した直線偏光は、第1偏光板PL1に対してクロスニコルの位置関係にある第2偏光板PL2によって吸収される(黒表示)。
一方、液晶層LQに電圧が印加された状態、つまり、画素電極PEと共通電極CEとの間に電界が形成された状態(ON時)では、画素電極PEと共通電極CEとの間に基板と略平行な横電界(あるいは斜め電界)が形成される。液晶分子LMは、電界の影響を受け、その長軸が図中の実線で示したようにX−Y平面と略平行な平面内で回転する。
図3に示した例では、画素PX内において、主画素電極PA1と主共通電極CALとの間の領域内では、液晶分子LMは、主に第2方向Yに対して時計回りに回転し図中の右上を向くように配向する。また、コンタクト部PCと主共通電極CALとの間の領域内では、液晶分子LMは、主に第2方向Yに対して反時計回りに回転し図中の左上を向くように配向する。また、コンタクト部PCと主共通電極CARとの間の領域内では、液晶分子LMは、主に第2方向Yに対して時計回りに回転し図中の右上を向くように配向する。また、主画素電極PA2と主共通電極CARとの間の領域内では、液晶分子LMは、主に第2方向Yに対して反時計回りに回転し図中の左上を向くように配向する。
このように、各画素PXにおいて、画素電極PEと共通電極CEとの間に電界が形成された状態では、液晶分子LMの配向方向は、主画素電極PA及びコンタクト部PCと重なる位置あるいは主共通電極CAと重なる位置を境界として複数の方向に分かれ、それぞれの配向方向でドメインを形成する。つまり、一画素PXには、複数のドメインが形成される。
このようなON時には、バックライト4から液晶表示パネルLPNに入射したバックライト光の一部は、第1偏光板PL1を透過し、第1吸収軸AX1と直交する直線偏光となって、液晶表示パネルLPNに入射する。このような直線偏光の偏光状態は、液晶層LQを通過する際に液晶分子LMの配向状態に応じて変化する。例えば、第1方向Xに平行な直線偏光が液晶表示パネルLPNに入射すると、液晶層LQを通過する際に第1方向Xに対して45°−225°方位あるいは135°−315°方位に配向した液晶分子LMによりλ/2の位相差の影響を受ける(但し、λは液晶層LQを透過する光の波長である)。これにより、液晶層LQを通過した光の偏光状態は、第2方向Yに平行な直線偏光となる。このため、ON時においては、液晶層LQを通過した少なくとも一部の光は、第2偏光板PL2を透過する(白表示)。但し、画素電極あるいは共通電極と重なる位置では、液晶分子が初期配向状態を維持しているため、OFF時と同様に黒表示となる。
本実施形態によれば、ゲート配線や補助容量線の延出方向である第1方向Xに沿った長さがソース配線の延出方向である第2方向Yに沿った長さよりも長い横長の画素構成としたことにより、第2方向Yに沿った長さが第1方向Xに沿った長さよりも長い縦長の画素構成とした場合と比較して、アクティブエリアにおける総画素数が同一でありながら、ゲート配線、補助容量線、ソース配線などの信号配線の総数を低減することができる。このため、信号配線の端子数を低減することができ、これらの信号配線に信号を供給するドライバの規模を低減することが可能となるとともに液晶表示パネルLPNに実装すべき駆動ICチップの数を低減することが可能となる。したがって、コストの削減が可能となる。
また、本実施形態によれば、X−Y平面内において、第1方向Xに沿った長さが第2方向Yに沿った長さよりも長い横長の画素PXに対して、いずれも第2方向Yに沿って延出した主画素電極PA及びコンタクト部PCと主共通電極CAとを組み合わせているため、主共通電極CALと主画素電極PA1及びコンタクト部PCとの第1方向Xに沿った電極間距離、及び、主共通電極CARと主画素電極PA2及びコンタクト部PCとの第1方向Xに沿った電極間距離を拡大することが可能となる。アレイ基板ARが主画素電極PAを備え、対向基板CTが主共通電極CAを備えた構成では、主画素電極PAと主共通電極CAとが交互に略平行に配置されているため、アレイ基板ARと対向基板CTとの合わせズレが生じた場合、主画素電極PAと主共通電極CAとの電極間距離が設定値とは異なってしまう。主画素電極PAと主共通電極CAとの間の電界強度は電極間距離に応じて異なるため、同一の電圧を液晶層LQに印加したとしても、電極間距離の異なるパネル間で輝度にバラツキが生ずる。このような合わせズレに対して、本実施形態によれば、合わせズレによる電極間距離の変化量に対して電極間距離を十分に大きく設定することができ、合わせズレに起因した輝度バラツキを低減することが可能である。
また、本実施形態によれば、画素電極PEと共通電極CEとの間の電極間隙において高い透過率を得ることが可能となる。また、一画素あたりの透過率を十分に高くするためには、主画素電極PAと主共通電極CAとの間の電極間距離を拡大することで対応することが可能となる。また、画素ピッチが異なる製品仕様に対して、例えば、画素PXの第1方向Xに沿ったピッチの変更に対しては、主画素電極PAと主共通電極CAとの電極間距離を変更することで対応することが可能となり、また、画素PXの第2方向Yに沿ったピッチの変更に対しては、主画素電極PA及び主共通電極CAの第2方向Yに沿った長さを変更することで対応することが可能となる。つまり、本実施形態の表示モードにおいては、比較的画素ピッチが大きな低解像度の製品仕様から比較的画素ピッチが小さい高解像度の製品仕様まで、微細な電極加工を必ずしも必要とせずに種々の画素ピッチの製品を提供することが可能となる。
また、本実施形態によれば、ブラックマトリクスBMと重なる領域では、透過率が十分に低下している。これは、ゲート配線Gの直上に位置する共通電極CEの位置よりも当該画素の外側に電界の漏れが発生せず、また、ブラックマトリクスBMを挟んで隣接する画素間で不所望な横電界が生じないため、ブラックマトリクスBMと重なる領域の液晶分子LMがOFF時(あるいは黒表示時)と同様に初期配向状態を保っているためである。したがって、ゲート配線Gを挟んで隣接する画素間でカラーフィルタCFの色が異なる場合であっても、混色の発生を抑制することが可能となり、色再現性の低下やコントラスト比の低下を抑制することが可能となる。
また、アレイ基板ARと対向基板CTとの合わせずれが生じた際に、画素電極PEを挟んだ両側の共通電極CEとの電極間距離に差が生じることがある。しかしながら、このような合わせずれは、全ての画素PXに共通に生じるため、画素PX間での電界分布に相違はなく、画像の表示に及ぼす影響はきわめて小さい。また、例えアレイ基板ARと対向基板CTとの間で合わせズレが生じたとしても、隣接する画素への不所望な電界の漏れを抑制することが可能となる。このため、隣接する画素間でカラーフィルタCFの色が異なる場合であっても、混色の発生を抑制することが可能となり、色再現性の低下やコントラスト比の低下を抑制することが可能となる。
なお、上記の例では、液晶分子LMの初期配向方向が第2方向Yと平行である場合について説明したが、液晶分子LMの初期配向方向は、第1方向X及び第2方向Yを斜めに交差する斜め方向であっても良い。
また、上記の例では、液晶層LQが正(ポジ型)の誘電率異方性を有する液晶材料によって構成された場合について説明したが、液晶層LQは、誘電率異方性が負(ネガ型)の液晶材料によって構成されていても良い。
なお、ON時においても、画素電極PE上あるいは共通電極CE上では、横電界がほとんど形成されない(あるいは、液晶分子LMを駆動するのに十分な電界が形成されない)ため、液晶分子LMは、OFF時と同様に初期配向方向からほとんど動かない。このため、画素電極PE及び共通電極CEがITOなどの光透過性の導電材料によって形成されていても、これらの領域ではバックライト光がほとんど透過せず、ON時において表示にほとんど寄与しない。したがって、画素電極PE及び共通電極CEは、必ずしも透明な導電材料によって形成される必要はなく、アルミニウム(Al)、チタン(Ti)、銀(Ag)、モリブデン(Mo)、タングステン(W)などの不透明な導電材料を用いて形成しても良い。
画素電極PE及び共通電極CEの少なくとも一方が上記の不透明な導電材料によって形成された場合、液晶表示パネルLPNに入射した直線偏光は、画素電極PEや共通電極CEのエッジの延出方向と略平行であるあるいは略直交する。また、上記のような不透明な導電材料によって形成されているゲート配線G、補助容量線C、及び、ソース配線Sの延出方向は、液晶表示パネルLPNに入射した直線偏光と略平行であるあるいは略直交する。このため、画素電極PEや共通電極CE、ゲート配線G、補助容量線C、及び、ソース配線Sのエッジで反射された直線偏光は、その偏光面が乱れにくく、偏光子である第1偏光板PL1を透過した際の偏光面を維持することができる。したがって、OFF時において、液晶表示パネルLPNを透過した直線偏光は、検光子である第2偏光板PL2で十分に吸収されるため、光漏れを抑制することが可能となる。つまり、黒表示の際に十分に透過率を低減することができ、コントラスト比の低下を抑制することが可能となる。また、画素電極PEや共通電極CEの周辺での光漏れ対策のためにブラックマトリクスBMの幅を拡張する必要がなく、開口部APの面積の低減、ON時の透過率の低減を抑制することが可能となる。
なお、本実施形態において、画素PXの構造は、上記の例に限定されるものではない。
図6は、図1に示したアレイ基板ARを対向基板側から見たときの一画素PXの他の構造例を概略的に示す平面図である。
ここに示した構造例は、図2に示した構造例と比較して、アレイ基板ARがゲートシールド電極GS及びソースシールド電極SSを備えている点で相違している。
すなわち、ゲートシールド電極GSは、ゲート配線G1及びゲート配線G2とそれぞれ対向する(あるいは、ゲートシールド電極GSは、ゲート配線G1及びゲート配線G2の直上に位置する)。このようなゲートシールド電極GSは、第1方向Xに沿って直線的に延出しており、帯状に形成されている。なお、ゲートシールド電極GSの第2方向Yに沿った幅については、必ずしも一定でなくても良い。このゲートシールド電極GSは、共通電極CEと電気的に接続されており、共通電極CEと同電位である。
ソースシールド電極SSは、ソース配線S1及びソース配線S2とそれぞれ対向する(あるいは、ソースシールド電極SSは、ソース配線S1及びソース配線S2の直上に位置する)。このようなソースシールド電極SSは、第2方向Yに沿って直線的に延出しており、帯状に形成されている。なお、ソースシールド電極SSの第1方向Xに沿った幅については、必ずしも一定でなくても良い。このソースシールド電極SSは、共通電極CEと電気的に接続されており、共通電極CEと同電位である。図示した例では、ゲートシールド電極GS及びソースシールド電極SSは、一体的あるいは連続的に形成されている。
これらのゲートシールド電極GS及びソースシールド電極SSは、画素電極PEと同一層である第3絶縁膜13の上面に形成されるため、画素電極PEと同一材料(例えば、ITOなど)を用いて形成することが可能である。但し、ゲートシールド電極GS及びソースシールド電極SSは、画素電極PEと電気的に絶縁する必要があり、画素電極PEから離間している。
このような構造例のアレイ基板ARは、図3に示した対向基板CTと組み合わせた際に、ゲートシールド電極GSが副共通電極CBと対向する。
このような構造例によれば、図2に示した構造例と同様の効果が得られるのに加えて、ゲートシールド電極GSがゲート配線Gと対向するため、ゲート配線Gからの不所望な電界を遮蔽することが可能となる。このため、ゲート配線Gから液晶層LQに対して不所望なバイアスが印加されることを抑制することができ、焼きツキなどの表示不良の発生、さらには、液晶分子の配向不良に起因した光漏れの発生を抑制することが可能となる。
また、ソースシールド配線SSがソース配線Sと対向するため、ソース配線Sからの不所望な電界を遮蔽することが可能となる。このため、ソース配線Sから液晶層LQに対して不所望なバイアスが印加されることを抑制することができ、クロストーク(例えば、当該画素PXが黒を表示する画素電位に設定されている状態で、当該画素PXに接続されたソース配線に白を表示する画素電位が供給されたときに、当該画素PXの一部から光漏れが生じて輝度の上昇を招く現象)などの表示不良の発生を抑制することが可能となる。
また、アレイ基板ARに備えられたゲートシールド電極GS及びソースシールド電極SSは、互いに電気的に接続され、アレイ基板ARにおいて格子状に形成されているため、冗長性を向上することが可能となる。また、対向基板CTに備えられた主共通電極CA及び副共通電極CBは、互いに電気的に接続され、格子状に形成されているため、冗長性を向上することが可能となる。そして、アレイ基板AR側のゲートシールド電極GS及びソースシールド電極SSと、対向基板CT側の主共通電極CA及び副共通電極CBとが互いに電気的に接続されているため、一部で断線が発生したとしても、各画素PXに安定してコモン電位を供給することが可能となり、表示不良の発生を抑制することが可能となる。
なお、ソースシールド電極SSを設ける代わりに、画素電極PEの主画素電極の一部をソース配線Sのエッジの直上に配置しても良い。この場合、第1方向Xに隣接する各画素PXの画素電極PEは、ソース配線Sの直上で互いに離間しているが、それぞれの画素電極PEがソース配線Sの両側のエッジの直上に位置するようになる。このような構成においても、ソース配線Sからの不所望な電界の漏れに起因した表示不良の発生を抑制することが可能である。
図7は、図1に示したアレイ基板ARを対向基板側から見たときの一画素PXの他の構造例を概略的に示す平面図である。
ここに示した構造例は、図2に示した構造例と比較して、画素電極PEがループ状に形成されている点で相違している。
すなわち、画素電極PEは、第2方向Yに沿ってそれぞれ延出した主画素電極PA1、主画素電極PA2、及び、コンタクト部PCと、第1方向Xに沿ってそれぞれ延出した副画素電極PB1及び副画素電極PB2を備えており、これらは一体的あるいは連続的に形成され、互いに電気的に接続されている。
ここに示した例では、コンタクト部PCは画素PXの略中央部に位置し、主画素電極PA1は画素PXの左側端部付近に位置し、主画素電極PA2は画素PXの右側端部付近に位置している。副画素電極PB1は、画素PXの上側端部付近において、補助容量線C1の上方に位置している。副画素電極PB2は、画素PXの下側端部付近に位置している。これらの副画素電極PB1及び副画素電極PB2は、それぞれ、主画素電極PA1とコンタクト部PCとを繋ぐとともに、主画素電極PA2とコンタクト部PCとを繋いでいる。つまり、画素電極PEは、8の字形に形成されている。
このような構造例によれば、図2に示した構造例と同様の効果が得られるのに加えて、画素電極PEはループ状に形成されているため、冗長性を向上することが可能となる。すなわち、例え画素電極PEの一部で断線が発生したとしても、副画素電極PB1を介したパス及び副画素電極PB2を介したパスによってコンタクト部PCからいずれの主画素電極PAにも画素電位を供給することが可能となる。したがって、画素PX内での主画素電極PAの断線に起因した表示不良など表示品位の劣化を抑制することが可能となる。
図8は、図1に示したアレイ基板ARを対向基板側から見たときの一画素PXの他の構造例を概略的に示す平面図である。
ここに示した構造例は、図2に示した構造例と比較して、画素電極PEがより多くの主画素電極PAを備えている点で相違している。
すなわち、画素電極PEは、コンタクト部PC、主画素電極PA1及び主画素電極PA2に加えて、さらに、コンタクト部PCと主画素電極PA1との間に位置する主画素電極PA3と、コンタクト部PCと主画素電極PA2との間に位置する主画素電極PA4と、を備えている。これらの主画素電極PA3及び主画素電極PA4は、いずれも第2方向Yに沿って延出しており、主画素電極PA1及び主画素電極PA2と略平行である。図示した例では、主画素電極PA3はコンタクト部PCと主画素電極PA1との略中間に位置しており、主画素電極PA4はコンタクト部PCと主画素電極PA2との略中間に位置している。
このような構造例のアレイ基板ARに対しては、図示したような主共通電極CAを備えた対向基板CTが組み合わせられる。すなわち、主共通電極CAL1は主画素電極PA1と主画素電極PA3との間に位置し、主共通電極CAL2はコンタクト部PCと主画素電極PA3との間に位置し、主共通電極CAR1は主画素電極PA2と主画素電極PA4との間に位置し、主共通電極CAR2はコンタクト部PCと主画素電極PA4との間に位置している。
このように、画素電極PEに備えられる主画素電極PAの本数は適宜変更可能である。このため、画素ピッチ、特に第1方向Xに沿ったピッチの変更に対して、主画素電極PAの本数及び主共通電極CAの配置を変更することで、主画素電極PAと主共通電極CAとの第1方向Xに沿った電極間距離を最適化することが可能となる。
また、ここに示した構造例については、図7に示した構造例と同様に、画素電極PEをループ状に形成しても良い。
図9は、図1に示したアレイ基板ARを対向基板側から見たときの一画素PXの他の構造例を概略的に示す平面図である。
ここに示した構造例は、図2に示した構造例と比較して、画素電極PEにおいて、コンタクト部PCが画素PXの端部に偏在している点で相違している。
図示した例では、コンタクト部PCは、画素PXの左側端部付近に位置している。主画素電極PA1は画素PXの略中央部に位置し、主画素電極PA2は画素PXの右側端部付近に位置している。副画素電極PBは、これらのコンタクト部PC、主画素電極PA1及び主画素電極PA2を繋いでいる。図示した例では、主画素電極PA1は、コンタクト部PCと主画素電極PA2との略中間に位置している。
このような構造例のアレイ基板ARに対しては、図示したような主共通電極CAを備えた対向基板CTが組み合わせられる。すなわち、主共通電極CALはコンタクト部PCと主画素電極PA1との間に位置し、主共通電極CARはコンタクト部PCと主画素電極PA2との間に位置している。
このような構造例においても、図2に示した構造例と同様の効果が得られる。
また、ここに示した構造例については、図7に示した構造例と同様に、画素電極PEをループ状に形成しても良い。
なお、上記した各構造例においても上記のゲートシールド電極GS及びソースシールド電極SSを適用しても良い。
以上説明したように、本実施形態によれば、コストの削減が可能であるとともに、表示品位の劣化を抑制することが可能な液晶表示装置を提供することが可能となる。
なお、本発明のいくつかの実施形態を説明したが、これらの実施形態は、例として提示したものであり、発明の範囲を限定することは意図していない。これらの新規な実施形態は、その他の様々な形態で実施されることが可能であり、発明の要旨を逸脱しない範囲で、種々の省略、置き換え、変更を行うことができる。これらの実施形態やその変形は、発明の範囲や要旨に含まれるとともに、特許請求の範囲に記載された発明とその均等の範囲に含まれる。
LPN…液晶表示パネル
AR…アレイ基板 CT…対向基板 LQ…液晶層
PE…画素電極 PA…主画素電極 PB…副画素電極 PC…コンタクト部
CE…共通電極 CA…主共通電極 CB…副共通電極
G…ゲート配線 C…補助容量線 S…ソース配線
GS…ゲートシールド電極 SS…ソースシールド電極

Claims (12)

  1. 第1方向に沿ってそれぞれ延出するとともに第1方向に交差する第2方向に沿って第1ピッチで配置された第1ゲート配線及び第2ゲート配線と、第2方向に沿ってそれぞれ延出するとともに第1方向に沿って第1ピッチよりも大きな第2ピッチで配置された第1ソース配線及び第2ソース配線と、前記第2ゲート配線及び前記第1ソース配線と電気的に接続されたスイッチング素子と、前記第1ゲート配線及び前記第2ゲート配線と前記第1ソース配線及び前記第2ソース配線とで囲まれた画素電極であって、第2方向に沿って延出した主画素電極及び第2方向に沿って延出するとともに前記スイッチング素子とコンタクトするコンタクト部を備えた画素電極と、を備えた第1基板と、
    前記主画素電極と前記コンタクト部との間に位置し第2方向に沿って延出した主共通電極を備えた共通電極を備えた第2基板と、
    前記第1基板と前記第2基板との間に保持された液晶分子を含む液晶層と、
    を備えたことを特徴とする液晶表示装置。
  2. 前記第1基板は、さらに、前記第1ゲート配線と前記第2ゲート配線との間であって前記第2ゲート配線の側よりも前記第1ゲート配線の側に偏在し第1方向に沿って延出した補助容量線を備え、
    前記画素電極は、さらに、前記補助容量線の上方に位置し前記主画素電極と前記コンタクト部とを繋ぐとともに第1方向に沿って延出した副画素電極を備えたことを特徴とする請求項1に記載の液晶表示装置。
  3. 前記共通電極は、さらに、前記第1ゲート配線の上方及び前記第2ゲート配線の上方にそれぞれ位置し第1方向に沿ってそれぞれ延出した副共通電極を備えたことを特徴とする請求項1または2に記載の液晶表示装置。
  4. 前記コンタクト部は、前記第1ソース配線と前記第2ソース配線との略中間に位置することを特徴とする請求項1乃至3のいずれか1項に記載の液晶表示装置。
  5. 前記第1基板は、さらに、前記第1ゲート配線及び前記第2ゲート配線とそれぞれ対向し前記共通電極と同電位のゲートシールド電極を備えたことを特徴とする請求項1乃至4のいずれか1項に記載の液晶表示装置。
  6. 前記第1基板は、さらに、前記第1ソース配線及び前記第2ソース配線とそれぞれ対向し前記共通電極と同電位のソースシールド電極を備えたことを特徴とする請求項1乃至5のいずれか1項に記載の液晶表示装置。
  7. 第1方向に沿って延出したゲート配線と、第1方向に交差する第2方向に沿って延出したソース配線と、前記ゲート配線及び前記ソース配線と電気的に接続されたスイッチング素子と、第1方向に沿った長さが第2方向に沿った長さよりも長い画素に配置された画素電極であって、第2方向に沿ってそれぞれ延出した第1主画素電極及び第2主画素電極、前記第1主画素電極と前記第2主画素電極との略中間に位置し第2方向に沿って延出するとともに前記スイッチング素子とコンタクトするコンタクト部、及び、前記第1主画素電極及び前記第2主画素電極と前記コンタクト部とを繋ぐ副画素電極を備えた画素電極と、を備えた第1基板と、
    前記第1主画素電極と前記コンタクト部との間に位置し第2方向に沿って延出した第1主共通電極及び前記第2主画素電極と前記コンタクト部との間に位置し第2方向に沿って延出した第2主共通電極を備えた共通電極を備えた第2基板と、
    前記第1基板と前記第2基板との間に保持された液晶分子を含む液晶層と、
    を備えたことを特徴とする液晶表示装置。
  8. 第1方向に沿って延出したゲート配線と、第1方向に交差する第2方向に沿って延出したソース配線と、前記ゲート配線及び前記ソース配線と電気的に接続されたスイッチング素子と、第1方向に沿った長さが第2方向に沿った長さよりも長い画素に配置された画素電極であって、第2方向に沿ってそれぞれ延出した複数の主画素電極、第2方向に沿って延出するとともに前記スイッチング素子とコンタクトするコンタクト部、及び、前記主画素電極及び前記コンタクト部を繋ぐ副画素電極を備えた画素電極と、を備えた第1基板と、
    前記主画素電極の間、及び、前記主画素電極と前記コンタクト部との間にそれぞれ位置し第2方向に沿って延出した複数の主共通電極を備えた共通電極を備えた第2基板と、
    前記第1基板と前記第2基板との間に保持された液晶分子を含む液晶層と、
    を備えたことを特徴とする液晶表示装置。
  9. 前記第1基板は、さらに、前記コンタクト部及び前記副画素電極の直下に位置し第1方向に沿って延出した補助容量線を備えたことを特徴とする請求項7または8に記載の液晶表示装置。
  10. 前記共通電極は、さらに、前記ゲート配線の上方に位置し第1方向に沿って延出した副共通電極を備えたことを特徴とする請求項7乃至9のいずれか1項に記載の液晶表示装置。
  11. 前記画素電極は、ループ状に形成されたことを特徴とする請求項1乃至10のいずれか1項に記載の液晶表示装置。
  12. 前記画素電極と前記共通電極との間に電界が形成されていない状態で、前記液晶層の液晶分子の初期配向方向は、第2方向と略平行であることを特徴とする請求項1乃至11のいずれか1項に記載の液晶表示装置。
JP2011198651A 2011-09-12 2011-09-12 液晶表示装置 Expired - Fee Related JP5785831B2 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP2011198651A JP5785831B2 (ja) 2011-09-12 2011-09-12 液晶表示装置
US13/548,644 US8724065B2 (en) 2011-09-12 2012-07-13 Liquid crystal display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2011198651A JP5785831B2 (ja) 2011-09-12 2011-09-12 液晶表示装置

Publications (2)

Publication Number Publication Date
JP2013061416A true JP2013061416A (ja) 2013-04-04
JP5785831B2 JP5785831B2 (ja) 2015-09-30

Family

ID=47829565

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2011198651A Expired - Fee Related JP5785831B2 (ja) 2011-09-12 2011-09-12 液晶表示装置

Country Status (2)

Country Link
US (1) US8724065B2 (ja)
JP (1) JP5785831B2 (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104112758B (zh) * 2014-07-01 2017-02-22 京东方科技集团股份有限公司 发光二极管显示面板及其制作方法、显示装置

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000089240A (ja) * 1998-09-14 2000-03-31 Nec Corp アクティブマトリクス型液晶表示装置
TW200422739A (en) * 2003-04-30 2004-11-01 Innolux Display Corp An active matrix liquid crystal display
US20070205976A1 (en) * 2006-03-06 2007-09-06 Nec Corporation Display apparatus
JP2011053720A (ja) * 2010-12-14 2011-03-17 Toshiba Mobile Display Co Ltd 液晶表示装置

Family Cites Families (26)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06222397A (ja) 1993-01-25 1994-08-12 Sony Corp 液晶表示装置
JPH07159807A (ja) 1993-12-06 1995-06-23 Hitachi Ltd アクティブマトリクス型液晶表示装置
TW454101B (en) 1995-10-04 2001-09-11 Hitachi Ltd In-plane field type liquid crystal display device comprising liquid crystal molecules with more than two different kinds of reorientation directions and its manufacturing method
JPH09160042A (ja) 1995-12-08 1997-06-20 Toshiba Corp 液晶表示素子
JPH09160061A (ja) 1995-12-08 1997-06-20 Toshiba Corp 液晶表示素子
JPH09160041A (ja) 1995-12-08 1997-06-20 Toshiba Corp 液晶表示素子
JPH1026765A (ja) 1996-07-10 1998-01-27 Toshiba Corp 液晶表示素子、投影型液晶表示装置及び基板
JP3644653B2 (ja) 1996-08-07 2005-05-11 三菱電機株式会社 液晶表示装置
JPH1090708A (ja) 1996-09-17 1998-04-10 Toshiba Corp 液晶表示素子
JP4364332B2 (ja) 1998-06-23 2009-11-18 シャープ株式会社 液晶表示装置
JP4107978B2 (ja) 2003-02-21 2008-06-25 スタンレー電気株式会社 液晶表示素子
JP2005003802A (ja) 2003-06-10 2005-01-06 Toshiba Matsushita Display Technology Co Ltd 液晶表示装置
JP4088619B2 (ja) 2004-01-28 2008-05-21 シャープ株式会社 アクティブマトリクス基板及び表示装置
KR100617040B1 (ko) 2004-03-16 2006-08-30 엘지.필립스 엘시디 주식회사 횡전계방식 액정표시소자 및 그 제조방법
JP2005292515A (ja) 2004-03-31 2005-10-20 Sharp Corp 液晶表示装置およびその駆動方法ならびに電子機器
KR101247113B1 (ko) 2005-11-22 2013-04-01 삼성디스플레이 주식회사 표시장치
KR101297804B1 (ko) * 2006-07-25 2013-08-20 삼성디스플레이 주식회사 어레이 기판 및 이를 갖는 표시패널
TW200813535A (en) 2006-09-12 2008-03-16 Wintek Corp Liquid crystal panel and liquid crystal display
KR101413275B1 (ko) 2007-01-29 2014-06-30 삼성디스플레이 주식회사 액정 표시 패널 및 이의 제조 방법
KR20080071231A (ko) 2007-01-30 2008-08-04 삼성전자주식회사 액정 표시 장치
KR101427708B1 (ko) 2007-02-01 2014-08-11 삼성디스플레이 주식회사 액정 표시 패널
JP4862777B2 (ja) 2007-08-10 2012-01-25 カシオ計算機株式会社 表示装置
JP4693131B2 (ja) 2008-02-14 2011-06-01 東芝モバイルディスプレイ株式会社 液晶表示装置
JP5386555B2 (ja) * 2011-07-28 2014-01-15 株式会社ジャパンディスプレイ 液晶表示装置
JP5520896B2 (ja) * 2011-08-08 2014-06-11 株式会社ジャパンディスプレイ 液晶表示装置
JP5906043B2 (ja) * 2011-09-01 2016-04-20 株式会社ジャパンディスプレイ 液晶表示装置

Patent Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000089240A (ja) * 1998-09-14 2000-03-31 Nec Corp アクティブマトリクス型液晶表示装置
KR20000023135A (ko) * 1998-09-14 2000-04-25 가네꼬 히사시 액정 표시 장치 및 그 제조방법
TW526366B (en) * 1998-09-14 2003-04-01 Nec Corp Liquid crystal display device and method of manufacturing the same
US6650389B1 (en) * 1998-09-14 2003-11-18 Nec Lcd Technologies, Ltd. Liquid crystal display device and method of manufacturing the same
TW200422739A (en) * 2003-04-30 2004-11-01 Innolux Display Corp An active matrix liquid crystal display
US20040218130A1 (en) * 2003-04-30 2004-11-04 Tsau-Hua Hsieh In-plane switching mode thin film transistor liquid crystal display device for reducing color shift
US20070205976A1 (en) * 2006-03-06 2007-09-06 Nec Corporation Display apparatus
CN101034218A (zh) * 2006-03-06 2007-09-12 日本电气株式会社 显示装置
JP2007272203A (ja) * 2006-03-06 2007-10-18 Nec Corp 表示装置
JP2011053720A (ja) * 2010-12-14 2011-03-17 Toshiba Mobile Display Co Ltd 液晶表示装置

Also Published As

Publication number Publication date
US8724065B2 (en) 2014-05-13
US20130063674A1 (en) 2013-03-14
JP5785831B2 (ja) 2015-09-30

Similar Documents

Publication Publication Date Title
JP5845035B2 (ja) 液晶表示装置
JP5707488B2 (ja) 液晶表示装置
JP5707487B2 (ja) 液晶表示装置
JP5759813B2 (ja) 液晶表示装置
JP2013054179A (ja) 液晶表示装置
JP2013045021A (ja) 液晶表示装置
JP5520896B2 (ja) 液晶表示装置
JP2013250411A (ja) 液晶表示装置
JP5674587B2 (ja) 液晶表示装置
JP5564473B2 (ja) 液晶表示装置
JP5978001B2 (ja) 液晶表示装置
JP2013205652A (ja) 液晶表示装置
JP5699068B2 (ja) 液晶表示装置
JP2013064800A (ja) 液晶表示装置
JP5699069B2 (ja) 液晶表示装置
JP5771501B2 (ja) 液晶表示装置
JP5785831B2 (ja) 液晶表示装置
JP5845042B2 (ja) 液晶表示装置
JP2013072954A (ja) 液晶表示装置
JP5816496B2 (ja) 液晶表示装置
JP5824301B2 (ja) 液晶表示装置
JP5938181B2 (ja) 液晶表示装置
JP5785834B2 (ja) 液晶表示装置
JP5851175B2 (ja) 液晶表示装置
JP5712105B2 (ja) 液晶表示装置

Legal Events

Date Code Title Description
A711 Notification of change in applicant

Free format text: JAPANESE INTERMEDIATE CODE: A712

Effective date: 20130711

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20140716

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20150317

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20150421

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20150610

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20150630

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20150727

R150 Certificate of patent or registration of utility model

Ref document number: 5785831

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees