JP2011146519A - 半導体装置及びその製造方法 - Google Patents

半導体装置及びその製造方法 Download PDF

Info

Publication number
JP2011146519A
JP2011146519A JP2010005937A JP2010005937A JP2011146519A JP 2011146519 A JP2011146519 A JP 2011146519A JP 2010005937 A JP2010005937 A JP 2010005937A JP 2010005937 A JP2010005937 A JP 2010005937A JP 2011146519 A JP2011146519 A JP 2011146519A
Authority
JP
Japan
Prior art keywords
substrate
semiconductor chip
wiring
electrodes
semiconductor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Ceased
Application number
JP2010005937A
Other languages
English (en)
Inventor
Fumito Ito
史人 伊藤
Hiroshige Hirano
博茂 平野
Yukitoshi Ota
行俊 太田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Corp
Original Assignee
Panasonic Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Panasonic Corp filed Critical Panasonic Corp
Priority to JP2010005937A priority Critical patent/JP2011146519A/ja
Priority to PCT/JP2010/005132 priority patent/WO2011086613A1/ja
Publication of JP2011146519A publication Critical patent/JP2011146519A/ja
Priority to US13/495,861 priority patent/US20120256322A1/en
Ceased legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/18Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different subgroups of the same main group of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • H01L21/563Encapsulation of active face of flip-chip device, e.g. underfilling or underencapsulation of flip-chip, encapsulation preform on chip or mounting substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3121Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
    • H01L23/3128Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation the substrate having spherical bumps for external connection
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49838Geometry or layout
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0655Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00 the devices being arranged next to each other
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/0401Bonding areas specifically adapted for bump connectors, e.g. under bump metallisation [UBM]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/06Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
    • H01L2224/061Disposition
    • H01L2224/0618Disposition being disposed on at least two different sides of the body, e.g. dual array
    • H01L2224/06181On opposite sides of the body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16135Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/16145Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/16227Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73203Bump and layer connectors
    • H01L2224/73204Bump and layer connectors the bump connector being embedded into the layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06541Conductive via connections through the device, e.g. vertical interconnects, through silicon via [TSV]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06548Conductive via connections through the substrate, container, or encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49827Via connections through the substrates, e.g. pins going through the substrate, coaxial cables
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49833Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers the chip support structure consisting of a plurality of insulating substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • H01L23/5384Conductive vias through the substrate with or without pins, e.g. buried coaxial conductors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • H01L23/5385Assembly of a plurality of insulating substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • H01L23/5386Geometry or layout of the interconnection structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L24/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/73Means for bonding being of different types provided for in two or more of groups H01L24/10, H01L24/18, H01L24/26, H01L24/34, H01L24/42, H01L24/50, H01L24/63, H01L24/71
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0652Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00 the devices being arranged next and on each other, i.e. mixed assemblies
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01004Beryllium [Be]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01078Platinum [Pt]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/15165Monolayer substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15311Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/156Material
    • H01L2924/157Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Geometry (AREA)
  • Wire Bonding (AREA)
  • Production Of Multi-Layered Print Wiring Board (AREA)

Abstract

【課題】中継基板のサイズを縮小した低コストな半導体装置を実現できるようにする。
【解決手段】半導体装置は、複数の素子電極113を有する第1の半導体素子が形成された第1の半導体チップ111と、素子搭載面101Aに第1の半導体チップ111を搭載した第1の基板101とを備えている。第1の基板101は、素子搭載面101Aに形成された、複数の第1の電極104及び第1の電極104と接続された複数の第1の配線と、素子搭載面111Aと反対側の面111Bに形成された、複数の第2の電極107及び第2の電極107と接続された複数の第2の配線と、第1の基板101を貫通し第1の配線と第2の配線とを接続する複数の貫通配線109とを有している。第1の基板101の第1の辺は、第1の半導体チップ111の第1の辺よりも短い。
【選択図】図1

Description

本発明は、半導体装置及びその製造方法に関し、特に微細プロセスによる半導体素子をパッケージ化した半導体装置及びその製造方法に関する。
近年、半導体素子の高機能化及び周辺に配置される高速メモリ等との伝送課題を受け、複数の半導体素子を1つのパッケージに搭載した、高機能なシステム・イン・パッケージの要望が増している。
従来、複数の半導体素子を1つのパッケージに搭載した半導体装置は、中継基板の上に複数の半導体素子をフリップチップ実装し、ワイヤを用いて半導体素子が実装された中継基板とボールグリッドアレイ(BGA)基板等の主配線基板とを接続している(例えば、特許文献1を参照。)。
特開2008−244104号公報
しかしながら、従来の半導体装置は、中継基板と主配線基板との接続にワイヤを用いている。このため、中継基板にワイヤを接続する領域が必要となり、中継基板のサイズを小さくすることが困難である。
本発明は、中継基板のサイズを縮小した低コストな半導体装置を実現できるようにすることを目的とする。
前記の目的を達成するため、本発明は半導体装置を、貫通配線を有する基板の上に半導体チップを搭載し、基板の裏面に形成された電極と半導体チップとを貫通配線により接続する構成とする。
具体的に、本発明に係る半導体装置は、複数の素子電極を有する第1の半導体素子が形成された第1の半導体チップと、素子搭載面に第1の半導体チップを搭載した第1の基板とを備え、第1の基板は、素子搭載面に形成され、複数の素子電極とそれぞれ接続された複数の第1の電極及び該複数の第1の電極とそれぞれ接続された複数の第1の配線と、素子搭載面と反対側の面に形成された複数の第2の電極及び該複数の第2の電極とそれぞれ接続された複数の第2の配線と、第1の基板を貫通し第1の配線と第2の配線とを接続する複数の貫通配線とを有し、第1の基板及び第1の半導体チップは、平面方形状であり、第1の基板の第1の辺と第1の半導体チップの第1の辺とは同一の方向に配置され、第1の基板の第1の辺は、第1の半導体チップの第1の辺よりも短い。
本発明の半導体装置は、第1の基板が第1の配線と第2の配線とを接続する複数の貫通配線を有している。このため、素子電極と第2の電極とは、第1の電極、第1の配線、貫通配線及び第2の配線を介して接続されている。従って、半導体装置と外部との接続を第1の基板の裏面に形成した第2の電極を介して行うことができる。従って、第1の基板の素子搭載面にワイヤボンドのための領域を設ける必要がなく、第1の基板の面積を縮小することが可能となる。さらに、第1の基板の辺が同一方向に配置された第1の半導体チップの辺よりも短いため、第1の基板の面積をさらに縮小することが可能となる。
本発明の半導体装置において、第1の基板は、線膨張係数が10ppm/℃以下とすればよい。
本発明の半導体装置は、基板搭載面に複数の基板接続電極を有する第2の基板をさらに備え、第1の基板は、第2の基板の基板搭載面の上に搭載され、第2の電極と基板接続電極とは突起電極を介して接続されていてもよい。
本発明の半導体装置において、第1の半導体チップは、フリップチップ実装されていればよい。
本発明の半導体装置は、複数の素子電極を有する第2の半導体素子が形成された第2の半導体チップをさらに備え、第2の半導体チップは、素子搭載面にフリップチップ実装されていてもよい。
本発明の半導体装置において、第1の基板から第1の半導体チップの上面までの高さと、第1の基板と第2の半導体チップの上面までの高さとの差は20μm以下とすればよい。
本発明の半導体装置において、第1の基板は、第3の半導体素子を有していてもよい。
本発明の半導体装置において、第1の電極の形成ピッチは、第2の電極の形成ピッチよりも狭い構成としてもよい。
本発明の半導体装置において、第1の配線における最小の配線幅は、第2の配線における最小の配線幅よりも小さい構成としてもよい。
本発明の半導体装置において、第1の基板の厚さは、第1の半導体チップの厚さよりも薄くしてもよい。
本発明に係る半導体装置の製造方法は、基板の素子搭載面に複数の第1の電極及び該複数の第1の電極とそれぞれ接続された複数の第1の配線を形成する工程(a)と、工程(a)よりも後に、基板の素子搭載面と反対側から基板に複数の開口部を形成し、形成した開口部に第1の配線と接続された貫通配線を形成する工程(b)と、第2の面に貫通配線と接続された複数の第2の配線及び該複数の第2の配線とそれぞれ接続された第2の電極を形成する工程(c)と、工程(c)よりも後に、複数の素子電極を有する半導体チップを、素子電極と第1の電極とを接続するようにして素子搭載面に搭載する工程(d)と、半導体チップと基板との間に半導体チップを下側にした状態において樹脂を注入する工程(e)とを備え、第1の基板の第1の辺と第1の半導体チップの第1の辺とは同一の方向に配置され、第1の基板の第1の辺は、第1の半導体チップの第1の辺よりも短い。
本発明の半導体装置の製造方法は、半導体チップを下側にした状態において樹脂を注入する。このため、第1の基板の第1の辺は、第1の半導体チップの第1の辺よりも短い場合においても、樹脂の充填を安定して行うことができる。
本発明に係る半導体装置及びその製造方法によれば、中継基板のサイズを縮小した低コストな半導体装置を実現することが可能となる。
(a)及び(b)は一実施形態に係る半導体装置を示し、(a)は平面図であり、(b)は(a)のIb−Ib線における断面図である。 (a)は第1の基板における第1の電極の配置を示す平面図であり、(b)は第1の基板における第2の電極の配置を示す平面図である。 一実施形態に係る半導体装置の製造方法を工程順に示す断面図である。 一実施形態に係る半導体装置の製造方法を工程順に示す断面図である。
図1(a)及び(b)は、一実施形態に係る半導体装置であり、(a)は平面構成を示し(b)は(a)のIb−Ib線における断面構成を示している。図1に示すように、中継基板である第1の基板101の素子搭載面101Aの上に第1の半導体チップ111及び第2の半導体チップ121がフリップチップ実装されている。第1の半導体チップ111は、第1の半導体素子(図示せず)が形成された半導体基板であり、一方の面に複数の第1の素子電極113が形成されている。第2の半導体チップ121は、第2の半導体素子(図示せず)が形成された半導体基板であり、一方の面に複数の第2の素子電極123が形成されている。
第1の基板101の素子搭載面101Aには、複数の第1の配線(図示せず)を含む第1の配線層103と、第1の配線と接続された複数の第1の電極104とが形成されている。第1の電極104は、対応する第1の素子電極113及び第2の素子電極123と、第1のバンプ131を介して接続されている。素子搭載面101Aと第1の半導体チップ111及び第2の半導体チップ121との間には、樹脂133が充填されている。
本実施形態においては、図1に示すように、第1の基板101の幅w0は、第1の半導体チップ111の幅w1及び第2の半導体チップ121の幅w2よりも小さくなっている。具体的には、第1の基板101の短辺を、第1の半導体チップ111における第1の基板101の短辺に沿った辺の長さよりも短くしている。このような構成とすることにより、半導体装置をさらに小型化することができる。また、第1の基板101のコストを削減することもできる。なお、図1においては、第1の半導体チップ111の幅w1と第2の半導体チップw2とがほぼ同じである例を示しているが、第1の半導体チップ111の幅w1と第2の半導体チップw2とは異なっていてもよい。また、第1の半導体チップ111の幅w1と第2の半導体チップw2の一方だけが第1の基板101の幅w0よりも大きい構成であってもよい。
第1の基板101における、素子搭載面101Aと反対側の面(裏面)101Bには、複数の第2の配線(図示せず)を含む第2の配線層106と、第2の配線と接続された複数の第2の電極107とが形成されている。第1の配線と第2の配線とは、第1の基板101を貫通する貫通配線109を介して接続されている。
第2の電極107には、突起電極である第2のバンプ135が接続されており、第2のバンプ135は、樹脂基板等である第2の基板141の基板搭載面141Aに形成された基板接続電極143と接続されている。第2の基板141の基板搭載面141Aと反対側の面である外部接続電極形成面141Bには、外部接続電極145が形成されている。基板接続電極143と外部接続電極145とは、第2の基板141に形成された接続配線(図示せず)により接続されている。接続配線は、例えば基板搭載面141Aに形成された配線、外部接続電極形成面141Bに形成された配線及び第2の基板141を貫通する配線等を含む。なお、第2の基板141は、外部接続電極145が形成されていないいわゆるセットを構成するマザーボードであってもよい。
このような構成とすることにより、第1の素子電極113及び第2の素子電極123は、第1のバンプ131、第1の電極104、第1の配線、貫通配線109及び第2の配線を介して、第1の基板101の裏面101Bに設けられた第2の電極107と接続される。また、第2のバンプ135を介して第2の基板141の基板接続電極143と接続される。第2の基板141の構成によっては、基板搭載面141Aと反対側の面に形成された外部接続電極145と貫通配線等を介して接続される。このため、ワイヤを介することなく半導体チップの電極を半導体装置の外部に引き出すことが可能となる。従って、第1の基板101にワイヤ接続領域を設ける必要がなく、半導体装置を小型化することが可能となる。また、基板101の面積が縮小できることでコストの低減を行うこともできる。
第1の基板101は、プリント基板等の配線基板とすればよい。また、高密度の配線を形成できるようにシリコン基板等としてもよい。第1の基板101も半導体素子が形成された半導体チップとしてスタックドチップパッケージとしてもよい。また、第1の基板101に入出力回路又はグローバル配線等が形成されていてもよい。第1の基板101の線膨張係数は第1の半導体チップ111とほぼ等しいことが好ましい。このため、シリコンの線膨張係数である第1の基板101の線膨張係数は10ppm/℃以下であることが好ましく、例えばガラス基板等としてもよい。
図2(a)及び(b)は、それぞれ素子搭載面101Aに形成された第1の電極104の配置と、裏面101Bに形成された第2の電極107の配置とを示している。図2に示すように、第1の電極104の最小ピッチP1は、第2の電極107の最小ピッチP2よりも小さくすることが好ましい。また、第1の配線の最小ライン幅は第2の配線の最小ライン幅よりも小さいことが好ましい。このような構成とすれば、第1の基板101における配線密度を小さくすることができる。
第1の半導体チップ111及び第2の半導体チップ121はどの様な半導体チップであってもよい。例えば、第1の半導体チップ111をシステムLSIとし、第2の半導体チップを多ビットのダイナミックランダムアクセスメモリ等のメモリ素子とすることができる。また、この他にもシステムLSI、アナログLSI及び高周波LSI等の種々の半導体チップを組み合わせることができる。半導体素子と素子電極とは、半導体チップの基板の異なる面に形成されていてもよいが、同じ面に形成されていれば半導体チップを貫通する貫通配線等を形成する必要がなく好ましい。
第1の基板101から第1の半導体チップ111の上面までの高さと、第1の基板101から第2の半導体チップ121の上面までの高さとの差は、ハンドリング性及び放熱治具の取り付け等を考慮すると20μm以下とすることが好ましい。一方、第1の基板101の厚さは、第1の半導体チップ111及び第2の半導体チップ121の厚さよりも薄い方が、貫通配線109の形成が容易となるため好ましい。例えば、第1の半導体チップ111及び第2の半導体チップ121の厚さを200μm〜800μm程度とし、第1の基板101の厚さをそれより薄い50μm〜250μm程度とすればよい。
図3は、本実施形態の半導体装置の製造方法を工程順に示している。まず、図3(a)に示すように、第1の基板101の素子搭載面101Aに第1の電極104及び第1の電極104と接続された第1の配線を有する第1の配線層103を形成する。続いて、第1の基板101の裏面101B側から素子搭載面101Aに貫通する貫通孔を形成した後、貫通孔に導電性材料を埋め込むことにより第1の配線と接続された貫通配線109を形成する。続いて、裏面に貫通配線109と接続された第2の配線を含む第2の配線層106及び第2の配線と接続された第2の電極107を形成する。
次に、図3(b)に示すように、第1の素子電極113を有する第1の半導体チップ111及び第2の素子電極123を有する第2の半導体チップ121を、第1の基板101の素子搭載面101Aにフリップチップ実装する。フリップチップ実装は、第1のバンプ131にはんだを用いて、溶融接合により行えばよい。また、第1のバンプ131をスタッドバンプ又はめっきバンプとし、ACF(異方性導電フィルム)又はNCF(非導電性フィルム)を用いた方法により行ってもよい。
次に、図3(c)に示すように、素子搭載面101Aと第1の半導体チップ111及び第2の半導体チップ121との接続ギャップに樹脂133を充填する。樹脂133の充填は、素子搭載面101Aを下にした状態で行えばよい。このようにすれば、第1の基板101の幅が、第1の半導体チップ111の幅よりも小さい場合においても、樹脂133の充填を安定して行うことができる。
なお、素子搭載面101Aと第1の半導体チップ111の第1の素子電極113の形成面及び第2の半導体チップ121の第2の素子電極123の形成面との間の間隔は20μm以下とすることが好ましい。
次に、図4(a)に示すように第1の基板101の第2の電極107と第2の基板141の基板接続電極143とを第2のバンプ135を用いて接続する。
次に、図4(b)に示すように、第2の基板141の外部接続電極145に外部接続用の突起電極である第3のバンプ137を搭載する。
本実施形態において示した、材料及び数値は好ましい例であり、この形態に限定されない。また本発明の思想の範囲を逸脱しない範囲で、適宜変更が可能である。
本発明に係る半導体装置及びその製造方法は、中継基板のサイズを縮小した低コストな半導体装置を実現することが可能となり、特に微細プロセスの半導体素子をパッケージ化した半導体装置及びその製造方法等として有用である。
101 第1の基板
101A 素子搭載面
101B 裏面
103 第1の配線層
104 第1の電極
106 第2の配線層
107 第2の電極
109 貫通配線
111 第1の半導体チップ
113 第1の素子電極
121 第2の半導体チップ
123 第2の素子電極
131 第1のバンプ
133 樹脂
135 第2のバンプ
137 第3のバンプ
141 第2の基板
141A 基板搭載面
141B 外部接続電極形成面
143 基板接続電極
145 外部接続電極

Claims (11)

  1. 複数の素子電極を有する第1の半導体素子が形成された第1の半導体チップと、
    素子搭載面に第1の半導体チップを搭載した第1の基板とを備え、
    前記第1の基板は、
    前記素子搭載面に形成され、前記複数の素子電極とそれぞれ接続された複数の第1の電極及び該複数の第1の電極とそれぞれ接続された複数の第1の配線と、
    前記素子搭載面と反対側の面に形成された複数の第2の電極及び該複数の第2の電極とそれぞれ接続された複数の第2の配線と、
    前記第1の基板を貫通し前記第1の配線と前記第2の配線とを接続する複数の貫通配線とを有し、
    前記第1の基板及び第1の半導体チップは、平面方形状であり、
    前記第1の基板の第1の辺と前記第1の半導体チップの第1の辺とは同一の方向に配置され、
    前記第1の基板の第1の辺は、前記第1の半導体チップの第1の辺よりも短いことを特徴とする半導体装置。
  2. 前記第1の基板は、線膨張係数が10ppm/℃以下であることを特徴とする請求項1に記載の半導体装置。
  3. 基板搭載面に複数の基板接続電極を有する第2の基板をさらに備え、
    前記第1の基板は、前記第2の基板の基板搭載面の上に搭載され、
    前記第2の電極と前記基板接続電極とは突起電極を介して接続されていることを特徴とする請求項1又は2に記載の半導体装置。
  4. 前記第1の半導体チップは、フリップチップ実装されていることを特徴とする請求項1〜3のいずれか1項に記載の半導体装置。
  5. 複数の素子電極を有する第2の半導体素子が形成された第2の半導体チップをさらに備え、
    前記第2の半導体チップは、前記素子搭載面にフリップチップ実装されていることを特徴とする請求項1〜4のいずれか1項に記載の半導体装置。
  6. 前記第1の基板から前記第1の半導体チップの上面までの高さと、前記第1の基板と前記第2の半導体チップの上面までの高さとの差は20μm以下であることを特徴とする請求項5に記載の半導体装置。
  7. 前記第1の基板は、第3の半導体素子を有することを特徴とする請求項1〜6のいずれか1項に記載の半導体装置。
  8. 前記第1の電極の形成ピッチは、前記第2の電極の形成ピッチよりも狭いことを特徴とする請求項1〜7のいずれか1項に記載の半導体装置。
  9. 前記第1の配線における最小の配線幅は、前記第2の配線における最小の配線幅よりも小さいことを特徴とする請求項1〜8のいずれか1項に記載の半導体装置。
  10. 前記第1の基板の厚さは、前記第1の半導体チップの厚さよりも薄いことを特徴とする請求項1〜9のいずれか1項に記載の半導体装置。
  11. 基板の素子搭載面に複数の第1の電極及び該複数の第1の電極とそれぞれ接続された複数の第1の配線を形成する工程(a)と、
    前記工程(a)よりも後に、前記基板の前記素子搭載面と反対側から前記基板に複数の開口部を形成し、形成した開口部に前記第1の配線と接続された貫通配線を形成する工程(b)と、
    前記第2の面に前記貫通配線と接続された複数の第2の配線及び該複数の第2の配線とそれぞれ接続された第2の電極を形成する工程(c)と、
    前記工程(c)よりも後に、複数の素子電極を有する半導体チップを、前記素子電極と前記第1の電極とを接続するようにして前記素子搭載面に搭載する工程(d)と、
    前記半導体チップと前記基板との間に前記半導体チップを下側にした状態において樹脂を注入する工程(e)とを備え、
    前記第1の基板の第1の辺と前記第1の半導体チップの第1の辺とは同一の方向に配置され、
    前記第1の基板の第1の辺は、前記第1の半導体チップの第1の辺よりも短いことを特徴とする半導体装置の製造方法。
JP2010005937A 2010-01-14 2010-01-14 半導体装置及びその製造方法 Ceased JP2011146519A (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP2010005937A JP2011146519A (ja) 2010-01-14 2010-01-14 半導体装置及びその製造方法
PCT/JP2010/005132 WO2011086613A1 (ja) 2010-01-14 2010-08-19 半導体装置及びその製造方法
US13/495,861 US20120256322A1 (en) 2010-01-14 2012-06-13 Semiconductor device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2010005937A JP2011146519A (ja) 2010-01-14 2010-01-14 半導体装置及びその製造方法

Publications (1)

Publication Number Publication Date
JP2011146519A true JP2011146519A (ja) 2011-07-28

Family

ID=44303920

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2010005937A Ceased JP2011146519A (ja) 2010-01-14 2010-01-14 半導体装置及びその製造方法

Country Status (3)

Country Link
US (1) US20120256322A1 (ja)
JP (1) JP2011146519A (ja)
WO (1) WO2011086613A1 (ja)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2016500198A (ja) * 2012-09-25 2016-01-07 ザイリンクス インコーポレイテッドXilinx Incorporated ノイズ減衰壁
JP2018113414A (ja) * 2017-01-13 2018-07-19 新光電気工業株式会社 半導体装置とその製造方法
EP3739617A1 (en) 2019-05-17 2020-11-18 Shinko Electric Industries Co., Ltd. Semiconductor device, semiconductor device array, and method of manufacturing semiconductor device
JP7494613B2 (ja) 2020-07-17 2024-06-04 富士電機株式会社 半導体装置

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9209156B2 (en) * 2012-09-28 2015-12-08 Taiwan Semiconductor Manufacturing Co., Ltd. Three dimensional integrated circuits stacking approach
JP6245249B2 (ja) * 2013-02-22 2017-12-13 パナソニック株式会社 電子部品パッケージ
KR102038488B1 (ko) * 2013-02-26 2019-10-30 삼성전자 주식회사 반도체 패키지의 제조 방법
US9385110B2 (en) 2014-06-18 2016-07-05 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor device and method
JP2016076514A (ja) * 2014-10-02 2016-05-12 大日本印刷株式会社 配線板、電子モジュール
CN114267656A (zh) * 2021-06-02 2022-04-01 青岛昇瑞光电科技有限公司 功率模块的封装结构及封装方法
CN117913056A (zh) * 2022-10-11 2024-04-19 长鑫存储技术有限公司 中间芯片和芯片堆叠封装的加工方法

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11233687A (ja) * 1997-12-01 1999-08-27 Motorola Inc サブチップ−スケール・パッケージ構造を有する半導体デバイスおよびその製造方法
JP2003100942A (ja) * 2001-09-20 2003-04-04 Hitachi Ltd 半導体装置
JP2009188011A (ja) * 2008-02-04 2009-08-20 Nec Electronics Corp フリップチップ半導体装置の製造方法と製造装置

Family Cites Families (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5763059A (en) * 1995-03-31 1998-06-09 Kyocera Corporation Circuit board
JP2001177051A (ja) * 1999-12-20 2001-06-29 Toshiba Corp 半導体装置及びシステム装置
JP4571320B2 (ja) * 2001-02-02 2010-10-27 Okiセミコンダクタ株式会社 半導体チップパッケージ
SG122743A1 (en) * 2001-08-21 2006-06-29 Micron Technology Inc Microelectronic devices and methods of manufacture
US6867501B2 (en) * 2001-11-01 2005-03-15 Rohm Co., Ltd. Semiconductor device and method for manufacturing same
JP3917946B2 (ja) * 2003-03-11 2007-05-23 富士通株式会社 積層型半導体装置
JP3709882B2 (ja) * 2003-07-22 2005-10-26 松下電器産業株式会社 回路モジュールとその製造方法
JP2005183923A (ja) * 2003-11-28 2005-07-07 Matsushita Electric Ind Co Ltd 半導体装置およびその製造方法
JP4961887B2 (ja) * 2005-09-07 2012-06-27 豊田合成株式会社 固体素子デバイス
US7829989B2 (en) * 2005-09-07 2010-11-09 Alpha & Omega Semiconductor, Ltd. Vertical packaged IC device modules with interconnected 3D laminates directly contacts wafer backside
US7838977B2 (en) * 2005-09-07 2010-11-23 Alpha & Omega Semiconductor, Ltd. Packages for electronic devices implemented with laminated board with a top and a bottom patterned metal layers
JP4473807B2 (ja) * 2005-10-27 2010-06-02 パナソニック株式会社 積層半導体装置及び積層半導体装置の下層モジュール
JP4512545B2 (ja) * 2005-10-27 2010-07-28 パナソニック株式会社 積層型半導体モジュール
DE102005055280B3 (de) * 2005-11-17 2007-04-12 Infineon Technologies Ag Verbindungselement zwischen Halbleiterchip und Schaltungsträger sowie Verfahren zur Herstellung und Verwendung des Verbindungselements
JP5259053B2 (ja) * 2005-12-15 2013-08-07 パナソニック株式会社 半導体装置および半導体装置の検査方法
TW200741959A (en) * 2006-04-20 2007-11-01 Min-Chang Dong A die and method fabricating the same
US8159828B2 (en) * 2007-02-23 2012-04-17 Alpha & Omega Semiconductor, Inc. Low profile flip chip power module and method of making
US8384199B2 (en) * 2007-06-25 2013-02-26 Epic Technologies, Inc. Integrated conductive structures and fabrication methods thereof facilitating implementing a cell phone or other electronic system
KR101387701B1 (ko) * 2007-08-01 2014-04-23 삼성전자주식회사 반도체 패키지 및 이의 제조방법
JP5071084B2 (ja) * 2007-12-10 2012-11-14 パナソニック株式会社 配線用基板とそれを用いた積層用半導体装置および積層型半導体モジュール
JP5105378B2 (ja) * 2007-12-26 2012-12-26 パナソニック株式会社 半導体装置および多層配線基板
CN102017111B (zh) * 2008-03-05 2013-01-16 千住金属工业株式会社 无铅焊料连接构造体和焊料球
KR101486420B1 (ko) * 2008-07-25 2015-01-26 삼성전자주식회사 칩 패키지, 이를 이용한 적층형 패키지 및 그 제조 방법
US7838337B2 (en) * 2008-12-01 2010-11-23 Stats Chippac, Ltd. Semiconductor device and method of forming an interposer package with through silicon vias
US20110001230A1 (en) * 2009-07-02 2011-01-06 Conexant Systems, Inc. Systems and Methods of Improved Heat Dissipation with Variable Pitch Grid Array Packaging

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11233687A (ja) * 1997-12-01 1999-08-27 Motorola Inc サブチップ−スケール・パッケージ構造を有する半導体デバイスおよびその製造方法
JP2003100942A (ja) * 2001-09-20 2003-04-04 Hitachi Ltd 半導体装置
JP2009188011A (ja) * 2008-02-04 2009-08-20 Nec Electronics Corp フリップチップ半導体装置の製造方法と製造装置

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2016500198A (ja) * 2012-09-25 2016-01-07 ザイリンクス インコーポレイテッドXilinx Incorporated ノイズ減衰壁
JP2018113414A (ja) * 2017-01-13 2018-07-19 新光電気工業株式会社 半導体装置とその製造方法
EP3739617A1 (en) 2019-05-17 2020-11-18 Shinko Electric Industries Co., Ltd. Semiconductor device, semiconductor device array, and method of manufacturing semiconductor device
US11322478B2 (en) 2019-05-17 2022-05-03 Shinko Electric Industries Co., Ltd. Semiconductor device and semiconductor device array
JP7494613B2 (ja) 2020-07-17 2024-06-04 富士電機株式会社 半導体装置

Also Published As

Publication number Publication date
US20120256322A1 (en) 2012-10-11
WO2011086613A1 (ja) 2011-07-21

Similar Documents

Publication Publication Date Title
WO2011086613A1 (ja) 半導体装置及びその製造方法
US7598617B2 (en) Stack package utilizing through vias and re-distribution lines
US8022555B2 (en) Semiconductor package and method of forming the same
US8729709B2 (en) Semiconductor device
US20180114786A1 (en) Method of forming package-on-package structure
KR20140028015A (ko) 플립-칩, 페이스-업 및 페이스-다운 와이어본드 조합 패키지
JP2010056139A (ja) 積層型半導体装置
KR20090027573A (ko) 반도체장치
JP2005175423A (ja) 半導体パッケージ
US9034696B2 (en) Microelectronic assemblies having reinforcing collars on connectors extending through encapsulation
JP2014512688A (ja) フリップチップ、フェイスアップおよびフェイスダウンセンターボンドメモリワイヤボンドアセンブリ
JP2009141312A (ja) スタック型チップパッケージ構造
US10332854B2 (en) Anchoring structure of fine pitch bva
US20100237491A1 (en) Semiconductor package with reduced internal stress
JP2006165466A (ja) 半導体装置
WO2013073082A1 (ja) 拡張型半導体チップ及び半導体装置
US20130256915A1 (en) Packaging substrate, semiconductor package and fabrication method thereof
JP2005286126A (ja) 半導体装置
WO2011021364A1 (ja) 半導体装置およびその製造方法
KR20120096754A (ko) 인터포저를 이용한 웨이퍼 칩의 3차원 스택 구조
JP2011054652A (ja) 半導体装置及びその製造方法
TWI311354B (en) Multi-chip package structure
US20150054150A1 (en) Semiconductor package and fabrication method thereof
JP2005026639A (ja) 半導体装置及びその製造方法、回路基板並びに電子機器
JP4704404B2 (ja) 半導体装置とその製造方法

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20120719

RD02 Notification of acceptance of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7422

Effective date: 20120730

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20131029

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20131129

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20140304

A711 Notification of change in applicant

Free format text: JAPANESE INTERMEDIATE CODE: A711

Effective date: 20141007

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20141224

A045 Written measure of dismissal of application [lapsed due to lack of payment]

Free format text: JAPANESE INTERMEDIATE CODE: A045

Effective date: 20150421