JP2008193739A - 高周波モジュール - Google Patents
高周波モジュール Download PDFInfo
- Publication number
- JP2008193739A JP2008193739A JP2008110763A JP2008110763A JP2008193739A JP 2008193739 A JP2008193739 A JP 2008193739A JP 2008110763 A JP2008110763 A JP 2008110763A JP 2008110763 A JP2008110763 A JP 2008110763A JP 2008193739 A JP2008193739 A JP 2008193739A
- Authority
- JP
- Japan
- Prior art keywords
- signal
- transmission signal
- frequency module
- conductor layer
- diplexer
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2223/00—Details relating to semiconductor or other solid state devices covered by the group H01L23/00
- H01L2223/58—Structural electrical arrangements for semiconductor devices not otherwise provided for
- H01L2223/64—Impedance arrangements
- H01L2223/66—High-frequency adaptations
- H01L2223/6661—High-frequency adaptations for passive devices
- H01L2223/6677—High-frequency adaptations for passive devices for antenna, e.g. antenna included within housing of semiconductor device
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2223/00—Details relating to semiconductor or other solid state devices covered by the group H01L23/00
- H01L2223/58—Structural electrical arrangements for semiconductor devices not otherwise provided for
- H01L2223/64—Impedance arrangements
- H01L2223/66—High-frequency adaptations
- H01L2223/6688—Mixed frequency adaptations, i.e. for operation at different frequencies
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16151—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/16221—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/16225—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
- H01L2224/16227—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
- H01L2224/321—Disposition
- H01L2224/32151—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/32221—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/32225—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/4805—Shape
- H01L2224/4809—Loop shape
- H01L2224/48091—Arched
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/48221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/48225—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
- H01L2224/48227—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73251—Location after the connecting process on different surfaces
- H01L2224/73265—Layer and wire connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/153—Connection portion
- H01L2924/1531—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
- H01L2924/15313—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a land array, e.g. LGA
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/19—Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
- H01L2924/191—Disposition
- H01L2924/19101—Disposition of discrete passive components
- H01L2924/19105—Disposition of discrete passive components in a side-by-side arrangement on a common die mounting substrate
Landscapes
- Transceivers (AREA)
Abstract
【課題】無線LAN用の通信装置に用いられ、複数の周波数帯域の送信信号および受信信号を処理でき、且つ小型化できる高周波モジュールを実現する。
【解決手段】高周波モジュール501は、アンテナに接続されたスイッチ回路10と、第1および第2の受信信号端子とスイッチ回路10の間に設けられたダイプレクサ11と、第1および第2の送信信号端子とスイッチ回路10の間に設けられたダイプレクサ12とを備えている。各ダイプレクサ11,12は、共振回路を用いて構成された2つのバンドパスフィルタを有している。高周波モジュール501は、更に、第1の受信信号端子とダイプレクサ11との間、第2の受信信号端子とダイプレクサ11との間、第1の送信信号端子とダイプレクサ12との間、第2の送信信号端子とダイプレクサ12との間にそれぞれ挿入されたアンプを備えている。
【選択図】図30
【解決手段】高周波モジュール501は、アンテナに接続されたスイッチ回路10と、第1および第2の受信信号端子とスイッチ回路10の間に設けられたダイプレクサ11と、第1および第2の送信信号端子とスイッチ回路10の間に設けられたダイプレクサ12とを備えている。各ダイプレクサ11,12は、共振回路を用いて構成された2つのバンドパスフィルタを有している。高周波モジュール501は、更に、第1の受信信号端子とダイプレクサ11との間、第2の受信信号端子とダイプレクサ11との間、第1の送信信号端子とダイプレクサ12との間、第2の送信信号端子とダイプレクサ12との間にそれぞれ挿入されたアンプを備えている。
【選択図】図30
Description
本発明は、無線LAN(ローカルエリアネットワーク)用の通信装置に用いられる高周波モジュールに関する。
近年、簡単にネットワーク構築できる技術として、電波を用いてLANを構成する無線LANが注目されている。この無線LANには、周波数帯域として2.4GHz帯を使用するIEEE802.11bや、周波数帯域として5GHz帯を使用するIEEE802.11aおよびIEEE802.11gのように、複数の規格が存在している。そのため、無線LAN用の通信装置としては、複数の規格に対応できるものが望まれている。
また、無線LANでは、通信装置の位置や環境によって通信状態が変動することから、複数のアンテナのうちの通信状態の良い方を選択するダイバシティを採用することが望ましい。
ところで、無線LAN用の通信装置において、アンテナに接続され、高周波信号を処理する回路部分(以下、高周波回路部という。)は、例えば、カード型のアダプタに内蔵される。また、無線LAN用の通信装置は、携帯電話機等の移動体通信機器に搭載することも期待されている。これらのことから、高周波回路部の小型化が望まれている。
携帯電話機等の移動体通信機器では、複数の周波数帯域に対応可能な高周波回路部をモジュール化したものが知られている。例えば、特許文献1には、2つのダイプレクサと1つのスイッチ回路とを含むモジュールが記載されている。このモジュールにおいて、スイッチ回路は、1つのアンテナに対して、2つのダイプレクサのうちの一方を切り替えて接続する。各ダイプレクサは、異なる周波数帯域の2つの信号を分離する。
また、特許文献2には、送信用ポートと受信用ポートを、それぞれ2つのアンテナのうちの一方に切り替えて接続できるようにした、ダイバシティ対応の高周波スイッチが記載されている。
また、特許文献3および特許文献4には、送信信号と受信信号を分離するデュプレクサを含むモジュールが記載されている。このモジュールは、2つのバンドパスフィルタを有し、これらは、複数の絶縁層と複数のインダクタ導体と複数のコンデンサ導体とを積み重ねて構成した積層体におけるインダクタ導体とコンデンサ導体によって構成されている。また、特許文献3および特許文献4には、一方のバンドパスフィルタを構成するインダクタ導体の軸と他方のバンドパスフィルタを構成するインダクタ導体の軸とを直交させる技術が記載されている。また、特許文献3および特許文献4には、上記の技術が適用されるモジュールの他の例として、ダイプレクサが挙げられている。特許文献3および特許文献4には、ダイプレクサは、例えばローパスフィルタとハイパスフィルタを組み合わせて構成される旨が記載されている。
前述のように、無線LAN用の通信装置は、使用周波数帯域の異なる複数の規格に対応できることが望まれる。このことから、無線LAN用の通信装置における高周波回路部としては、複数の周波数帯域の送信信号および受信信号を処理できることが望まれる。また、無線LAN用の通信装置は、ダイバシティを採用することが望まれる。このことから、無線LAN用の通信装置における高周波回路部としては、受信信号の出力ポートおよび送信信号の入力ポートに対して、複数のアンテナを切り替えて接続できる機能を有することが望まれる。更に、無線LAN用の通信装置における高周波回路部は、小型化が望まれる。
本発明はかかる問題点に鑑みてなされたもので、その目的は、無線LAN用の通信装置に用いられ、複数の周波数帯域の送信信号および受信信号を処理でき、且つ小型化できるようにした高周波モジュールを提供することにある。
本発明の高周波モジュールは、
アンテナに接続されるアンテナ端子と、
第1の周波数帯域における受信信号である第1の受信信号を出力する第1の受信信号端子と、
第1の周波数帯域よりも高周波側の第2の周波数帯域における受信信号である第2の受信信号を出力する第2の受信信号端子と、
第1の周波数帯域における送信信号である第1の送信信号が入力される第1の送信信号端子と、
第2の周波数帯域における送信信号である第2の送信信号が入力される第2の送信信号端子と、
アンテナ端子に接続されたスイッチ回路と、
第1および第2の受信信号端子およびスイッチ回路に直接または間接的に接続された第1のダイプレクサと、
第1および第2の送信信号端子およびスイッチ回路に直接または間接的に接続された第2のダイプレクサと、
上記各要素を一体化する基板とを備えている。
アンテナに接続されるアンテナ端子と、
第1の周波数帯域における受信信号である第1の受信信号を出力する第1の受信信号端子と、
第1の周波数帯域よりも高周波側の第2の周波数帯域における受信信号である第2の受信信号を出力する第2の受信信号端子と、
第1の周波数帯域における送信信号である第1の送信信号が入力される第1の送信信号端子と、
第2の周波数帯域における送信信号である第2の送信信号が入力される第2の送信信号端子と、
アンテナ端子に接続されたスイッチ回路と、
第1および第2の受信信号端子およびスイッチ回路に直接または間接的に接続された第1のダイプレクサと、
第1および第2の送信信号端子およびスイッチ回路に直接または間接的に接続された第2のダイプレクサと、
上記各要素を一体化する基板とを備えている。
本発明の高周波モジュールにおいて、スイッチ回路は、第1および第2のダイプレクサのいずれかをアンテナ端子に接続するものである。第1のダイプレクサは、アンテナ端子に入力されスイッチ回路を通過した第1の受信信号を通過させて第1の受信信号端子に送る第1の受信用バンドパスフィルタと、アンテナ端子に入力されスイッチ回路を通過した第2の受信信号を通過させて第2の受信信号端子に送る第2の受信用バンドパスフィルタとを有している。第2のダイプレクサは、第1の送信信号端子に入力された第1の送信信号を通過させてスイッチ回路に送る第1の送信用バンドパスフィルタと、第2の送信信号端子に入力された第2の送信信号を通過させてスイッチ回路に送る第2の送信用バンドパスフィルタとを有している。各バンドパスフィルタは、共振回路を用いて構成されている。
本発明の高周波モジュールでは、アンテナ端子に入力された第1の受信信号は、スイッチ回路、第1の受信用バンドパスフィルタを通過して第1の受信信号端子に送られる。また、アンテナ端子に入力された第2の受信信号は、スイッチ回路、第2の受信用バンドパスフィルタを通過して第2の受信信号端子に送られる。また、第1の送信信号端子に入力された第1の送信信号は、第1の送信用バンドパスフィルタおよびスイッチ回路を通過してアンテナ端子に送られる。また、第2の送信信号端子に入力された第2の送信信号は、第2の送信用バンドパスフィルタおよびスイッチ回路を通過してアンテナ端子に送られる。
本発明の高周波モジュールは、アンテナ端子として第1および第2のアンテナ端子を備えていてもよい。この場合、スイッチ回路は、第1および第2のダイプレクサのいずれかを、第1および第2のアンテナ端子のいずれかに接続する。
また、本発明の高周波モジュールにおいて、基板は、交互に積層された誘電体層と導体層とを含む積層基板であってもよい。この場合、各共振回路は、誘電体層と導体層を用いて構成されていてもよい。
また、本発明の高周波モジュールにおいて、基板が積層基板である場合には、各共振回路は、導体層を用いて構成された分布定数線路を含んでいてもよい。
また、本発明の高周波モジュールにおいて、基板が積層基板である場合には、各共振回路は、導体層を用いて構成され、インダクタンスを有する伝送線路を含んでいてもよい。そして、第1の受信用バンドパスフィルタにおける共振回路に含まれる上記伝送線路の長手方向と第2の受信用バンドパスフィルタにおける共振回路に含まれる上記伝送線路の長手方向は直交していてもよい。また、第1の送信用バンドパスフィルタにおける共振回路に含まれる上記伝送線路の長手方向と第2の送信用バンドパスフィルタにおける共振回路に含まれる上記伝送線路の長手方向は直交していてもよい。
また、本発明の高周波モジュールにおいて、基板が積層基板である場合には、基板は、第1のダイプレクサに含まれる全ての共振回路と第2のダイプレクサに含まれる全ての共振回路との間に配置されると共にグランドに接続される導体部を含んでいてもよい。
また、本発明の高周波モジュールにおいて、基板が積層基板である場合には、スイッチ回路は基板に搭載され、導体層は、スイッチ回路と全ての共振回路との間に配置されると共にグランドに接続されるグランド用導体層を含んでいてもよい。
また、本発明の高周波モジュールにおいて、スイッチ回路は、基板に搭載されていてもよい。また、スイッチ回路は、GaAs化合物半導体による電界効果トランジスタを用いて構成されていてもよい。
また、本発明の高周波モジュールにおいて、第1のダイプレクサは、更に、第2の受信用バンドパスフィルタに直列に接続され、第2の受信信号を通過させるローパスフィルタを有していてもよい。また、第2のダイプレクサは、更に、第2の送信用バンドパスフィルタに直列に接続され、第2の送信信号を通過させるローパスフィルタを有していてもよい。
また、本発明の高周波モジュールにおいて、第1のダイプレクサは、更に、スイッチ回路と第1の受信用バンドパスフィルタとの間に挿入されたインダクタと、スイッチ回路と第2の受信用バンドパスフィルタとの間に挿入されたキャパシタとを有していてもよい。また、第2のダイプレクサは、更に、スイッチ回路と第1の送信用バンドパスフィルタとの間に挿入されたインダクタと、スイッチ回路と第2の送信用バンドパスフィルタとの間に挿入されたキャパシタとを有していてもよい。
また、本発明の高周波モジュールは、更に、第1の受信信号端子と第1のダイプレクサとの間に挿入された第1のアンプおよび第3の受信用バンドパスフィルタと、第2の受信信号端子と第1のダイプレクサとの間に挿入された第2のアンプおよび第4の受信用バンドパスフィルタと、第1の送信信号端子と第2のダイプレクサとの間に挿入された第3のアンプおよび第3の送信用バンドパスフィルタと、第2の送信信号端子と第2のダイプレクサとの間に挿入された第4のアンプおよび第4の送信用バンドパスフィルタとを備えていてもよい。この場合、基板は、交互に積層された誘電体層と導体層とを含み、高周波モジュールの構成要素を一体化する積層基板であり、基板は、スイッチ回路および第1ないし第4のアンプは、基板に搭載されていてもよい。
また、第1の受信信号端子は、平衡信号の形態の第1の受信信号を出力するものであり、第2の受信信号端子は、平衡信号の形態の第2の受信信号を出力するものであり、第1の送信信号端子は、平衡信号の形態の第1の送信信号が入力されるものであり、第2の送信信号端子は、平衡信号の形態の第2の送信信号が入力されるものであり、第1のダイプレクサは、不平衡信号の形態の第1および第2の受信信号を出力し、第2のダイプレクサには、不平衡信号の形態の第1および第2の送信信号が入力されてもよい。この場合、高周波モジュールは、更に、第1のダイプレクサより出力される不平衡信号の形態の第1の受信信号を、平衡信号の形態の第1の受信信号に変換して、第1の受信信号端子に送る第1のバランと、第1のダイプレクサより出力される不平衡信号の形態の第2の受信信号を、平衡信号の形態の第2の受信信号に変換して、第2の受信信号端子に送る第2のバランと、第1の送信信号端子に入力された平衡信号の形態の第1の送信信号を、不平衡信号の形態の第1の送信信号に変換して、第2のダイプレクサに送る第3のバランと、第2の送信信号端子に入力された平衡信号の形態の第2の送信信号を、不平衡信号の形態の第2の送信信号に変換して、第2のダイプレクサに送る第4のバランとを備えていてもよい。
また、本発明の高周波モジュールにおいて、基板は、互いに反対側を向く第1の面と第2の面とを有し、スイッチ回路および第1ないし第4のアンプは、第1の面に搭載されていてもよい。また、高周波モジュールは、高周波モジュールの構成要素の一部を構成すると共に第1の面に搭載された複数の受動素子を含んでいてもよい。
また、本発明の高周波モジュールは、更に、第1の面およびこの第1の面に搭載された全ての要素を覆う樹脂層を備えていてもよい。この場合、全ての端子は、第2の面に配置されていてもよい。
また、本発明の高周波モジュールにおいて、スイッチ回路および第1ないし第4のアンプは、いずれも、複数の受動素子のうちの最も高いものの高さよりも小さい高さを有するベアチップの形態の半導体素子になっていてもよい。
本発明の高周波モジュールでは、第1のダイプレクサは第1および第2の受信用バンドパスフィルタを有し、第2のダイプレクサは第1および第2の送信用バンドパスフィルタを有し、各バンドパスフィルタは共振回路を用いて構成されている。また、スイッチ回路と第1および第2のダイプレクサが基板によって一体化されている。これらのことから、本発明によれば、高周波モジュールを構成する素子の数を少なくでき、且つ高周波モジュールの実装面積を小さくすることができる。従って、本発明によれば、無線LAN用の通信装置に用いられ、複数の周波数帯域の送信信号および受信信号を処理でき、且つ小型化が可能な高周波モジュールを実現することができるという効果を奏する。
本発明の高周波モジュールは、アンテナ端子として第1および第2のアンテナ端子を備え、スイッチ回路は、第1および第2のダイプレクサのいずれかを、第1および第2のアンテナ端子のいずれかに接続してもよい。この場合には、ダイバシティに対応した高周波モジュールを実現することができるという効果を奏する。
また、本発明の高周波モジュールにおいて、基板は、交互に積層された誘電体層と導体層とを含む積層基板であってもよく、各共振回路は、誘電体層と導体層を用いて構成されていてもよい。この場合には、高周波モジュールをより小型化することができるという効果を奏する。
また、本発明の高周波モジュールにおいて、基板が積層基板である場合には、各共振回路は、導体層を用いて構成された分布定数線路を含んでいてもよい。この場合には、バンドパスフィルタの通過帯域外の周波数領域において大きな減衰が必要で、且つ通過帯域と通過帯域外の周波数領域との境界近傍において挿入損失が急峻に変化する特性が必要なときに、バンドパスフィルタを集中定数素子のみによって構成する場合に比べて、高周波モジュールをより小型化することが可能になると共に、容易にバンドパスフィルタの所望の特性を実現することが可能になるという効果を奏する。
また、本発明の高周波モジュールにおいて、基板が積層基板である場合には、各共振回路は、導体層を用いて構成されインダクタンスを有する伝送線路を含み、第1の受信用バンドパスフィルタにおける共振回路に含まれる上記伝送線路の長手方向と第2の受信用バンドパスフィルタにおける共振回路に含まれる上記伝送線路の長手方向は直交し、第1の送信用バンドパスフィルタにおける共振回路に含まれる上記伝送線路の長手方向と第2の送信用バンドパスフィルタにおける共振回路に含まれる上記伝送線路の長手方向は直交していてもよい。この場合には、第1の受信用バンドパスフィルタと第2の受信用バンドパスフィルタとの間における電磁気的な干渉、および第1の送信用バンドパスフィルタと第2の送信用バンドパスフィルタとの間における電磁気的な干渉の発生を防止することができるという効果を奏する。
また、本発明の高周波モジュールにおいて、基板が積層基板である場合には、基板は、第1のダイプレクサに含まれる全ての共振回路と第2のダイプレクサに含まれる全ての共振回路との間に配置されると共にグランドに接続される導体部を含んでいてもよい。この場合には、第1のダイプレクサと第2のダイプレクサとの間における電磁気的な干渉の発生を防止することができるという効果を奏する。
また、本発明の高周波モジュールにおいて、基板が積層基板である場合には、スイッチ回路は基板に搭載され、導体層は、スイッチ回路と全ての共振回路との間に配置されると共にグランドに接続されるグランド用導体層を含んでいてもよい。この場合には、スイッチ回路と第1および第2のダイプレクサとの間における電磁気的な干渉の発生を防止することができるという効果を奏する。
また、本発明の高周波モジュールにおいて、第1のダイプレクサは、更に、第2の受信用バンドパスフィルタに直列に接続され、第2の受信信号を通過させるローパスフィルタを有し、第2のダイプレクサは、更に、第2の送信用バンドパスフィルタに直列に接続され、第2の送信信号を通過させるローパスフィルタを有していてもよい。この場合には、第2の受信信号および第2の送信信号の各経路において、第2の周波数帯域における挿入損失の増加を抑制しながら、第2の周波数帯域よりも高周波側における挿入損失を増加させることができるという効果を奏する。
以下、本発明の実施の形態について図面を参照して詳細に説明する。
[第1の実施の形態]
始めに、本発明の第1の実施の形態に係る高周波モジュールについて説明する。本実施の形態に係る高周波モジュールは、無線LAN用の通信装置に用いられ、第1の周波数帯域における受信信号および送信信号と、第1の周波数帯域よりも高周波側の第2の周波数帯域における受信信号および送信信号とを処理するものである。第1の周波数帯域は、例えばIEEE802.11bにおいて使用される2.4GHz帯である。第2の周波数帯域は、例えばIEEE802.11aやIEEE802.11gにおいて使用される5GHz帯である。また、本実施の形態に係る高周波モジュールは、ダイバシティに対応可能なものである。
[第1の実施の形態]
始めに、本発明の第1の実施の形態に係る高周波モジュールについて説明する。本実施の形態に係る高周波モジュールは、無線LAN用の通信装置に用いられ、第1の周波数帯域における受信信号および送信信号と、第1の周波数帯域よりも高周波側の第2の周波数帯域における受信信号および送信信号とを処理するものである。第1の周波数帯域は、例えばIEEE802.11bにおいて使用される2.4GHz帯である。第2の周波数帯域は、例えばIEEE802.11aやIEEE802.11gにおいて使用される5GHz帯である。また、本実施の形態に係る高周波モジュールは、ダイバシティに対応可能なものである。
図1は、本実施の形態に係る高周波モジュールを示す回路図である。本実施の形態に係る高周波モジュール1は、それぞれ異なるアンテナ101,102に接続される2つのアンテナ端子ANT1,ANT2と、第1の周波数帯域における受信信号(以下、第1の受信信号という。)を出力する第1の受信信号端子RX1と、第2の周波数帯域における受信信号(以下、第2の受信信号という。)を出力する第2の受信信号端子RX2と、第1の周波数帯域における送信信号(以下、第1の送信信号という。)が入力される第1の送信信号端子TX1と、第2の周波数帯域における送信信号(以下、第2の送信信号という。)が入力される第2の送信信号端子TX2と、それぞれ制御信号VC1,VC2が入力される制御端子CT1,CT2とを備えている。制御端子CT1,CT2は、それぞれ、高周波モジュール1の外部に設けられるキャパシタ103,104を介して接地されるようになっている。
高周波モジュール1は、更に、アンテナ端子ANT1,ANT2に接続されたスイッチ回路10と、受信信号端子RX1,RX2およびスイッチ回路10に直接または間接的に接続された第1のダイプレクサ11と、送信信号端子TX1,TX2およびスイッチ回路10に直接または間接的に接続された第2のダイプレクサ12とを備えている。
高周波モジュール1は、更に、キャパシタ13,14,15,16を備えている。キャパシタ13は、スイッチ回路10とアンテナ端子ANT1との間の信号経路に直列に挿入されている。キャパシタ14は、スイッチ回路10とアンテナ端子ANT2との間の信号経路に直列に挿入されている。キャパシタ15は、スイッチ回路10とダイプレクサ11との間の信号経路に直列に挿入されている。キャパシタ16は、スイッチ回路10とダイプレクサ12との間の信号経路に直列に挿入されている。キャパシタ13,14,15,16は、いずれも、制御信号VC1,VC2に起因する直流の通過を阻止するものである。
スイッチ回路10は、6つのポートP1〜P6を有している。ポートP1は、キャパシタ13を介してアンテナ端子ANT1に接続されている。ポートP2は、キャパシタ14を介してアンテナ端子ANT2に接続されている。ポートP3は、キャパシタ15を介してダイプレクサ11に接続されている。ポートP4は、キャパシタ16を介してダイプレクサ12に接続されている。ポートP5,P6は、それぞれ、制御端子CT1,CT2に接続されている。
スイッチ回路10は、更に、それぞれ導通状態と非導通状態が選択される4つのスイッチSW1〜SW4を有している。各スイッチSW1〜SW4は、それぞれ、例えばGaAs化合物半導体による電界効果トランジスタを用いて構成されている。スイッチSW1の一端はポートP1に接続され、スイッチSW1の他端はポートP3に接続されている。スイッチSW2の一端はポートP2に接続され、スイッチSW2の他端はポートP3に接続されている。スイッチSW3の一端はポートP2に接続され、スイッチSW3の他端はポートP4に接続されている。スイッチSW4の一端はポートP1に接続され、スイッチSW4の他端はポートP4に接続されている。
スイッチSW1とスイッチSW3は、ポートP5に入力される制御信号VC1がハイレベルのときに導通状態となり、制御信号VC1がローレベルのときに非導通状態となる。スイッチSW2とスイッチSW4は、ポートP6に入力される制御信号VC2がハイレベルのときに導通状態となり、制御信号VC2がローレベルのときに非導通状態となる。従って、制御信号VC1がハイレベルで、制御信号VC2がローレベルのときには、ポートP1とポートP3が接続され、ポートP2とポートP4が接続される。このとき、ダイプレクサ11はアンテナ端子ANT1に接続され、ダイプレクサ12はアンテナ端子ANT2に接続される。一方、制御信号VC1がローレベルで、制御信号VC2がハイレベルのときには、ポートP1とポートP4が接続され、ポートP2とポートP3が接続される。このとき、ダイプレクサ11はアンテナ端子ANT2に接続され、ダイプレクサ12はアンテナ端子ANT1に接続される。このように、スイッチ回路10は、ダイプレクサ11,12のいずれかを、アンテナ端子ANT1,ANT2のいずれかに接続する。
ダイプレクサ11は、3つのポートP11〜P13を有している。ポートP11は、キャパシタ15を介してスイッチ回路10のポートP3に接続されている。ポートP12は、受信信号端子RX1に接続されている。ポートP13は、受信信号端子RX2に接続されている。
ダイプレクサ11は、更に、2つのバンドパスフィルタ(以下、BPFと記す。)20,30と、ローパスフィルタ(以下、LPFとも記す。)40と、インダクタ81と、キャパシタ82,83,84とを有している。BPF20の一端は、インダクタ81を介してポートP11に接続されている。BPF20の他端は、キャパシタ82を介してポートP12に接続されている。BPF30の一端は、キャパシタ83を介してポートP11に接続されている。BPF30の他端は、キャパシタ84を介してLPF40の一端に接続されている。LPF40の他端は、ポートP13に接続されている。BPF20は、本発明における第1の受信用バンドパスフィルタに対応し、BPF30は、本発明における第2の受信用バンドパスフィルタに対応する。
BPF20は、インダクタンスを有する伝送線路21,24と、キャパシタ22,23,25とを有している。伝送線路21およびキャパシタ22,23の各一端は、インダクタ81を介してポートP11に接続されている。伝送線路21およびキャパシタ22の各他端は接地されている。伝送線路24およびキャパシタ25の各一端は、キャパシタ23の他端に接続されていると共に、キャパシタ82を介してポートP12に接続されている。伝送線路24およびキャパシタ25の各他端は接地されている。伝送線路21とキャパシタ22は、並列共振回路を構成している。伝送線路24とキャパシタ25は、他の並列共振回路を構成している。このように、BPF20は、2つの並列共振回路を用いて構成されている。
BPF30は、インダクタンスを有する伝送線路31,34と、キャパシタ32,33,35とを有している。伝送線路31およびキャパシタ32,33の各一端は、キャパシタ83を介してポートP11に接続されている。伝送線路31およびキャパシタ32の各他端は接地されている。伝送線路34およびキャパシタ35の各一端は、キャパシタ33の他端に接続されていると共に、キャパシタ84を介してLPF40に接続されている。伝送線路34およびキャパシタ35の各他端は接地されている。伝送線路31とキャパシタ32は、並列共振回路を構成している。伝送線路34とキャパシタ35は、他の並列共振回路を構成している。このように、BPF30は、2つの並列共振回路を用いて構成されている。
LPF40は、インダクタ41と、キャパシタ42,43,44とを有している。インダクタ41およびキャパシタ42,43の各一端は、キャパシタ84を介してBPF30に接続されている。インダクタ41およびキャパシタ43の各他端は、ポートP13に接続されている。キャパシタ42の他端は接地されている。キャパシタ44の一端はポートP13に接続され、キャパシタ44の他端は接地されている。
BPF20は、第1の周波数帯域内の周波数の信号を通過させ、第1の周波数帯域外の周波数の信号を遮断する。これにより、BPF20は、アンテナ端子ANT1またはアンテナ端子ANT2に入力されスイッチ回路10を通過した第1の受信信号を通過させて受信信号端子RX1に送る。インダクタ81およびキャパシタ82は、BPF20を含む、第1の受信信号の経路における通過特性を改善する。
BPF30は、第2の周波数帯域内の周波数の信号を通過させ、第2の周波数帯域外の周波数の信号を遮断する。LPF40は、第2の周波数帯域内の周波数の信号および第2の周波数帯域よりも低周波側の周波数の信号を通過させ、第2の周波数帯域よりも高周波側の周波数の信号を遮断する。これにより、BPF30およびLPF40は、アンテナ端子ANT1またはアンテナ端子ANT2に入力されスイッチ回路10を通過した第2の受信信号を通過させて受信信号端子RX2に送る。キャパシタ83,84は、BPF30およびLPF40を含む、第2の受信信号の経路における通過特性を改善する。
ダイプレクサ12は、3つのポートP21〜P23を有している。ポートP21は、キャパシタ16を介してスイッチ回路10のポートP4に接続されている。ポートP22は、送信信号端子TX1に接続されている。ポートP23は、送信信号端子TX2に接続されている。
ダイプレクサ12は、更に、2つのBPF50,60と、LPF70と、インダクタ91と、キャパシタ92,93,94とを有している。BPF50の一端は、インダクタ91を介してポートP21に接続されている。BPF50の他端は、キャパシタ92を介してポートP22に接続されている。BPF60の一端は、キャパシタ93を介してポートP21に接続されている。BPF60の他端は、キャパシタ94を介してLPF70の一端に接続されている。LPF70の他端は、ポートP23に接続されている。BPF50は、本発明における第1の送信用バンドパスフィルタに対応し、BPF60は、本発明における第2の送信用バンドパスフィルタに対応する。
BPF50は、インダクタンスを有する伝送線路51,54と、キャパシタ52,53,55とを有している。伝送線路51およびキャパシタ52,53の各一端は、インダクタ91を介してポートP21に接続されている。伝送線路51およびキャパシタ52の各他端は接地されている。伝送線路54およびキャパシタ55の各一端は、キャパシタ53の他端に接続されていると共に、キャパシタ92を介してポートP22に接続されている。伝送線路54およびキャパシタ55の各他端は接地されている。伝送線路51とキャパシタ52は、並列共振回路を構成している。伝送線路54とキャパシタ55は、他の並列共振回路を構成している。このように、BPF50は、2つの並列共振回路を用いて構成されている。
BPF60は、インダクタンスを有する伝送線路61,64と、キャパシタ62,63,65とを有している。伝送線路61およびキャパシタ62,63の各一端は、キャパシタ93を介してポートP21に接続されている。伝送線路61およびキャパシタ62の各他端は接地されている。伝送線路64およびキャパシタ65の各一端は、キャパシタ63の他端に接続されていると共に、キャパシタ94を介してLPF70に接続されている。伝送線路64およびキャパシタ65の各他端は接地されている。伝送線路61とキャパシタ62は、並列共振回路を構成している。伝送線路64とキャパシタ65は、他の並列共振回路を構成している。このように、BPF60は、2つの並列共振回路を用いて構成されている。
LPF70は、インダクタ71と、キャパシタ72,73,74とを有している。インダクタ71およびキャパシタ72,73の各一端は、キャパシタ94を介してBPF60に接続されている。インダクタ71およびキャパシタ73の各他端は、ポートP23に接続されている。キャパシタ72の他端は接地されている。キャパシタ74の一端はポートP23に接続され、キャパシタ74の他端は接地されている。
BPF50は、第1の周波数帯域内の周波数の信号を通過させ、第1の周波数帯域外の周波数の信号を遮断する。これにより、BPF50は、送信信号端子TX1に入力された第1の送信信号を通過させてスイッチ回路10に送る。インダクタ91およびキャパシタ92は、BPF50を含む、第1の送信信号の経路における通過特性を改善する。
BPF60は、第2の周波数帯域内の周波数の信号を通過させ、第2の周波数帯域外の周波数の信号を遮断する。LPF70は、第2の周波数帯域内の周波数の信号および第2の周波数帯域よりも低周波側の周波数の信号を通過させ、第2の周波数帯域よりも高周波側の周波数の信号を遮断する。これにより、BPF60およびLPF70は、送信信号端子TX2に入力された第2の送信信号を通過させてスイッチ回路10に送る。キャパシタ93,94は、BPF60およびLPF70を含む、第2の送信信号の経路における通過特性を改善する。
高周波モジュール1では、アンテナ端子ANT1またはアンテナ端子ANT2に入力された第1の受信信号は、スイッチ回路10およびBPF20を通過して受信信号端子RX1に送られる。また、アンテナ端子ANT1またはアンテナ端子ANT2に入力された第2の受信信号は、スイッチ回路10、BPF30およびLPF40を通過して受信信号端子RX2に送られる。また、送信信号端子TX1に入力された第1の送信信号は、BPF50およびスイッチ回路10を通過してアンテナ端子ANT1またはアンテナ端子ANT2に送られる。また、送信信号端子TX2に入力された第2の送信信号は、LPF70、BPF60およびスイッチ回路10を通過してアンテナ端子ANT1またはアンテナ端子ANT2に送られる。
次に、図2および図3を参照して、高周波モジュール1の構造について説明する。図2は、高周波モジュール1の外観を示す斜視図である。図3は、高周波モジュール1の平面図である。図2および図3に示したように、高周波モジュール1は、高周波モジュール1の上記各要素を一体化する積層基板200を備えている。積層基板200は、交互に積層された誘電体層と導体層とを有している。高周波モジュール1における回路は、積層基板200の内部または表面上の導体層と、積層基板200の上面に搭載された素子とを用いて構成されている。ここでは、一例として、図1におけるスイッチ回路10およびキャパシタ13〜16が、積層基板200に搭載されているものとする。スイッチ回路10は、1個の部品の形態を有している。積層基板200は、例えば低温同時焼成セラミック多層基板になっている。
積層基板200の上面、下面および側面には、前述の各端子ANT1,ANT2,RX1,RX2,TX1,TX2,CT1,CT2と、6つのグランド端子G1〜G6と、端子NC1,NC2が設けられている。グランド端子G1〜G6は、グランドに接続されるようになっている。端子NC1,NC2は、積層基板200の内部の導体層にも外部回路にも接続されない。
次に、図4を参照して、本実施の形態に係る高周波モジュール1が利用される無線LAN用の通信装置における高周波回路部の構成の一例について説明する。図4に示した高周波回路部は、高周波モジュール1と、この高周波モジュール1に接続された2つのアンテナ101,102とを備えている。
高周波回路部は、更に、入力端が高周波モジュール1の受信信号端子RX1に接続されたローノイズアンプ111と、一端がローノイズアンプ111の出力端に接続されたBPF112と、不平衡端子がBPF112の他端に接続されたバラン113とを備えている。受信信号端子RX1より出力された第1の受信信号は、ローノイズアンプ111によって増幅された後、BPF112を通過し、バラン113によって、平衡信号に変換されて、バラン113の2つの平衡端子より出力される。
高周波回路部は、更に、入力端が高周波モジュール1の受信信号端子RX2に接続されたローノイズアンプ114と、一端がローノイズアンプ114の出力端に接続されたBPF115と、不平衡端子がBPF115の他端に接続されたバラン116とを備えている。受信信号端子RX2より出力された第2の受信信号は、ローノイズアンプ114によって増幅された後、BPF115を通過し、バラン116によって、平衡信号に変換されて、バラン116の2つの平衡端子より出力される。
高周波回路部は、更に、出力端が高周波モジュール1の送信信号端子TX1に接続されたパワーアンプ121と、一端がパワーアンプ121の入力端に接続されたBPF122と、不平衡端子がBPF122の他端に接続されたバラン123とを備えている。第1の送信信号に対応する平衡信号は、バラン123の2つの平衡端子に入力され、バラン123によって不平衡信号に変換され、BPF122を通過し、パワーアンプ121によって増幅された後、第1の送信信号として送信信号端子TX1に与えられる。
高周波回路部は、更に、出力端が高周波モジュール1の送信信号端子TX2に接続されたパワーアンプ124と、一端がパワーアンプ124の入力端に接続されたBPF125と、不平衡端子がBPF125の他端に接続されたバラン126とを備えている。第2の送信信号に対応する平衡信号は、バラン126の2つの平衡端子に入力され、バラン126によって不平衡信号に変換され、BPF125を通過し、パワーアンプ124によって増幅された後、第2の送信信号として送信信号端子TX2に与えられる。
なお、高周波回路部の構成は、図4に示した構成に限定されず、種々変更が可能である。例えば、高周波回路部は、バラン113,116を含まず、BPF112,115を通過した信号を、不平衡信号のまま出力するものであってもよい。また、ローノイズアンプ111とBPF112の位置関係、およびローノイズアンプ114とBPF115の位置関係は、それぞれ、図4に示した位置関係とは逆であってもよい。また、BPF112,115,122,125の代わりに、ローパスフィルタまたはハイパスフィルタが設けられていてもよい。
次に、図5ないし図24を参照して、積層基板200の構成の一例について説明する。図5ないし図23は、それぞれ、上から1層目ないし19層目(最下層)の誘電体層の上面を示している。図24は、上から19層目の誘電体層およびその下の導体層を示している。図5ないし図23において、丸印はスルーホールを表している。
図5に示した1層目の誘電体層201の上面には、各端子ANT1,ANT2,RX1,RX2,TX1,TX2,CT1,CT2,G1〜G6,NC1,NC2を構成する導体層が形成されている。誘電体層201の上面には、更に、キャパシタ13が接続される導体層301,302と、キャパシタ14が接続される導体層401,402と、キャパシタ15が接続される導体層303,304と、キャパシタ16が接続される導体層403,404とが形成されている。誘電体層201の上面には、更に、スイッチ回路10の各ポートP1〜P6が接続される6つの導体層221〜226と、グランドに接続される導体層230とが形成されている。
図6に示した2層目の誘電体層202の上面には、導体層231,232,311〜314,411〜414が形成されている。導体層231は端子G1に接続されている。導体層232は端子G4に接続されている。
導体層311は端子ANT1に接続されている。導体層311には、誘電体層201に形成されたスルーホールを介して、図5に示した導体層301が接続されている。導体層312には、誘電体層201に形成された2つのスルーホールを介して、図5に示した導体層221,302が接続されている。導体層313は端子CT1に接続されている。導体層313には、誘電体層201に形成されたスルーホールを介して、図5に示した導体層225が接続されている。導体層314には、誘電体層201に形成された2つのスルーホールを介して、図5に示した導体層223,304が接続されている。
導体層411は端子ANT2に接続されている。導体層411には、誘電体層201に形成されたスルーホールを介して、図5に示した導体層401が接続されている。導体層412には、誘電体層201に形成された2つのスルーホールを介して、図5に示した導体層222,402が接続されている。導体層413は端子CT2に接続されている。導体層413には、誘電体層201に形成されたスルーホールを介して、図5に示した導体層226が接続されている。導体層414には、誘電体層201に形成された2つのスルーホールを介して、図5に示した導体層224,404が接続されている。
図7に示した3層目の誘電体層203の上面には、グランド用導体層233,234が形成されている。導体層233は端子G1に接続されている。導体層233には、誘電体層202に形成されたスルーホールを介して、図6に示した導体層231が接続されている。導体層234は端子G2〜G6に接続されている。導体層234には、誘電体層202に形成されたスルーホールを介して、図6に示した導体層232が接続されている。また、導体層234には、誘電体層201,202に形成されたスルーホールを介して、図5に示した導体層230が接続されている。
図8に示した4層目の誘電体層204の上面には、グランド用導体層235、導体層316,416およびインダクタ用導体層317,417が形成されている。導体層235は、端子G1および端子G4に接続されている。導体層235には、誘電体層203に形成された複数のスルーホールを介して、図7に示した導体層233,234が接続されている。
導体層316には、誘電体層201〜203に形成されたスルーホールを介して、図5に示した導体層303が接続されている。導体層317の一端部は、端子RX2に接続されている。導体層317は、図1におけるインダクタ41を構成する。
導体層416には、誘電体層201〜203に形成されたスルーホールを介して、図5に示した導体層403が接続されている。導体層417の一端部は、端子TX2に接続されている。導体層417は、図1におけるインダクタ71を構成する。
図9に示した5層目の誘電体層205の上面には、キャパシタ用導体層319,419が形成されている。導体層319は端子G2に接続されている。導体層319は、図1におけるキャパシタ32,35,42の各一部を構成する。導体層419は端子G6に接続されている。導体層419は、図1におけるキャパシタ62,65,72の各一部を構成する。
図10に示した6層目の誘電体層206の上面には、キャパシタ用導体層321,322,323,421,422,423が形成されている。
導体層321は、図9に示した導体層319と共に、図1におけるキャパシタ32を構成する。導体層322は、図9に示した導体層319と共に、図1におけるキャパシタ35を構成する。導体層323は、図9に示した導体層319と共に、図1におけるキャパシタ42を構成すると共に、図1におけるキャパシタ43の一部を構成する。導体層323には、誘電体層204,205に形成されたスルーホールを介して、図8に示した導体層317が接続されている。
導体層421は、図9に示した導体層419と共に、図1におけるキャパシタ62を構成する。導体層422は、図9に示した導体層419と共に、図1におけるキャパシタ65を構成する。導体層423は、図9に示した導体層419と共に、図1におけるキャパシタ72を構成すると共に、図1におけるキャパシタ73の一部を構成する。導体層423には、誘電体層204,205に形成されたスルーホールを介して、図8に示した導体層417が接続されている。
図11に示した7層目の誘電体層207の上面には、グランド用導体層236およびキャパシタ用導体層324,325,326,424,425,426が形成されている。導体層236は、端子G1および端子G4に接続されている。導体層236には、誘電体層204〜206に形成されたスルーホールを介して、図8に示した導体層235が接続されている。
導体層324には、誘電体層201〜206に形成されたスルーホールを介して、図5に示した導体層303が接続されている。導体層325には、誘電体層206に形成されたスルーホールを介して、図10に示した導体層323が接続されている。導体層326は端子RX2に接続されている。導体層324,325は、それぞれ、図1におけるキャパシタ83,84の各一部を構成する。導体層326は、図10に示した導電層323と共に、図1におけるキャパシタ43を構成する。
導体層424には、誘電体層201〜206に形成されたスルーホールを介して、図5に示した導体層403が接続されている。導体層425には、誘電体層206に形成されたスルーホールを介して、図10に示した導体層423が接続されている。導体層426は端子TX2に接続されている。導体層424,425は、それぞれ、図1におけるキャパシタ93,94の各一部を構成する。導体層426は、図10に示した導電層423と共に、図1におけるキャパシタ73を構成する。
図12に示した8層目の誘電体層208の上面には、キャパシタ用導体層328,329,428,429が形成されている。
導体層328には、誘電体層206,207に形成されたスルーホールを介して、図10に示した導体層321が接続されている。導体層329には、誘電体層206,207に形成されたスルーホールを介して、図10に示した導体層322が接続されている。導体層328は、図11に示した導体層324と共に、図1におけるキャパシタ83を構成する。導体層329は、図11に示した導体層325と共に、図1におけるキャパシタ84を構成する。
導体層428には、誘電体層206,207に形成されたスルーホールを介して、図10に示した導体層421が接続されている。導体層429には、誘電体層206,207に形成されたスルーホールを介して、図10に示した導体層422が接続されている。導体層428は、図11に示した導体層424と共に、図1におけるキャパシタ93を構成する。導体層429は、図11に示した導体層425と共に、図1におけるキャパシタ94を構成する。
図13に示した9層目の誘電体層209の上面には、グランド用導体層237〜241と、キャパシタ用導体層331,332,431,432が形成されている。導体層237〜241には、誘電体層207,208に形成されたスルーホールを介して、図11に示した導体層236が接続されている。
導体層331には、誘電体層208に形成されたスルーホールを介して、図12に示した導体層328が接続されている。導体層332には、誘電体層208に形成されたスルーホールを介して、図12に示した導体層329が接続されている。導体層331,332は、図1におけるキャパシタ33を構成する。
導体層431には、誘電体層208に形成されたスルーホールを介して、図12に示した導体層428が接続されている。導体層432には、誘電体層208に形成されたスルーホールを介して、図12に示した導体層429が接続されている。導体層431,432は、図1におけるキャパシタ63を構成する。
図14に示した10層目の誘電体層210の上面には、導体層334,335,336,337,434,435,436,437が形成されている。
導体層334には、誘電体層208,209に形成されたスルーホールを介して、図12に示した導体層328が接続されている。導体層335には、誘電体層208,209に形成されたスルーホールを介して、図12に示した導体層329が接続されている。また、導体層335には、誘電体層203〜209に形成されたスルーホールを介して、図7に示した導体層234が接続されている。導体層336には、誘電体層203〜209に形成されたスルーホールを介して、図7に示した導体層234が接続されている。導体層337は、端子G3に接続されている。導体層334,335,336,337は、それぞれ、図1における伝送線路31,34,21,24を構成する。また、導体層334,335,336,337を用いて構成された伝送線路31,34,21,24は、分布定数線路になっている。本実施の形態では、BPF20における共振回路に含まれる伝送線路21,24(導体層336,337)の長手方向とBPF30における共振回路に含まれる伝送線路31,34(導体層334,335)の長手方向が直交している。
導体層434には、誘電体層208,209に形成されたスルーホールを介して、図12に示した導体層428が接続されている。導体層435には、誘電体層208,209に形成されたスルーホールを介して、図12に示した導体層429が接続されている。また、導体層435には、誘電体層203〜209に形成されたスルーホールを介して、図7に示した導体層234が接続されている。導体層436には、誘電体層203〜209に形成されたスルーホールを介して、図7に示した導体層234が接続されている。導体層437は、端子G5に接続されている。導体層434,435,436,437は、それぞれ、図1における伝送線路61,64,51,54を構成する。また、導体層434,435,436,437を用いて構成された伝送線路61,64,51,54は、分布定数線路になっている。本実施の形態では、BPF50における共振回路に含まれる伝送線路51,54(導体層436,437)の長手方向とBPF60における共振回路に含まれる伝送線路61,64(導体層434,435)の長手方向が直交している。
図15に示した11層目の誘電体層211の上面には、グランド用導体層242と、インダクタ用導体層339,439が形成されている。導体層242には、誘電体層209,210に形成されたスルーホールを介して、図13に示した導体層237〜241が接続されている。
導体層339には、誘電体層204〜210に形成されたスルーホールを介して、図8に示した導体層316が接続されている。導体層339は、図1におけるインダクタ81の一部を構成する。導体層439には、誘電体層204〜210に形成されたスルーホールを介して、図8に示した導体層416が接続されている。導体層439は、図1におけるインダクタ91の一部を構成する。
図16に示した12層目の誘電体層212の上面には、インダクタ用導体層340,440が形成されている。導体層340には、誘電体層211に形成されたスルーホールを介して、図15に示した導体層339が接続されている。導体層340は、図1におけるインダクタ81の一部を構成する。導体層440には、誘電体層211に形成されたスルーホールを介して、図15に示した導体層439が接続されている。導体層440は、図1におけるインダクタ91の一部を構成する。
図17に示した13層目の誘電体層213の上面には、インダクタ用導体層341,441が形成されている。導体層341には、誘電体層212に形成されたスルーホールを介して、図16に示した導体層340が接続されている。図1におけるインダクタ81は、導体層339〜341によって構成される。導体層441には、誘電体層212に形成されたスルーホールを介して、図16に示した導体層440が接続されている。図1におけるインダクタ91は、導体層439〜441によって構成される。
図18に示した14層目の誘電体層214の上面には、キャパシタ用導体層343,344,443,444が形成されている。導体層343は端子RX2に接続されている。導体層343は、図1におけるキャパシタ44の一部を構成する。導体層344は端子RX1に接続されている。導体層344は、図1におけるキャパシタ82の一部を構成する。導体層443は端子TX2に接続されている。導体層443は、図1におけるキャパシタ74の一部を構成する。導体層444は端子TX1に接続されている。導体層444は、図1におけるキャパシタ92の一部を構成する。
図19に示した15層目の誘電体層215の上面には、グランド用導体層243、導体層346,446およびキャパシタ用導体層347,447が形成されている。導体層243には、誘電体層211〜214に形成されたスルーホールを介して、図15に示した導体層242が接続されている。
導体層346には、誘電体層210〜214に形成されたスルーホールを介して、図14に示した導体層336が接続されている。また、導体層346には、誘電体層213,214に形成されたスルーホールを介して、図17に示した導体層341が接続されている。導体層347には、誘電体層210〜214に形成されたスルーホールを介して、図14に示した導体層337が接続されている。導体層347は、図18に示した導体層344と共に、キャパシタ82を構成する。
導体層446には、誘電体層210〜214に形成されたスルーホールを介して、図14に示した導体層436が接続されている。また、導体層446には、誘電体層213,214に形成されたスルーホールを介して、図17に示した導体層441が接続されている。導体層447には、誘電体層210〜214に形成されたスルーホールを介して、図14に示した導体層437が接続されている。導体層447は、図18に示した導体層444と共に、キャパシタ92を構成する。
図20に示した16層目の誘電体層216の上面には、キャパシタ用導体層349,350,351,449,450,451が形成されている。
導体層349は端子G2,G3に接続されている。導体層349は、図18に示した導体層343と共に、図1におけるキャパシタ44を構成する。導体層350には、誘電体層215に形成されたスルーホールを介して、図19に示した導体層346が接続されている。導体層351には、誘電体層215に形成されたスルーホールを介して、図19に示した導体層347が接続されている。導体層350,351は、図1におけるキャパシタ23を構成する。
導体層449は端子G5,G6に接続されている。導体層449は、図18に示した導体層443と共に、図1におけるキャパシタ74を構成する。導体層450には、誘電体層215に形成されたスルーホールを介して、図19に示した導体層446が接続されている。導体層451には、誘電体層215に形成されたスルーホールを介して、図19に示した導体層447が接続されている。導体層450,451は、図1におけるキャパシタ53を構成する。
図21に示した17層目の誘電体層217の上面には、キャパシタ用導体層353,354,453,454が形成されている。
導体層353には、誘電体層216に形成されたスルーホールを介して、図20に示した導体層350が接続されている。導体層353は、図1におけるキャパシタ22の一部を構成する。導体層354には、誘電体層216に形成されたスルーホールを介して、図20に示した導体層351が接続されている。導体層354は、図1におけるキャパシタ25の一部を構成する。
導体層453には、誘電体層216に形成されたスルーホールを介して、図20に示した導体層450が接続されている。導体層453は、図1におけるキャパシタ52の一部を構成する。導体層454には、誘電体層216に形成されたスルーホールを介して、図20に示した導体層451が接続されている。導体層454は、図1におけるキャパシタ55の一部を構成する。
図22に示した18層目の誘電体層218の上面にはグランド用導体層244が形成されている。導体層244は、端子G1〜G6に接続されている。導体層244は、図21に示した導体層353と共に、図1におけるキャパシタ22を構成する。また、導体層244は、図21に示した導体層354と共に、図1におけるキャパシタ25を構成する。
導体層244には、誘電体層215〜217に形成されたスルーホールを介して、図19に示した導体層243が接続されている。また、導体層244には、誘電体層210〜217に形成されたスルーホールを介して、図14に示した導体層334,434が接続されている。誘電体層218には、導体層244に接続された8つのスルーホールが形成されている。
図23に示した19層目の誘電体層219には、誘電体層218に形成された8つのスルーホールに接続された8つのスルーホールが形成されている。
図24に示したように、誘電体層219の下面には、各端子ANT1,ANT2,RX1,RX2,TX1,TX2,CT1,CT2,G1〜G6,NC1,NC2を構成する導体層と、グランド用導体層245とが形成されている。導体層245には、誘電体層218,219に形成されたスルーホールを介して、図22に示した導体層244が接続されている。
図25は、積層基板200の内部において、第1の受信信号、第2の受信信号、第1の送信信号および第2の送信信号の各経路を形成する要素が配置される領域を表している。図25において、符号251は、第1の受信信号の経路を形成する要素が配置される領域を示している。符号252は、第2の受信信号の経路を形成する要素が配置される領域を示している。符号261は、第1の送信信号の経路を形成する要素が配置される領域を示している。符号262は、第2の送信信号の経路を形成する要素が配置される領域を示している。
図25に示したように、本実施の形態では、積層基板200の内部において、第1および第2の受信信号の経路を形成する要素が配置される領域251,252は互いに分離され、第1および第2の送信信号の経路を形成する要素が配置される領域261,262は互いに分離されている。
また、第1および第2の受信信号の経路を形成する要素が配置される領域251,252と、第1および第2の送信信号の経路を形成する要素が配置される領域261,262は、互いに分離されている。更に、領域251,252と、領域261,262の間には、グランドに接続される導体部270が設けられている。導体部270は、グランド用導体層235〜243と、これらに接続されたスルーホールとによって構成されている。
ここで、図26ないし図29に、本実施の形態に係る高周波モジュール1の特性の一例を示す。図26は、制御信号VC1がハイレベルで、制御信号VC2がローレベルのときの端子ANT1、RX1間の信号経路の挿入損失の周波数特性および端子ANT2、TX1間の信号経路の挿入損失の周波数特性を表している。図27は、制御信号VC1がハイレベルで、制御信号VC2がローレベルのときの端子ANT1、RX2間の信号経路の挿入損失の周波数特性および端子ANT2、TX2間の信号経路の挿入損失の周波数特性を表している。図28は、制御信号VC1がローレベルで、制御信号VC2がハイレベルのときの端子ANT1、TX1間の信号経路の挿入損失の周波数特性および端子ANT2、RX1間の信号経路の挿入損失の周波数特性を表している。図29は、制御信号VC1がローレベルで、制御信号VC2がハイレベルのときの端子ANT1、TX2間の信号経路の挿入損失の周波数特性および端子ANT2、RX2間の信号経路の挿入損失の周波数特性を表している。
次に、本実施の形態に係る高周波モジュール1の効果について説明する。本実施の形態に係る高周波モジュール1では、ダイプレクサ11はBPF20,30を有し、ダイプレクサ12はBPF50,60を有している。BPFを用いずに、ハイパスフィルタおよびローパスフィルタを用いてダイプレクサ11,12を構成することも可能である。しかし、この場合には、高周波モジュール1に接続される回路において多くのフィルタが必要になったり、高周波モジュール1に接続される回路に設けられるフィルタに要求される条件が厳しくなったりする。これに対し、本実施の形態によれば、BPFを用いてダイプレクサ11,12を構成することにより、高周波モジュール1に接続される回路に設けられるフィルタの数を少なくしたり、高周波モジュール1に接続される回路に設けられるフィルタに要求される条件を緩和したりすることができる。
また、各BPF20,30,50,60は共振回路を用いて構成されている。BPFは、ハイパスフィルタとローパスフィルタとを組み合わせて構成することも可能である。しかし、この場合には、BPFを構成する素子数が多くなったり、BPFの特性の調整が難しくなったりする。これに対し、本実施の形態によれば、各BPF20,30,50,60が共振回路を用いて構成されているので、BPF20,30,50,60を構成する素子数が少なくなり、且つBPF20,30,50,60の特性の調整が容易になる。
また、スイッチ回路10とダイプレクサ11,12は、積層基板200によって一体化されている。これにより、高周波モジュール1の実装面積を小さくすることができる。例えば、縦3.2mm、横1.6mmの大きさの単体のダイプレクサを2個と、縦3.0mm、横3.0mmの大きさの単体のスイッチとを、基板に実装して高周波モジュールを構成した場合には、ランドも含めた高周波モジュールの実装面積は、約23mm2となる。これに対し、本実施の形態によれば、ランドも含めた高周波モジュール1の実装面積は、約16mm2となる。従って、本実施の形態によれば、2個の単体のダイプレクサと単体のスイッチとを基板に実装して高周波モジュールを構成した場合に比べて、実装面積を約30%減らすことができる。
また、本実施の形態によれば、2個の単体のダイプレクサと単体のスイッチとを基板に実装して高周波モジュールを構成する場合に比べて、部品の実装のための工程数が少なくなり、実装に要するコストを低減することができる。
以上のことから、本実施の形態によれば、無線LAN用の通信装置に用いられ、複数の周波数帯域の送信信号および受信信号を処理でき、且つ小型化が可能な高周波モジュール1を実現することができる。
また、高周波モジュール1は、2つのアンテナ端子ANT1,ANT2を備え、スイッチ回路10は、ダイプレクサ11,12のいずれかを、アンテナ端子ANT1,ANT2のいずれかに接続する。従って、本実施の形態によれば、ダイバシティに対応した高周波モジュール1を実現することができる。
また、高周波モジュール1において、構成要素を一体化する基板は、交互に積層された誘電体層と導体層とを含む積層基板200であり、BPF20,30,50,60を構成する共振回路は、誘電体層と導体層を用いて構成されている。これにより、本実施の形態によれば、高周波モジュール1をより小型化することができる。
また、本実施の形態では、各共振回路は、導体層を用いて構成された分布定数線路を含んでいる。これにより、本実施の形態によれば、以下の効果を奏する。無線LAN用の高周波回路部には、各信号の経路における通過特性として、通過帯域外の周波数領域における減衰が大きいことが要求される傾向にある。この要求を満足するためには、BPF20,30,50,60の挿入損失の周波数特性は、通過帯域と通過帯域外の周波数領域との境界近傍において、挿入損失が急峻に変化する特性であることが望まれる。このような特性を、集中定数素子のみによって構成されたBPFによって実現しようとすると、フィルタの次数を多くしなければならない。そうすると、BPFを構成する素子の数が多くなる。その結果、高周波モジュールの小型化が困難になったり、調整する素子の数が多いことからBPFの所望の特性を実現することが難しくなったりする。これに対し、本実施の形態のように、BPF20,30,50,60を構成する共振回路が分布定数線路を含んでいる場合には、BPFを集中定数素子のみによって構成する場合に比べて、素子の数を少なくすることができると共に、所望の特性を実現するための調整が容易になる。従って、本実施の形態によれば、高周波モジュール1をより小型化することが可能になると共に、容易にBPF20,30,50,60の所望の特性を実現することが可能になる。
また、本実施の形態では、各共振回路は、導体層を用いて構成されインダクタンスを有する伝送線路を含んでいる。BPF20における共振回路に含まれる伝送線路21,24(導体層336,337)の長手方向とBPF30における共振回路に含まれる伝送線路31,34(導体層334,335)の長手方向が直交している。これにより、伝送線路21,24(導体層336,337)と伝送線路31,34(導体層334,335)との間における電磁気的な結合の発生を防止でき、その結果、BPF20とBPF30との間における電磁気的な干渉の発生を防止することができる。
同様に、BPF50における共振回路に含まれる伝送線路51,54(導体層436,437)の長手方向とBPF60における共振回路に含まれる伝送線路61,64(導体層434,435)の長手方向が直交している。これにより、伝送線路51,54(導体層436,437)と伝送線路61,64(導体層434,435)との間における電磁気的な結合の発生を防止でき、その結果、BPF50とBPF60との間における電磁気的な干渉の発生を防止することができる。
また、図25に示したように、本実施の形態では、積層基板200は、ダイプレクサ11に含まれる全ての共振回路とダイプレクサ12に含まれる全ての共振回路との間に配置されると共にグランドに接続される導体部270を含んでいる。これにより、本実施の形態によれば、ダイプレクサ11とダイプレクサ12との間における電磁気的な干渉の発生を防止することができる。
また、図25に示したように、本実施の形態では、積層基板200の内部において、第1および第2の受信信号の経路を形成する要素が配置される領域251,252は互いに分離されている。これにより、本実施の形態によれば、第1の受信信号の経路と第2の受信信号の経路との間における電磁気的な干渉の発生を防止することができる。
同様に、積層基板200の内部において、第1および第2の送信信号の経路を形成する要素が配置される領域261,262は互いに分離されている。これにより、本実施の形態によれば、第1の送信信号の経路と第2の送信信号の経路との間における電磁気的な干渉の発生を防止することができる。
また、本実施の形態では、スイッチ回路10は積層基板200に搭載され、積層基板200の導体層は、スイッチ回路10と全ての共振回路との間に配置されると共にグランドに接続されるグランド用導体層233,234(図7参照。)を含んでいる。これにより、本実施の形態によれば、スイッチ回路10とダイプレクサ11,12との間における電磁気的な干渉の発生を防止することができる。
また、本実施の形態では、ダイプレクサ11は、BPF30に直列に接続され、第2の周波数帯域における受信信号を通過させるLPF40を有している。また、ダイプレクサ12は、BPF60に直列に接続され、第2の周波数帯域における送信信号を通過させるLPF70を有している。BPF30,60において、共振回路の段数を多くすれば、第2の周波数帯域外における挿入損失を増加させることができるが、第2の周波数帯域における挿入損失も増加してしまう。これに対し、本実施の形態によれば、第2の周波数帯域における受信信号および送信信号の各経路において、第2の周波数帯域における挿入損失の増加を抑制しながら、第2の周波数帯域よりも高周波側における挿入損失を増加させることができる。
また、本実施の形態に係る無線LAN用の高周波モジュール1は、主に、ノート型パーソナルコンピュータ等、小型化または低背化が必要な機器に搭載される。そのため、高周波モジュール1の大きさは、縦5mm以下、横4mm以下、高さ2mm以下であることが好ましい。
なお、本実施の形態において、積層基板200としては、誘電体層の材料として樹脂、セラミック、あるいは両者を複合した材料を用いたもの等、種々のものを用いることができる。しかし、積層基板200としては、特に、高周波特性に優れた低温同時焼成セラミック多層基板を用いることが好ましい。そして、この低温同時焼成セラミック多層基板を用いた積層基板200には、図5ないし図24を用いて説明したように、少なくとも、ダイプレクサ11,12を構成する複数のインダンタクス素子(インダクタンスを有する伝送線路およびインダクタ)およびキャパシタンス素子(キャパシタ)が内蔵されていることが好ましい。更に、スイッチ回路10は、GaAs化合物半導体による電界効果トランジスタを用いて構成されて、図2に示したように、低温同時焼成セラミック多層基板を用いた積層基板200に搭載されていることが好ましい。また、図2に示したように、低温同時焼成セラミック多層基板を用いた積層基板200の外周面には、スイッチ回路10をアンテナに接続するためのアンテナ端子ANT1,ANT2と、ダイプレクサ11,12を外部回路に接続するための受信信号端子RX1,RX2および送信信号端子TX1,TX2と、制御端子CT1,CT2と、グランドに接続されるグランド端子G1〜G6とを含む複数の端子が設けられていることが好ましい。
[第2の実施の形態]
次に、図30ないし図34を参照して、本発明の第2の実施の形態に係る高周波モジュールについて説明する。まず、図30を参照して、本実施の形態に係る高周波モジュールの回路構成について説明する。図30は、本実施の形態に係る高周波モジュールの回路構成を示すブロック図である。本実施の形態に係る高周波モジュール501の回路構成は、基本的には、図4に示した高周波回路部の回路構成と同じである。本実施の形態に係る高周波モジュール501は、第1の実施の形態に係る高周波モジュール1における端子RX1,RX2,TX1,TX2を備えていない。代わりに、本実施の形態に係る高周波モジュール501は、平衡信号の形態の第1の受信信号を出力する2つの第1の受信信号端子RX11,RX12と、平衡信号の形態の第2の受信信号を出力する2つの第2の受信信号端子RX21,RX22と、平衡信号の形態の第1の送信信号が入力される2つの第1の送信信号端子TX11,TX12と、平衡信号の形態の第2の送信信号が入力される2つの第2の送信信号端子TX21,TX22とを備えている。
次に、図30ないし図34を参照して、本発明の第2の実施の形態に係る高周波モジュールについて説明する。まず、図30を参照して、本実施の形態に係る高周波モジュールの回路構成について説明する。図30は、本実施の形態に係る高周波モジュールの回路構成を示すブロック図である。本実施の形態に係る高周波モジュール501の回路構成は、基本的には、図4に示した高周波回路部の回路構成と同じである。本実施の形態に係る高周波モジュール501は、第1の実施の形態に係る高周波モジュール1における端子RX1,RX2,TX1,TX2を備えていない。代わりに、本実施の形態に係る高周波モジュール501は、平衡信号の形態の第1の受信信号を出力する2つの第1の受信信号端子RX11,RX12と、平衡信号の形態の第2の受信信号を出力する2つの第2の受信信号端子RX21,RX22と、平衡信号の形態の第1の送信信号が入力される2つの第1の送信信号端子TX11,TX12と、平衡信号の形態の第2の送信信号が入力される2つの第2の送信信号端子TX21,TX22とを備えている。
本実施の形態に係る高周波モジュール501は、第1の実施の形態に係る高周波モジュール1の構成要素に加え、以下の構成要素を備えている。まず、高周波モジュール501は、入力端がダイプレクサ11のBPF20に接続されたローノイズアンプ111と、一端がローノイズアンプ111の出力端に接続されたBPF112と、不平衡端子がBPF112の他端に接続され、2つの平衡端子が受信信号端子RX11,RX12に接続されたバラン113とを備えている。このように、ローノイズアンプ111、BPF112およびバラン113は、受信信号端子RX11,RX12とBPF20との間に挿入されている。ローノイズアンプ111は、本発明における第1のアンプに対応する。BPF112は、本発明における第3の受信用バンドパスフィルタに対応する。バラン113は、本発明における第1のバランに対応する。BPF20は、不平衡信号の形態の第1の受信信号を出力し、この受信信号は、ローノイズアンプ111によって増幅された後、BPF112を通過し、バラン113によって、平衡信号の形態に変換されて、受信信号端子RX11,RX12に送られる。
高周波モジュール501は、更に、入力端がダイプレクサ11のLPF40に接続されたローノイズアンプ114と、一端がローノイズアンプ114の出力端に接続されたBPF115と、不平衡端子がBPF115の他端に接続され、2つの平衡端子が受信信号端子RX21,RX22に接続されたバラン116とを備えている。このように、ローノイズアンプ114、BPF115およびバラン116は、受信信号端子RX21,RX22とLPF40との間に挿入されている。ローノイズアンプ114は、本発明における第2のアンプに対応する。BPF115は、本発明における第4の受信用バンドパスフィルタに対応する。バラン116は、本発明における第2のバランに対応する。LPF40は、不平衡信号の形態の第2の受信信号を出力し、この受信信号は、ローノイズアンプ114によって増幅された後、BPF115を通過し、バラン116によって、平衡信号の形態に変換されて、受信信号端子RX21,RX22に送られる。
高周波モジュール501は、更に、出力端がダイプレクサ12のBPF50に接続されたパワーアンプ121と、一端がパワーアンプ121の入力端に接続されたBPF122と、不平衡端子がBPF122の他端に接続され、2つの平衡端子が送信信号端子TX11,TX12に接続されたバラン123とを備えている。このように、パワーアンプ121、BPF122およびバラン123は、送信信号端子TX11,TX12とBPF50との間に挿入されている。パワーアンプ121は、本発明における第3のアンプに対応する。BPF122は、本発明における第3の送信用バンドパスフィルタに対応する。バラン123は、本発明における第3のバランに対応する。送信信号端子TX11,TX12に入力された平衡信号の形態の第1の送信信号は、バラン123によって不平衡信号の形態に変換され、BPF122を通過し、パワーアンプ121によって増幅された後、BPF50に送られる。
高周波モジュール501は、更に、出力端がダイプレクサ12のLPF70に接続されたパワーアンプ124と、一端がパワーアンプ124の入力端に接続されたBPF125と、不平衡端子がBPF125の他端に接続され、2つの平衡端子が送信信号端子TX21,TX22に接続されたバラン126とを備えている。このように、パワーアンプ124、BPF125およびバラン126は、送信信号端子TX21,TX22とLPF70との間に挿入されている。パワーアンプ124は、本発明における第4のアンプに対応する。BPF125は、本発明における第4の送信用バンドパスフィルタに対応する。バラン126は、本発明における第4のバランに対応する。送信信号端子TX21,TX22に入力された平衡信号の形態の第2の送信信号は、バラン126によって不平衡信号の形態に変換され、BPF125を通過し、パワーアンプ124によって増幅された後、LPF70に送られる。
なお、ローノイズアンプ111とBPF112の位置関係、およびローノイズアンプ114とBPF115の位置関係は、それぞれ、図30に示した位置関係とは逆であってもよい。また、本実施の形態では、2つのローノイズアンプ111,114は、これらを複合した1つの部品であるデュアルローノイズアンプ110に含まれている。また、2つのパワーアンプ121,124は、これらを複合した1つの部品であるデュアルパワーアンプ120に含まれている。
次に、図31ないし図34を参照して、高周波モジュール501の構造について説明する。図31は、高周波モジュール501の平面図である。図32は、高周波モジュール501の底面に配置された端子および導体層を上から見た状態で表す平面図である。図33は、高周波モジュール501の構成要素の接続関係を示す説明図である。図34は、図31における34−34線で示される断面を表す説明図である。
図31に示したように、高周波モジュール501は、高周波モジュール501の構成要素を一体化する積層基板510を備えている。積層基板510は、第1の実施の形態における積層基板200と同様に、交互に積層された誘電体層と導体層とを有している。積層基板510は、互いに反対側を向く第1の面(上面)と第2の面(底面)と、4つの側面とを有している。高周波モジュール501における回路は、積層基板510の内部または表面上の導体層と、積層基板510の第1の面に搭載された素子とを用いて構成されている。積層基板510の第1の面には、スイッチ回路10、デュアルローノイズアンプ110およびデュアルパワーアンプ120が搭載されている。これらは、それぞれベアチップの形態の半導体素子になっている。また、これらの半導体素子は、ワイヤーボンディングまたはフリップチップボンディングによって、積層基板510の第1の面に実装されている。積層基板510の第1の面には、更に、チップ部品の形態の受動素子511〜529が搭載されている。これらの受動素子511〜529は、キャパシタまたはインダクタとして機能する。また、これらの受動素子511〜529は、スイッチ回路10、デュアルローノイズアンプ110およびデュアルパワーアンプ120以外の高周波モジュール501の構成要素の一部を構成している。積層基板510は、例えば低温同時焼成セラミック多層基板になっている。
図32に示したように、本実施の形態では、高周波モジュール501の複数の端子は、積層基板510の第2の面(底面)において、外周部の近傍に配置されている。これら複数の端子は、アンテナ端子ANT1,ANT2、受信信号端子RX11,RX12,RX21,RX22、送信信号端子TX11,TX12,TX21,TX22および制御端子CT1,CT2を含んでいる。その他の端子は、ローノイズアンプ111,114、パワーアンプ121,124の各電源端子やグランド端子等である。また、積層基板510の底面には、複数の端子に囲まれた領域に配置されたグランド用導体層530が設けられている。
積層基板510の内部には、第1の実施の形態と同様に第1のダイプレクサ11と第2のダイプレクサ12を構成するための導体層およびスルーホールが設けられている。積層基板510の内部には、更に、バラン113,116,123,126を構成するための導体層およびスルーホールが設けられている。
図33に示したように、アンテナ端子ANT1,ANT2と制御端子CT1,CT2は、スイッチ回路10に接続されている。スイッチ回路10には、第1のダイプレクサ11と第2のダイプレクサ12が接続されている。第1のダイプレクサ11には、デュアルローノイズアンプ110が接続されている。第2のダイプレクサ12には、デュアルパワーアンプ120が接続されている。デュアルローノイズアンプ110には、バラン113,116が接続されている。デュアルパワーアンプ120には、バラン123,126が接続されている。バラン113には、受信信号端子RX11,RX12が接続されている。バラン116には、受信信号端子RX21,RX22が接続されている。バラン123には、送信信号端子TX11,TX12が接続されている。バラン126には、送信信号端子TX21,TX22が接続されている。
ここで、図34を参照して、ベアチップの形態の半導体素子であるスイッチ回路10、デュアルローノイズアンプ110およびデュアルパワーアンプ120の高さと、積層基板510の第1の面に搭載された受動素子511〜529の高さとの関係について説明する。本実施の形態では、スイッチ回路10、デュアルローノイズアンプ110およびデュアルパワーアンプ120は、いずれも、受動素子511〜529のうちの最も高いものの高さよりも小さい高さを有している。図34には、一例として、デュアルパワーアンプ120と受動素子519,529の高さの関係を示している。スイッチ回路10、デュアルローノイズアンプ110およびデュアルパワーアンプ120の各高さは、0.3mmよりも小さいことが好ましい。
また、図34に示したように、高周波モジュール501は、更に、積層基板510の第1の面およびこの第1の面に搭載された全ての要素を覆う樹脂層540を備えている。樹脂層540は、樹脂をモールドすることによって形成されている。また、樹脂層540の上面は平坦になっている。
本実施の形態に係る高周波モジュール501は、第1の実施の形態に係る高周波モジュール1よりも大規模になっている。本実施の形態では、積層基板510の第1の面に搭載される半導体素子(10,110,120)は、積層基板510の第1の面に搭載される受動素子511〜529のうちの最も高いものの高さよりも小さい高さを有するベアチップの形態の半導体素子になっている。これにより、本実施の形態によれば、大規模な高周波モジュール501の小型化、低背化を容易に実現することができる。
また、本実施の形態では、樹脂層540によって、積層基板510の第1の面およびこの第1の面に搭載された全ての要素を保護することができる。特に、スイッチ回路10、デュアルローノイズアンプ110およびデュアルパワーアンプ120が、ワイヤーボンディングによって第1の面に実装されている場合には、ボンディングワイヤーによる素子と積層基板510との接続部分を樹脂層540によって保護することができる。これにより、本実施の形態によれば、高周波モジュール501の信頼性を向上させることができる。
また、高周波モジュール501において、複数の端子は、樹脂層540の上面とは反対側の面となる積層基板510の第2の面に配置されている。また、樹脂層540の上面は平坦になっている。そのため、高周波モジュール501をマザーボードに実装する際には、部品を吸着して保持する治具によって、樹脂層540の上面を吸着して高周波モジュール501を保持することができる。従って、本実施の形態によれば、高周波モジュール501のマザーボードへの実装が容易になる。
本実施の形態におけるその他の構成、作用および効果は、第1の実施の形態と同様である。
なお、本発明は、上記各実施の形態に限定されず、種々の変更が可能である。例えば、2つのアンテナ端子ANT1,ANT2の代わりに1つのアンテナ端子を設け、スイッチ回路10の代わりに、ダイプレクサ11,12のいずれかを1つのアンテナ端子に選択的に接続するスイッチ回路を設けてもよい。
1…高周波モジュール、10…スイッチ回路、11,12…ダイプレクサ、20,30,50,60…BPF、40,70…LPF、200…積層基板。
Claims (7)
- アンテナに接続されるアンテナ端子と、
第1の周波数帯域における受信信号である第1の受信信号を出力する第1の受信信号端子と、
前記第1の周波数帯域よりも高周波側の第2の周波数帯域における受信信号である第2の受信信号を出力する第2の受信信号端子と、
前記第1の周波数帯域における送信信号である第1の送信信号が入力される第1の送信信号端子と、
前記第2の周波数帯域における送信信号である第2の送信信号が入力される第2の送信信号端子と、
前記アンテナ端子に接続されたスイッチ回路と、
前記第1および第2の受信信号端子および前記スイッチ回路に直接または間接的に接続された第1のダイプレクサと、
前記第1および第2の送信信号端子および前記スイッチ回路に直接または間接的に接続された第2のダイプレクサと、
上記各要素を一体化する基板とを備えた高周波モジュールであって、
前記スイッチ回路は、前記第1および第2のダイプレクサのいずれかを前記アンテナ端子に接続するものであり、
前記第1のダイプレクサは、前記アンテナ端子に入力され前記スイッチ回路を通過した第1の受信信号を通過させて前記第1の受信信号端子に送る第1の受信用バンドパスフィルタと、前記アンテナ端子に入力され前記スイッチ回路を通過した第2の受信信号を通過させて前記第2の受信信号端子に送る第2の受信用バンドパスフィルタとを有し、
前記第2のダイプレクサは、前記第1の送信信号端子に入力された第1の送信信号を通過させて前記スイッチ回路に送る第1の送信用バンドパスフィルタと、前記第2の送信信号端子に入力された第2の送信信号を通過させて前記スイッチ回路に送る第2の送信用バンドパスフィルタとを有し、
前記各バンドパスフィルタは、共振回路を用いて構成され、
高周波モジュールは、更に、
前記第1の受信信号端子と前記第1のダイプレクサとの間に挿入された第1のアンプと、
前記第2の受信信号端子と前記第1のダイプレクサとの間に挿入された第2のアンプと、
前記第1の送信信号端子と前記第2のダイプレクサとの間に挿入された第3のアンプと、
前記第2の送信信号端子と前記第2のダイプレクサとの間に挿入された第4のアンプとを備え、
前記基板は、交互に積層された誘電体層と導体層とを含み、高周波モジュールの構成要素を一体化する積層基板であり、
前記スイッチ回路および前記第1ないし第4のアンプは、前記基板に搭載されていることを特徴とする高周波モジュール。 - 高周波モジュールは、更に、
前記第1の送信信号端子と前記第2のダイプレクサとの間に挿入された第3の送信用バンドパスフィルタと、
前記第2の送信信号端子と前記第2のダイプレクサとの間に挿入された第4の送信用バンドパスフィルタとを備えたことを特徴とする請求項1記載の高周波モジュール。 - 前記第1の送信信号端子は、平衡信号の形態の第1の送信信号が入力されるものであり、
前記第2の送信信号端子は、平衡信号の形態の第2の送信信号が入力されるものであり、
前記第2のダイプレクサには、不平衡信号の形態の第1および第2の送信信号が入力され、
高周波モジュールは、更に、
前記第1の送信信号端子に入力された平衡信号の形態の第1の送信信号を、不平衡信号の形態の第1の送信信号に変換して、前記第2のダイプレクサに送るバランと、
前記第2の送信信号端子に入力された平衡信号の形態の第2の送信信号を、不平衡信号の形態の第2の送信信号に変換して、前記第2のダイプレクサに送るバランとを備えたことを特徴とする請求項1または2記載の高周波モジュール。 - 前記基板は、互いに反対側を向く第1の面と第2の面とを有し、
前記スイッチ回路および前記第1ないし第4のアンプは、前記第1の面に搭載され、
高周波モジュールは、高周波モジュールの構成要素の一部を構成すると共に前記第1の面に搭載された複数の受動素子を含むことを特徴とする請求項1ないし3のいずれかに記載の高周波モジュール。 - 更に、前記第1の面およびこの第1の面に搭載された全ての要素を覆う樹脂層を備えたことを特徴とする請求項4記載の高周波モジュール。
- 前記の全ての端子は、前記第2の面に配置されていることを特徴とする請求項5記載の高周波モジュール。
- 前記スイッチ回路および前記第1ないし第4のアンプは、いずれも、前記複数の受動素子のうちの最も高いものの高さよりも小さい高さを有するベアチップの形態の半導体素子になっていることを特徴とする請求項4ないし6のいずれかに記載の高周波モジュール。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2008110763A JP2008193739A (ja) | 2004-10-28 | 2008-04-21 | 高周波モジュール |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2004314153 | 2004-10-28 | ||
JP2008110763A JP2008193739A (ja) | 2004-10-28 | 2008-04-21 | 高周波モジュール |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2005279493A Division JP4134129B2 (ja) | 2004-10-28 | 2005-09-27 | 高周波モジュール |
Publications (1)
Publication Number | Publication Date |
---|---|
JP2008193739A true JP2008193739A (ja) | 2008-08-21 |
Family
ID=36743043
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2008110763A Pending JP2008193739A (ja) | 2004-10-28 | 2008-04-21 | 高周波モジュール |
Country Status (2)
Country | Link |
---|---|
JP (1) | JP2008193739A (ja) |
CN (1) | CN1767406B (ja) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2011057302A2 (en) * | 2009-11-09 | 2011-05-12 | Rayspan Corporation | Rf module and antenna systems |
WO2013118237A1 (ja) * | 2012-02-06 | 2013-08-15 | 太陽誘電株式会社 | フィルタ回路およびモジュール |
WO2023007961A1 (ja) * | 2021-07-26 | 2023-02-02 | 株式会社村田製作所 | 送受信モジュール |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5299356B2 (ja) * | 2010-06-07 | 2013-09-25 | 株式会社村田製作所 | 高周波モジュール |
GB201102143D0 (en) * | 2011-02-08 | 2011-03-23 | Cambridge Silicon Radio Ltd | A receiver |
JP5494890B2 (ja) * | 2011-05-20 | 2014-05-21 | 株式会社村田製作所 | 半導体集積回路装置および高周波モジュール |
JP5818033B2 (ja) * | 2013-07-23 | 2015-11-18 | Tdk株式会社 | ダイプレクサ |
WO2021002157A1 (ja) * | 2019-07-03 | 2021-01-07 | 株式会社村田製作所 | 高周波モジュール及び通信装置 |
Citations (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH1092968A (ja) * | 1996-09-12 | 1998-04-10 | Nec Corp | 半導体ベアチップ実装基板 |
JPH1131905A (ja) * | 1997-07-14 | 1999-02-02 | Matsushita Electric Ind Co Ltd | 分波器およびそれを用いた共用器および2周波帯域用移動体通信機器 |
JP2001185902A (ja) * | 1999-12-27 | 2001-07-06 | Murata Mfg Co Ltd | 複合高周波部品及びそれを用いた通信装置 |
JP2002076267A (ja) * | 2000-08-22 | 2002-03-15 | Hitachi Ltd | 無線送受信装置 |
JP2002118487A (ja) * | 2000-10-06 | 2002-04-19 | Matsushita Electric Ind Co Ltd | 高周波複合スイッチモジュール |
JP2002344347A (ja) * | 2001-05-15 | 2002-11-29 | Tdk Corp | フロントエンドモジュール |
JP2003143033A (ja) * | 2001-11-01 | 2003-05-16 | Hitachi Metals Ltd | 高周波スイッチモジュール |
JP2003152588A (ja) * | 2001-08-31 | 2003-05-23 | Hitachi Metals Ltd | マルチバンドアンテナスイッチ回路およびマルチバンドアンテナスイッチ積層モジュール複合部品並びにそれを用いた通信装置 |
JP2004015162A (ja) * | 2002-06-04 | 2004-01-15 | Hitachi Metals Ltd | マルチバンド通信装置用rf回路及びアンテナスイッチモジュール |
JP2004032674A (ja) * | 2002-03-27 | 2004-01-29 | Tdk Corp | フロントエンドモジュールおよび高周波機能モジュール |
WO2004036687A1 (ja) * | 2002-10-15 | 2004-04-29 | Hitachi, Ltd. | 小型のマルチモードアンテナ及びそれを用いた高周波モジュール |
JP2004166248A (ja) * | 2002-10-25 | 2004-06-10 | Hitachi Metals Ltd | 高周波部品及び高周波モジュール並びにこれらを用いた通信機 |
JP2004297456A (ja) * | 2003-03-27 | 2004-10-21 | Kyocera Corp | 高周波モジュール |
-
2005
- 2005-10-28 CN CN2005101188292A patent/CN1767406B/zh active Active
-
2008
- 2008-04-21 JP JP2008110763A patent/JP2008193739A/ja active Pending
Patent Citations (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH1092968A (ja) * | 1996-09-12 | 1998-04-10 | Nec Corp | 半導体ベアチップ実装基板 |
JPH1131905A (ja) * | 1997-07-14 | 1999-02-02 | Matsushita Electric Ind Co Ltd | 分波器およびそれを用いた共用器および2周波帯域用移動体通信機器 |
JP2001185902A (ja) * | 1999-12-27 | 2001-07-06 | Murata Mfg Co Ltd | 複合高周波部品及びそれを用いた通信装置 |
JP2002076267A (ja) * | 2000-08-22 | 2002-03-15 | Hitachi Ltd | 無線送受信装置 |
JP2002118487A (ja) * | 2000-10-06 | 2002-04-19 | Matsushita Electric Ind Co Ltd | 高周波複合スイッチモジュール |
JP2002344347A (ja) * | 2001-05-15 | 2002-11-29 | Tdk Corp | フロントエンドモジュール |
JP2003152588A (ja) * | 2001-08-31 | 2003-05-23 | Hitachi Metals Ltd | マルチバンドアンテナスイッチ回路およびマルチバンドアンテナスイッチ積層モジュール複合部品並びにそれを用いた通信装置 |
JP2003143033A (ja) * | 2001-11-01 | 2003-05-16 | Hitachi Metals Ltd | 高周波スイッチモジュール |
JP2004032674A (ja) * | 2002-03-27 | 2004-01-29 | Tdk Corp | フロントエンドモジュールおよび高周波機能モジュール |
JP2004015162A (ja) * | 2002-06-04 | 2004-01-15 | Hitachi Metals Ltd | マルチバンド通信装置用rf回路及びアンテナスイッチモジュール |
WO2004036687A1 (ja) * | 2002-10-15 | 2004-04-29 | Hitachi, Ltd. | 小型のマルチモードアンテナ及びそれを用いた高周波モジュール |
JP2004166248A (ja) * | 2002-10-25 | 2004-06-10 | Hitachi Metals Ltd | 高周波部品及び高周波モジュール並びにこれらを用いた通信機 |
JP2004297456A (ja) * | 2003-03-27 | 2004-10-21 | Kyocera Corp | 高周波モジュール |
Cited By (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2011057302A2 (en) * | 2009-11-09 | 2011-05-12 | Rayspan Corporation | Rf module and antenna systems |
WO2011057302A3 (en) * | 2009-11-09 | 2011-09-01 | Rayspan Corporation | Rf module and antenna systems |
US9543661B2 (en) | 2009-11-09 | 2017-01-10 | Tyco Electronics Services Gmbh | RF module and antenna systems |
WO2013118237A1 (ja) * | 2012-02-06 | 2013-08-15 | 太陽誘電株式会社 | フィルタ回路およびモジュール |
CN104115411A (zh) * | 2012-02-06 | 2014-10-22 | 太阳诱电株式会社 | 滤波器电路和模块 |
JPWO2013118237A1 (ja) * | 2012-02-06 | 2015-05-11 | 太陽誘電株式会社 | フィルタ回路およびモジュール |
CN104115411B (zh) * | 2012-02-06 | 2016-01-20 | 太阳诱电株式会社 | 滤波器电路和模块 |
US10263757B2 (en) | 2012-02-06 | 2019-04-16 | Taiyo Yuden Co., Ltd. | Filter circuit and module |
WO2023007961A1 (ja) * | 2021-07-26 | 2023-02-02 | 株式会社村田製作所 | 送受信モジュール |
Also Published As
Publication number | Publication date |
---|---|
CN1767406A (zh) | 2006-05-03 |
CN1767406B (zh) | 2010-06-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4134129B2 (ja) | 高周波モジュール | |
JP4297368B2 (ja) | 高周波モジュール | |
JP4134004B2 (ja) | 高周波モジュール | |
JP5402932B2 (ja) | バンドパスフィルタ、高周波部品及び通信装置 | |
JP5418516B2 (ja) | 分波回路、高周波回路、高周波部品、及び通信装置 | |
US7388453B2 (en) | High frequency module | |
JP2008193739A (ja) | 高周波モジュール | |
JPWO2009157357A1 (ja) | 高周波回路、高周波部品及び通信装置 | |
JP2010147589A (ja) | 高周波回路、高周波部品及び通信装置 | |
JP2008271421A (ja) | 弾性波フィルタ及び複合部品 | |
EP1746654A2 (en) | High frequency electronic component | |
JP4936119B2 (ja) | 積層型バラントランス及び高周波部品 | |
JP4794247B2 (ja) | 高周波モジュール | |
KR102504973B1 (ko) | 고주파 모듈 및 통신 장치 | |
JP2010212962A (ja) | 高周波部品およびそれを用いた通信装置 | |
JP5472672B2 (ja) | 高周波回路部品およびこれを用いた通信装置 | |
JP3959269B2 (ja) | 高周波回路、複合高周波部品及びそれを用いた通信装置 | |
JP3830369B2 (ja) | 高周波回路、複合高周波部品及びそれを用いた通信装置 | |
JP3959268B2 (ja) | 高周波回路、複合高周波部品及びそれを用いた通信装置 | |
JP2009159412A (ja) | 高周波部品及び通信装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20080707 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20100202 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20100330 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20100427 |