JP2005535038A - 内部ロウキャッシングを有するメモリハブおよびアクセス方法。 - Google Patents

内部ロウキャッシングを有するメモリハブおよびアクセス方法。 Download PDF

Info

Publication number
JP2005535038A
JP2005535038A JP2004526350A JP2004526350A JP2005535038A JP 2005535038 A JP2005535038 A JP 2005535038A JP 2004526350 A JP2004526350 A JP 2004526350A JP 2004526350 A JP2004526350 A JP 2004526350A JP 2005535038 A JP2005535038 A JP 2005535038A
Authority
JP
Japan
Prior art keywords
memory
memory device
interface
request
coupled
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2004526350A
Other languages
English (en)
Other versions
JP4517237B2 (ja
Inventor
ジョセフ エム. ジェデロー,
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Micron Technology Inc
Original Assignee
Micron Technology Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Micron Technology Inc filed Critical Micron Technology Inc
Publication of JP2005535038A publication Critical patent/JP2005535038A/ja
Application granted granted Critical
Publication of JP4517237B2 publication Critical patent/JP4517237B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/16Handling requests for interconnection or transfer for access to memory bus
    • G06F13/1605Handling requests for interconnection or transfer for access to memory bus based on arbitration
    • G06F13/161Handling requests for interconnection or transfer for access to memory bus based on arbitration with latency improvement
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/08Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
    • G06F12/0802Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches
    • G06F12/0893Caches characterised by their organisation or structure
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/08Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
    • G06F12/0802Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches
    • G06F12/0862Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches with prefetch

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Memory System Of A Hierarchy Structure (AREA)

Abstract

メモリデバイスインターフェースは、メモリ要求に応答して、メモリデバイスからリードデータを受信する。メモリハブは、メモリ要求の少なくとも1つに応答して、リードデータを受信し、格納するロウキャッシュメモリを含む。シーケンサは、リンクインターフェースからメモリデバイスインターフェースに転送されたメモリ要求に応答して、アクセスされているメモリセルのロウにおけるメモリセルからデータを読み取るためにメモリ要求を生成し、そのメモリ要求をメモリデバイスインターフェースに結合する。生成されたメモリ要求に応答して、アクセスされているメモリセルのロウにおけるメモリセルからのリードデータは、またロウキャッシュメモリに格納される。シーケンサは、好ましくはメモリ要求がコントローラから受信されていないとき、メモリ要求を生成する。

Description

本発明は、コンピュータシステムに関し、詳細には、プロセッサもしくは他のメモリアクセスデバイスに数個のメモリデバイスを結合するメモリハブを有するコンピュータシステムに関する。
コンピュータシステムは、ダイナミックRAM(「DRAM」)デバイスといったメモリデバイスを用いて、プロセッサによってアクセスされる命令およびデータを格納する。これらのメモリデバイスは、通常、コンピュータシステムにおいてシステムメモリとして用いられる。典型的なコンピュータシステムにおいて、プロセッサは、プロセッサバスおよびメモリコントローラを介してシステムメモリと通信する。プロセッサは、リードコマンドといったメモリコマンドとデータもしくは命令が読み取られるべき場所を指し示すアドレスとを含むメモリ要求を出す。メモリコントローラは、コマンドおよびアドレスを用いて、適切なコマンド信号とともにロウアドレスおよびカラムアドレスを生成する。これらの信号およびアドレスは、システムメモリに供給される。コマンドおよびアドレスを受けて、データは、システムメモリとプロセッサとの間で転送される。メモリコントローラは、しばしばシステムコントローラの一部である。システムコントローラは、またPCIバスといった拡張バスにプロセッサバスを結合するバスブリッジ回路を含む。
メモリデバイスの動作速度は、継続的に増加したが、動作速度におけるこの増加は、プロセッサの動作速度における増加のペースについていっていなかった。メモリデバイスにプロセッサを結合するメモリコントローラの動作速度における増加がさらにスローになった。メモリコントローラおよびメモリデバイスのこのかなりの低速度は、プロセッサとメモリデバイスとの間のデータ帯域幅を制限する。
プロセッサとメモリデバイスとの間のこの制限された帯域幅に加えて、コンピュータシステムの性能は、またシステムメモリデバイスからデータを読み出すために必要とされる時間を増加する待ち時間の問題によって制限される。詳細には、メモリデバイスリードコマンドは、シンクロナスDRAM(「SDRAM」)デバイスといったシステムメモリデバイスに結合されているとき、リードデータは、数回のクロック期間の遅延の後にだけSDRAMデバイスから出力される。従って、SDRAMデバイスが、高いデータ率でバーストデータを同調して出力するが、データを最初に提供することにおけるこの遅延は、このようなSDRAMデバイスを用いるコンピュータシステムの動作速度を著しくスローにし得る。
メモリの待ち時間の問題を軽減する1つのアプローチは、メモリハブを介してプロセッサに結合されている複数のメモリデバイスを用いることである。メモリハブのアーキテクチャにおいて、システムコントローラもしくはメモリコントローラは、数個のメモリデバイスに結合される。メモリモジュールのそれぞれは、数個のメモリデバイスに結合されているメモリハブを含む。メモリハブは、コントローラとメモリデバイスとの間のメモリ要求および応答を効率的にルーティングする。このアーキテクチャを利用するコンピュータシステムは、より高い帯域幅を有し得る。なぜなら、他のメモリデバイスが前のメモリアクセスに応答している一方で、プロセッサは、1つのメモリデバイスにアクセスし得るからである。例えば、プロセッサは、システム内の他のメモリデバイスが、プロセッサにリードデータを用意している一方で、システム内のメモリデバイスの1つにライトデータを出力し得る。メモリハブを用いるコンピュータシステムは、優れた性能を提供するが、それらは、いくつかの理由のため最適な速度で動作できない。例えば、メモリバスは、より大きいメモリ帯域幅を有するコンピュータシステムを提供し得るが、それらは依然として上述のタイプの待ち時間の問題を被る。詳細には、他のメモリデバイスが、データの転送する用意している一方で、プロセッサは、1つのメモリデバイスと通信し得るが、他のメモリデバイスからデータが用いられ得る前に、1つのメモリデバイスからデータを受信することが時々必要になる。他のメモリデバイスから受信されたデータが用いられ得る前に、1つのメモリデバイスからデータが受信されなければならない場合には、待ち時間の問題は、このようなコンピュータシステムの動作速度をスローにすることを継続する。
メモリデバイスにおける待ち時間を減少させるために用いられてきた1つの技術は、キャッシュメモリである。キャッシュメモリは、システムメモリから最近アクセスされたデータを格納する。キャッシュメモリは、通常、スタティックRAM(「SRAM」)の形状である。SRAMは、システムメモリとして典型的に用いられるダイナミックRAM(「DRAM」)と比べて、よりかなり短いアクセスタイムを有する。さらに、SRAMのキャッシュメモリは、通常、DRAMシステムメモリの典型であるシステムコントローラ等を介するよりむしろプロセッサバスを介してプロセッサに直接的に結合される。キャッシュメモリのより速い速度およびキャッシュメモリのプロセッサへのより近い近接の結果として、キャッシュメモリの使用は、メモリリード動作の待ち時間を非常に減少させる。
従来のキャッシュメモリは、従来のコンピュータシステムにおけるメモリアクセスの待ち時間を減少させたが、キャッシュメモリは、メモリハブを用いるコンピュータシステムにおいて最適な性能を提供する態様で用いられなかった。特に、典型的なメモリハブシステムメモリの非常に大きい容量と比較して、典型的なキャッシュメモリの制限された格納容量は、キャッシュヒットが起きる可能性がより低くなるので、キャッシュメモリの価値を下げる。この問題は、次のメモリアクセスの対象であろうキャッシュメモリにデータを転送することにおける難しさによって悪化した。詳細には、メモリコントローラを介してすべてのメモリモジュールから次に必要とされるデータをプロセッサに結合し、それからプロセッサからキャッシュメモリに結合することは難しい。また、メモリハブと、プロセッサバスを介してプロセッサに結合されているキャッシュメモリとを用いるコンピュータシステムにおいてキャッシュコヒーレンスを維持することは難しいかもしれない。キャッシュコヒーレンスを維持することは大きいハードウェアリソースを要求し得る。さらに、キャッシュメモリを維持するために必要とされるタイムは、キャッシュメモリを用いる性能利点の大半が失われる程にメモリの性能をスローにし得る。
従って、メモリハブのアーキテクチャの利点を提供し、またこのようなシステムにおいて共通のこの待ち時間の問題を最小にし、これによって、高い帯域幅と低い待ち時間を有するメモリデバイスを提供するコンピュータアーキテクチャが求められている。
複数のメモリモジュールが、コンピュータシステムにおいてコントローラに結合されている。メモリモジュールのそれぞれは、複数のメモリデバイスとメモリハブとを含む。メモリハブは、コントローラに結合されているリンクインターフェースと、メモリデバイスに結合されているメモリデバイスインターフェースとを備える。リンクインターフェースは、メモリデバイスの少なくとも1つにおけるメモリセルのロウにアクセスのためのコントローラからメモリ要求を受信する。リンクインターフェースは、メモリデバイスインターフェースにメモリ要求を転送し、それからメモリデバイスインターフェースは、メモリデバイスの少なくとも1つにおけるメモリセルのロウにアクセスするメモリデバイスにメモリ要求を結合する。それから、メモリデバイスインターフェースは、メモリ要求の少なくともいくつかに応答して、メモリデバイスからリードデータを受信する。メモリハブのそれぞれは、またメモリデバイスインターフェースに結合されているロウキャッシュメモリであって、メモリ要求の少なくとも1つに応答して、リードデータを受信し、格納するロウキャッシュメモリを含む。また、メモリハブに含まれるシーケンサは、リンクインターフェースと、メモリデバイスインターフェースと、ロウキャッシュメモリとに結合される。シーケンサは、リンクインターフェースからメモリデバイスインターフェースに転送されたメモリ要求に応答して、アクセスされているメモリセルのロウにおけるメモリセルからデータを読み取るためにメモリ要求を生成し、そのメモリ要求をメモリデバイスインターフェースに結合する。生成されたメモリ要求に応答して、アクセスされているメモリセルのロウにおけるメモリセルからのリードデータは、またロウキャッシュメモリに格納される。シーケンサは、好ましくはメモリ要求がコントローラから受信されていないとき、メモリ要求を生成する。
本発明の1つの例に従ったコンピュータシステム100が、図1に示されている。コンピュータシステム100は、特定の計算もしくはタスクを実行するために特定のソフトウェアを実行するといったさまざまな計算機能を実行するプロセッサ104を含む。プロセッサ104は、通常、アドレスバスと、コントロールバスと、データバスとを含むプロセッサバス106を含む。プロセッサバス106は、上述のように、通常、スタティックRAM(「SRAM」)であるメモリキャッシュ108に典型的に結合される。最終的に、プロセッサバス106は、またときどき「ノースブリッジ」もしくは「メモリコントローラ」と呼ばれるシステムコントローラ110に結合される。
システムコントローラ110は、さまざまな他のコンポーネントに対して、プロセッサ104への通信パスの役割を果たす。詳細には、システムコントローラ110は、通常、グラフィックコントローラ112とビデオターミナルとに交代で通常、結合されているグラフィックスポート含む。システムコントローラ110は、またキーボードもしくはマウスといった1つ以上の入力デバイス118に結合されることにより、オペレータが、コンピュータシステム100とインターフェースすることを可能にする。通常、コンピュータシステム100は、またシステムコントローラ110を介して、プロセッサ104に接続されているプリンタといった1つ以上の出力デバイスを含む。1つ以上のデータ格納デバイス124は、また通常システムコンローラ110を介してプロセッサ104に結合されることにより、プロセッサ104が、データを格納すること、もしくは内部または外部格納媒体(図示されず)からデータを検索することを可能にする。典型的な格納デバイス124の例は、ハードディスクと、フロッピー(登録商標)ディスクと、カセットテープと、コンパクトディスク読み取り専用メモリ(CD―ROM)とを含む。
システムコントローラ110は、数個のメモリモジュール130a、b、...nに結合されている。メモリモジュールは、コンピュータシステム100に対して、システムメモリの役割を果たす。メモリモジュール130は、好ましくは高速リンク134を介してシステムコンローラ110に結合されている。高速リンク134は、光通信パス、電気通信パスもしくは他の種類の通信パスであり得る。高速リンク134が、光通信パスとしてインプリメントされる場合、光通信パスは、例えば、1つ以上の光ファイバーの形状であり得る。このような場合、システムコントローラ110およびメモリモジュールは、光通信パスに結合されている光入力/出力ポートもしくは別々の入力および出力ポートを含む。メモリモジュール130は、マルチドロップ配置においてシステムコントローラ110に結合されていることが示されている。マルチドロップ配置では、単一の高速リンク134が、すべてのメモリモジュール130に結合されている。しかしながら、ポイント・ツー・ポイント結合配置といった他のトポロジーもまた用いられえることが理解される。ポイント・ツー・ポイント結合では、別々の高速リンク(図示されず)がシステムコントローラ110にメモリモジュール130のそれぞれを結合するために用いられえる。スイッチングトポロジーが、また用いられ得る。ここでは、システムコントローラ110が、スイッチ(図示されず)を介してメモリモジュール130のそれぞれに選択的に結合されている。用いられ得る他のトポロジーは、当業者には、明らかである。
メモリモジュール130のそれぞれは、6個のメモリデバイス148へのアクセスをコントロールするメモリハブ140含む。図2に示されている例において、メモリデバイス148は、シンクロナスDRAM(「SDRAM」)デバイスである。しかしながら、より数の少ないもしくは多いメモリデバイス148が用いられ得る。SDRAMデバイス以外のメモリデバイスもまた当然用いられ得る。メモリハブ140は、バスシステム150を介してシステムメモリデバイス148のそれぞれに結合されている。バスシステム150は、通常、コンロールバスと、アドレスバスと、データバスとを含む。
図1のメモリハブ140の1つの例が図2に示されている。メモリハブ140は、高速リンク134に結合されているリンクインターフェース152を含む。リンクインターフェース152の性質は、高速リンク134の特性に依存する。例えば、高速リンク134が、光通信パスを用いてインプリメントされる場合、リンクインターフェース152は、光入力/出力ポートを含み、光通信パスを介して光信号を電気信号に変換する。いかなる場合でも、リンクインターフェース152は、好ましくはメモリ要求が高速リンク134を介して受信されたとき、メモリ要求を受信し、格納するファーストイン・ファーストアウトバッファ154といったバッファを含む。メモリ要求は、メモリハブ140によってプロセスされ得るまで、バッファ154に格納される。
メモリハブ140が、メモリ要求をプロセスし得るとき、バッファ154に格納されているメモリ要求の1つがメモリシーケンサ160に転送される。メモリシーケンサ160は、システムコントローラ110から出力されたフォーマットからのメモリ要求を、メモリデバイス148によって用いられ得るフォーマットを有するメモリ要求に変換する。これらのリフォーマットされた要求信号は、通常、メモリコマンド信号、およびロウとカラムのアドレス信号を含む。メモリコマンド信号は、メモリハブ140によって受信されるメモリ要求に含まれるメモリコマンドから得られる。ロウとカラムのアドレス信号は、メモリハブ140によって受信されるメモリ要求に含まれるアドレスから得られる。メモリ要求がライトメモリ要求の場合、リフォーマットされた要求信号は、通常、メモリハブ14によって受信されるメモリ要求に含まれるライトデータから得られるライトデータ信号含む。例えば、メモリデバイス148が従来のDRAMデバイスのとき、メモリシーケンサ160は、ロウアドレス信号と、ロウアドレスのストローブ(「RAS」)信号と、アクティブハイライト/アクティブローライト信号(「W/R」)と、カラムアドレス信号と、カラムアドレスのストローブ(「CAS」)信号を出力する。リフォーマットされたメモリ要求は、好ましくはメモリデバイス148によって用いられる順序で、シーケンサ160から出力される。
メモリシーケンサ160は、メモリデバイスインターフェース166にリフォーマットされたメモリ要求を供給する。メモリデバイスインターフェースの性質は、またメモリデバイス148の特性に依存する。いずれの場合も、メモリデバイスインターフェース166は、好ましくはリンクインターフェース152から受信されるとき、1つ以上のメモリ要求を受信し、格納するFIFOバッファ168といったバッファを含む。メモリ要求は、メモリデバイス148によってプロセスされるまで、バッファ168に格納される。しかしながら、メモリデバイスインターフェース166が、数個のメモリ要求を格納する場合、メモリデバイスインターフェース166は、メモリ要求を再順序化し得る。その結果、メモリ要求は、他の順序でメモリデバイスに供給される。例えば、メモリ要求は、他の種類の要求(例えば、ライト要求)の前に1つの種類の要求(例えば、リード要求)がプロセスされるようにさせる様態でインターフェース166に格納され得る。
メモリ要求は、メモリデバイス148にメモリ要求が供給されるフォーマットとは異なるフォーマットでメモリハブ140によって受信されるものとして上述されている。しかしながら、システムコントローラ110は、代わりにプロセッサ104からのメモリ要求をメモリデバイス148によって用いられ得るフォーマットにリフォーマットし得る(図1)。このような場合、シーケンサ160が、メモリ要求をリフォーマットする必要はない。代わりに、シーケンサ160は、メモリデバイス148によって用いられるために必要とされる順序でリフォーマットされたメモリ要求信号をスケジュール化する。1つ以上のメモリ要求に対するメモリ要求信号は、それから、メモリデバイスインターフェース166に転送される。その結果、メモリ要求信号は、次にメモリデバイス148に供給され得る。
上述のように、メモリハブを用いる不利点の1つは、メモリハブがときどき作成し得る増加した待ち時間である。また上述されるように、プロセッサ104におけるキャッシュメモリもしくは、プロセッサバス106に結合されているキャッシュメモリ(図1)は、メモリリードの待ち時間を減少させる従来のアプローチであるが、メモリハブを用いるメモリシステムにあまり適していない。図2に示されるメモリハブ140の例は、メモリハブ140のそれぞれにおいてロウキャッシュメモリ170を含むことによって、比較的低いメモリリードの待ち時間を提供する。ロウキャッシュメモリ170は、設計において、データメモリ(図示されず)と、タグメモリ(図示されず)と、従来のアドレス比較ロジック(図示されず)とを含む従来のキャッシュシステムと同様であり得る。ロウキャッシュメモリ170は、モジュール140の1つ以上のメモリデバイス148における以前にアドレス指定されたメモリセルの1つ以上のロウに含まれるデータを格納する。ロウキャッシュメモリ170は、リンクインターフェース152からのメモリ要求の一部を形成するアドレスを受信する。アドレスは、キャッシュされたデータのアドレスと比較される。メモリ要求によってフェッチされているデータが、ロウキャッシュメモリ170に格納されていると示すアドレスマッチの場合、メモリ170は、要求されたデータおよびキャッシュヒットを示す“ROW HIT”信号を出力する。ROW HIT信号は、マルチプレクサ176に供給されることにより、キャッシュメモリ170からデータがリンクインターフェース152に結合されるようにさせる。ロウキャッシュミスの場合、マルチプレスサ176は、リンクインターフェース152にメモリデバイスインターフェース166からのデータを結合する。ROW HIT信号は、またメモリシーケンサ160に供給される。したがって、ロウヒットの場合、シーケンサは、メモリデバイスインターフェース166にメモリ要求を結合しない。なぜなら、メモリ要求によって要求されたデータは、既にロウキャッシュメモリ170によって供給されたからである。
ロウキャッシュメモリ170は、以前にアクセスされたロウにおけるカラムだけからのデータを格納し得るが、メモリハブ140が、システムコントローラ110からのメモリ要求に応答するのにビジーでないとき、メモリ170は、好ましくはキャッシュされたロウの多くのもしくはすべてのカラムからデータをプリフェッチする。詳細には、メモリシーケンサ160は、アクセスされているロウのどのカラムが、ロウキャッシュメモリ170に転送され、そこに格納されているデータを有しているかを把握する従来の回路を含む。シーケンサ160が、インターフェース152からのメモリ要求を供給するのにビジーでないとき、シーケンサ160は、メモリデバイスインターフェース166に供給されるメモリ要求を生成することにより、アドレス指定されたロウの残りのカラムに格納されているデータをロウキャッシュメモリ170に転送されるようにさせる。結果として、メモリアクセスは、通常、同じロウにおける一連のメモリロケーションに対してであるので、ロウキャッシュメモリ170は、次のメモリ要求でフェッチされるデータを格納する可能性が高い。
メモリハブ140は、さまざまなプロシージャを用いてメモリデバイス148の1つにおけるメモリセルの新しいロウに向けられる次のメモリ要求を処理し得る。例えば、ロウキャッシュメモリ170が、1つより多いロウからのデータを格納することが可能であるとき、シーケンサ160は、次にアクセスされたロウに格納されているデータをロウキャッシュメモリ170に単に転送させ得るだけである。ロウキャッシュメモリが、メモリセルの単一のロウだけからデータを格納することが可能であるとき、もしくは、キャッシュメモリ170がその格納容量に達すとき、メモリセルの新たにアクセスされたロウに格納されているデータが、以前格納されたデータを単にオーバーライトし得るだけである。
図2に示されておらず、また上述されていないが、メモリハブ140は、好ましくは従来のメモリキャッシュ技術を用いてキャッシュの整合性を保持する回路を含む。例えば、ハブ140は、ライトのためのロケーションへのメモリ要求の後に、リードのための同じロケーションへのメモリ要求がくる場合、“ライトスルー”動作モードもしくは“ライトバック”動作モードを利用し得る。
上述から、例示のために本発明の特定の実施形態が記載されてきたが、さまざまな変形が、本発明の精神および範囲を逸脱することなくされることは認識される。したがって、本発明は、添付の請求項によって限定される。
本発明の1つの例に従ったコンピュータシステムのブロック図であって、メモリハブが、複数のメモリモジュールのそれぞれに含まれているブロック図である。 図1のコンピュータシステムに用いられるメモリハブのブロック図である。

Claims (45)

  1. 複数のメモリデバイスと
    メモリハブと
    を備えたメモリモジュールであって、
    該メモリハブは、
    メモリデバイスの少なくとも1つにおけるメモリセルのロウへのアクセスのためのメモリ要求を受信するリンクインターフェースと、
    該メモリデバイスに結合されているメモリデバイスインターフェースであって、該メモリデバイスの少なくとも1つにおけるメモリセルのロウへのアクセスのためのメモリ要求を該メモリデバイスに結合するように動作可能であり、かつ、該メモリ要求の少なくともいくつかに応答して、リードデータを受信するように動作可能であり、該メモリ要求の少なくともいくつかは、該リンクインターフェースから、該メモリデバイスインターフェースに転送されたメモリ要求に応答して、該メモリデバイスに結合されている、メモリデバイスインターフェースと、
    該メモリデバイスインターフェースに結合されているロウキャッシュメモリであって、該メモリデバイスインターフェースから、該少なくとも1つのメモリデバイスに結合されている該メモリ要求の少なくとも1つに応答して、アクセスされているメモリセルのロウからリードデータを受信し、格納する、ロウキャッシュメモリと、
    該リンクインターフェースと、該メモリデバイスインターフェースと、該ロウキャッシュメモリとに結合されているシーケンサであって、アクセスされているメモリセルのロウにおけるメモリセルからデータを読み取るためにメモリ要求を生成するように動作可能であり、かつ、該メモリ要求を該メモリデバイスインターフェースに結合するように動作可能であり、該リードデータは、アクセスされているメモリセルの該ロウにおける該メモリセルから読み取られ、該ロウキャッシュメモリに格納されている、シーケンサと
    を備えた、メモリモジュール。
  2. 前記メモリデバイスインターフェースは、前記リンクインターフェースおよび前記シーケンサから受信されたメモリ要求を受信し、格納するように動作可能であり、かつ、該格納されているメモリ要求を受信された順序で前記少なくとも1つメモリデバイスに転送するように動作可能なファーストイン・ファーストアウトバッファをさらに備えた、請求項1に記載のメモリモジュール。
  3. 前記インターフェースは、メモリ要求を受信し、格納するように動作可能であり、かつ、該格納されているメモリ要求を受信された順序で前記メモリデバイスに転送するように動作可能なファースイン・ファーストアウトバッファを備えた、請求項1に記載のメモリモジュール。
  4. 前記メモリデバイスインターフェースは、前記リンクインターフェースおよび前記シーケンサから受信されたメモリ要求を受信し、格納するように動作可能であり、かつ、該格納されているメモリ要求を受信された順序で該少なくとも1つもメモリデバイスに転送するように動作可能なファーストイン・ファーストアウトバッファをさらに備えた、請求項3に記載のメモリモジュール。
  5. 前記リンクインターフェースは、光入力/出力ポート備えた、請求項1に記載のメモリモジュール。
  6. 前記メモリデバイスは、ダイナミックRAMデバイス備えた、請求項1に記載のメモリモジュール。
  7. 前記シーケンサは、前記リンクインターフェースから受信された各リードメモリ要求に含まれるアドレスを出力するように動作可能であり、前記ロウキャッシュメモリは、該シーケンサから該アドレスを受信することにより、該メモリ要求によって要求されたデータが、該ロウキャッシャメモリに格納されているかどうかを決定するように動作可能であり、該ロウキャッシュメモリは、前記リードデータを出力し、該メモリ要求によって要求された該データが、該ロウキャッシュメモリに格納されているとき、ヒット信号を生成し、また該メモリ要求によって要求された該データが、該ロウキャッシュメモリに格納されていないとき、ミス信号を生成する、請求項1に記載のメモリモジュール。
  8. 前記ロウキャッシュメモリと、前記メモリデバイスインターフェースとに結合されているデータ入力と、前記リンクインターフェースに結合されているデータ出力と、該ロウキャッシュメモリから前記ロウキャッシュヒットおよびロウキャッシュミス信号を受信するために結合されている制御入力とを有するマルチプレクサをさらに備えており、該マルチプレクサは、該ロウキャッシュミス信号に応答して、該メモリデバイスインターフェースからリードデータを結合し、該ロウキャッシュヒット信号に応答して、該メモリデバイスインターフェースからリードデータを結合する、請求項7に記載のメモリモジュール。
  9. 前記シーケンサは、メモリ要求が、前記インターフェースから前記メモリデバイスインターフェースに転送されていないときだけ、アクセスされているメモリセルのロウにおけるメモリセルからデータを読み取るためにメモリ要求を生成し、該メモリ要求を該メモリデバイスインターフェースに結合するように動作可能である、請求項1に記載のメモリモジュール。
  10. 複数のメモリデバイスと
    メモリハブと
    を備えたメモリモジュールであって、
    該メモリハブは、
    メモリデバイスの少なくともにおけるメモリセルのロウへのアクセスのためのメモリ要求を受信するリンクインターフェースと、
    該メモリデバイスに結合されているメモリデバイスインターフェースであって、該メモリデバイスの少なくとも1つにおけるメモリセルのロウへのアクセスのためのメモリ要求を該メモリデバイスに結合するように動作可能であり、かつ、該メモリ要求の少なくともいくつかに応答して、リードデータを受信するように動作可能であり、該メモリ要求の少なくともいくつかは、該リンクインターフェースから、該メモリデバイスインターフェースに転送されたメモリ要求に応答して、該メモリデバイスに結合されている、メモリデバイスインターフェースと、
    該リンクインターフェースと、該メモリデバイスインターフェースと、該ロウキャッシュメモリとに結合されているシーケンサであって、該リンクインターフェースから受信された各リードメモリ要求に含まれるアドレスを出力するように動作可能である、シーケンサと、
    該メモリデバイスインターフェースに結合されているロウキャッシュメモリであって、該メモリデバイスインターフェースから、該少なくとも1つのメモリデバイスに結合されている該メモリ要求の1つに応答して、アクセスされているメモリセルのロウからリードデータを受信し、格納するロウキャッシュメモリであって、該シーケンサから該アドレスを受信することにより、該メモリ要求によって要求されたデータが、該ロウキャッシャメモリに格納されているかどうかを決定するようにさらに動作可能であり、該ロウキャッシュメモリは、該リードデータを出力し、該メモリ要求によって要求された該データが、該ロウキャッシュメモリに格納されているとき、ヒット信号を生成し、また該メモリ要求によって要求された該データが、該ロウキャッシュメモリに格納されていないとき、ミス信号を生成する、ロウキャッシュメモリと、
    該ロウキャッシュメモリと、該メモリデバイスインターフェースとに結合されているデータ入力と、該リンクインターフェースに結合されているデータ出力と、該ロウキャッシュメモリから該ロウキャッシュヒットおよびロウキャッシュミス信号を受信するために結合されている制御入力とを有するマルチプレクサであって、該ロウキャッシュミス信号に応答して、該メモリデバイスインターフェースからリードデータを結合し、該ロウキャッシュヒット信号に応答して、該メモリデバイスインターフェースからリードデータを結合する、マルチプレクサと
    を備えた、メモリモジュール。
  11. 前記メモリデバイスインターフェースは、前記リンクインターフェースおよび前記シーケンサから受信されたメモリ要求を受信し、格納するように動作可能であり、かつ、該格納されているメモリ要求を受信された順序で前記少なくとも1つもメモリデバイスに転送するように動作可能なファーストイン・ファーストアウトバッファをさらに備えた、請求項10に記載のメモリモジュール。
  12. 前記インターフェースは、メモリ要求を受信し、格納するように動作可能であり、かつ、該格納されているメモリ要求を受信された順序で前記メモリデバイスに転送するように動作可能なファースイン・ファーストアウトバッファを備えた、請求項10に記載のメモリモジュール。
  13. 前記メモリデバイスインターフェースは、前記リンクインターフェースおよび前記シーケンサから受信されたメモリ要求を受信し、格納するように動作可能であり、かつ、該格納されているメモリ要求を受信された順序で前記少なくとも1つもメモリデバイスに転送するように動作可能なファーストイン・ファーストアウトバッファをさらに備えた、請求項12に記載のメモリモジュール。
  14. 前記リンクインターフェースは、光入力/出力ポート備えた、請求項10に記載のメモリモジュール。
  15. 前記メモリデバイスは、ダイナミックRAMデバイス備えた、請求項10に記載のメモリモジュール。
  16. メモリ要求を受信するリンクインターフェースであって、該メモリ要求の少なくともいくつかは、ロウアドレスを含む、リンクインターフェースと、
    メモリ要求を出力するように動作可能であり、該メモリ要求の少なくともいくつかに応答して、リードデータを受信するように動作可能なメモリデバイスインターフェースであって、該メモリ要求の少なくともいくつかは、該リンクインターフェースから該メモリデバイスインターフェースに転送されたメモリ要求に応答して、該メモリデバイスインターフェースによって出力される、メモリデバイスインターフェースと、
    該メモリデバイスインターフェースに結合されているロウキャッシュメモリであって、該メモリデバイスインターフェースから出力されている該メモリ要求の少なくとも1つの要求に応答して、該メモリデバイスインターフェースから受信されたリードデータを受信し、格納する、ロウキャッシュメモリと、
    該リンクインターフェースと、該メモリデバイスインターフェースと、該ロウキャッシュメモリとに結合されているシーケンサであって、該リンクインターフェースから、該メモリデバイスインターフェースに転送されたメモリ要求に応答して、該メモリデバイスインターフェースによって受信されたリードデータに関連付けられたリードデータを読み取るためにメモリ要求を生成するように動作可能であり、かつ、該メモリ要求を該リンクインターフェースに結合するように動作可能であり、該シーケンサからのメモリ要求に応答して、受信されて、読み取られた該リードデータは、該ロウキャッシュメモリにおいて格納されている、シーケンサと
    を備えた、メモリハブ。
  17. 前記メモリデバイスインターフェースは、前記リンクインターフェースおよび前記シーケンサから受信されたメモリ要求を受信し、格納するように動作可能であり、かつ、該格納されているメモリ要求を、受信された順序で出力するように動作可能なファーストイン・ファーストアウトバッファをさらに備えた、請求項16に記載のメモリハブ。
  18. 前記インターフェースは、メモリ要求を受信し、格納するように動作可能であり、かつ、該格納されているメモリ要求を受信された順序で該メモリデバイスに転送するように動作可能なファースイン・ファーストアウトバッファを備えた、請求項16に記載のメモリハブ。
  19. 前記メモリデバイスインターフェースは、前記リンクインターフェースおよび前記シーケンサから受信されたメモリ要求を受信し、格納するように動作可能であり、かつ、該格納されているメモリ要求を、受信された順序で出力するように動作可能なファーストイン・ファーストアウトバッファをさらに備えた、請求項18に記載のメモリハブ。
  20. 前記リンクインターフェースは、光入力/出力ポート備えた、請求項16に記載のメモリハブ。
  21. 前記シーケンサは、前記リンクインターフェースから受信された各リードメモリ要求に含まれるアドレスを出力するように動作可能であり、前記ロウキャッシュメモリは、該シーケンサから該アドレスを受信することにより、該メモリ要求によって要求されたデータが、該ロウキャッシャメモリに格納されているかどうかを決定するように動作可能であり、該ロウキャッシュメモリは、前記リードデータを出力し、該メモリ要求によって要求された該データが、該ロウキャッシュメモリに格納されているとき、ヒット信号を生成し、また該メモリ要求によって要求された該データが、該ロウキャッシュメモリに格納されていないとき、ミス信号を生成する、請求項16に記載のメモリハブ。
  22. 前記ロウキャッシュメモリと、前記メモリデバイスインターフェースとに結合されているデータ入力と、前記リンクインターフェースに結合されているデータ出力と、該ロウキャッシュメモリから前記ロウキャッシュヒットおよびロウキャッシュミス信号を受信するために結合されている制御入力とを有するマルチプレクサをさらに備えており、該マルチプレクサは、該ロウキャッシュミス信号に応答して、該メモリデバイスインターフェースからリードデータを結合し、該ロウキャッシュヒット信号に応答して、該メモリデバイスインターフェースからリードデータを結合する、請求項21に記載のメモリハブ。
  23. 前記シーケンサは、メモリ要求が、前記インターフェースから前記メモリデバイスインターフェースに転送されていないときだけ、データを読み取るためにメモリ要求を生成し、該メモリ要求を該メモリデバイスインターフェースに結合するように動作可能である、請求項16に記載のメモリハブ。
  24. 中央演算処理装置(「CPU」)と、
    該CPUに結合されているシステムコントローラであって、入力ポートと出力ポートを有するシステムコントローラと、
    該システムコントローラを介して該CPUに結合されている入力デバイスと、
    該システムコントローラを介して該CPUに結合されている出力デバイスと、
    該システムコントローラを介して該CPUに結合されている格納デバイスと、
    複数のメモリモジュールであって、該複数のメモリモジュールのそれぞれは、
    複数のメモリデバイスと、
    メモリハブと
    を備えた、複数のメモリモジュールと、
    該メモリハブは、
    入力ポートと出力ポートを有するリンクインターフェースであって、該メモリデバイスの少なくとも1つにおけるメモリセルのロウにアクセスのために該入力ポートを介してメモリ要求を受信し、該メモリ要求に応答して、該出力ポートを介してデータを出力する、リンクインターフェースと、
    該メモリデバイスに結合されているメモリデバイスインターフェースであって、該メモリデバイスの少なくとも1つにおけるメモリセルのロウへのアクセスのためのメモリ要求を該メモリデバイスに結合するように動作可能であり、かつ、該メモリ要求の少なくともいくつかに応答して、リードデータを受信するように動作可能であり、該メモリ要求の少なくともいくつかは、該リンクインターフェースから、該メモリデバイスインターフェースに転送されたメモリ要求に応答して、該メモリデバイスに結合されている、メモリデバイスインターフェースと、
    該メモリデバイスインターフェースに結合されているロウキャッシュメモリであって、該メモリデバイスインターフェースから、該少なくとも1つのメモリデバイスに結合されている該メモリ要求の少なくとも1つに応答して、アクセスされているメモリセルのロウからリードデータを受信し、格納する、ロウキャッシュメモリと、
    該リンクインターフェースと、該メモリデバイスインターフェースと、該ロウキャッシュメモリとに結合されているシーケンサであって、アクセスされているメモリセルのロウにおけるメモリセルからデータを読み取るためにメモリ要求を生成するように動作可能であり、かつ、該メモリ要求を該メモリデバイスインターフェースに結合するように動作可能であり、該リードデータは、アクセスされているメモリセルの該ロウにおける該メモリセルから読み取られ、該ロウキャッシュメモリに格納されている、シーケンサと、
    該システムコントローラの該出力ポートを該メモリモジュールのそれぞれにおける該メモリハブの該入力ポートに結合し、該システムコントローラの該入力ポートを該メモリモジュールのそれぞれにおける該メモリハブの該出力ポートに結合する通信リンクと
    を備えたコンピュータシステム。
  25. 前記メモリデバイスインターフェースは、前記リンクインターフェースおよび前記シーケンサから受信されたメモリ要求を受信し、格納するように動作可能であり、かつ、該格納されているメモリ要求を受信された順序で前記少なくとも1つもメモリデバイスに転送するように動作可能なファーストイン・ファーストアウトバッファをさらに備えた、請求項24に記載のコンピュータシステム。
  26. 前記インターフェースは、メモリ要求を受信および格納し、かつ、該格納されているメモリ要求を、受信された順序で前記メモリデバイスに転送して動作可能なファースイン・ファーストアウトバッファを備えた、請求項24に記載のコンピュータシステム。
  27. 前記メモリデバイスインターフェースは、前記リンクインターフェースおよび前記シーケンサから受信されたメモリ要求を受信し、格納するように動作可能であり、かつ、該格納されているメモリ要求を受信された順序で前記少なくとも1つもメモリデバイスに転送するように動作可能なファーストイン・ファーストアウトバッファをさらに備えた、請求項26に記載のコンピュータシステム。
  28. 前記メモリデバイスは、ダイナミックRAMデバイス備えた、請求項24に記載のコンピュータシステム。
  29. 前記シーケンサは、前記リンクインターフェースから受信された各リードメモリ要求に含まれるアドレスを出力するように動作可能であり、前記ロウキャッシュメモリは、該シーケンサから該アドレスを受信することにより、該メモリ要求によって要求されたデータが、該ロウキャッシャメモリに格納されているかどうかを決定するように動作可能であり、該ロウキャッシュメモリは、前記リードデータを出力し、該メモリ要求によって要求された該データが、該ロウキャッシュメモリに格納されているとき、ヒット信号を生成し、また該メモリ要求によって要求された該データが、該ロウキャッシュメモリに格納されていないとき、ミス信号を生成する、請求項24に記載のコンピュータシステム。
  30. 前記ロウキャッシュメモリと、前記メモリデバイスインターフェースとに結合されているデータ入力と、前記リンクインターフェースに結合されているデータ出力と、該ロウキャッシュメモリから前記ロウキャッシュヒットおよびロウキャッシュミス信号を受信するために結合されている制御入力とを有するマルチプレクサをさらに備えており、該マルチプレクサは、該ロウキャッシュミス信号に応答して、該メモリデバイスインターフェースからリードデータを結合し、該ロウキャッシュヒット信号に応答して、該メモリデバイスインターフェースからリードデータを結合する、請求項29に記載のコンピュータシステム。
  31. 前記シーケンサは、メモリ要求が、前記インターフェースから前記メモリデバイスインターフェースに転送されていないときだけ、アクセスされているメモリセルのロウにおけるメモリセルからデータを読み取るためにメモリ要求を生成し、該メモリ要求を該メモリデバイスインターフェースに結合するように動作可能である、請求項24に記載のコンピュータシステム。
  32. 前記システムコントローラの前記入力および出力ポートは、前記通信リンクに結合されている一体の入力・出力ポートを備え、前記メモリハブのそれぞれの該入力および出力ポートは、該通信リンク結合されている一体の入力・出力ポートを備えた、請求項24に記載のコンピュータシステム。
  33. 前記通信リンクは、光通信リンクを備え、前記システムコントローラの前記入力および出力ポートは、該光通信リンクに結合されている光入力・出力ポートを備え、前記メモリハブのそれぞれの該入力および出力ポートは、該光通信リンク結合されているそれぞれの入力・出力ポートを備えた、請求項32に記載のコンピュータシステム。
  34. 中央演算処理装置(「CPU」)と、
    該CPUに結合されているシステムコントローラであって、入力ポートと出力ポートを有するシステムコントローラと、
    該システムコントローラを介して該CPUに結合されている入力デバイスと、
    該システムコントローラを介して該CPUに結合されている出力デバイスと、
    該システムコントローラを介して該CPUに結合されている格納デバイスと、
    複数のメモリモジュールであって、該複数のメモリモジュールのそれぞれは、
    複数のメモリデバイスと、
    メモリハブと
    を備えた、複数のメモリモジュールと、
    該メモリハブは、
    少なくとも1つのメモリデバイスにおけるメモリセルのロウへのアクセスのためのメモリ要求を有するリンクインターフェースと、
    該メモリデバイスに結合されているメモリデバイスインターフェースであって、該メモリデバイスの少なくとも1つにおけるメモリセルのロウへのアクセスのためのメモリ要求を該メモリデバイスに結合するように動作可能であり、かつ、該メモリ要求の少なくともいくつかに応答して、リードデータを受信するように動作可能であり、該メモリ要求の少なくともいくつかは、該リンクインターフェースから、該メモリデバイスインターフェースに転送されたメモリ要求に応答して、該メモリデバイスに結合されている、メモリデバイスインターフェースと、
    該リンクインターフェースと、該メモリデバイスインターフェースと、該ロウキャッシュメモリとに結合されているシーケンサであって、該リンクインターフェースから受信された各リードメモリ要求に含まれるアドレスを出力するように動作可能である、シーケンサと、
    該メモリデバイスインターフェースに結合されているロウキャッシュメモリであって、該メモリデバイスインターフェースから、該少なくとも1つのメモリデバイスに結合されている該メモリ要求の1つに応答して、アクセスされているメモリセルのロウからリードデータを受信し、格納するロウキャッシュメモリであって、該シーケンサから該アドレスを受信することにより、該メモリ要求によって要求されたデータが、該ロウキャッシャメモリに格納されているかどうかを決定するようにさらに動作可能であり、該ロウキャッシュメモリは、前記リードデータを出力し、該メモリ要求によって要求された該データが、該ロウキャッシュメモリに格納されているとき、ヒット信号を生成し、また該メモリ要求によって要求された該データが、該ロウキャッシュメモリに格納されていないとき、ミス信号を生成する、ロウキャッシュメモリと、
    該ロウキャッシュメモリと、該メモリデバイスインターフェースとに結合されているデータ入力と、該リンクインターフェースに結合されているデータ出力と、該ロウキャッシュメモリから該ロウキャッシュヒットおよびロウキャッシュミス信号を受信するために結合されている制御入力とを有するマルチプレクサであって、該ロウキャッシュミス信号に応答して、該メモリデバイスインターフェースからリードデータを結合し、該ロウキャッシュヒット信号に応答して、該メモリデバイスインターフェースからリードデータを結合する、マルチプレクサと
    該システムコントローラの該出力ポートを該メモリモジュールのそれぞれにおける該メモリハブの該入力ポートに結合し、該システムコントローラの該入力ポートを該メモリモジュールのそれぞれにおける該メモリハブの該出力ポートに結合する通信リンクと
    を備えたコンピュータシステム。
  35. 前記メモリデバイスインターフェースは、前記リンクインターフェースおよび前記シーケンサから受信されたメモリ要求を受信し、格納するように動作可能であり、かつ、該格納されているメモリ要求を受信された順序で該少なくとも1つもメモリデバイスに転送するように動作可能なファーストイン・ファーストアウトバッファをさらに備えた、請求項34に記載のコンピュータシステム。
  36. 前記インターフェースは、メモリ要求を受信し、格納するように動作可能であり、かつ、該格納されているメモリ要求を受信された順序で該メモリデバイスに転送するように動作可能なファースイン・ファーストアウトバッファを備えた、請求項34に記載のコンピュータシステム。
  37. 前記メモリデバイスインターフェースは、前記リンクインターフェースおよび前記シーケンサから受信されたメモリ要求を受信し、格納するように動作可能であり、かつ、該格納されているメモリ要求を受信された順序で該少なくとも1つもメモリデバイスに転送するように動作可能なファーストイン・ファーストアウトバッファをさらに備えた、請求項36に記載のコンピュータシステム。
  38. 前記リンクインターフェースは、光入力/出力ポート備えた、請求項34に記載のコンピュータシステム。
  39. 前記メモリデバイスは、ダイナミックRAMデバイス備えた、請求項34に記載のコンピュータシステム。
  40. 前記システムコントローラの前記入力および出力ポートは、前記通信リンクに結合されている一体の入力・出力ポートを備え、前記メモリハブのそれぞれの該入力および出力ポートは、該通信リンク結合されている一体の入力・出力ポートを備えた、請求項34に記載のコンピュータシステム。
  41. 前記通信リンクは、光通信リンクを備え、前記システムコントローラの前記入力および出力ポートは、該光通信リンクに結合されている光入力・出力ポートを備え、前記メモリハブのそれぞれの該入力および出力ポートは、該光通信リンク結合されているそれぞれの入力・出力ポートを備えた、請求項40に記載のコンピュータシステム。
  42. 複数のメモリモジュールに結合されているコントローラを用いて、該複数のメモリモジュールのそれぞれにおけるデータを読み取る方法であって、
    該メモリモジュールの第1のモジュールによって該コントローラからメモリ要求を受信することであって、該メモリ要求の少なくとも1つは、該第1のメモリモジュールに含まれる複数のメモリデバイスにおける少なくとも1つのメモリデバイスのメモリセルのロウにおけるメモリセルにアクセスするための要求である、ことと、
    該第1のメモリモジュールにおける該少なくとも1つのメモリデバイスに該受信されたメモリ要求を結合することと、
    該要求に応答して、アクセスされているメモリセルの該ロウにおけるメモリセルかデータを読み取るための要求を生成することにより、該少なくとも1つのメモリデバイスのメモリセルのロウにおけるメモリセルアクセスことであって、該要求は、該コントローラからのメモリ要求が、該少なくとも1つのメモリデバイスに結合されていないとき、生成さる、ことと、
    該少なくとも1つのメモリデバイスに該生成されたメモリ要求を結合することと、
    該第1のメモリモジュールにおけるキャッシュメモリにおいて、受信されたメモリ要求と、該生成されたメモリ要求とに応答して、リードデータを格納することと
    を包含する、方法。
  43. 前記第1のメモリモジュールからのデータを読み取るための前記コントローラからのメモリ要求に応答して、
    前記キャッシュメモリに前記リードデータが格納されているかどうかを決定することと、
    該リードデータが該キャッシュメモリに格納されているとき、該キャッシュメモリから該コントローラに前記要求されたリードデータを転送することと、
    該リードデータが該キャッシュメモリに格納されていないとき、該少なくとも1つのメモリデバイスから該コントローラに該要求されたリードデータを転送することと
    をさらに包含する、請求項42に記載の方法。
  44. 前記メモリモジュールの第1のモジュールによって前記コントローラからメモリ要求を受信する動作は、該受信されたメモリ要求に対応する光信号を受信することを包含する、請求項42に記載の方法。
  45. 前記第1のメモリモジュールに含まれる前記メモリデバイスは、ダイナミックRAMデバイスを包含する、請求項42に記載の方法。
JP2004526350A 2002-08-05 2003-08-01 内部ロウキャッシングを有するメモリハブおよびアクセス方法。 Expired - Lifetime JP4517237B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US10/213,038 US7117316B2 (en) 2002-08-05 2002-08-05 Memory hub and access method having internal row caching
PCT/US2003/024242 WO2004013897A2 (en) 2002-08-05 2003-08-01 Memory hub and access method having internal row caching

Publications (2)

Publication Number Publication Date
JP2005535038A true JP2005535038A (ja) 2005-11-17
JP4517237B2 JP4517237B2 (ja) 2010-08-04

Family

ID=31187850

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2004526350A Expired - Lifetime JP4517237B2 (ja) 2002-08-05 2003-08-01 内部ロウキャッシングを有するメモリハブおよびアクセス方法。

Country Status (8)

Country Link
US (2) US7117316B2 (ja)
EP (1) EP1546885B1 (ja)
JP (1) JP4517237B2 (ja)
KR (1) KR100950871B1 (ja)
CN (1) CN100334564C (ja)
AU (1) AU2003258015A1 (ja)
TW (1) TWI325110B (ja)
WO (1) WO2004013897A2 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008003711A (ja) * 2006-06-20 2008-01-10 Canon Inc メモリシステム及びメモリモジュール
JP2008501194A (ja) * 2004-05-28 2008-01-17 マイクロン テクノロジー,インコーポレイテッド ハブベースのメモリシステムにおける書込みコマンドを終了させる方法とシステム

Families Citing this family (37)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7133972B2 (en) * 2002-06-07 2006-11-07 Micron Technology, Inc. Memory hub with internal cache and/or memory access prediction
US7117316B2 (en) 2002-08-05 2006-10-03 Micron Technology, Inc. Memory hub and access method having internal row caching
US6820181B2 (en) 2002-08-29 2004-11-16 Micron Technology, Inc. Method and system for controlling memory accesses to memory modules having a memory hub architecture
GB2416056B (en) * 2003-05-13 2006-08-23 Advanced Micro Devices Inc A system including a host connected to a plurality of memory modules via a serial memory interconnect
US7120727B2 (en) 2003-06-19 2006-10-10 Micron Technology, Inc. Reconfigurable memory module and method
US7107415B2 (en) * 2003-06-20 2006-09-12 Micron Technology, Inc. Posted write buffers and methods of posting write requests in memory modules
US7260685B2 (en) * 2003-06-20 2007-08-21 Micron Technology, Inc. Memory hub and access method having internal prefetch buffers
US7133991B2 (en) * 2003-08-20 2006-11-07 Micron Technology, Inc. Method and system for capturing and bypassing memory transactions in a hub-based memory system
US7120743B2 (en) 2003-10-20 2006-10-10 Micron Technology, Inc. Arbitration system and method for memory responses in a hub-based memory system
US7330992B2 (en) 2003-12-29 2008-02-12 Micron Technology, Inc. System and method for read synchronization of memory modules
US7188219B2 (en) 2004-01-30 2007-03-06 Micron Technology, Inc. Buffer control system and method for a memory system having outstanding read and write request buffers
US7788451B2 (en) 2004-02-05 2010-08-31 Micron Technology, Inc. Apparatus and method for data bypass for a bi-directional data bus in a hub-based memory sub-system
US7257683B2 (en) 2004-03-24 2007-08-14 Micron Technology, Inc. Memory arbitration system and method having an arbitration packet protocol
US7213082B2 (en) 2004-03-29 2007-05-01 Micron Technology, Inc. Memory hub and method for providing memory sequencing hints
US7162567B2 (en) * 2004-05-14 2007-01-09 Micron Technology, Inc. Memory hub and method for memory sequencing
US7519788B2 (en) 2004-06-04 2009-04-14 Micron Technology, Inc. System and method for an asynchronous data buffer having buffer write and read pointers
US7949794B2 (en) 2006-11-02 2011-05-24 Intel Corporation PCI express enhancements and extensions
US7861014B2 (en) 2007-08-31 2010-12-28 International Business Machines Corporation System for supporting partial cache line read operations to a memory module to reduce read data traffic on a memory channel
US7840748B2 (en) 2007-08-31 2010-11-23 International Business Machines Corporation Buffered memory module with multiple memory device data interface ports supporting double the memory capacity
US8086936B2 (en) 2007-08-31 2011-12-27 International Business Machines Corporation Performing error correction at a memory device level that is transparent to a memory channel
US7865674B2 (en) 2007-08-31 2011-01-04 International Business Machines Corporation System for enhancing the memory bandwidth available through a memory module
US7899983B2 (en) * 2007-08-31 2011-03-01 International Business Machines Corporation Buffered memory module supporting double the memory device data width in the same physical space as a conventional memory module
US8082482B2 (en) 2007-08-31 2011-12-20 International Business Machines Corporation System for performing error correction operations in a memory hub device of a memory module
US7818497B2 (en) 2007-08-31 2010-10-19 International Business Machines Corporation Buffered memory module supporting two independent memory channels
US8019919B2 (en) 2007-09-05 2011-09-13 International Business Machines Corporation Method for enhancing the memory bandwidth available through a memory module
US20100293021A1 (en) * 2009-01-23 2010-11-18 Intranet Productivity Solutions, Ltd. Method and system for task tracking and allocation
US7930470B2 (en) 2008-01-24 2011-04-19 International Business Machines Corporation System to enable a memory hub device to manage thermal conditions at a memory device level transparent to a memory controller
US7925824B2 (en) 2008-01-24 2011-04-12 International Business Machines Corporation System to reduce latency by running a memory channel frequency fully asynchronous from a memory device frequency
US7925825B2 (en) 2008-01-24 2011-04-12 International Business Machines Corporation System to support a full asynchronous interface within a memory hub device
US8140936B2 (en) 2008-01-24 2012-03-20 International Business Machines Corporation System for a combined error correction code and cyclic redundancy check code for a memory channel
US7930469B2 (en) 2008-01-24 2011-04-19 International Business Machines Corporation System to provide memory system power reduction without reducing overall memory system performance
US7770077B2 (en) * 2008-01-24 2010-08-03 International Business Machines Corporation Using cache that is embedded in a memory hub to replace failed memory cells in a memory subsystem
US7925826B2 (en) 2008-01-24 2011-04-12 International Business Machines Corporation System to increase the overall bandwidth of a memory channel by allowing the memory channel to operate at a frequency independent from a memory device frequency
US8122421B2 (en) * 2008-08-14 2012-02-21 Omnivision Technologies, Inc. System, and method, and computer readable medium for designing a scalable clustered storage integrated circuit for multi-media processing
CN104424102B (zh) * 2013-08-20 2017-10-10 华为技术有限公司 一种数据拷贝方法、设备和***
US9141541B2 (en) 2013-09-20 2015-09-22 Advanced Micro Devices, Inc. Nested channel address interleaving
KR20190006314A (ko) * 2017-07-10 2019-01-18 에스케이하이닉스 주식회사 메모리 시스템 및 이의 동작 방법

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63318652A (ja) * 1987-06-23 1988-12-27 Fujitsu Ltd バッファ制御方式
JPH10326225A (ja) * 1996-11-18 1998-12-08 Nec Corp バーチャルチャネルメモリシステム
US5963481A (en) * 1998-06-30 1999-10-05 Enhanced Memory Systems, Inc. Embedded enhanced DRAM, and associated method
JP2000268006A (ja) * 1999-03-15 2000-09-29 Fuji Xerox Co Ltd マルチプロセッサシステム
US6502161B1 (en) * 2000-01-05 2002-12-31 Rambus Inc. Memory system including a point-to-point linked memory subsystem
JP2005529407A (ja) * 2002-06-07 2005-09-29 マイクロン テクノロジー,インコーポレイティド 内部キャッシュおよび/またはメモリアクセス予測を持つメモリハブ

Family Cites Families (320)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3742253A (en) 1971-03-15 1973-06-26 Burroughs Corp Three state logic device with applications
US4045781A (en) 1976-02-13 1977-08-30 Digital Equipment Corporation Memory module with selectable byte addressing for digital data processing system
US4245306A (en) 1978-12-21 1981-01-13 Burroughs Corporation Selection of addressed processor in a multi-processor network
US4253146A (en) 1978-12-21 1981-02-24 Burroughs Corporation Module for coupling computer-processors
US4253144A (en) 1978-12-21 1981-02-24 Burroughs Corporation Multi-processor communication network
US4240143A (en) 1978-12-22 1980-12-16 Burroughs Corporation Hierarchical multi-processor network for memory sharing
US4608702A (en) 1984-12-21 1986-08-26 Advanced Micro Devices, Inc. Method for digital clock recovery from Manchester-encoded signals
US4724520A (en) 1985-07-01 1988-02-09 United Technologies Corporation Modular multiport data hub
US4707823A (en) 1986-07-21 1987-11-17 Chrysler Motors Corporation Fiber optic multiplexed data acquisition system
US4831520A (en) 1987-02-24 1989-05-16 Digital Equipment Corporation Bus interface circuit for digital data processor
JPH064401Y2 (ja) 1987-05-20 1994-02-02 三洋電機株式会社 テ−プレコ−ダ−の録音再生切換回路
JPH07117863B2 (ja) 1987-06-26 1995-12-18 株式会社日立製作所 オンラインシステムの再立上げ方式
JPS6484361A (en) 1987-07-30 1989-03-29 Araianto Computer Syst Corp Parallel processing computer with alterable preference of memory access
US4891808A (en) 1987-12-24 1990-01-02 Coherent Communication Systems Corp. Self-synchronizing multiplexer
US5251303A (en) 1989-01-13 1993-10-05 International Business Machines Corporation System for DMA block data transfer based on linked control blocks
US5442770A (en) 1989-01-24 1995-08-15 Nec Electronics, Inc. Triple port cache memory
JPH02232890A (ja) 1989-03-06 1990-09-14 Hitachi Ltd 主記憶制御装置
US4953930A (en) 1989-03-15 1990-09-04 Ramtech, Inc. CPU socket supporting socket-to-socket optical communications
CA2011518C (en) 1989-04-25 1993-04-20 Ronald N. Fortino Distributed cache dram chip and control method
JPH0628180B2 (ja) 1989-05-19 1994-04-13 日産自動車株式会社 コネクタハウジングの端子係止構造
JPH03156795A (ja) 1989-11-15 1991-07-04 Toshiba Micro Electron Kk 半導体メモリ回路装置
US5327553A (en) 1989-12-22 1994-07-05 Tandem Computers Incorporated Fault-tolerant computer system with /CONFIG filesystem
US5317752A (en) 1989-12-22 1994-05-31 Tandem Computers Incorporated Fault-tolerant computer system with auto-restart after power-fall
US5313590A (en) 1990-01-05 1994-05-17 Maspar Computer Corporation System having fixedly priorized and grouped by positions I/O lines for interconnecting router elements in plurality of stages within parrallel computer
JP2772103B2 (ja) 1990-03-28 1998-07-02 株式会社東芝 計算機システム立上げ方式
US5243703A (en) 1990-04-18 1993-09-07 Rambus, Inc. Apparatus for synchronously generating clock signals in a data processing system
IL96808A (en) 1990-04-18 1996-03-31 Rambus Inc Introductory / Origin Circuit Agreed Using High-Performance Brokerage
GB2244157A (en) * 1990-05-15 1991-11-20 Sun Microsystems Inc Apparatus for row caching in random access memory
US5663901A (en) 1991-04-11 1997-09-02 Sandisk Corporation Computer memory cards using flash EEPROM integrated circuit chips and memory-controller systems
US5305389A (en) * 1991-08-30 1994-04-19 Digital Equipment Corporation Predictive cache system
US5461627A (en) 1991-12-24 1995-10-24 Rypinski; Chandos A. Access protocol for a common channel wireless network
JP2554816B2 (ja) 1992-02-20 1996-11-20 株式会社東芝 半導体記憶装置
JP3517237B2 (ja) 1992-03-06 2004-04-12 ラムバス・インコーポレーテッド 同期バス・システムおよびそのためのメモリ装置
US5355391A (en) 1992-03-06 1994-10-11 Rambus, Inc. High speed bus system
WO1993018459A1 (en) 1992-03-06 1993-09-16 Rambus Inc. Prefetching into a cache to minimize main memory access time and cache size in a computer system
JPH07505491A (ja) 1992-03-25 1995-06-15 サン マイクロシステムズ インコーポレイテッド 光ファイバメモリ接続システム
US5659713A (en) 1992-04-24 1997-08-19 Digital Equipment Corporation Memory stream buffer with variable-size prefetch depending on memory interleaving configuration
US5432907A (en) 1992-05-12 1995-07-11 Network Resources Corporation Network hub with integrated bridge
US5270964A (en) 1992-05-19 1993-12-14 Sun Microsystems, Inc. Single in-line memory module
GB2270780A (en) 1992-09-21 1994-03-23 Ibm Scatter-gather in data processing systems.
JP3516963B2 (ja) 1993-03-12 2004-04-05 株式会社東芝 メモリアクセス制御装置
US5465343A (en) * 1993-04-30 1995-11-07 Quantum Corporation Shared memory array for data block and control program storage in disk drive
JPH0713945A (ja) 1993-06-16 1995-01-17 Nippon Sheet Glass Co Ltd 演算処理部および制御・記憶部分離型マルチプロセッサ ・システムのバス構造
US5497494A (en) 1993-07-23 1996-03-05 International Business Machines Corporation Method for saving and restoring the state of a CPU executing code in protected mode
US5729709A (en) 1993-11-12 1998-03-17 Intel Corporation Memory controller with burst addressing circuit
US5613075A (en) * 1993-11-12 1997-03-18 Intel Corporation Method and apparatus for providing deterministic read access to main memory in a computer system
US5502621A (en) 1994-03-31 1996-03-26 Hewlett-Packard Company Mirrored pin assignment for two sided multi-chip layout
US5566325A (en) 1994-06-30 1996-10-15 Digital Equipment Corporation Method and apparatus for adaptive memory access
US6175571B1 (en) 1994-07-22 2001-01-16 Network Peripherals, Inc. Distributed memory switching hub
US5978567A (en) 1994-07-27 1999-11-02 Instant Video Technologies Inc. System for distribution of interactive multimedia and linear programs by enabling program webs which include control scripts to define presentation by client transceiver
US5801973A (en) 1994-07-29 1998-09-01 Discovision Associates Video decompression
US5553070A (en) 1994-09-13 1996-09-03 Riley; Robert E. Data link module for time division multiplexing control systems
JPH08255107A (ja) 1994-11-29 1996-10-01 Toshiba Corp ディスプレイコントローラ
WO1996018153A1 (en) 1994-12-08 1996-06-13 Intel Corporation A method and an apparatus for enabling a processor to access an external component through a private bus or a shared bus
US6804760B2 (en) 1994-12-23 2004-10-12 Micron Technology, Inc. Method for determining a type of memory present in a system
JP3598139B2 (ja) 1994-12-28 2004-12-08 株式会社日立製作所 データ処理装置
US5715456A (en) 1995-02-13 1998-02-03 International Business Machines Corporation Method and apparatus for booting a computer system without pre-installing an operating system
US5638534A (en) 1995-03-31 1997-06-10 Samsung Electronics Co., Ltd. Memory controller which executes read and write commands out of order
US6128700A (en) * 1995-05-17 2000-10-03 Monolithic System Technology, Inc. System utilizing a DRAM array as a next level cache memory and method for operating same
EP0789882B1 (en) 1995-07-21 2000-10-04 Koninklijke Philips Electronics N.V. Multi-media processor architecture with high performance-density
US5875352A (en) 1995-11-03 1999-02-23 Sun Microsystems, Inc. Method and apparatus for multiple channel direct memory access control
US5796413A (en) 1995-12-06 1998-08-18 Compaq Computer Corporation Graphics controller utilizing video memory to provide macro command capability and enhanched command buffering
US5834956A (en) 1995-12-29 1998-11-10 Intel Corporation Core clock correction in a 2/N mode clocking scheme
US7681005B1 (en) 1996-01-11 2010-03-16 Micron Technology, Inc. Asynchronously-accessible memory device with mode selection circuitry for burst or pipelined operation
US5966724A (en) 1996-01-11 1999-10-12 Micron Technology, Inc. Synchronous memory device with dual page and burst mode operations
JPH09198398A (ja) 1996-01-16 1997-07-31 Fujitsu Ltd パターン検索装置
US5710733A (en) 1996-01-22 1998-01-20 Silicon Graphics, Inc. Processor-inclusive memory module
US5832250A (en) 1996-01-26 1998-11-03 Unisys Corporation Multi set cache structure having parity RAMs holding parity bits for tag data and for status data utilizing prediction circuitry that predicts and generates the needed parity bits
US5819304A (en) 1996-01-29 1998-10-06 Iowa State University Research Foundation, Inc. Random access memory assembly
US5659798A (en) 1996-02-02 1997-08-19 Blumrich; Matthias Augustin Method and system for initiating and loading DMA controller registers by using user-level programs
US5787304A (en) 1996-02-05 1998-07-28 International Business Machines Corporation Multipath I/O storage systems with multipath I/O request mechanisms
US5687325A (en) 1996-04-19 1997-11-11 Chang; Web Application specific field programmable gate array
US5818844A (en) 1996-06-06 1998-10-06 Advanced Micro Devices, Inc. Address generation and data path arbitration to and from SRAM to accommodate multiple transmitted packets
US5875454A (en) 1996-07-24 1999-02-23 International Business Machiness Corporation Compressed data cache storage system
JPH1049511A (ja) 1996-08-02 1998-02-20 Oki Electric Ind Co Ltd 1チップマイクロコンピュータ
JP4070255B2 (ja) 1996-08-13 2008-04-02 富士通株式会社 半導体集積回路
TW304288B (en) 1996-08-16 1997-05-01 United Microelectronics Corp Manufacturing method of semiconductor memory device with capacitor
US5706224A (en) 1996-10-10 1998-01-06 Quality Semiconductor, Inc. Content addressable memory and random access memory partition circuit
US5887159A (en) 1996-12-11 1999-03-23 Digital Equipment Corporation Dynamically determining instruction hint fields
KR19980064365A (ko) * 1996-12-19 1998-10-07 윌리엄비.켐플러 메모리 모듈로의 어드레스 및 데이타 분산용 장치 및 방법
US6216219B1 (en) 1996-12-31 2001-04-10 Texas Instruments Incorporated Microprocessor circuits, systems, and methods implementing a load target buffer with entries relating to prefetch desirability
US6308248B1 (en) 1996-12-31 2001-10-23 Compaq Computer Corporation Method and system for allocating memory space using mapping controller, page table and frame numbers
JPH10214223A (ja) 1997-01-29 1998-08-11 Hitachi Ltd 情報処理システム
US6553476B1 (en) 1997-02-10 2003-04-22 Matsushita Electric Industrial Co., Ltd. Storage management based on predicted I/O execution times
JPH10228413A (ja) 1997-02-17 1998-08-25 Ge Yokogawa Medical Syst Ltd メモリアクセス制御方法および装置並びにメモリシステム
US6031241A (en) * 1997-03-11 2000-02-29 University Of Central Florida Capillary discharge extreme ultraviolet lamp source for EUV microlithography and other related applications
US5950229A (en) 1997-03-12 1999-09-07 Micron Electronics, Inc. System for accelerating memory bandwidth
TW387072B (en) 1997-04-04 2000-04-11 Ibm Low latency first data access in a data buffered smp memory controller
US6271582B1 (en) 1997-04-07 2001-08-07 Micron Technology, Inc. Interdigitated leads-over-chip lead frame, device, and method for supporting an integrated circuit die
US5946712A (en) 1997-06-04 1999-08-31 Oak Technology, Inc. Apparatus and method for reading data from synchronous memory
US6092158A (en) 1997-06-13 2000-07-18 Intel Corporation Method and apparatus for arbitrating between command streams
US6073190A (en) 1997-07-18 2000-06-06 Micron Electronics, Inc. System for dynamic buffer allocation comprising control logic for controlling a first address buffer and a first data buffer as a matched pair
US6243769B1 (en) 1997-07-18 2001-06-05 Micron Technology, Inc. Dynamic buffer allocation for a computer system
US6760833B1 (en) 1997-08-01 2004-07-06 Micron Technology, Inc. Split embedded DRAM processor
US6105075A (en) 1997-08-05 2000-08-15 Adaptec, Inc. Scatter gather memory system for a hardware accelerated command interpreter engine
JP4014708B2 (ja) 1997-08-21 2007-11-28 株式会社ルネサステクノロジ 半導体集積回路装置の設計方法
US6128703A (en) 1997-09-05 2000-10-03 Integrated Device Technology, Inc. Method and apparatus for memory prefetch operation of volatile non-coherent data
US6249802B1 (en) 1997-09-19 2001-06-19 Silicon Graphics, Inc. Method, system, and computer program product for allocating physical memory in a distributed shared memory network
US6067594A (en) 1997-09-26 2000-05-23 Rambus, Inc. High frequency bus system
US6185676B1 (en) 1997-09-30 2001-02-06 Intel Corporation Method and apparatus for performing early branch prediction in a microprocessor
US6223301B1 (en) 1997-09-30 2001-04-24 Compaq Computer Corporation Fault tolerant memory
JPH11120120A (ja) 1997-10-13 1999-04-30 Fujitsu Ltd カードバス用インターフェース回路及びそれを有するカードバス用pcカード
US5915123A (en) * 1997-10-31 1999-06-22 Silicon Spice Method and apparatus for controlling configuration memory contexts of processing elements in a network of multiple context processing elements
US6122719A (en) * 1997-10-31 2000-09-19 Silicon Spice Method and apparatus for retiming in a network of multiple context processing elements
US5889714A (en) 1997-11-03 1999-03-30 Digital Equipment Corporation Adaptive precharge management for synchronous DRAM
US6049845A (en) 1997-11-05 2000-04-11 Unisys Corporation System and method for providing speculative arbitration for transferring data
US5987196A (en) 1997-11-06 1999-11-16 Micron Technology, Inc. Semiconductor structure having an optical signal path in a substrate and method for forming the same
US6134643A (en) * 1997-11-26 2000-10-17 Intel Corporation Method and apparatus for cache line prediction and prefetching using a prefetch controller and buffer and access history
US6098158A (en) 1997-12-18 2000-08-01 International Business Machines Corporation Software-enabled fast boot
US6212590B1 (en) 1997-12-22 2001-04-03 Compaq Computer Corporation Computer system having integrated bus bridge design with delayed transaction arbitration mechanism employed within laptop computer docked to expansion base
EP1047993A1 (en) 1997-12-24 2000-11-02 Creative Technology Ltd. Optimal multi-channel memory controller system
US6111757A (en) 1998-01-16 2000-08-29 International Business Machines Corp. SIMM/DIMM memory module
US6023726A (en) 1998-01-20 2000-02-08 Netscape Communications Corporation User configurable prefetch control system for enabling client to prefetch documents from a network server
GB2333896B (en) 1998-01-31 2003-04-09 Mitel Semiconductor Ab Vertical cavity surface emitting laser
US6128706A (en) 1998-02-03 2000-10-03 Institute For The Development Of Emerging Architectures, L.L.C. Apparatus and method for a load bias--load with intent to semaphore
US7024518B2 (en) 1998-02-13 2006-04-04 Intel Corporation Dual-port buffer-to-memory interface
US6345339B1 (en) * 1998-02-17 2002-02-05 International Business Machines Corporation Pseudo precise I-cache inclusivity for vertical caches
US6186400B1 (en) 1998-03-20 2001-02-13 Symbol Technologies, Inc. Bar code reader with an integrated scanning component module mountable on printed circuit board
US6038630A (en) 1998-03-24 2000-03-14 International Business Machines Corporation Shared access control device for integrated system with multiple functional units accessing external structures over multiple data buses
US6006340A (en) 1998-03-27 1999-12-21 Phoenix Technologies Ltd. Communication interface between two finite state machines operating at different clock domains
US6079008A (en) 1998-04-03 2000-06-20 Patton Electronics Co. Multiple thread multiple data predictive coded parallel processing system and method
US6247107B1 (en) 1998-04-06 2001-06-12 Advanced Micro Devices, Inc. Chipset configured to perform data-directed prefetching
JPH11316617A (ja) 1998-05-01 1999-11-16 Mitsubishi Electric Corp 半導体回路装置
KR100283243B1 (ko) 1998-05-11 2001-03-02 구자홍 운영체제의 부팅방법
US6167465A (en) 1998-05-20 2000-12-26 Aureal Semiconductor, Inc. System for managing multiple DMA connections between a peripheral device and a memory and performing real-time operations on data carried by a selected DMA connection
SG75958A1 (en) 1998-06-01 2000-10-24 Hitachi Ulsi Sys Co Ltd Semiconductor device and a method of producing semiconductor device
US6405280B1 (en) 1998-06-05 2002-06-11 Micron Technology, Inc. Packet-oriented synchronous DRAM interface supporting a plurality of orderings for data block transfers within a burst sequence
US6301637B1 (en) 1998-06-08 2001-10-09 Storage Technology Corporation High performance data paths
US6134624A (en) * 1998-06-08 2000-10-17 Storage Technology Corporation High bandwidth cache system
US6067649A (en) 1998-06-10 2000-05-23 Compaq Computer Corporation Method and apparatus for a low power self test of a memory subsystem
US6453377B1 (en) * 1998-06-16 2002-09-17 Micron Technology, Inc. Computer including optical interconnect, memory unit, and method of assembling a computer
JP2000011640A (ja) 1998-06-23 2000-01-14 Nec Corp 半導体記憶装置
FR2780535B1 (fr) 1998-06-25 2000-08-25 Inst Nat Rech Inf Automat Dispositif de traitement de donnees d'acquisition, notamment de donnees d'image
JP3178423B2 (ja) 1998-07-03 2001-06-18 日本電気株式会社 バーチャルチャネルsdram
US6286083B1 (en) 1998-07-08 2001-09-04 Compaq Computer Corporation Computer system with adaptive memory arbitration scheme
US6912637B1 (en) * 1998-07-08 2005-06-28 Broadcom Corporation Apparatus and method for managing memory in a network switch
JP3248617B2 (ja) 1998-07-14 2002-01-21 日本電気株式会社 半導体記憶装置
US6145033A (en) 1998-07-17 2000-11-07 Seiko Epson Corporation Management of display FIFO requests for DRAM access wherein low priority requests are initiated when FIFO level is below/equal to high threshold value
US6272609B1 (en) 1998-07-31 2001-08-07 Micron Electronics, Inc. Pipelined memory controller
US6157743A (en) 1998-07-31 2000-12-05 Hewlett Packard Company Method for retrieving compressed texture data from a memory system
US6061296A (en) 1998-08-17 2000-05-09 Vanguard International Semiconductor Corporation Multiple data clock activation with programmable delay for use in multiple CAS latency memory devices
US6219725B1 (en) 1998-08-28 2001-04-17 Hewlett-Packard Company Method and apparatus for performing direct memory access transfers involving non-sequentially-addressable memory locations
US6029250A (en) 1998-09-09 2000-02-22 Micron Technology, Inc. Method and apparatus for adaptively adjusting the timing offset between a clock signal and digital signals transmitted coincident with that clock signal, and memory device and system using same
US6587912B2 (en) 1998-09-30 2003-07-01 Intel Corporation Method and apparatus for implementing multiple memory buses on a memory module
US6910109B2 (en) * 1998-09-30 2005-06-21 Intel Corporation Tracking memory page state
US6223259B1 (en) 1998-10-30 2001-04-24 Telefonaktiebolaget Lm Ericsson (Publ) Reducing read cycle of memory read request for data to be partially modified by a pending write request
US6243831B1 (en) 1998-10-31 2001-06-05 Compaq Computer Corporation Computer system with power loss protection mechanism
US6145039A (en) * 1998-11-03 2000-11-07 Intel Corporation Method and apparatus for an improved interface between computer components
JP3248500B2 (ja) 1998-11-12 2002-01-21 日本電気株式会社 半導体記憶装置およびそのデータ読み出し方法
US6434639B1 (en) 1998-11-13 2002-08-13 Intel Corporation System for combining requests associated with one or more memory locations that are collectively associated with a single cache line to furnish a single memory operation
US6216178B1 (en) * 1998-11-16 2001-04-10 Infineon Technologies Ag Methods and apparatus for detecting the collision of data on a data bus in case of out-of-order memory accesses of different times of memory access execution
US6438622B1 (en) 1998-11-17 2002-08-20 Intel Corporation Multiprocessor system including a docking system
US6748493B1 (en) 1998-11-30 2004-06-08 International Business Machines Corporation Method and apparatus for managing memory operations in a data processing system using a store buffer
US6430696B1 (en) 1998-11-30 2002-08-06 Micron Technology, Inc. Method and apparatus for high speed data capture utilizing bit-to-bit timing correction, and memory device using same
US6463059B1 (en) 1998-12-04 2002-10-08 Koninklijke Philips Electronics N.V. Direct memory access execution engine with indirect addressing of circular queues in addition to direct memory addressing
US6349363B2 (en) * 1998-12-08 2002-02-19 Intel Corporation Multi-section cache with different attributes for each section
US6374360B1 (en) 1998-12-11 2002-04-16 Micron Technology, Inc. Method and apparatus for bit-to-bit timing correction of a high speed memory bus
US6067262A (en) 1998-12-11 2000-05-23 Lsi Logic Corporation Redundancy analysis for embedded memories with built-in self test and built-in self repair
US6191663B1 (en) 1998-12-22 2001-02-20 Intel Corporation Echo reduction on bit-serial, multi-drop bus
US6367074B1 (en) 1998-12-28 2002-04-02 Intel Corporation Operation of a system
US6598154B1 (en) * 1998-12-29 2003-07-22 Intel Corporation Precoding branch instructions to reduce branch-penalty in pipelined processors
US6061263A (en) 1998-12-29 2000-05-09 Intel Corporation Small outline rambus in-line memory module
US6542968B1 (en) 1999-01-15 2003-04-01 Hewlett-Packard Company System and method for managing data in an I/O cache
US6578110B1 (en) 1999-01-21 2003-06-10 Sony Computer Entertainment, Inc. High-speed processor system and cache memories with processing capabilities
US6684304B2 (en) 1999-01-29 2004-01-27 Micron Technology, Inc. Method to access memory based on a programmable page limit
CN100359601C (zh) 1999-02-01 2008-01-02 株式会社日立制作所 半导体集成电路和非易失性存储器元件
US6233629B1 (en) 1999-02-05 2001-05-15 Broadcom Corporation Self-adjusting elasticity data buffer with preload value
US6285349B1 (en) 1999-02-26 2001-09-04 Intel Corporation Correcting non-uniformity in displays
US6564329B1 (en) * 1999-03-16 2003-05-13 Linkup Systems Corporation System and method for dynamic clock generation
US6389514B1 (en) 1999-03-25 2002-05-14 Hewlett-Packard Company Method and computer system for speculatively closing pages in memory
US6460108B1 (en) 1999-03-31 2002-10-01 Intel Corporation Low cost data streaming mechanism
US6487628B1 (en) 1999-03-31 2002-11-26 Compaq Computer Corporation Peripheral component interface with multiple data channels and reduced latency over a system area network
US6496909B1 (en) 1999-04-06 2002-12-17 Silicon Graphics, Inc. Method for managing concurrent access to virtual memory data structures
US6433785B1 (en) 1999-04-09 2002-08-13 Intel Corporation Method and apparatus for improving processor to graphics device throughput
KR100328726B1 (ko) * 1999-04-29 2002-03-20 한탁돈 메모리 엑세스 시스템 및 그 제어방법
US6401149B1 (en) 1999-05-05 2002-06-04 Qlogic Corporation Methods for context switching within a disk controller
US6381190B1 (en) 1999-05-13 2002-04-30 Nec Corporation Semiconductor memory device in which use of cache can be selected
US6233376B1 (en) 1999-05-18 2001-05-15 The United States Of America As Represented By The Secretary Of The Navy Embedded fiber optic circuit boards and integrated circuits
US6449308B1 (en) 1999-05-25 2002-09-10 Intel Corporation High-speed digital distribution system
US6294937B1 (en) 1999-05-25 2001-09-25 Lsi Logic Corporation Method and apparatus for self correcting parallel I/O circuitry
JP3721283B2 (ja) 1999-06-03 2005-11-30 株式会社日立製作所 主記憶共有型マルチプロセッサシステム
JP2001014840A (ja) 1999-06-24 2001-01-19 Nec Corp 複数ラインバッファ型メモリlsi
US6330639B1 (en) 1999-06-29 2001-12-11 Intel Corporation Method and apparatus for dynamically changing the sizes of pools that control the power consumption levels of memory devices
US6434736B1 (en) 1999-07-08 2002-08-13 Intel Corporation Location based timing scheme in memory design
US6779036B1 (en) 1999-07-08 2004-08-17 International Business Machines Corporation Method and apparatus for achieving correct order among bus memory transactions in a physically distributed SMP system
US6401213B1 (en) 1999-07-09 2002-06-04 Micron Technology, Inc. Timing circuit for high speed memory
US6460114B1 (en) 1999-07-29 2002-10-01 Micron Technology, Inc. Storing a flushed cache line in a memory buffer of a controller
US6477592B1 (en) * 1999-08-06 2002-11-05 Integrated Memory Logic, Inc. System for I/O interfacing for semiconductor chip utilizing addition of reference element to each data element in first data stream and interpret to recover data elements of second data stream
US6629220B1 (en) 1999-08-20 2003-09-30 Intel Corporation Method and apparatus for dynamic arbitration between a first queue and a second queue based on a high priority transaction type
US6539490B1 (en) 1999-08-30 2003-03-25 Micron Technology, Inc. Clock distribution without clock delay or skew
US6552564B1 (en) 1999-08-30 2003-04-22 Micron Technology, Inc. Technique to reduce reflections and ringing on CMOS interconnections
US6307769B1 (en) 1999-09-02 2001-10-23 Micron Technology, Inc. Semiconductor devices having mirrored terminal arrangements, devices including same, and methods of testing such semiconductor devices
US6594713B1 (en) 1999-09-10 2003-07-15 Texas Instruments Incorporated Hub interface unit and application unit interfaces for expanded direct memory access processor
US6467013B1 (en) * 1999-09-30 2002-10-15 Intel Corporation Memory transceiver to couple an additional memory channel to an existing memory channel
US6438668B1 (en) 1999-09-30 2002-08-20 Apple Computer, Inc. Method and apparatus for reducing power consumption in a digital processing system
US6421744B1 (en) 1999-10-25 2002-07-16 Motorola, Inc. Direct memory access controller and method therefor
US6782466B1 (en) 1999-11-24 2004-08-24 Koninklijke Philips Electronics N.V. Arrangement and method for accessing data in a virtual memory arrangement
KR100319292B1 (ko) 1999-12-02 2002-01-05 윤종용 빠른 부팅 속도를 갖는 컴퓨터 시스템 및 그 방법
US6501471B1 (en) 1999-12-13 2002-12-31 Intel Corporation Volume rendering
JP3546788B2 (ja) 1999-12-20 2004-07-28 日本電気株式会社 メモリ制御回路
JP3356747B2 (ja) 1999-12-22 2002-12-16 エヌイーシーマイクロシステム株式会社 半導体記憶装置
US6252821B1 (en) * 1999-12-29 2001-06-26 Intel Corporation Method and apparatus for memory address decode in memory subsystems supporting a large number of memory devices
US6496193B1 (en) 1999-12-30 2002-12-17 Intel Corporation Method and apparatus for fast loading of texture data into a tiled memory
US6628294B1 (en) 1999-12-31 2003-09-30 Intel Corporation Prefetching of virtual-to-physical address translation for display data
KR100343383B1 (ko) 2000-01-05 2002-07-15 윤종용 반도체 메모리 장치 및 이 장치의 데이터 샘플링 방법
US6745275B2 (en) * 2000-01-25 2004-06-01 Via Technologies, Inc. Feedback system for accomodating different memory module loading
US6823023B1 (en) 2000-01-31 2004-11-23 Intel Corporation Serial bus communication system
US6185352B1 (en) 2000-02-24 2001-02-06 Siecor Operations, Llc Optical fiber ribbon fan-out cables
JP2001265539A (ja) 2000-03-16 2001-09-28 Fuji Xerox Co Ltd アレイ型記憶装置及び情報処理システム
JP2001274323A (ja) * 2000-03-24 2001-10-05 Hitachi Ltd 半導体装置とそれを搭載した半導体モジュール、および半導体装置の製造方法
US6370611B1 (en) 2000-04-04 2002-04-09 Compaq Computer Corporation Raid XOR operations to synchronous DRAM using a read buffer and pipelining of synchronous DRAM burst read data
US6725388B1 (en) 2000-06-13 2004-04-20 Intel Corporation Method and system for performing link synchronization between two clock domains by inserting command signals into a data stream transmitted between the two clock domains
US6728800B1 (en) * 2000-06-28 2004-04-27 Intel Corporation Efficient performance based scheduling mechanism for handling multiple TLB operations
US6594722B1 (en) * 2000-06-29 2003-07-15 Intel Corporation Mechanism for managing multiple out-of-order packet streams in a PCI host bridge
TW491970B (en) 2000-06-29 2002-06-21 Silicon Integrated Sys Corp Page collector for improving performance of a memory
US6799268B1 (en) 2000-06-30 2004-09-28 Intel Corporation Branch ordering buffer
JP2002014875A (ja) 2000-06-30 2002-01-18 Mitsubishi Electric Corp 半導体集積回路、半導体集積回路のメモリリペア方法およびその方法をコンピュータに実行させるプログラムを記録したコンピュータ読み取り可能な記録媒体
US6754812B1 (en) * 2000-07-06 2004-06-22 Intel Corporation Hardware predication for conditional instruction path branching
US6816947B1 (en) 2000-07-20 2004-11-09 Silicon Graphics, Inc. System and method for memory arbitration
US6845409B1 (en) 2000-07-25 2005-01-18 Sun Microsystems, Inc. Data exchange methods for a switch which selectively forms a communication channel between a processing unit and multiple devices
US6647470B1 (en) 2000-08-21 2003-11-11 Micron Technology, Inc. Memory device having posted write per command
US6704817B1 (en) * 2000-08-31 2004-03-09 Hewlett-Packard Development Company, L.P. Computer architecture and system for efficient management of bi-directional bus
US6453393B1 (en) 2000-09-18 2002-09-17 Intel Corporation Method and apparatus for interfacing to a computer memory
US6526483B1 (en) 2000-09-20 2003-02-25 Broadcom Corporation Page open hint in transactions
FR2814555B1 (fr) * 2000-09-25 2003-02-28 Thomson Multimedia Sa Systeme et procede de gestion memoire de coherence de donnees et reseau multiprocesseur associe
US6523092B1 (en) * 2000-09-29 2003-02-18 Intel Corporation Cache line replacement policy enhancement to avoid memory page thrashing
US6859208B1 (en) * 2000-09-29 2005-02-22 Intel Corporation Shared translation address caching
US6523093B1 (en) * 2000-09-29 2003-02-18 Intel Corporation Prefetch buffer allocation and filtering system
US6658509B1 (en) 2000-10-03 2003-12-02 Intel Corporation Multi-tier point-to-point ring memory interface
JP2002123479A (ja) 2000-10-17 2002-04-26 Hitachi Ltd ディスク制御装置およびそのキャッシュ制御方法
US7006505B1 (en) 2000-10-23 2006-02-28 Bay Microsystems, Inc. Memory management system and algorithm for network processor architecture
US6631440B2 (en) 2000-11-30 2003-10-07 Hewlett-Packard Development Company Method and apparatus for scheduling memory calibrations based on transactions
US6792059B2 (en) 2000-11-30 2004-09-14 Trw Inc. Early/on-time/late gate bit synchronizer
US6807630B2 (en) 2000-12-15 2004-10-19 International Business Machines Corporation Method for fast reinitialization wherein a saved system image of an operating system is transferred into a primary memory from a secondary memory
US6801994B2 (en) 2000-12-20 2004-10-05 Microsoft Corporation Software management systems and methods for automotive computing devices
US6622227B2 (en) 2000-12-27 2003-09-16 Intel Corporation Method and apparatus for utilizing write buffers in memory control/interface
US6751703B2 (en) * 2000-12-27 2004-06-15 Emc Corporation Data storage systems and methods which utilize an on-board cache
JP2002236607A (ja) 2001-02-13 2002-08-23 Matsushita Electric Ind Co Ltd 共有メモリ制御装置とマルチメディア処理システム
US6889304B2 (en) * 2001-02-28 2005-05-03 Rambus Inc. Memory device supporting a dynamically configurable core organization
US6829705B2 (en) 2001-02-28 2004-12-07 Mpc Computers, Llc System information display method and apparatus
DE10110469A1 (de) 2001-03-05 2002-09-26 Infineon Technologies Ag Integrierter Speicher und Verfahren zum Testen und Reparieren desselben
US6904499B2 (en) * 2001-03-30 2005-06-07 Intel Corporation Controlling cache memory in external chipset using processor
US6842830B2 (en) 2001-03-31 2005-01-11 Intel Corporation Mechanism for handling explicit writeback in a cache coherent multi-node architecture
US20020147884A1 (en) * 2001-04-05 2002-10-10 Michael Peters Method and circuit for increasing the memory access speed of an enhanced synchronous SDRAM
US6670959B2 (en) * 2001-05-18 2003-12-30 Sun Microsystems, Inc. Method and apparatus for reducing inefficiencies in shared memory devices
ATE472771T1 (de) 2001-05-24 2010-07-15 Tecey Software Dev Kg Llc Optische busanordnung für ein computersystem
US6697926B2 (en) * 2001-06-06 2004-02-24 Micron Technology, Inc. Method and apparatus for determining actual write latency and accurately aligning the start of data capture with the arrival of data at a memory device
SE524110C2 (sv) 2001-06-06 2004-06-29 Kvaser Consultant Ab Anordning och förfarande vid system med lokalt utplacerade modulenheter samt kontaktenhet för anslutning av sådan modulenhet
US6633959B2 (en) 2001-06-21 2003-10-14 International Business Machines Corporation Non-uniform memory access (NUMA) data processing system that provides notification of remote deallocation of shared data
US6920533B2 (en) * 2001-06-27 2005-07-19 Intel Corporation System boot time reduction method
DE60204189T2 (de) 2001-06-29 2006-02-02 Stmicroelectronics Pvt. Ltd. FPGA mit zumindest zwei unterschiedlichen und unabhängig konfigurierbaren Speicherstrukturen
US6944694B2 (en) 2001-07-11 2005-09-13 Micron Technology, Inc. Routability for memory devices
US6721195B2 (en) * 2001-07-12 2004-04-13 Micron Technology, Inc. Reversed memory module socket and motherboard incorporating same
US6792496B2 (en) 2001-08-02 2004-09-14 Intel Corporation Prefetching data for peripheral component interconnect devices
US6904556B2 (en) * 2001-08-09 2005-06-07 Emc Corporation Systems and methods which utilize parity sets
US6681292B2 (en) * 2001-08-27 2004-01-20 Intel Corporation Distributed read and write caching implementation for optimized input/output applications
CN100517215C (zh) 2001-08-29 2009-07-22 联发科技股份有限公司 用于无线***中定时及事件处理的方法和装置
US7941056B2 (en) * 2001-08-30 2011-05-10 Micron Technology, Inc. Optical interconnect in high-speed memory systems
US6665202B2 (en) 2001-09-25 2003-12-16 Integrated Device Technology, Inc. Content addressable memory (CAM) devices that can identify highest priority matches in non-sectored CAM arrays and methods of operating same
US6718440B2 (en) * 2001-09-28 2004-04-06 Intel Corporation Memory access latency hiding with hint buffer
US7062591B2 (en) * 2001-09-28 2006-06-13 Dot Hill Systems Corp. Controller data sharing using a modular DMA architecture
DE10153657C2 (de) * 2001-10-31 2003-11-06 Infineon Technologies Ag Anordnung zur Datenübertragung in einem Halbleiterspeichersystem und Datenübertragungsverfahren dafür
US6886048B2 (en) * 2001-11-15 2005-04-26 Hewlett-Packard Development Company, L.P. Techniques for processing out-of-order requests in a processor-based system
US7227870B2 (en) * 2001-11-20 2007-06-05 Broadcom Corporation Systems including packet interfaces, switches, and packet DMA circuits for splitting and merging packet streams
US6646929B1 (en) 2001-12-05 2003-11-11 Lsi Logic Corporation Methods and structure for read data synchronization with minimal latency
KR100454123B1 (ko) 2001-12-06 2004-10-26 삼성전자주식회사 반도체 집적 회로 장치 및 그것을 구비한 모듈
US6775747B2 (en) 2002-01-03 2004-08-10 Intel Corporation System and method for performing page table walks on speculative software prefetch operations
US6832303B2 (en) 2002-01-03 2004-12-14 Hewlett-Packard Development Company, L.P. Method and system for managing an allocation of a portion of a memory
US6856167B2 (en) 2002-01-17 2005-02-15 Irvine Sensors Corporation Field programmable gate array with a variably wide word width memory
US6804764B2 (en) 2002-01-22 2004-10-12 Mircron Technology, Inc. Write clock and data window tuning based on rank select
US20030158995A1 (en) 2002-02-15 2003-08-21 Ming-Hsien Lee Method for DRAM control with adjustable page size
US20030156639A1 (en) 2002-02-19 2003-08-21 Jui Liang Frame rate control system and method
US6912612B2 (en) 2002-02-25 2005-06-28 Intel Corporation Shared bypass bus structure
US6751113B2 (en) * 2002-03-07 2004-06-15 Netlist, Inc. Arrangement of integrated circuits in a memory module
US6795899B2 (en) 2002-03-22 2004-09-21 Intel Corporation Memory system with burst length shorter than prefetch length
US6735682B2 (en) * 2002-03-28 2004-05-11 Intel Corporation Apparatus and method for address calculation
JP4100025B2 (ja) 2002-04-09 2008-06-11 ソニー株式会社 磁気抵抗効果素子及び磁気メモリ装置
US7110400B2 (en) 2002-04-10 2006-09-19 Integrated Device Technology, Inc. Random access memory architecture and serial interface with continuous packet handling capability
US20030217223A1 (en) 2002-05-14 2003-11-20 Infineon Technologies North America Corp. Combined command set
US7106113B2 (en) 2002-05-17 2006-09-12 Sun Microsystems, Inc. Adjustment and calibration system for post-fabrication treatment of phase locked loop input receiver
US6941433B1 (en) 2002-05-22 2005-09-06 Juniper Networks, Inc. Systems and methods for memory read response latency detection
US6731548B2 (en) 2002-06-07 2004-05-04 Micron Technology, Inc. Reduced power registered memory module and method
US6898674B2 (en) * 2002-06-11 2005-05-24 Intel Corporation Apparatus, method, and system for synchronizing information prefetch between processors and memory controllers
KR100829557B1 (ko) 2002-06-22 2008-05-14 삼성전자주식회사 열자기 자발 홀 효과를 이용한 자기 램 및 이를 이용한데이터 기록 및 재생방법
US6901486B2 (en) 2002-07-05 2005-05-31 Hewlett-Packard Development Company, L.P. Method and system for optimizing pre-fetch memory transactions
US7082504B2 (en) 2002-07-19 2006-07-25 Edmundo Rojas Method and apparatus for asynchronous read control
US7054985B2 (en) * 2002-07-23 2006-05-30 Hewlett-Packard Development Company, L.P. Multiple hardware partitions under one input/output hub
US7117316B2 (en) 2002-08-05 2006-10-03 Micron Technology, Inc. Memory hub and access method having internal row caching
US6754117B2 (en) * 2002-08-16 2004-06-22 Micron Technology, Inc. System and method for self-testing and repair of memory modules
US6981112B2 (en) 2002-08-26 2005-12-27 International Business Machines Corporation Dynamic cache disable
US6820181B2 (en) 2002-08-29 2004-11-16 Micron Technology, Inc. Method and system for controlling memory accesses to memory modules having a memory hub architecture
US7836252B2 (en) * 2002-08-29 2010-11-16 Micron Technology, Inc. System and method for optimizing interconnections of memory devices in a multichip module
EP1396792B1 (en) 2002-09-06 2005-06-15 Sun Microsystems, Inc. Memory copy command specifying source and destination of data executed in the memory controller
US6821029B1 (en) 2002-09-10 2004-11-23 Xilinx, Inc. High speed serial I/O technology using an optical link
US7117289B2 (en) * 2002-09-30 2006-10-03 Intel Corporation Claiming cycles on a processor bus in a system having a PCI to PCI bridge north of a memory controller
US6928528B1 (en) 2002-10-07 2005-08-09 Advanced Micro Devices, Inc. Guaranteed data synchronization
US6811320B1 (en) 2002-11-13 2004-11-02 Russell Mistretta Abbott System for connecting a fiber optic cable to an electronic device
KR100449807B1 (ko) * 2002-12-20 2004-09-22 한국전자통신연구원 호스트 버스 인터페이스를 갖는 데이터 전송 프로토콜제어 시스템
US7366423B2 (en) * 2002-12-31 2008-04-29 Intel Corporation System having multiple agents on optical and electrical bus
US6961259B2 (en) 2003-01-23 2005-11-01 Micron Technology, Inc. Apparatus and methods for optically-coupled memory systems
US7469316B2 (en) 2003-02-10 2008-12-23 Intel Corporation Buffered writes and memory page control
GB2416056B (en) * 2003-05-13 2006-08-23 Advanced Micro Devices Inc A system including a host connected to a plurality of memory modules via a serial memory interconnect
US7120727B2 (en) 2003-06-19 2006-10-10 Micron Technology, Inc. Reconfigurable memory module and method
US7107415B2 (en) 2003-06-20 2006-09-12 Micron Technology, Inc. Posted write buffers and methods of posting write requests in memory modules
US7260685B2 (en) 2003-06-20 2007-08-21 Micron Technology, Inc. Memory hub and access method having internal prefetch buffers
US7174432B2 (en) * 2003-08-19 2007-02-06 Nvidia Corporation Asynchronous, independent and multiple process shared memory system in an adaptive computing architecture
US20050060533A1 (en) 2003-09-17 2005-03-17 Steven Woo Method, device, software and apparatus for adjusting a system parameter value, such as a page closing time
US7433258B2 (en) 2003-10-10 2008-10-07 Datasecure Llc. Posted precharge and multiple open-page RAM architecture
US7177211B2 (en) 2003-11-13 2007-02-13 Intel Corporation Memory channel test fixture and method
US7330992B2 (en) 2003-12-29 2008-02-12 Micron Technology, Inc. System and method for read synchronization of memory modules
US7188219B2 (en) 2004-01-30 2007-03-06 Micron Technology, Inc. Buffer control system and method for a memory system having outstanding read and write request buffers
US7213082B2 (en) 2004-03-29 2007-05-01 Micron Technology, Inc. Memory hub and method for providing memory sequencing hints
US7412614B2 (en) 2004-04-29 2008-08-12 Hewlett-Packard Development Company, L.P. Power management using a pre-determined thermal characteristic of a memory module
US7162567B2 (en) 2004-05-14 2007-01-09 Micron Technology, Inc. Memory hub and method for memory sequencing
US7519788B2 (en) 2004-06-04 2009-04-14 Micron Technology, Inc. System and method for an asynchronous data buffer having buffer write and read pointers
US7318130B2 (en) 2004-06-29 2008-01-08 Intel Corporation System and method for thermal throttling of memory modules
US7254075B2 (en) 2004-09-30 2007-08-07 Rambus Inc. Integrated circuit memory system having dynamic memory bank count and page size
US7305518B2 (en) 2004-10-20 2007-12-04 Hewlett-Packard Development Company, L.P. Method and system for dynamically adjusting DRAM refresh rate
US20060168407A1 (en) 2005-01-26 2006-07-27 Micron Technology, Inc. Memory hub system and method having large virtual page size
US8490065B2 (en) 2005-10-13 2013-07-16 International Business Machines Corporation Method and apparatus for software-assisted data cache and prefetch control

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63318652A (ja) * 1987-06-23 1988-12-27 Fujitsu Ltd バッファ制御方式
JPH10326225A (ja) * 1996-11-18 1998-12-08 Nec Corp バーチャルチャネルメモリシステム
US5963481A (en) * 1998-06-30 1999-10-05 Enhanced Memory Systems, Inc. Embedded enhanced DRAM, and associated method
JP2000268006A (ja) * 1999-03-15 2000-09-29 Fuji Xerox Co Ltd マルチプロセッサシステム
US6502161B1 (en) * 2000-01-05 2002-12-31 Rambus Inc. Memory system including a point-to-point linked memory subsystem
JP2005529407A (ja) * 2002-06-07 2005-09-29 マイクロン テクノロジー,インコーポレイティド 内部キャッシュおよび/またはメモリアクセス予測を持つメモリハブ

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008501194A (ja) * 2004-05-28 2008-01-17 マイクロン テクノロジー,インコーポレイテッド ハブベースのメモリシステムにおける書込みコマンドを終了させる方法とシステム
JP2010157270A (ja) * 2004-05-28 2010-07-15 Micron Technology Inc ハブベースのシステムメモリにおける書込みコマンドを終了させる方法とシステム
JP2008003711A (ja) * 2006-06-20 2008-01-10 Canon Inc メモリシステム及びメモリモジュール

Also Published As

Publication number Publication date
KR100950871B1 (ko) 2010-04-06
WO2004013897A2 (en) 2004-02-12
TWI325110B (en) 2010-05-21
EP1546885A2 (en) 2005-06-29
CN100334564C (zh) 2007-08-29
EP1546885A4 (en) 2008-03-19
KR20050084797A (ko) 2005-08-29
US7117316B2 (en) 2006-10-03
AU2003258015A8 (en) 2004-02-23
JP4517237B2 (ja) 2010-08-04
EP1546885B1 (en) 2017-05-17
TW200421087A (en) 2004-10-16
US20050223161A1 (en) 2005-10-06
AU2003258015A1 (en) 2004-02-23
CN1688980A (zh) 2005-10-26
US20040024978A1 (en) 2004-02-05
WO2004013897A3 (en) 2004-05-06
US8954687B2 (en) 2015-02-10

Similar Documents

Publication Publication Date Title
JP4517237B2 (ja) 内部ロウキャッシングを有するメモリハブおよびアクセス方法。
US7412566B2 (en) Memory hub and access method having internal prefetch buffers
US8499127B2 (en) Memory hub with internal cache and/or memory access prediction
US7149874B2 (en) Memory hub bypass circuit and method
US7529896B2 (en) Memory modules having a memory hub containing a posted write buffer, a memory device interface and a link interface, and method of posting write requests in memory modules
KR100860956B1 (ko) 메모리 시퀀싱 힌트들을 제공하기 위한 메모리 허브 및방법
US20050146944A1 (en) Memory module and method having on-board data search capabilities and processor-based system using such memory modules
JPH11203198A (ja) メモリアクセス制御装置

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20060525

RD02 Notification of acceptance of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7422

Effective date: 20070628

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20070907

RD04 Notification of resignation of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7424

Effective date: 20070907

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20090622

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20090630

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A821

Effective date: 20090929

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20090929

RD02 Notification of acceptance of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7422

Effective date: 20090929

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20091027

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A821

Effective date: 20100126

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20100126

A602 Written permission of extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A602

Effective date: 20100205

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A821

Effective date: 20100219

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20100219

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20100413

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20100430

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130528

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

Ref document number: 4517237

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130528

Year of fee payment: 3

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

EXPY Cancellation because of completion of term