JP2005266738A - ソースドライバーおよび液晶表示装置 - Google Patents

ソースドライバーおよび液晶表示装置 Download PDF

Info

Publication number
JP2005266738A
JP2005266738A JP2004171670A JP2004171670A JP2005266738A JP 2005266738 A JP2005266738 A JP 2005266738A JP 2004171670 A JP2004171670 A JP 2004171670A JP 2004171670 A JP2004171670 A JP 2004171670A JP 2005266738 A JP2005266738 A JP 2005266738A
Authority
JP
Japan
Prior art keywords
voltage level
image data
level
intermediate voltage
analog
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2004171670A
Other languages
English (en)
Inventor
Der-Yuan Tseng
徳源 曽
Chishin Kyo
智信 許
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Novatek Microelectronics Corp
Original Assignee
Novatek Microelectronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Novatek Microelectronics Corp filed Critical Novatek Microelectronics Corp
Publication of JP2005266738A publication Critical patent/JP2005266738A/ja
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0289Details of voltage level shifters arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)

Abstract

【目的】 液晶表示における低消費電力のソースドライバーを提供する。
【解決手段】 レベルシフターおよび出力バッファーにおいて1つ以上の中間電圧レベルを提供し、電源供給電圧レベルVDDおよび接地レベルGNDに加え、異なる極性の画像データに対し異なる電圧レベルを提供する。それゆえに、異なる極性を有するレベルシフターとアナログ回路の作動電圧の振幅を減少させ、レベルシフターとDACの動的消費電力を大幅に減少させることができる。さらに、回路の電圧振幅を減少させ、低耐電圧装置を使用することにより、回路のコストを減少させることができる。
【選択図】 図4

Description

この発明は、低消費電力のソースドライバーに関し、特に、液晶表示(LCD)における低消費電力のソースドライバーに関する。
図1は、LCDの構造図である。図1を参照すると、LCDはスイッチとして薄膜トランジスター100を使用する。ゲートドライバー104が信号を出力して薄膜トランジスター100を開く時、ソースドライバー102は液晶に画像データを出力し、画像データに基づいて液晶の状態を変化させる。
図2は、図1のソースドライバーのブロック図である。図2を参照すると、LCDのソースドライバー102は、シフトレジスター200、ラッチ202、レベルシフター204、デジタル/アナログ変換器(DAC)206および出力バッファー208を備える。シフトレジスター200は、デジタル画像データをラッチ202に順番に書き込む。ラッチ202に保存された画像データが水平線を十分に表示できる時、ラッチ202は画像データをレベルシフター204に出力する。レベルシフター204は、デジタル画像データの電圧レベルを変化させた後、画像データをDAC206に出力する。DAC206は、デジタル画像データを受信した後、アナログ画像データを出力バッファー208に出力する。最後に、出力バッファー208は画像データを液晶に書き込む。出力バッファー208は、単一利得と負フィードバックのOPアンプにより構成される。
液晶をイオンの影響から防ぐため、液晶に適用する電圧信号の極性を継続的に変化させる必要がある。それゆえに、DACや出力バッファーといった駆動回路の一部は、例えば図3の正極性のアナログ回路306および負極性のアナログ回路308のように、正タイプと負タイプとに分類される。従来の技術では、正と負の駆動回路は同じ駆動電圧を有するが、正と負の駆動回路において、駆動電圧の範囲は異なる必要がある。
異なる極性を有する回路を正常に作動させるため、従来の作動電圧の範囲は、単一極性を有する駆動回路の2倍を有する。従来の方法における欠点は、以下の通りである:
1、シフトレジスター302および304は、入力信号の電圧を同じ電圧に増加させる。入力信号の電圧レベルが変化する時、消費電力は増加する(P=f**2)。例えば、電圧が2倍に増加すると、消費電力は4倍に増加する。
2、異なる極性を有するDACが同じ作動電圧を使用する時、動的消費電力もまた寄生コンデンサーCgsおよびCgdを考慮して増加する。
3、異なる極性を有するDACが同じ作動電圧を使用する時、静的消費電力(P=I*V)もまた増加する。例えば、電圧が2倍に増加すると、静的消費電力は2倍に増加する。
上記課題を解決するため、この発明は、低消費電力のソースドライバーを提供し、異なる極性を有するレベルシフターおよびアナログ回路の作動電圧の振幅を減少させる。したがって、この発明は消費電力を減少させることができるとともに、さらに回路のコストを減少させることも可能となる。
この発明は、LCDにおいて複数の薄膜トランジスターのソースに適用するソースドライバーを提供する。
この発明はさらに、LCDにおいて複数の薄膜トランジスターのソースに適用する低消費電力のソースドライバーを提供する。
この発明にかかる好適な実施例に基づいて説明すると、ソースドライバーは、デジタル画像データを受信するシフトレジスターと、シフトレジスターに連結され、シフトレジスターからデジタル画像データを受信するラッチと、ラッチに連結され、ラッチからデジタル画像データを受信するとともにデジタル画像データの電圧レベルをシフトするレベルシフターと、レベルシフターに連結され、デジタル画像データを受信してデジタル画像データを対応するアナログ画像データに転換するとともに、アナログ画像データを複数のソースに出力するアナログ回路とを備える。電源供給電圧レベルおよび接地電圧レベルはレベルシフターおよびアナログ回路に供給され、電源供給電圧レベルおよび接地電圧レベルの間の少なくとも1つの中間電圧レベルがレベルシフターおよびアナログ回路に供給される。
この発明にかかる好適な実施例において、それぞれのレベルシフターおよびアナログ回路は、正極性と負極性とを有する。電源供給電圧レベルおよび中間電圧レベルは、正極性のレベルシフターおよび正極性のアナログ回路に提供される。中間電圧レベルおよび接地電圧レベルは、負極性のレベルシフターおよび負極性のアナログ回路に提供される。
この発明にかかる好適な実施例において、2つ以上の中間電圧レベルが存在する場合、正極性のレベルシフターおよび正極性のアナログ回路に提供される中間電圧レベルは、接地レベルより大きく、電源供給電圧レベルの半分に等しいかそれより小さい。負極性のレベルシフターおよび負極性のアナログ回路に提供される中間電圧レベルは、電源供給電圧レベルの半分に等しいかそれより大きく、電源供給電圧レベルより小さい。
この発明にかかる好適な実施例において、ラッチはさらに第1レベルラッチと第2レベルラッチとを備える。第1レベルラッチは、デジタル画像データを順番に受信する。デジタル画像データは、順番に配列された複数の水平線の画像データを備える。第1レベルラッチが1つの水平線の画像データを完全に受信した時、第1レベルラッチは1つの水平線の画像データを第2レベルラッチに出力した後、継続して次の1つの水平線画像データを受信する。第2レベルラッチは、前の水平線の画像データをレベルシフターに出力する。
この発明にかかる好適な実施例において、正極性のデジタル/アナログ変換器は、正極性の画像データ変換を提供する。負極性を有するデジタル/アナログ変換器は、負極性の画像データ変換を提供する。
この発明にかかる好適な実施例において、正極性の出力バッファーは、単一利得と負フィードバックのOPアンプである。負極性の出力バッファーは、単一利得と負フィードバックのOPアンプである。
この発明はまた、薄膜トランジスターのソースに適用するソースドライバーを提供する。この発明にかかる好適な実施例に基づき説明すると、ソースドライバーは、電源供給電圧レベルおよび第1中間電圧レベルに連結され、ガンマ電圧およびデジタル画像データを受信して画像データを対応のアナログ画像データに変換するとともに、アナログ画像データを複数のソースに出力する正極性のアナログ回路と、接地レベルおよび第2中間電圧レベルに連結され、ガンマ電圧およびデジタル画像データを受信してデジタル画像データを対応のアナログ画像データに変換するとともに、アナログ画像データを複数のソースに出力する負極性のアナログ回路と、電源供給電圧レベルおよび第1中間電圧レベルに連結され、入力データを受信してデジタル画像データの電圧レベルを変換するとともに、デジタル画像データの電圧レベルを正極性のアナログ回路に出力する第1レベルシフターと、接地レベルおよび第2中間電圧レベルに連結され、入力データを受信してデジタル画像データの電圧レベルを変換するとともに、デジタル画像データの電圧レベルを負極性のアナログ回路に出力する第2レベルシフターとを備える。
この発明にかかる好適な実施例において、第1中間電圧レベルおよび第2中間電圧レベルが等しい時、第1中間電圧レベルは電源供給電圧レベルの半分であり、第2中間電圧レベルは電源供給電圧レベルの半分である。
この発明にかかる好適な実施例において、第1中間電圧レベルおよび第2中間電圧レベルが等しくない時、第1中間電圧レベルは接地レベルより大きく、電源供給電圧レベルの半分に等しいかそれより小さい。第2中間電圧レベルは電源供給電圧レベルの半分に等しいかそれより大きく、電源供給電圧レベルより小さい。
この発明にかかる好適な実施例において、正極性のアナログ回路はさらに、デジタル/アナログ変換器および出力バッファーを備える。出力バッファーは、単一利得と負フィードバックのOPアンプを備える正極性の出力バッファーである。
この発明にかかる好適な実施例において、負極性のアナログ回路はさらに、デジタル/アナログ変換器および出力バッファーを備える。出力バッファーは、単一利得と負フィードバックのOPアンプを備える負極性の出力バッファーである。
この発明は、さらに液晶表示を提供する。この発明にかかる好適な実施例に基づき説明すると、液晶表示は、それぞれがゲート、ソースおよびドレインを有する複数の薄膜トランジスターと、複数の薄膜トランジスターのゲートに連結され、信号を出力して複数の薄膜トランジスターを選択的に開くゲート駆動回路と、複数の薄膜トランジスターのソースに連結されたソース駆動回路とを備える。ソース駆動回路は、電源供給電圧レベルおよび第1中間電圧レベルに連結され、ガンマ電圧およびデジタル画像データを受信してデジタル画像データを対応するアナログ画像データに変換した後、アナログ画像データを複数のソースに出力する正極性のアナログ回路と、接地レベルおよび第2中間電圧レベルに連結され、ガンマ電圧およびデジタル画像データを受信してデジタル画像データを対応するアナログ画像データに変換した後、アナログ画像データを複数のソースに出力する負極性のアナログ回路と、電源供給電圧レベルおよび第1中間電圧レベルに連結され、入力データを受信してデジタル画像データの電圧レベルを変換した後、デジタル画像データの電圧レベルを正極性のアナログ回路に出力する第1レベルシフターと、接地レベルおよび第2中間電圧レベルに連結され、入力データを受信してデジタル画像データの電圧レベルを変換するとともに、デジタル画像データの電圧レベルを負極性のアナログ回路に出力する第2レベルシフターとを備える。
この発明にかかる好適な実施例において、第1中間電圧レベルおよび第2中間電圧レベルが等しい時、第1中間電圧レベルは電源供給電圧レベルの半分であり、第2中間電圧レベルは電源供給電圧レベルの半分である。
この発明にかかる好適な実施例において、第1中間電圧レベルおよび第2中間電圧レベルが等しくない時、第1中間電圧レベルは接地レベルより大きく、電源供給電圧レベルの半分に等しいかそれより小さい。第2中間電圧レベルは電源供給電圧レベルの半分に等しいかそれより大きく、電源供給電圧レベルより小さい。
この発明にかかる好適な実施例において、正極性のアナログ回路はさらに、デジタル/アナログ変換器および出力バッファーを備える。出力バッファーは、単一利得と負フィードバックのOPアンプを備える正極性の出力バッファーである。
この発明にかかる好適な実施例において、負極性のアナログ回路はさらに、デジタル/アナログ変換器および出力バッファーを備える。出力バッファーは、単一利得と負フィードバックのOPアンプを備える負極性の出力バッファーである。
この発明にかかる好適な実施例に基づき説明すると、ソースドライバーは、レベルシフターおよび出力バッファーに対して1つ以上の中間電圧レベルを提供するために使用され、それゆえにレベルシフターの作動電圧の振幅が減少し、レベルシフターとDACの動的消費電力もまた大幅に減少させることができる。さらに、出力バッファーの作動電圧の振幅が減少するとともに、出力バッファーの静的消費電力もまた大幅に減少させることができる。
したがって、レベルシフターの作動電圧の振幅を減少させることにより、レベルシフターおよびDACの動的消費電力が大幅に減少する。さらに、出力バッファーの作動電圧の振幅が減少するとともに、出力バッファーの静的消費電力もまた大幅に減少させることができる。この発明は、回路の電圧振幅を減少させ、低耐電圧装置を使用することにより、さらに回路のコストを減少させることができる。
この発明の上記およびその他の目的、特徴および長所を明確に理解してもらうため、以下により好適な実施例ならびに図面を示し、詳細を説明する。
上記に述べたように、液晶をイオンの影響から防ぐために、液晶に適用する複数の電圧信号を継続的に変化させる必要がある。それゆえに、DACや出力バッファーといった駆動回路は、正極性と負極性とに分類される。従来の技術では、例えば接地GNDと電源供給VDDといった正と負の駆動回路の駆動電圧は同じである。異なる極性を有する回路を正常に作動させるため、従来の作動電圧の範囲は、単一極性を有する回路の2倍である。
それゆえに、レベルシフターとDACの動的消費電力を増加させるだけでなく、出力バッファーの静的消費電力も増加させる結果となる。先行技術の消費電力の問題を解決するために、この発明はさらに、接地GNDおよび電源供給VDDに対して少なくとも1つの中間電圧を提供して、作動電圧の振幅を減少させる。
さらに、上記ラッチは2レベルのラッチである。第1レベルラッチは、デジタル画像データを順番に受信する。デジタル画像データは、複数の水平線画像データを順番に備える。第1レベルラッチが1つの水平線の画像データを完全に受信した時、第1レベルラッチは1つの水平線の画像データを第2レベルラッチに出力した後、継続して次の水平線の画像データを受信する。第2レベルラッチは画像データをレベルシフターに出力する。
図4は、この発明にかかる好適な実施例に基づき、ソースドライバーの一部を示すブロック図である。図4に示したように、ソースドライバーは、電源供給電圧レベルVDDおよび第1中間電圧レベルVM1に連結され、ガンマ電圧およびデジタル画像データを受信して画像データを対応のアナログ画像データに変換するとともに、アナログ画像データをソースに出力する正極性のアナログ回路406と、接地レベルGNDおよび第2中間電圧レベルVM2に連結され、ガンマ電圧およびデジタル画像データを受信してデジタル画像データを対応のアナログ画像データに変換するとともに、さらにアナログ画像データを複数のソースに出力する負極性のアナログ回路408と、電源供給電圧レベルVDDおよび第1中間電圧レベルVM1に連結され、入力データを受信してデジタル画像データの電圧レベルを変換するとともに、デジタル画像データの電圧レベルを正極性のアナログ回路406に出力する第1レベルシフター402と、接地レベルGNDおよび第2中間電圧レベルVM2に連結され、入力データを受信してデジタル画像データの電圧レベルを変換するとともに、デジタル画像データの電圧レベルを負極性のアナログ回路408に出力する第2レベルシフター404とを備える。
正極性のアナログ回路406および負極性のアナログ回路408は、出力段410を経由して、それぞれ奇数のデータラインおよび偶数のデータラインを出力する。タイミングコントローラーの制御を経由すると(図示せず)、予め定められた期間の後、正極性のアナログ回路406および負極性のアナログ回路408の出力は逆転する。すなわち、正極性のアナログ回路406および負極性のアナログ回路408は、出力段410を経由して、それぞれ偶数のデータラインおよび奇数のデータラインを出力する。この変化を繰り返すことにより、LCDパネルは画像データの表示を行う。
上記の正極性のアナログ回路は、正極性のデジタル/アナログ変換器および正極性の出力バッファーを備える。正極性の出力バッファーは、単一利得と負フィードバックのOPアンプである。上記の負極性のアナログ回路は、負極性のデジタル/アナログ変換器および負極性の出力バッファーを備える。負極性の出力バッファーは、単一利得と負フィードバックのOPアンプである。
上記に述べたように、正極性のアナログ回路406および第1レベルシフター402の電源は、電源供給電圧レベルVDDと第1中間電圧レベルVM1との間にあるため、変動幅度VDD−VM1は、従来のVDD−GNDと比べはるかに小さい。さらに、負極性のアナログ回路408および第2レベルシフター404の電源は、電源供給電圧レベルVDDと第2中間電圧レベルVM2との間にあるため、変動幅度VDD−VM2は、従来のVDD−GNDと比べはるかに小さい。それゆえに、正極性のアナログ回路406および負極性のアナログ回路408と、第1レベルシフター402および第2レベルシフター404の操作電圧の変動幅度は大幅に減少する。
この発明にかかる好適な実施例に基づき説明すると、中間電圧レベルは以下のように設定される。中間電圧レベルが単一電源である場合、すなわち、第1中間電圧レベルVM1および第2中間電圧レベルVM2が同じ場合、第1中間電圧レベルと第2中間電圧レベルVM1=VM2は、VDD/2として設定される。2つ以上の電源がある場合、すなわち、第1中間電圧レベルVM1が第2中間電圧レベルVM2と同じでない場合、第1中間電圧レベルVM1は接地レベルGNDより大きく、VDD/2に等しいかそれより小さい。また、第2中間電圧レベルはVDD/2に等しいかそれより大きく、電源供給電圧レベルVDDより小さい。異なる極性によってレベルシフターの出力電圧の振幅が減少する時、DACの作動電圧の範囲は大きく減少する。
動的消費電力はP=f**2(fは信号の作動回数、Cはコンデンサー負荷、Vは作動電圧の振幅)である。それゆえに、作動電圧の振幅の減少によって、レベルシフターおよびアナログ変換器の動的消費電力を減少させることができる。出力バッファーに関しては、作動電圧の静的消費電力はP=I*V(Iは電流、Vは作動電圧)である。それゆえに、作動電圧の振幅の減少によって、出力バッファーの静的消費電力を減少させることができる。
以上のごとく、この発明を好適な実施例により開示したが、もとより、この発明を限定するためのものではなく、当業者であれば容易に理解できるように、この発明の技術思想の範囲内において、適当な変更ならびに修正が当然なされうるものであるから、その特許権保護の範囲は、特許請求の範囲および、それと均等な領域を基準として定めなければならない。
LCDの構造図である。 図1のソースドライバーのブロック図である。 従来の駆動回路の回路図である。 この発明にかかる好適な実施例に基づき、ソースドライバーの一部を示すブロック図である。
符号の説明
100 薄膜トランジスター
102 ソースドライバー
104 ゲートドライバー
200 シフトレジスター
202 ラッチ
204 レベルシフター
206 デジタル/アナログ変換器(DAC)
208 出力バッファー
302 シフトレジスター
304 シフトレジスター
306 正極性のアナログ回路
308 負極性のアナログ回路
402 第1レベルシフター
404 第2レベルシフター
406 正極性のアナログ回路
408 負極性のアナログ回路
410 出力段

Claims (24)

  1. 複数の薄膜トランジスターの複数のソースを駆動させるソースドライバーであって、
    デジタル画像データを受信するシフトレジスターと、
    前記シフトレジスターに連結され、前記シフトレジスターからデジタル画像データを受信するラッチと、
    前記ラッチに連結され、前記ラッチからデジタル画像データを受信するとともに、デジタル画像データの電圧レベルをシフトするレベルシフターと、
    前記レベルシフターに連結され、前記デジタル画像データを受信して前記デジタル画像データを対応するアナログ画像データに転換するとともに、前記アナログ画像データを前記複数のソースに出力するアナログ回路とを備え、
    そのうち電源供給電圧レベルおよび接地電圧レベルは、前記レベルシフターおよび前記アナログ回路に供給され、前記電源供給電圧レベルおよび前記接地電圧レベルの間の少なくとも1つの中間電圧レベルが前記レベルシフターおよび前記アナログ回路に供給されることを特徴とするソースドライバー。
  2. それぞれの前記レベルシフターおよび前記アナログ回路は、正極性と負極性とを有し、前記電源供給電圧レベルおよび前記中間電圧レベルは、前記正極性の前記レベルシフターおよび前記正極性の前記アナログ回路に提供され、前記中間電圧レベルおよび前記接地電圧レベルは、前記負極性の前記レベルシフターおよび前記負極性の前記アナログ回路に提供されることを特徴とする請求項1記載のソースドライバー。
  3. 2つ以上の中間電圧レベルが存在する場合に、前記正極性の前記レベルシフターおよび前記正極性の前記アナログ回路に提供される前記中間電圧レベルは、前記接地レベルより大きく、前記電源供給電圧レベルの半分に等しいかそれより小さいとともに、前記負極性の前記レベルシフターおよび前記負極性の前記アナログ回路に提供される前記中間電圧レベルは、前記電源供給電圧レベルの半分に等しいかそれより大きく、前記電源供給電圧レベルより小さいことを特徴とする請求項1記載のソースドライバー。
  4. 前記ラッチは、さらに第1レベルラッチおよび第2レベルラッチを備え、そのうち前記第1レベルラッチは、デジタル画像データを順番に受信し、
    デジタル画像データは、順番に配列された複数の水平線の画像データを備え、
    前記第1レベルラッチが1つの水平線の画像データを完全に受信した時、前記第1レベルラッチは前記1つの水平線の画像データを前記第2レベルラッチに出力するとともに、継続して次の水平線画像データを受信し、前記第2レベルラッチは、前記1つの水平線の画像データを前記レベルシフターに出力することを特徴とする請求項1記載のソースドライバー。
  5. 前記正極性の前記アナログ回路は、前記正極性のデジタル/アナログ変換器および前記正極性の出力バッファーを備えることを特徴とする請求項1記載のソースドライバー。
  6. 前記正極性の前記デジタル/アナログ変換器は、前記正極性の画像データ変換を備えることを特徴とする請求項5記載のソースドライバー。
  7. 前記正極性の前記出力バッファーは、単一利得と負フィードバックのOPアンプであることを特徴とする請求項5記載のソースドライバー。
  8. 前記負極性の前記アナログ回路は、前記負極性のデジタル/アナログ変換器および前記負極性の出力バッファーを備えることを特徴とする請求項1記載のソースドライバー。
  9. 前記負極性の前記デジタル/アナログ変換器は、前記負極性の画像データ変換を備えることを特徴とする請求項8記載のソースドライバー。
  10. 前記負極性の前記出力バッファーは、単一利得と負フィードバックのOPアンプであることを特徴とする請求項8記載のソースドライバー。
  11. 複数の薄膜トランジスターの複数のソースに適用されるソースドライバーであって、
    電源供給電圧レベルおよび第1中間電圧レベルに連結され、ガンマ電圧およびデジタル画像データを受信して画像データを対応のアナログ画像データに変換するとともに、アナログ画像データを前記複数のソースに出力する正極性のアナログ回路と、
    接地レベルおよび第2中間電圧レベルに連結され、ガンマ電圧およびデジタル画像データを受信してデジタル画像データを対応のアナログ画像データに変換するとともに、アナログ画像データを前記複数のソースに出力する負極性のアナログ回路と、
    前記電源供給電圧レベルおよび前記第1中間電圧レベルに連結され、入力データを受信してデジタル画像データの電圧レベルを変換するとともに、前記デジタル画像データの電圧レベルを前記正極性の前記アナログ回路に出力する第1レベルシフターと、
    前記接地レベルおよび前記第2中間電圧レベルに連結され、入力データを受信してデジタル画像データの電圧レベルを変換するとともに、前記デジタル画像データの電圧レベルを前記負極性の前記アナログ回路に出力する第2レベルシフターと
    を備えることを特徴とするソースドライバー。
  12. 前記第1中間電圧レベルおよび前記第2中間電圧レベルが等しい時、前記第1中間電圧レベルは前記電源供給電圧レベルの半分であり、前記第2中間電圧レベルは前記電源供給電圧レベルの半分であることを特徴とする請求項11記載のソースドライバー。
  13. 前記第1中間電圧レベルおよび前記第2中間電圧レベルが等しくない時、前記第1中間電圧レベルは前記接地レベルより大きく、前記電源供給電圧レベルの半分に等しいかそれより小さいとともに、前記第2中間電圧レベルは前記電源供給電圧レベルの半分に等しいかそれより大きく、前記電源供給電圧レベルより小さいことを特徴とする請求項11記載のソースドライバー。
  14. 前記正極性の前記アナログ回路は、デジタル/アナログ変換器および出力バッファーを備えることを特徴とする請求項11記載のソースドライバー。
  15. 前記出力バッファーは、単一利得と負フィードバックのOPアンプを備える前記正極性の出力バッファーであることを特徴とする請求項11記載のソースドライバー。
  16. 前記負極性の前記アナログ回路は、デジタル/アナログ変換器および出力バッファーを備えることを特徴とする請求項11記載のソースドライバー。
  17. 前記出力バッファーは、単一利得と負フィードバックのOPアンプを備える前記負極性の出力バッファーであることを特徴とする請求項11記載のソースドライバー。
  18. それぞれがゲート、ソースおよびドレインを有する複数の薄膜トランジスターと、
    前記複数の薄膜トランジスターの前記ゲートに連結され、信号を出力して前記複数の薄膜トランジスターを選択的に開くゲート駆動回路と、
    前記複数の薄膜トランジスターの前記ソースに連結されたソース駆動回路とを備え、
    前記ソース駆動回路は、電源供給電圧レベルおよび第1中間電圧レベルに連結され、ガンマ電圧およびデジタル画像データを受信してデジタル画像データを対応するアナログ画像データに変換するとともに、アナログ画像データを前記複数のソースに出力する正極性のアナログ回路と、
    接地レベルおよび第2中間電圧レベルに連結され、ガンマ電圧およびデジタル画像データを受信してデジタル画像データを対応するアナログ画像データに変換するとともに、アナログ画像データを前記複数のソースに出力する負極性のアナログ回路と、
    前記電源供給電圧レベルおよび前記第1中間電圧レベルに連結され、入力データを受信してデジタル画像データの電圧レベルを変換するとともに、前記デジタル画像データの電圧レベルを前記正極性の前記アナログ回路に出力する第1レベルシフターと、
    前記接地レベルおよび前記第2中間電圧レベルに連結され、入力データを受信してデジタル画像データの電圧レベルを変換するとともに、前記デジタル画像データの電圧レベルを前記負極性の前記アナログ回路に出力する第2レベルシフターとを備えることを特徴とする液晶表示。
  19. 前記第1中間電圧レベルおよび前記第2中間電圧レベルが等しい時、前記第1中間電圧レベルは前記電源供給電圧レベルの半分であり、前記第2中間電圧レベルは前記電源供給電圧レベルの半分であることを特徴とする請求項18記載の液晶表示。
  20. 前記第1中間電圧レベルおよび前記第2中間電圧レベルが等しくない時、前記第1中間電圧レベルは前記接地レベルよりも大きく、前記電源供給電圧レベルの半分に等しいかそれより小さいとともに、前記第2中間電圧レベルは前記電源供給電圧レベルの半分に等しいかそれより大きく、前記電源供給電圧レベルより小さいことを特徴とする請求項18記載の液晶表示。
  21. 前記正極性の前記アナログ回路は、デジタル/アナログ変換器および出力バッファーを備えることを特徴とする請求項18記載の液晶表示。
  22. 前記出力バッファーは、単一利得と負フィードバックのOPアンプを備える前記正極性の出力バッファーであることを特徴とする請求項21記載の液晶表示。
  23. 前記負極性の前記アナログ回路は、デジタル/アナログ変換器および出力バッファーを備えることを特徴とする請求項18記載の液晶表示。
  24. 前記出力バッファーは、単一利得と負フィードバックのOPアンプを備える前記負極性の出力バッファーであることを特徴とする請求項23記載の液晶表示。
JP2004171670A 2004-03-18 2004-06-09 ソースドライバーおよび液晶表示装置 Pending JP2005266738A (ja)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW93107214 2004-03-18

Publications (1)

Publication Number Publication Date
JP2005266738A true JP2005266738A (ja) 2005-09-29

Family

ID=34985730

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2004171670A Pending JP2005266738A (ja) 2004-03-18 2004-06-09 ソースドライバーおよび液晶表示装置

Country Status (2)

Country Link
US (1) US7292217B2 (ja)
JP (1) JP2005266738A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8558826B2 (en) 2007-06-22 2013-10-15 Panasonic Corporation Display device and driving circuit for display device
US8587507B2 (en) 2010-07-05 2013-11-19 Oki Semiconductor Co., Ltd. Driving circuit and display apparatus having operational amplifiers with parasitic diodes

Families Citing this family (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102004054546B4 (de) * 2004-11-11 2011-06-22 Qimonda AG, 81739 Treiberschaltung
JP4584131B2 (ja) * 2005-04-18 2010-11-17 ルネサスエレクトロニクス株式会社 液晶表示装置及びその駆動回路
JP2006343625A (ja) * 2005-06-10 2006-12-21 Nec Electronics Corp 液晶表示装置および液晶表示装置のデータ線駆動回路
US7382168B2 (en) * 2005-08-30 2008-06-03 Agere Systems Inc. Buffer circuit with multiple voltage range
TWI298862B (en) * 2005-10-28 2008-07-11 Novatek Microelectronics Corp Driving method and data driving circuit of plane surface display
CN100371785C (zh) * 2006-04-12 2008-02-27 友达光电股份有限公司 液晶显示装置及其驱动电路
JP2008009063A (ja) 2006-06-28 2008-01-17 Sanyo Electric Co Ltd 電圧調整回路
KR101385448B1 (ko) * 2007-02-27 2014-04-15 삼성디스플레이 주식회사 소스 구동 회로 및 이를 구비한 표시 장치
JP5074916B2 (ja) * 2007-12-25 2012-11-14 ルネサスエレクトロニクス株式会社 複数の出力を備えた信号線駆動装置
TW201040908A (en) * 2009-05-07 2010-11-16 Sitronix Technology Corp Source driver system having an integrated data bus for displays
TW201044347A (en) * 2009-06-08 2010-12-16 Sitronix Technology Corp Integrated and simplified source driver system for displays
TW201106316A (en) * 2009-08-06 2011-02-16 Novatek Microelectronics Corp Source driver
US8154503B2 (en) * 2009-09-01 2012-04-10 Au Optronics Corporation Method and apparatus for driving a liquid crystal display device
TW201126500A (en) * 2010-01-28 2011-08-01 Novatek Microelectronics Corp Two-channel operational amplifier circuit
KR101698570B1 (ko) * 2010-03-25 2017-01-23 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
TWI522982B (zh) 2010-12-31 2016-02-21 友達光電股份有限公司 源極驅動器
US20120176346A1 (en) * 2011-01-11 2012-07-12 Himax Technologies Limited Source driver
WO2012147701A1 (ja) * 2011-04-28 2012-11-01 シャープ株式会社 表示装置
CN102831864B (zh) * 2011-06-15 2016-09-28 青岛海信电器股份有限公司 源极驱动器及具有该源极驱动器的液晶显示器
TWI466097B (zh) * 2012-07-05 2014-12-21 Novatek Microelectronics Corp 數位類比轉換器及其源極驅動晶片
US9325313B2 (en) * 2014-01-28 2016-04-26 Broadcom Corporation Low-power level-shift circuit for data-dependent signals
CN104217691B (zh) * 2014-08-28 2017-04-12 京东方科技集团股份有限公司 数据驱动电路、显示面板驱动方法及显示装置
CN107610633B (zh) * 2017-09-28 2020-12-04 惠科股份有限公司 一种显示面板的驱动装置及驱动方法
KR102611010B1 (ko) * 2018-12-24 2023-12-07 주식회사 엘엑스세미콘 소스 구동 회로

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5731796A (en) * 1992-10-15 1998-03-24 Hitachi, Ltd. Liquid crystal display driving method/driving circuit capable of being driven with equal voltages
JP3500353B2 (ja) * 2000-08-25 2004-02-23 財団法人工業技術研究院 ユニティーゲインバッファ
CN1233093C (zh) * 2002-02-20 2005-12-21 松下电器产业株式会社 驱动电路

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8558826B2 (en) 2007-06-22 2013-10-15 Panasonic Corporation Display device and driving circuit for display device
US8587507B2 (en) 2010-07-05 2013-11-19 Oki Semiconductor Co., Ltd. Driving circuit and display apparatus having operational amplifiers with parasitic diodes
US9202425B2 (en) 2010-07-05 2015-12-01 Lapis Semiconductor Co., Ltd. Device circuit and display apparatus having operational amplifiers with parasitic diodes

Also Published As

Publication number Publication date
US20050206629A1 (en) 2005-09-22
US7292217B2 (en) 2007-11-06

Similar Documents

Publication Publication Date Title
JP2005266738A (ja) ソースドライバーおよび液晶表示装置
JP4847702B2 (ja) 表示装置の駆動回路
JP4275166B2 (ja) データドライバ及び表示装置
US8085234B2 (en) Capacitive load driving circuit, method of driving capacitive load, method of driving liquid crystal display device
KR100268904B1 (ko) Tft-lcd 구동 회로
US8427236B2 (en) Operational amplifier, driver and display
US7710373B2 (en) Liquid crystal display device for improved inversion drive
US20090040165A1 (en) Amplifying circuit and display unit
US8009134B2 (en) Display device
WO2011148655A1 (ja) シフトレジスタ
US20110316901A1 (en) Data driver device and display device for reducing power consumption in a charge-share operation
WO2010050543A1 (ja) レベルシフタ回路、負荷駆動装置、液晶表示装置
JP2008116556A (ja) 液晶表示装置の駆動方法およびそのデータ側駆動回路
KR101169052B1 (ko) 액정표시장치의 아날로그 샘플링 장치
JP2007156235A (ja) 表示装置駆動回路及び増幅器
JP3588033B2 (ja) シフトレジスタおよびそれを備えた画像表示装置
US10186208B2 (en) Low voltage display driver
US20090096816A1 (en) Data driver, integrated circuit device, and electronic instrument
JP4730727B2 (ja) 液晶表示装置の駆動回路
US8044911B2 (en) Source driving circuit and liquid crystal display apparatus including the same
US20070159439A1 (en) Liquid crystal display
JP2012083523A (ja) 表示装置の駆動装置
US6717468B1 (en) Dynamically biased full-swing operation amplifier for an active matrix liquid crystal display driver
JP4832100B2 (ja) 表示装置
US10446107B2 (en) Data driver and display apparatus including the same

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20071029

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20071031

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20080327