KR102611010B1 - 소스 구동 회로 - Google Patents

소스 구동 회로 Download PDF

Info

Publication number
KR102611010B1
KR102611010B1 KR1020180168328A KR20180168328A KR102611010B1 KR 102611010 B1 KR102611010 B1 KR 102611010B1 KR 1020180168328 A KR1020180168328 A KR 1020180168328A KR 20180168328 A KR20180168328 A KR 20180168328A KR 102611010 B1 KR102611010 B1 KR 102611010B1
Authority
KR
South Korea
Prior art keywords
pull
signal
source
gamma
amplifier
Prior art date
Application number
KR1020180168328A
Other languages
English (en)
Other versions
KR20200078950A (ko
Inventor
안용성
Original Assignee
주식회사 엘엑스세미콘
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 엘엑스세미콘 filed Critical 주식회사 엘엑스세미콘
Priority to KR1020180168328A priority Critical patent/KR102611010B1/ko
Priority to US16/717,641 priority patent/US10964249B2/en
Priority to CN201911310596.4A priority patent/CN111354290B/zh
Publication of KR20200078950A publication Critical patent/KR20200078950A/ko
Application granted granted Critical
Publication of KR102611010B1 publication Critical patent/KR102611010B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2003Display of colours
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0465Improved aperture ratio, e.g. by size reduction of the pixel circuit, e.g. for improving the pixel density or the maximum displayable luminance or brightness
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0275Details of drivers for data electrodes, other than drivers for liquid crystal, plasma or OLED displays, not related to handling digital grey scale data or to communication of data to the pixels by means of a current
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0291Details of output amplifiers or buffers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0223Compensation for problems related to R-C delay and attenuation in electrodes of matrix panels, e.g. in gate electrodes or on-substrate video signal electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0252Improving the response speed
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0271Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping
    • G09G2320/0276Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping for the purpose of adaptation to the characteristics of a display device, i.e. gamma correction
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0673Adjustment of display parameters for control of gamma adjustment, e.g. selecting another gamma curve

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Picture Signal Circuits (AREA)

Abstract

본 발명은 소스 구동 회로를 제공한다. 본 발명은 소스 증폭기의 출력단에 위치한 스위치 단을 제거하여 스위치 저항의 영향으로 인한 안정 시간(settling time) 이슈를 제거할 수 있다. 또한, 소스 증폭기의 내부에 채널의 소스 구동 신호를 변경하기 위한 스위치를 구현함으로써 소스 증폭기의 안정 시간 감소 및 칩 면적 증가를 최소화할 수 있다. 또한, R, G, B 각각에 대응하는 감마 회로 대신 두 개의 감마 회로를 이용하여 동일한 동작을 구현하므로 소스 구동 회로의 칩 면적을 감소시킬 수 있다.

Description

소스 구동 회로{SOURCE DRIVING CIRCUIT}
본 발명은 디스플레이 장치에 관한 것으로, 더 상세하게는 디스플레이 패널을 구동하기 위한 소스 구동 회로에 관한 것이다.
일반적으로, 디스플레이 장치는 소스 구동 회로 및 디스플레이 패널을 포함하고, 소스 구동 회로는 디지털 영상 데이터를 소스 구동 신호로 변환하고 이를 디스플레이 패널에 제공한다.
종래의 소스 구동 회로는 소스 채널의 소스 증폭기의 출력단에 위치한 출력 멀티플렉서를 통하여 픽셀의 감마를 서브 픽셀(sub-pixel)에 맞추어서 전환하거나 소스 증폭기의 출력을 스위칭하여 패널 구동 정보를 변경한다. 또한, 소스 구동 회로는 R, G, B에 해당하는 감마 회로를 구성하고 소스 채널의 스위칭에 의해 패널 구동 정보를 변경한다. 여기서, 패널 구동 정보는 R, G, B에 대응하는 소스 구동 신호로 정의될 수 있다.
한편, 고해상도 디스플레이의 요구에 따라 하나의 수평 라인 구동 시간이 짧아짐으로 소스 증폭기의 출력단에 위치한 스위치의 저항의 영향이 커지고 있다. 종래 기술은 소스 증폭기의 출력단에 위치한 스위치의 저항의 영향을 감소시키기 위해 스위치의 사이즈를 크게 하고 있다. 이로 인해 소스 구동 회로의 면적이 증가하는 문제점이 있다.
또한, 종래 기술은 R, G, B에 해당하는 감마 회로를 각각 구성함에 따라 감마 회로에서 각 채널 소스 단으로 연결하는 배선이 많아지고 감마 회로가 각각 존재함으로 칩 면적을 많이 차지하게 되는 문제점이 있다.
따라서, 소스 증폭기의 출력단에 위치한 스위치의 저항은 소스 증폭기의 안정 시간(settling time)에 영향을 줄 수 있으며, 스위치의 저항의 영향을 줄이기 위해 스위치의 사이즈를 크게 하는 경우 소스 구동 회로를 집적한 칩의 사이즈가 증가하는 문제점이 있다.
본 발명이 해결하고자 하는 기술적 과제는 스위치 저항에 의한 안정 시간(settling time) 감소 및 칩 면적 증가를 최소화할 수 있는 소스 구동 회로를 제공하는데 있다.
본 발명이 해결하고자 하는 기술적 과제는 R, G, B 각각에 대응하는 감마 회로 대신 두 개의 감마 회로로 동일한 동작을 구현함으로써 칩 면적을 감소시킬 수 있는 소스 구동 회로를 제공하는데 있다.
일 실시예에 따른 소스 구동 회로는, 소스 채널들을 포함하고, 상기 소스 채널들 각각이 소스 증폭기를 포함한다. 상기 소스 증폭기는, 제1 감마 신호에 응답하여 제1 풀업 및 제1 풀다운 신호를 출력하는 내부 증폭기; 상기 제1 풀업 및 제1 풀다운 신호에 응답하여 제1 소스 구동 신호를 출력하는 출력 회로; 및 상기 내부 증폭기와 상기 출력 회로를 연결하고, 상기 제1 감마 신호에 대응하는 상기 제1 풀업 및 제1 풀다운 신호 또는 다른 소스 채널의 제2 감마 신호에 대응하는 제2 풀업 및 제2 풀다운 신호를 상기 출력 회로에 전달하는 제1 및 제2 스위치 회로;를 포함한다.
일 실시예에 따른 소스 구동 회로는, 제1 감마 신호를 수신하고, 상기 제1 감마 신호에 대응하는 제1 풀업 및 제1 풀다운 신호 또는 제2 감마 신호에 대응하는 제2 풀업 및 제2 풀다운 신호를 이용하여 제1 소스 구동 신호를 '레드 및 그린' 또는 '블루 및 그린'에 대응하는 신호로 변경하는 제1 소스 증폭기; 및 제2 감마 신호를 수신하고, 상기 제2 감마 신호에 대응하는 상기 제2 풀업 및 제2 풀다운 신호 또는 상기 제1 감마 신호에 대응하는 상기 제1 풀업 및 제1 풀다운 신호를 이용하여 제2 소스 구동 신호를 '블루 및 그린' 또는 '레드 및 그린'에 대응하는 신호로 변경하는 제2 소스 증폭기;를 포함한다.
일 실시예에 따른 소스 구동 회로는, 제1 소스 구동 신호를 디스플레이 패널에 출력하는 제1 소스 채널; 제2 소스 구동 신호를 상기 디스플레이 패널에 출력하는 제2 소스 채널; 제1 감마 값들을 상기 제1 소스 채널들에 출력하는 제1 감마 회로; 및 제2 감마 값들을 상기 제2 소스 채널들에 출력하는 제2 감마 회로:를 포함한다. 상기 제1 감마 회로는 상기 제1 소스 채널과 대응되는 상기 디스플레이 패널의 제1 디-멀티플렉서의 제1 스위칭 동작에 따라 상기 제1 감마 값들을 레드 또는 그린에 대응하는 값들로 설정하고, 상기 제2 감마 회로는 상기 제2 소스 채널과 대응되는 상기 디스플레이 패널의 제2 디-멀티플렉서의 제2 스위칭 동작에 따라 상기 제2 감마 값들을 블루 또는 그린에 대응하는 값들로 설정한다.
일 실시예에 따른 소스 구동 회로는, 제1 감마 값들을 레드 또는 그린에 대응하는 값으로 설정하는 제1 감마 회로; 제2 감마 값들을 블루 또는 그린에 대응하는 값으로 설정하는 제2 감마 회로; 및 상기 제1 감마회로의 상기 제1 감마 값들 중 하나를 제1 감마 신호로 출력하고, 제1 소스 채널에 형성되는 제1 디지털 아날로그 컨버터; 및 상기 제2감마 회로의 상기 제1 감마 값들 중 하나를 상기 제2 감마 신호로 출력하고, 제2 소스 채널에 형성되는 제2 디지털 아날로그 컨버터;를 포함한다.
본 실시예들에 따르면, 소스 증폭기의 출력단에 위치한 스위치 단을 제거하여 스위치 저항의 영향으로 인한 안정 시간(settling time) 이슈를 제거할 수 있다.
또한, 실시예들은 소스 증폭기의 내부에 채널의 소스 구동 신호를 변경하기 위한 스위치를 구현함으로써 소스 증폭기의 안정 시간 감소 및 칩 면적 증가를 최소화할 수 있다.
또한, 실시예들은 R, G, B 각각에 대응하는 감마 회로 대신 두 개의 감마 회로를 이용하여 동일한 동작을 구현하므로 소스 구동 회로의 칩 면적을 감소시킬 수 있다.
도 1은 일 실시예에 따른 렌더링 구현을 위한 디스플레이 패널의 픽셀들을 도시한다.
도 2는 일 실시예에 따른 렌더링 구현을 가능하게 하는 소스 구동 회로를 도시한다.
도 3은 일 실시예에 따른 도 2에 도시된 감마 회로 및 소스 채널의 구동 타이밍도이다.
도 4 및 도 5는 일 실시예에 따른 제1 및 제2 소스 증폭기의 회로도이다.
도 6은 다른 실시예에 따른 소스 증폭기의 내부 회로를 도시한다.
이하, 첨부된 도면을 참조하여 본 발명의 바람직한 실시예를 상세하게 설명한다. 본 명세서 및 특허청구범위에 사용된 용어는 통상적이거나 사전적 의미로 한정되어 해석되지 아니하며, 본 발명의 기술적 사항에 부합하는 의미와 개념으로 해석되어야 한다.
본 명세서에 기재된 실시예와 도면에 도시된 구성은 본 발명의 바람직한 실시예이며, 본 발명의 기술적 사상을 모두 대변하는 것이 아니므로, 본 출원 시점에서 이들을 대체할 수 있는 다양한 균등물과 변형예들이 있을 수 있다.
최근 디스플레이 장치는 고해상도와 넓은 화면 비율이 요구되고 있고, 또한 빠른 화면이 요구되는 게임 등이 보편화 됨에 따라 고속의 구동도 요구되고 있다. 이에 따라 짧아진 시간 동안 하나의 수평 라인을 구동하면서 많은 컬럼(column)을 구동하는 소스 구동 회로가 요구되고 있다.
이를 위해 렌더링(rendering) 기법과 디스플레이 패널의 디-멀티플렉서(de-multiplexer)를 이용하여 소스 구동 회로의 소스 채널들의 수를 감소시키고 있다. 그런데 하나의 수평 라인을 구동하기 위한 시간이 짧아짐으로 인해 스위치 저항의 영향이 더욱 커지고 있다.
본 실시예는 스위치 저항의 영향에 의한 안정 시간(settling time) 감소 및 칩 면적 증가를 최소화할 수 있는 소스 구동 회로를 제공하고, R, G, B 각각에 대응하는 감마 회로 대신 두 개의 감마 회로로 동일한 동작을 구현함으로써 칩 면적을 감소시킬 수 있는 소스 구동 회로를 제공하고자 한다.
도 1은 일 실시예에 따른 렌더링 구현을 위한 디스플레이 패널의 픽셀들을 도시한다.
도 1을 참고하면, 디스플레이 패널(100)은 레드, 그린, 블루, 그린 픽셀이 제1 수평 라인(HL1)에 반복적으로 배열되고, 블루, 그린, 레드, 그린 픽셀이 제2 수평 라인(HL2)에 반복적으로 배열된다. 이러한 픽셀들은 디스플레이 패널의 해상도에 따라 그 개수가 결정될 수 있다.
디스플레이 패널(100)은 고해상도일 수 있도록 많은 픽셀들이 배열된다. 소스 구동 회로는 고해상도의 디스플레이 패널(100)을 구동하기 위해 많은 소스 채널을 포함해야 한다. 소스 구동 회로는 렌더링 기법을 이용하여 적은 수의 소스 채널로 고해상도의 디스플레이 패널을 구동할 수 있다.
소스 구동 회로는 도 1에 도시된 디스플레이 패널(100)을 렌더링 기법으로 구동하기 위해 수평 라인의 변경에 따라 하나의 소스 채널에 대하여 레드 및 그린의 소스 구동 신호를 블루 및 그린의 소스 구동 신호로 변경하거나 블루 및 그린의 소스 구동 신호를 레드 및 그린의 소스 구동 신호로 변경해야 한다.
소스 구동 회로는 하나의 소스 채널에서 '레드 및 그린' 또는 '블루 및 그린'으로 소스 구동 신호를 변경하므로 적은 수의 소스 채널로 고해상도의 디스플레이 패널을 구동시킬 수 있다.
도 2는 일 실시예에 따른 렌더링 구현을 가능하게 하는 소스 구동 회로(200)를 도시한다.
도 2를 참고하면, 디스플레이 장치는 소스 구동 회로(200) 및 디스플레이 패널(100)을 포함하고, 소스 구동 회로(200)는 다수의 소스 채널들(CH1, CH2 ~ CH1079, CH1080) 및 제1 및 제2 감마 회로(32, 34)를 포함한다. 이하 설명의 편의를 위해, 소스 채널들 중 제1 소스 채널(CH1) 및 제2 소스 채널(CH)의 구성 및 동작으로 소스 구동 회로(200)를 설명한다.
제1 감마 회로(32)는 제1 감마 값들(GM1_ij)을 제1 소스 채널(CH1)에 출력한다. 이러한 제1 감마 회로(32)는 제1 소스 채널(CH1)과 대응되는 디스플레이 패널(100)의 제1 디-멀티플렉서(DE-MUX1)의 스위칭 동작에 맞추어 제1 감마 값들(GM1_ij)을 레드 또는 그린에 대응하는 값들로 변경한다.
제2 감마 회로(34)는 제2 감마 값들(GM2_ij)을 제2 소스 채널(CH2)에 출력한다. 이러한 제2 감마 회로(34)는 제2 소스 채널(CH2)과 대응되는 디스플레이 패널(100)의 제2 디-멀티플렉서(DE-MUX2)의 스위칭 동작에 따라 제2 감마 값들(GM2_ij)을 블루 또는 그린에 대응하는 값들로 변경한다.
제1 소스 채널(CH1)은 제1 디지털 영상 신호(DA1)에 응답하여 제1 감마 값들(GM1_ij) 중 하나를 제1 감마 신호(GMA1)로 선택하고, 제1 감마 신호(GMA1) 또는 제2 소스 채널(CH2)에 의해 선택된 제2 감마 신호(GMA2)를 제1 소스 구동 신호(S1)로서 디스플레이 패널(100)에 제공한다. 여기서, 제1 감마 신호(GMA1)는 제1 감마 회로(32)에 의해 설정된 레드 또는 그린에 대응하는 신호이고, 제2 감마 신호(GMA2)는 제2 감마 회로(34)에 의해 설정된 블루 또는 그린에 대응하는 신호이다.
제2 소스 채널(CH2)은 제2 디지털 영상 신호(DA2)에 응답하여 제2 감마 값들(GM2_ij) 중 하나를 제2 감마 신호(GM2)로 선택하고, 제2 감마 신호(GM2) 또는 제1 소스 채널(CH1)에 의해 선택된 제1 감마 신호(GMA1)를 제2 소스 구동 신호(S2)로서 디스플레이 패널(100)에 제공한다.
여기서, 제1 소스 채널(CH1)은 디스플레이 패널(100)의 수평 라인의 변동에 따라 렌더링 기법 구동을 위해 '레드 및 그린' 또는 '블루 및 그린'에 대응하는 값으로 제1 소스 구동 신호(S1)를 디스플레이 패널(100)의 제1 디-멀티플렉서(DE-MUX1)에 출력한다.
그리고, 제2 소스 채널(CH2)은 디스플레이 패널(100)의 수평 라인의 변동에 따라 렌더링 기법 구동을 위해 '블루 및 그린' 또는 '레드 및 그린'에 대응하는 값으로 제2 소스 구동 신호(S2)를 디스플레이 패널(100)의 제2 디-멀티플렉서(DE-MUX2)에 출력한다.
제1 소스 채널(CH1)은 제1 디지털 아날로그 컨버터(22) 및 제1 소스 증폭기(AMP1)를 포함한다.
제1 디지털 아날로그 컨버터(22)는 제1 디지털 영상 신호(DA1)에 응답하여 제1 감마 값들(GM1_ij) 중 하나를 제1 감마 신호(GMA1)로 선택하고, 이를 제1 소스 증폭기(AMP1)에 제공한다.
제1 소스 증폭기(AMP1)는 제1 감마 신호(GMA1)를 수신하고, 제1 감마 신호(GMA1) 또는 제2 소스 채널(CH2)의 제2 소스 증폭기(AMP2)로부터 제공되는 제2 감마 신호(GAM2)에 대응하는 신호(UP, DN)에 응답하여 제1 소스 구동 신호(S1)를 출력한다. 이러한 제1 소스 증폭기(AMP1)는 내부 스위치 회로의 스위칭 동작에 따라 '레드 및 그린' 또는 '블루 및 그린'에 대응하는 제1 소스 구동 신호(S1)를 디스플레이 패널(100)에 제공한다.
제2 소스 채널(CH2)은 제2 디지털 아날로그 컨버터(24) 및 제2 소스 증폭기(AMP2)를 포함한다.
제2 디지털 아날로그 컨버터(24)는 제2 디지털 영상 신호(DA2)에 응답하여 제2 감마 값들(GM2_ij) 중 하나를 제2 감마 신호(GMA2)로 선택하고, 이를 제2 소스 증폭기(AMP2)에 제공한다.
제2 소스 증폭기(AMP2)는 제2 감마 신호(GMA2)를 수신하고, 제2 감마 신호(GMA2) 또는 제1 소스 채널(CH2)의 제2 소스 증폭기(AMP2)로부터 제공되는 제1 감마 신호(GAM1)에 대응하는 신호(UP, DN)에 응답하여 제2 소스 구동 신호(S2)를 출력한다. 이러한 제2 소스 증폭기(AMP2)는 내부 스위치 회로의 스위칭 동작에 따라 '블루 및 그린' 또는 '레드 및 그린'에 대응하는 제2 소스 구동 신호(S2)를 디스플레이 패널(100)에 제공한다.
제1 및 제2 소스 증폭기(AMP1, AMP2)의 구성 및 동작에 대한 상세한 설명은 도 4 및 도 5의 설명에서 다시 설명하기로 한다.
도 3은 일 실시예에 따른 도 2에 도시된 감마 회로 및 소스 채널의 구동 타이밍도이다.
도 2 및 도 3을 참고하면, 제1 감마 회로(32)는 디스플레이 패널(100)의 제1 디-멀티플렉서(DE-MUX1)의 스위칭 동작에 맞추어 감마 값들을 레드 또는 그린에 대응하는 값들로 설정할 수 있다.
일례로, 제1 감마 회로(32)는 제1 스위칭 신호(SM1)에 따라 감마 값들을 레드에 대응하는 값으로 설정할 수 있고, 제2 스위칭 신호(SM2)에 따라 감마 값들을 그린에 대응하는 값으로 설정할 수 있다. 여기서, 제1 및 제2 스위칭 신호(SM1, SM2)는 렌더링 구현을 위해 디스플레이 패널(100)의 디-멀티플렉서(DE-MUX)들의 스위칭 동작을 제어하기 위한 신호로 정의될 수 있다.
제2 감마 회로(34)는 디스플레이 패널(100)의 제2 디-멀티플렉서(DE-MUX2)의 스위칭 동작에 맞추어 감마 값들을 레드 또는 그린에 대응하는 값들로 설정할 수 있다. 일례로, 제2 감마 회로(34)는 제1 스위칭 신호(SM1)에 따라 감마 값들을 블루에 대응하는 값으로 설정할 수 있고, 제2 스위칭 신호(SM2)에 따라 감마 값들을 그린에 대응하는 값으로 설정할 수 있다.
제1 소스 채널(CH1)은 제1 및 제2 제어 신호(STAT_1, STAT_2)에 따라 제1 소스 구동 신호(S1)를 '레드 및 그린' 또는 '블루 및 그린'에 대응하는 값으로 변경할 수 있다. 여기서, 제1 및 제2 제어 신호(STAT_1, STAT_2)는 렌더링을 구현하기 위해 디스플레이 패널(100)의 수평 라인의 변동에 따라 로직 레벨이 결정되는 신호로 정의될 수 있다.
제2 소스 채널(CH2)은 제1 및 제2 제어 신호(STAT_1, STAT_2)에 따라 제2 소스 구동 신호(S2)를 '블루 및 그린' 또는 '레드 및 그린'에 대응하는 값으로 변경할 수 있다.
제1 소스 채널(CH1)의 제1 소스 증폭기(AMP1)는 제1 및 제2 제어 신호(STAT_1, STAT_2)에 응답하여 블루 및 그린에 대응하는 제1 감마 신호(GMA1) 또는 레드 및 그린에 대응하는 제2 감마 신호(GMA2)를 이용하여 제1 소스 구동 신호(S1)의 값을 변경할 수 있다.
제2 소스 채널(CH2)의 제2 소스 증폭기(AMP2)는 제1 및 제2 제어 신호(STAT_1, STAT_2)에 응답하여 레드 및 그린에 대응하는 제2 감마 신호(GMA2) 또는 블루 및 그린에 대응하는 제1 감마 신호(GMA1)를 이용하여 제2 소스 구동 신호(S2)의 값을 변경할 수 있다.
도 4 및 도 5는 일 실시예에 따른 제1 및 제2 소스 증폭기의 회로도이다.
도 4를 참고하면, 제1 소스 증폭기(AMP1)는 제1 내부 증폭기(101), 제1 출력 회로(102), 제1 내지 제3 스위치 회로(103, 104, 105)를 포함한다.
제1 내부 증폭기(101)는 제1 감마 신호(GMA1)에 응답하여 풀업 및 풀다운 신호(UP, DN)를 출력한다. 제1 출력 회로(102)는 풀업 및 풀다운 신호(UP, DN)에 응답하여 제1 소스 구동 신호(S1)를 출력한다.
제1 스위치 회로(103)는 제1 내부 증폭기(101)와 제1 출력 회로(102) 사이에 위치하고, 스위칭 동작에 따라 제1 내부 증폭기(101)의 풀업 신호(UP) 또는 제2 소스 증폭기(AMP2)로부터의 풀업 신호(UP)를 제1 출력 회로(102)에 전달한다. 이러한 제1 스위치 회로(103)는 제1 및 제2 제어 신호(STAT_1, STAT_2, 도 3에 도시됨)에 응답하여 스위칭 동작을 수행한다.
제2 스위치 회로(104)는 제1 내부 증폭기(101)와 제1 출력 회로(102) 사이에 위치하고, 스위칭 동작에 따라 제1 내부 증폭기(101)의 풀다운 신호(DN) 또는 제2 소스 증폭기(AMP)로부터의 풀다운 신호(DN)를 제1 출력 회로(102)에 전달한다. 이러한 제2 스위치 회로(104)는 제1 및 제2 제어 신호(STAT_1, STAT_2)에 응답하여 스위칭 동작을 수행한다.
제3 스위치 회로(105)는 스위칭 동작에 따라 제1 소스 증폭기(AMP1)로부터 출력되는 제1 소스 구동 신호(S1) 또는 제2 소스 증폭기(AMP2)로부터 출력되는 제2 소스 구동 신호(S2)를 제1 내부 증폭기(101)의 부입력단(-)에 전달한다. 이러한 제3 스위치 회로(105)는 제1 및 제2 제어 신호(STAT_1, STAT_2)에 응답하여 스위칭 동작을 수행한다.
제1 내지 제3 스위치 회로(103, 104, 105)는 디스플레이 패널(100)의 수평 라인의 변동에 따라 로직이 결정되는 제1 및 제2 제어 신호(STAT_1, STAT_2)에 응답하여 스위칭 동작을 수행할 수 있다.
즉, 제1 소스 증폭기(AMP1)는 제1 내지 제3 스위치 회로(103, 104, 105)의 스위칭 동작에 따라 '레드 및 그린' 또는 '블루 및 그린'에 대응하는 제1 소스 구동 신호(S1)를 디스플레이 패널(100)에 출력한다.
제2 소스 증폭기(AMP2)는 제2 내부 증폭기(201), 제2 출력 회로(202), 제4 내지 제6 스위치 회로(203, 204, 205)를 포함한다.
제2 내부 증폭기(201)는 제2 감마 신호(GMA2)에 응답하여 풀업 및 풀다운 신호(UP, DN)를 출력한다. 제2 출력 회로(202)는 풀업 및 풀다운 신호(UP, DN)에 응답하여 제2 소스 구동 신호(S2)를 출력한다.
제4 스위치 회로(203)는 제2 내부 증폭기(201)와 제2 출력 회로(202) 사이에 위치하고, 스위칭 동작에 따라 제2 내부 증폭기(201)의 풀업 신호(UP) 또는 제1 소스 증폭기(AMP1)로부터의 풀업 신호(UP)를 제2 출력 회로(202)에 전달한다. 이러한 제2 스위치 회로(203)는 제1 및 제2 제어 신호(STAT_1, STAT_2)에 응답하여 스위칭 동작을 수행한다.
제5 스위치 회로(204)는 제2 내부 증폭기(201)와 제2 출력 회로(202) 사이에 위치하고, 스위칭 동작에 따라 제2 내부 증폭기(201)의 풀다운 신호(DN) 또는 제1 소스 증폭기(AMP)로부터의 풀다운 신호(DN)를 제2 출력 회로(202)에 전달한다. 이러한 제5 스위치 회로(204)는 제1 및 제2 제어 신호(STAT_1, STAT_2)에 응답하여 스위칭 동작을 수행한다.
제6 스위치 회로(205)는 스위칭 동작에 따라 제2 소스 증폭기(AMP2)로부터 출력되는 제2 소스 구동 신호(S2) 또는 제1 소스 증폭기(AMP1)로부터 출력되는 제1 소스 구동 신호(S1)를 제2 내부 증폭기(201)의 부입력단(-)에 전달한다. 이러한 제6 스위치 회로(205)는 제1 및 제2 제어 신호(STAT_1, STAT_2)에 응답하여 스위칭 동작을 수행한다.
제4 내지 제6 스위치 회로(203, 204, 205)는 디스플레이 패널(100)의 수평 라인의 변동에 따라 로직이 결정되는 제1 및 제2 제어 신호(STAT_1, STAT_2)에 응답하여 스위칭 동작을 수행할 수 있다.
즉, 제2 소스 증폭기(AMP2)는 제4 내지 제6 스위치 회로(203, 204, 205)의 스위칭 동작에 따라 '블루 및 그린' 또는 '레드 및 그린'에 대응하는 제2 소스 구동 신호(S2)를 디스플레이 패널(100)에 출력한다.
이와 같이 제1 및 제2 소스 증폭기(AMP1, AMP2)는 렌더링을 구현을 위해 내부의 스위칭 회로들의 스위칭 동작에 따라 제1 및 제2 소스 구동 신호(S1, S2)를 '레드 및 그린' 또는 '블루 및 그린'에 대응하는 값으로 변경할 수 있다.
도 4는 제1 소스 증폭기(AMP1)가 제1 감마 신호(GAM1)를 이용하여 제1 소스 구동 신호(S1)를 제공하고, 제2 소스 증폭기(AMP2)가 제2 감마 신호(GAM2)를 이용하여 제2 소스 구동 신호(S2)를 제공하는 동작을 나타낸다.
제1 감마 신호(GAM1)가 레드 및 그린에 대응하는 신호이고, 제2 감마 신호(GAM2)가 블루 및 그린에 대응하는 신호인 경우, 제1 소스 증폭기(AMP1)는 제1 감마 신호(GAM1)에 응답하여 레드 및 그린에 대응하는 제1 소스 구동 신호(S1)를 디스플레이 패널(100)에 제공하고, 제2 소스 증폭기(AMP2)는 제2 감마 신호(GAM2)에 응답하여 블루 및 그린에 대응하는 제2 소스 구동 신호(S2)를 디스플레이 패널(100)에 제공한다.
도 5는 제1 소스 증폭기(AMP1)가 제2 감마 신호(GAM2)를 이용하여 제1 소스 구동 신호(S1)를 제공하고, 제2 소스 증폭기(AMP2)가 제1 감마 신호(GAM2)를 이용하여 제2 소스 구동 신호(S2)를 제공하는 동작을 나타낸다.
제1 감마 신호(GAM1)가 레드 및 그린에 대응하는 신호이고, 제2 감마 신호(GAM2)가 블루 및 그린에 대응하는 신호인 경우, 제1 소스 증폭기(AMP1)는 제2 소스 증폭기(AMP2)로부터 제2 감마 신호(GAM2)에 대응하는 신호(UP, DN)에 응답하여 블루 및 그린에 대응하는 제1 소스 구동 신호(S1)를 디스플레이 패널(100)에 제공하고, 제2 소스 증폭기(AMP2)는 제1 소스 증폭기(AMP1)로부터 제1 감마 신호(GAM1)에 대응하는 신호(UP, DN)에 응답하여 레드 및 그린에 대응하는 제2 소스 구동 신호(S2)를 디스플레이 패널(100)에 제공한다.
도 6은 일 실시예에 따른 제1 소스 증폭기(AMP1)의 회로를 도시한다.
도 6을 참고하면, 제1 소스 증폭기(AMP1)는 내부 증폭기(101), 출력 회로(102), 스위치 회로(105) 및 스위치들(103a, 104a)을 포함한다. 내부 증폭기(101)는 레일 투 레일(Rail to Rail) 증폭기로 구성할 수 있으며, 각 스위치들은 전달 게이트 소자로 구성할 수 있다.
스위치 회로(105) 및 스위치들(103a, 104a)은 인에이블 신호(OEN, OENB)에 따라 온 및 오프가 결정될 수 있다. 일례로, 인에이블 신호(OEN, OENB)는 수평 라인의 변동에 대응하는 신호로 정의될 수 있다.
도 6에 도시된 스위치 회로(202) 및 스위치들(203a, 204a)은 제2 소스 증폭기(AMP2)의 내부 스위치들로 이해될 수 있다.
상술한 바와 같이, 본 실시예들은 소스 증폭기의 출력단에 위치한 스위치 단을 제거하여 스위치 저항의 영향으로 인한 안정 시간(settling time) 이슈를 제거할 수 있다.
또한, 실시예들은 소스 증폭기의 내부에 채널의 소스 구동 신호를 변경하기 위한 스위치를 구현함으로써 소스 증폭기의 안정 시간 감소 및 칩 면적 증가를 최소화할 수 있다.
또한, 실시예들은 R, G, B 각각에 대응하는 감마 회로 대신 두 개의 감마 회로를 이용하여 동일한 동작을 구현하므로 소스 구동 회로의 칩 면적을 감소시킬 수 있다.

Claims (15)

  1. 제1 감마 회로에서 수신한 제1 감마 값을 제1 감마 신호로 변환하는 제1 소스 채널; 및
    제2 감마 회로에서 수신한 제2 감마 값을 제2 감마 신호로 변환하는 제2 소스 채널;을 포함하며,
    상기 제1 소스 채널은 제1 소스 증폭기를 포함하고,
    상기 제1 소스 증폭기는,
    상기 제1 감마 신호에 응답하여 제1 풀업 및 제1 풀다운 신호를 출력하는 제1 내부 증폭기;
    상기 제1 풀업 및 제1 풀다운 신호 또는 상기 제2 소스 채널에서 제공하는 제2 풀업 및 제2 풀다운 신호에 응답하여 제1 소스 구동 신호를 출력하는 제1 출력 회로; 및
    상기 제1 내부 증폭기와 상기 제1 출력 회로를 연결하고, 상기 제1 감마 신호에 대응하는 상기 제1 풀업 및 제1 풀다운 신호 또는 다른 소스 채널의 제2 감마 신호에 대응하는상기 제2 풀업 및 상기 제2 풀다운 신호를 상기 출력 회로에 전달하는 제1 및 제2 스위치 회로;를 포함하며,
    상기 제2 소스 채널은 제2 소스 증폭기를 포함하고,
    상기 제2 소스 증폭기는,
    상기 제2 감마 신호에 응답하여 상기 제2 풀업 및 제2 풀다운 신호를 출력하는 제2 내부 증폭기;
    상기 제2 풀업 및 제2 풀다운 신호 또는 상기 제1 풀업 및 풀다운 신호에 응답하여 제2 소스 구동신호를 출력하는 제2 출력 회로; 및
    상기 제2 내부 증폭기와 상기 제2 출력 회로를 연결하고, 상기 제2 풀업 및 제2 풀다운 신호 또는 상기 제1 풀업 및 제1 풀다운 신호를 상기 제2 출력 회로에 전달하는 제5 및 제6 스위치 회로;를 포함하며,
    상기 제1 감마 회로는 상기 제1 소스 채널에 대응하는 디스플레이 패널의 제1 디멀티플렉서의 스위칭 동작에 따라 상기 제2 감마 값을 레드 또는 그린에 대응하는 값으로 변경하고,
    상기 제2 감마회로는 상기 제2 소스 채널에 대응하는 디스플레이 패널의 제2 디멀티플렉서의 스위칭 동작에 따라 상기 제2 감마 값을 블루 또는 그린에 대응하는 값으로 변경하는 소스 구동 회로.
  2. 제 1 항에 있어서,
    상기 제1 소스 증폭기는 상기 제1 소스 구동 신호 또는 상기 제2 소스 구동 신호를 상기 제1 내부 증폭기에 피드백하는 제3 스위치 회로;를 더 포함하고,
    상기 제2 소스 증폭기는 상기 제2 소스 구동 신호 또는 상기 제1 소스 구동 신호를 상기 제2 내부 증폭기에 피드백하는 제4 스위치 회로;를 더 포함하는 소스 구동 회로.
  3. 제 1 항에 있어서,
    상기 제1 및 제2 스위치 회로는 스위칭 동작에 의해 상기 제1 풀업 및 제1 풀다운 신호 또는 상기 제2 풀업 및 제2 풀다운 신호를 상기 제1 출력 회로에 전달하고,
    상기 제5 및 제6 스위치 회로는 스위칭 동작에 의해 상기 제2 풀업 및 제2 풀다운 신호 또는 상기 제1 풀업 및 제1 풀다운 신호를 상기 제2 출력 회로에 전달하는 소스 구동 회로.
  4. 삭제
  5. 삭제
  6. 제 3 항에 있어서,
    상기 제1 소스 구동 신호는 상기 제1 및 제2 스위치 회로의 스위칭 동작에 따라 '레드 및 그린' 또는 '블루 및 그린'에 대응하는 신호로 설정되고,
    상기 제2 소스 구동 신호는 상기 제5 및 제6 스위치 회로의 스위칭 동작에 따라 '블루 및 그린' 또는 '레드 및 그린'에 대응하는 신호로 설정되는 소스 구동 회로.
  7. 제1 감마 회로에서 수신한 제1 감마 값을 제1 감마 신호로 변환하는 제1 디지털 아날로그 컨버터;
    제2 감마 회로에서 수신한 제2 감마 값을 제2 감마 신호로 변환하는 제2 디지털 아날로그 컨버터;
    상기 제1 감마 신호를 수신하고, 상기 제1 감마 신호에 대응하는 제1 풀업 및 제1 풀다운 신호 또는 상기 제2 감마 신호에 대응하는 제2 풀업 및 제2 풀다운 신호를 이용하여 제1 소스 구동 신호를 '레드 및 그린' 또는 '블루 및 그린'에 대응하는 신호로 변경하는 제1 소스 증폭기; 및
    상기 제2 감마 신호를 수신하고, 상기 제2 풀업 및 제2 풀다운 신호 또는 상기 제1 풀업 및 제1 풀다운 신호를 이용하여 제2 소스 구동 신호를 '블루 및 그린' 또는 '레드 및 그린'에 대응하는 신호로 변경하는 제2 소스 증폭기;
    를 포함하며,
    상기 제1 감마 회로는 제1 소스 채널에 대응하는 디스플레이 패널의 제1 디멀티플렉서의 스위칭 동작에 따라 상기 제2 감마 값을 레드 또는 그린에 대응하는 값으로 변경하고,
    상기 제2 감마회로는 제2 소스 채널에 대응하는 디스플레이 패널의 제2 디멀티플렉서의 스위칭 동작에 따라 상기 제2 감마 값을 블루 또는 그린에 대응하는 값으로 변경하는 소스 구동 회로.
  8. 제 7 항에 있어서,
    상기 제1 소스 증폭기는,
    상기 제1 감마 신호에 응답하여 상기 제1 풀업 및 상기 제1 풀다운 신호를 출력하는 제1 내부 증폭기;
    상기 제1 풀업 및 상기 제1 풀다운 신호에 응답하여 상기 제1 소스 구동 신호를 출력하는 제1 출력 회로;
    상기 제1 내부 증폭기와 상기 제1 출력 회로 사이에 위치하고, 상기 제1 풀업 신호 또는 상기 제2 소스 증폭기로부터 상기 제2 풀업 신호를 상기 제1 출력 회로에 전달하는 제1 스위치 회로; 및
    상기 제1 내부 증폭기와 상기 제1 출력 회로 사이에 위치하고, 상기 제1 풀다운 신호 또는 상기 제2 소스 증폭기로부터 상기 제2 풀다운 신호를 상기 제1 출력 회로에 전달하는 제2 스위치 회로;
    를 포함하는 소스 구동 회로.
  9. 제 8 항에 있어서, 상기 제1 소스 증폭기는,
    상기 제1 소스 구동 신호 또는 상기 제2 소스 구동 신호를 상기 제1 내부 증폭기에 피드백하는 제3 스위치 회로;를 더 포함하는 소스 구동 회로.
  10. 제 7 항에 있어서,
    상기 제2 소스 증폭기는,
    상기 제2 감마 신호에 응답하여 상기 제2 풀업 및 상기 제2 풀다운 신호를 출력하는 제2 내부 증폭기;
    상기 제2 풀업 및 상기 제2 풀다운 신호에 응답하여 상기 제2 소스 구동 신호를 출력하는 제2 출력 회로;
    상기 제2 내부 증폭기와 상기 제2 출력 회로 사이에 위치하고, 상기 제2 풀업 신호 또는 상기 제1 소스 증폭기로부터 상기 제1 풀업 신호를 상기 제2 출력 회로에 전달하는 제5 스위치 회로; 및
    상기 제2 내부 증폭기와 상기 제2 출력 회로 사이에 위치하고, 상기 제2 풀다운 신호 또는 상기 제1 소스 증폭기로부터 상기 제1 풀다운 신호를 상기 제2 출력 회로에 전달하는 제6 스위치 회로;
    를 포함하는 소스 구동 회로.
  11. 제 10 항에 있어서, 상기 제2 소스 증폭기는,
    상기 제2 소스 구동 신호 또는 상기 제1 소스 구동 신호를 상기 제2 내부 증폭기에 피드백하는 제4 스위치 회로;를 더 포함하는 소스 구동 회로.
  12. 삭제
  13. 삭제
  14. 제 8 항에 있어서,
    상기 제1 소스 구동 신호는 상기 제1 및 제2 스위치 회로의 스위칭 동작에 따라 '레드 및 그린' 또는 '블루 및 그린'에 대응하는 신호로 선택되는 소스 구동 회로.
  15. 제 10 항에 있어서,
    상기 제2 소스 구동 신호는 상기 제5 및 제6 스위치 회로의 스위칭 동작에 따라 '레드 및 그린' 또는 '블루 및 그린'에 대응하는 신호로 선택되는 소스 구동 회로.
KR1020180168328A 2018-12-24 2018-12-24 소스 구동 회로 KR102611010B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020180168328A KR102611010B1 (ko) 2018-12-24 2018-12-24 소스 구동 회로
US16/717,641 US10964249B2 (en) 2018-12-24 2019-12-17 Source driving circuit
CN201911310596.4A CN111354290B (zh) 2018-12-24 2019-12-18 源极驱动电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020180168328A KR102611010B1 (ko) 2018-12-24 2018-12-24 소스 구동 회로

Publications (2)

Publication Number Publication Date
KR20200078950A KR20200078950A (ko) 2020-07-02
KR102611010B1 true KR102611010B1 (ko) 2023-12-07

Family

ID=71098769

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020180168328A KR102611010B1 (ko) 2018-12-24 2018-12-24 소스 구동 회로

Country Status (3)

Country Link
US (1) US10964249B2 (ko)
KR (1) KR102611010B1 (ko)
CN (1) CN111354290B (ko)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20090040165A1 (en) * 2007-08-08 2009-02-12 Nec Electronics Corporation Amplifying circuit and display unit
US20100231569A1 (en) * 2009-03-11 2010-09-16 Nec Electronics Corporation Display panel driver and display apparatus using the same
US20180286317A1 (en) * 2017-03-30 2018-10-04 Anapass Inc. Method of driving display, display device, and source driver

Family Cites Families (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3056085B2 (ja) * 1996-08-20 2000-06-26 日本電気株式会社 マトリクス型液晶表示装置の駆動回路
JP4744686B2 (ja) * 2000-12-06 2011-08-10 ルネサスエレクトロニクス株式会社 演算増幅器
US7307644B2 (en) * 2002-06-12 2007-12-11 Ati Technologies, Inc. Method and system for efficient interfacing to frame sequential display devices
US7292217B2 (en) * 2004-03-18 2007-11-06 Novatek Microelectronics Corp. Source driver and liquid crystal display using the same
TWI310926B (en) * 2005-01-24 2009-06-11 Himax Tech Inc Source driver and source driving method
KR100706580B1 (ko) * 2005-07-13 2007-04-13 삼성전자주식회사 저전압 차동 신호 수신기 및 그 종단 저항값 설정 방법
US8552955B2 (en) * 2006-02-07 2013-10-08 Novatek Microelectronics Corp. Receiver for an LCD source driver
US7551030B2 (en) * 2007-02-08 2009-06-23 Samsung Electronics Co., Ltd. Two-stage operational amplifier with class AB output stage
JP4466735B2 (ja) * 2007-12-28 2010-05-26 ソニー株式会社 信号線駆動回路および表示装置、並びに電子機器
US7714652B2 (en) * 2008-04-07 2010-05-11 Semiconductor Components Industries, Llc Method for adjusting threshold voltage and circuit therefor
JP5236434B2 (ja) * 2008-11-21 2013-07-17 ラピスセミコンダクタ株式会社 表示パネルの駆動電圧出力回路
KR20100078386A (ko) * 2008-12-30 2010-07-08 주식회사 동부하이텍 디스플레이 장치 및 그의 소스 라인 구동 방법
KR20130130327A (ko) * 2012-05-22 2013-12-02 주식회사 실리콘웍스 Pmic에 집적되는 감마 신호 구동 회로
JP2016066065A (ja) * 2014-09-05 2016-04-28 株式会社半導体エネルギー研究所 表示装置、および電子機器
KR20170070691A (ko) 2015-12-14 2017-06-22 주식회사 실리콘웍스 디스플레이 구동 장치의 출력 회로
KR102496120B1 (ko) 2016-02-26 2023-02-06 주식회사 엘엑스세미콘 디스플레이 구동 장치
WO2017164080A1 (ja) * 2016-03-23 2017-09-28 シャープ株式会社 カラー画像表示装置およびカラー画像表示方法
WO2018042288A1 (en) * 2016-08-30 2018-03-08 Semiconductor Energy Laboratory Co., Ltd. Receiver for receiving differential signal, ic including receiver, and display device
KR102656686B1 (ko) * 2016-11-21 2024-04-11 엘지디스플레이 주식회사 평판 패널 표시 장치의 데이터 구동 회로
KR20180078996A (ko) 2016-12-30 2018-07-10 엘지디스플레이 주식회사 표시 장치의 데이터 구동 회로
CN106710560B (zh) * 2017-02-28 2019-08-23 昆山龙腾光电有限公司 用于显示面板的驱动电路及显示装置
KR101996646B1 (ko) * 2017-03-30 2019-10-01 주식회사 아나패스 디스플레이 구동 방법 및 디스플레이 구동 장치
KR102530074B1 (ko) 2017-04-28 2023-05-09 삼성전자주식회사 디스플레이 구동 회로 및 이의 동작 방법

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20090040165A1 (en) * 2007-08-08 2009-02-12 Nec Electronics Corporation Amplifying circuit and display unit
US20100231569A1 (en) * 2009-03-11 2010-09-16 Nec Electronics Corporation Display panel driver and display apparatus using the same
US20180286317A1 (en) * 2017-03-30 2018-10-04 Anapass Inc. Method of driving display, display device, and source driver

Also Published As

Publication number Publication date
CN111354290A (zh) 2020-06-30
US20200202765A1 (en) 2020-06-25
KR20200078950A (ko) 2020-07-02
US10964249B2 (en) 2021-03-30
CN111354290B (zh) 2024-05-28

Similar Documents

Publication Publication Date Title
JP2981883B2 (ja) 液晶表示装置の駆動装置
CN101645247B (zh) 包含具有多个反馈回路的输出缓冲器的源极驱动器
US7151520B2 (en) Liquid crystal driver circuits
KR100864917B1 (ko) 액정표시장치의 데이터 구동 장치 및 방법
CN101650928B (zh) 计算机、双模式dp和hdmi传输装置及其使用方法
US7180438B2 (en) Source driving device and timing control method thereof
GB2509600A (en) Driving integrated circuit compatible with display panels having different pixle arrangments
US11094287B2 (en) Data driving circuit and driving method thereof, data driving system and display device
US20100164924A1 (en) Bias control circuit, source driver, and liquid crystal display device
WO2016123840A1 (zh) 源极驱动电路
US20070103349A1 (en) Lvds and tmds dualfunction device
CN112669781B (zh) 显示处理方法、显示处理装置及显示面板
KR102611010B1 (ko) 소스 구동 회로
US8384641B2 (en) Amplifier circuit and display device including same
JP4911794B2 (ja) 受信回路、受信システム
US20150381197A1 (en) Driving voltage generator and digital to analog converter
CN111354289B (zh) 源极驱动电路
JP2016148710A (ja) ドライバー、電気光学装置及び電子機器
US20120075263A1 (en) Driving circuit and operating method thereof
CN108055480A (zh) 一种单路视频信号输入多开窗显示器
TWI668684B (zh) 源極驅動器及其運作方法
KR20010076851A (ko) 엘시디 소스 드라이버
KR100393670B1 (ko) 대형 화면용 액정 표시 장치를 위한 인터페이스장치
KR20230102599A (ko) 감마전압 생성회로 및 이를 포함하는 발광표시장치
CN101364389A (zh) 驱动电路、平面显示面板及平面显示装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant