JP2004134533A - 半導体装置の製造方法、半導体装置、電気光学装置及び電子機器 - Google Patents

半導体装置の製造方法、半導体装置、電気光学装置及び電子機器 Download PDF

Info

Publication number
JP2004134533A
JP2004134533A JP2002296665A JP2002296665A JP2004134533A JP 2004134533 A JP2004134533 A JP 2004134533A JP 2002296665 A JP2002296665 A JP 2002296665A JP 2002296665 A JP2002296665 A JP 2002296665A JP 2004134533 A JP2004134533 A JP 2004134533A
Authority
JP
Japan
Prior art keywords
film
semiconductor
semiconductor film
crystallization
manufacturing
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2002296665A
Other languages
English (en)
Other versions
JP4626796B2 (ja
Inventor
Mitsutoshi Miyasaka
宮坂 光敏
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Seiko Epson Corp
Original Assignee
Seiko Epson Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Epson Corp filed Critical Seiko Epson Corp
Priority to JP2002296665A priority Critical patent/JP4626796B2/ja
Publication of JP2004134533A publication Critical patent/JP2004134533A/ja
Application granted granted Critical
Publication of JP4626796B2 publication Critical patent/JP4626796B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Landscapes

  • Liquid Crystal (AREA)
  • Thin Film Transistor (AREA)
  • Recrystallisation Techniques (AREA)

Abstract

【課題】面方位が制御された結晶粒からなる半導体膜を用いて半導体素子を形成することを可能とする半導体装置の製造方法を提供すること。
【解決手段】金属含有物質から成り半導体膜の結晶化を促進する結晶化促進膜(11)を基板(10)上に形成する結晶化促進膜形成工程と、基板(10)上に下地絶縁膜(12)を堆積する下地絶縁膜堆積工程と、下地絶縁膜(12)に微細孔(13)を開け、当該微細孔(13)の底部に結晶化促進膜(11)を露出させる微細孔形成工程と、下地絶縁膜(12)及び微細孔(13)内に半導体膜(14)を堆積する半導体膜堆積工程と、基板(10)に熱処理を施し、半導体膜(14)の微細孔(13)の底部付近を含む領域を固相状態にて結晶化させて結晶成分含有半導体膜を得る熱処理工程と、微細孔(13)内の結晶成分含有半導体膜を起点として半導体膜(14)を溶融結晶化させて結晶性半導体膜(18)を得る溶融結晶化工程と、を含む。
【選択図】  図2

Description

【0001】
【産業上の利用分野】
本発明は、薄膜トランジスタ等の半導体素子を含んで構成される半導体装置及び電気光学装置の製造方法と当該製造方法を用いて製造される半導体装置、電気光学装置及び電子機器に関する。
【0002】
【従来の技術】
液晶表示装置やEL(エレクトロルミネセンス)表示装置などの電気光学装置においては、薄膜トランジスタ等の半導体素子を含んで構成される薄膜回路を用いて画素のスイッチングなどを行っている。従来の薄膜トランジスタは、非晶質シリコン膜を用いて、活性領域(チャネル形成領域)を形成している。また、多結晶シリコン膜を用いて活性領域を形成した薄膜トランジスタも実用化されている。多結晶シリコン膜を用いることにより、非晶質シリコン膜を用いた場合に比較して移動度などの電気的特性が向上し、薄膜トランジスタの性能を向上させることができる。
【0003】
また、薄膜トランジスタの性能を更に向上させるために、大きな結晶粒からなる半導体膜を形成し、薄膜トランジスタの形成領域内に結晶粒界が入り込まないようにする技術が検討されている。例えば、基板上に微細な穴(微細孔)を形成し、この微細孔を結晶成長の起点として半導体膜の結晶化を行うことにより、数μm程度のシリコンの結晶粒を形成する技術がいくつかの文献において提案されていた(非特許文献1及び非特許文献2)。これらの技術を用いて形成される、大きな結晶粒を含むシリコン膜を用いて薄膜トランジスタを形成することにより、移動度等の電気的特性に優れた薄膜トランジスタを実現することが可能になる。
【0004】
【非特許文献1】
「Single Crystal Thin Film Transistors」, IBM TECHNICAL DISCLOSURE BULLETIN Aug.1993 pp257−258
【0005】
【非特許文献2】
「Advanced Excimer−Laser Crystallization Techniques of Si Thin−Film ForLocation Control of Large Grain on Glass 」, R.Ishihara等, proc.SPIE 2001, vol.4295, p.14〜23
【0006】
【発明が解決しようとする課題】
上述した従来の方法では、数μm程度の大きな結晶粒を形成することが可能となるものの、得られる結晶粒の面方位については制御されておらず、それぞれの結晶粒の面方位についてランダムな状態となっていた。薄膜トランジスタの電気的特性の更なる向上を図るために、結晶粒の面方位を制御して半導体膜を形成することが可能な製造方法の確立が望まれている。
【0007】
よって、本発明は、面方位が制御された結晶粒からなる半導体膜を用いて半導体素子を形成することを可能とする半導体装置の製造方法を提供することを目的とする。
【0008】
また、本発明は、電気的特性の良好な半導体装置を提供することを目的とする。
【0009】
【課題を解決するための手段】
上記目的を達成するために、本発明の製造方法は、基板上に半導体素子を形成する半導体装置の製造方法であって、金属含有物質から成り半導体膜の結晶化を促進する結晶化促進膜を基板上に形成する結晶化促進膜形成工程と、上記基板上に結晶化促進膜を覆うように下地絶縁膜を堆積する下地絶縁膜堆積工程と、結晶化促進膜上の下地絶縁膜に微細孔を開け、当該微細孔の底部に結晶化促進膜を露出させる微細孔形成工程と、下地絶縁膜及び微細孔内に半導体膜を堆積する半導体膜堆積工程と、上記基板に熱処理を施し、半導体膜の微細孔の底部付近を含む領域を固相状態にて結晶化させて結晶成分含有半導体膜を得る熱処理工程と、微細孔内の結晶成分含有半導体膜を起点として半導体膜を溶融結晶化させて結晶性半導体膜を得る溶融結晶化工程と、を含む。
【0010】
半導体膜の結晶化を行う際の起点としての微細孔内に、金属含有物質からなる結晶化促進材料と半導体膜とを固相状態にて結晶化させて結晶成分含有半導体膜を形成しているので、その後に半導体膜の溶融結晶化を行うことにより、微細孔を略中心とする範囲に結晶粒が大きく、かつ面方位の制御された半導体膜(結晶性半導体膜)を形成することが可能になる。この略単結晶状態と見なせ、かつ面方位も制御された良質な半導体膜を用いて半導体素子を形成することにより、半導体装置の高性能化を図ることが可能になる。
【0011】
ここで本明細書において「略単結晶」とは、結晶粒が単一である場合のみならずこれに近い状態、すなわち、複数の結晶が組み合わさっていてもその数が少なく、半導体薄膜の性質の観点からほぼ単結晶により形成された半導体薄膜と同等の性質を備えている場合も含む。
【0012】
また、本発明に係る製造方法は、結晶性半導体膜を使用して半導体素子を形成する素子形成工程を更に含むことが好ましい。ここで本明細書において「半導体素子」とは、各種トランジスタやダイオード、抵抗、インダクタ、キャパシタ、その他の能動素子・受動素子を問わず、N型やP型半導体の組み合わせにより製造可能な素子を含む。また本明細書において「半導体装置」とは、上記半導体素子を含んで構成される装置であり、例えば集積回路等を含む装置である。本発明に係る結晶性半導体膜を用いることにより、電気的特性に優れた半導体素子、半導体装置を得ることが可能となる。
【0013】
上述した結晶化促進膜は、遮光性を有し、結晶性半導体膜に形成すべき半導体素子の下方に当該半導体素子の少なくとも一部を遮蔽するようにパターニングして形成されることが好ましい。これにより、半導体素子の少なくとも一部(例えば、薄膜トランジスタであれば活性領域等)に対する光の入射を結晶化促進膜によって遮り、半導体膜に光励起による起電力や暗電流の発生を防ぐことが可能となる。
【0014】
上述した結晶化促進材料はニッケル、鉄、コバルト、白金、パラジウムのうちいずれかを含む物質とすることが好適である。また、結晶化促進材料は珪素化合物(シリサイド)とすることも好適である。このような結晶化促進材料を用いることにより、結晶粒の面方位を効果的に制御することが可能になる。
【0015】
また、微細孔は孔の深さと孔径との比が2.75よりも大きくなるように形成することが好ましい。より好ましくは、微細孔は孔の深さと孔径との比が5よりも大きくなるように形成するとよい。更に好ましくは、微細孔は孔の深さと孔径との比が11よりも大きくなるように形成するとよい。上記した条件で微細孔を形成することにより、微細孔の上部へ表れる結晶粒の結晶方位を特定の方向へ優先的に揃えることが可能となり、半導体膜の結晶化を行う際には、微細孔の上部に表れた結晶粒の面方位に基づいて、半導体膜の面方位を整えることが可能となる。
【0016】
また、微細孔の孔径は45nm以上190nm以下とすることが好ましい。この条件で微細孔を形成することにより、微細孔内で1つの結晶核を優先的に成長させる作用をより確実に得ることが可能となる。
【0017】
上述した半導体膜堆積工程において堆積される半導体膜は、その膜厚を30nm以上100nm以下とすることが好適である。また当該半導体膜の厚みは微細孔の孔径の0.52倍以上0.67倍以下とすることが好適である。このような条件で半導体膜を堆積することにより、溶融結晶化の際に結晶化の進む方向をほぼ半導体膜の膜厚方向と略直交する方向のみにし、他の方向へ結晶化が進みにくくすることが可能となり、結晶性半導体膜のより一層の均質化を図ることができる。
【0018】
また、半導体膜形成工程において成膜される半導体膜は珪素(シリコン)を主構成元素とすることが好ましい。係る半導体膜としては、例えば非晶質又は多晶質のシリコン膜を用いることが好適である。これにより、微細孔を略中心とした範囲に略単結晶状態であり、かつ面方位の制御された良質なシリコン膜を形成し、この良質なシリコン膜を用いて半導体素子を形成することが可能になる。
【0019】
上述した熱処理は、300℃以上550℃以下の温度で行うことが好ましい。熱処理の温度の下限を300℃程度とするのは、半導体膜と結晶化促進材料の化合物を必要十分に形成するためである。また、熱処理の温度の上限を550℃程度とするのは以下のような理由による。すなわち、電気光学装置などに用いられる半導体装置を形成する場合には、材料コスト等の観点から、絶縁基板として安価なガラス基板(例えばソーダ石灰ガラス等)を用いることが多い。この場合に、ソーダ石灰ガラス等の一般的に用いられるガラスの軟化点は550℃程度であるので、製造プロセス中に加えられる熱によって絶縁基板の軟化を生じないようにするために、絶縁基板に加わる温度の上限を軟化点に対応して550℃程度としておく必要があるからである。
【0020】
また、上記熱処理における処理時間t(秒)は、処理温度T(℃)、ボルツマン定数k=8.617×10−5eV・K−1、ε=0.783eV、t=1.59×10−3(秒)としたときに、
t≧t・exp{ε/k(T+273.16)}、
の関係を満たすように設定するとよい。これにより、熱処理の処理時間を的確に設定することが可能となる。ここで、上記「処理温度」とは、基本的には、熱処理の対象となる基板の基板温度を示すが、工業的な便宜上、基板に熱を加えるための高温炉等の容器内の温度をもって代用してもよい。この場合には、実験等を行い、雰囲気温度T(℃)の容器内に基板を置いてからどの程度の時間を経過すると基板温度が雰囲気温度とほぼ同じになるかを予め確かめておき、当該時間が経過して基板温度がほぼT(℃)となった時点から、上記計算式により求められる処理時間t(秒)の計測を開始するとよい。
【0021】
また、半導体膜の溶融結晶化はレーザ照射によって行うことが好適である。これにより、溶融結晶化を効率よく行うことが可能となる。用いるレーザとしては、エキシマレーザ、固体レーザ、ガスレーザなど種々のものが考えられる。
【0022】
また、上記溶融結晶化は、微細孔以外の領域にある半導体膜が膜厚方向全域に渡って溶融する条件にて行われることが好ましい。また当該溶融結晶化は、微細孔内にある結晶成分含有半導体膜が膜厚方向全域に渡って溶融しない条件にて行われることが更に好ましい。このような条件を満たすことにより、半導体膜の溶融結晶化をより良好に行うことが可能となる。
【0023】
また本発明は、上述した製造方法を用いて製造される半導体装置でもある。具体的には、本発明に係る半導体装置は、絶縁基板上に形成された半導体素子を含む半導体装置であって、当該半導体素子はこの半導体素子の配置位置から広がって溶融結晶化した、少なくとも半導体素子の素子領域に相当する大きさの大結晶粒の結晶性半導体膜を用いて形成されており、当該結晶性半導体膜は半導体素子の配置位置に応じて絶縁基板上に形成された微細孔を起点として結晶化が行われ、当該微細孔の底部には金属含有物質からなり半導体膜の結晶化を促進する結晶化促進膜が配置されている。
【0024】
上述した本発明に係る半導体装置は、特に電気光学装置に用いて好適である。具体的には、本発明に係る半導体装置を所望の配置状態(例えばマトリクス状)に配設し、画素を駆動する駆動素子として用いて電気光学装置を構成することにより、性能のよい電気光学装置を得ることが可能となる。そして、このような電気光学装置を用いることにより、品質のよい電子機器を構成することが可能になる。
【0025】
ここで本明細書において「電気光学装置」とは、本発明に係る半導体装置を備え、電気的作用によって発光するあるいは外部からの光の状態を変化させる電気光学素子を備えた装置一般をいい、自ら光を発するものと外部からの光の透過を制御するもの双方を含む。例えば、電気光学素子として、液晶素子、電気泳動粒子が分散した分散媒体を有する電気泳動素子、EL(エレクトロルミネッセンス)素子、電界の印加により発生した電子を発光板に当てて発光させる電気放出素子を備えた表示装置等をいう。
【0026】
また本明細書において「電子機器」とは、本発明に係る半導体装置を備えた一定の機能を有する機器一般をいい、例えば電気光学装置やメモリを備えて構成される。その構成には特に限定がないが、例えば、携帯電話、ビデオカメラ、パーソナルコンピュータ、ヘッドマウントディスプレイ、リア型またはフロント型のプロジェクター、表示機能付きファックス装置、デジタルカメラのファインダ、携帯型TV、DSP装置、PDA(携帯型情報端末)、電子手帳、ICカード、電光掲示板、宣伝広告用ディスプレイ等が含まれる。
【0027】
また、本発明は、複数の電気光学素子と当該電気光学素子のそれぞれを駆動するための複数の半導体素子とを含む電気光学装置の製造方法であって、金属含有物質から成り半導体膜の結晶化を促進する結晶化促進膜を基板上に形成する結晶化促進膜形成工程と、上記基板上に結晶化促進膜を覆うように下地絶縁膜を堆積する下地絶縁膜堆積工程と、結晶化促進膜上の下地絶縁膜に微細孔を開け、当該微細孔の底部に結晶化促進膜を露出させる微細孔形成工程と、下地絶縁膜及び微細孔内に半導体膜を堆積する半導体膜堆積工程と、基板に熱処理を施し、半導体膜の微細孔の底部付近を含む領域を固相状態にて結晶化させて結晶成分含有半導体膜を得る熱処理工程と、微細孔内の結晶成分含有半導体膜を起点として半導体膜を溶融結晶化させて結晶性半導体膜を得る溶融結晶化工程と、当該結晶性半導体膜を用いて半導体素子を形成する素子形成工程と、基板上に当該半導体素子によって駆動されるべき電気光学素子を形成する電気光学素子形成工程と、を含む。そして、上記結晶化促進膜として遮光性を有するものを用いており、当該結晶化促進膜は、電気光学素子のそれぞれにより形成される複数の表示領域の相互間を遮光すると共に半導体素子の少なくとも一部への光入射を抑制する遮光膜として機能するようにパターニングして形成される。
【0028】
半導体膜の結晶化を行う際の起点としての微細孔内に、金属含有物質からなる結晶化促進材料と半導体膜とを固相状態にて結晶化させて結晶成分含有半導体膜を形成しているので、その後に半導体膜の溶融結晶化を行うことにより、微細孔を略中心とする範囲に結晶粒が大きく、かつ面方位の制御された半導体膜(結晶性半導体膜)を形成することが可能になる。この略単結晶状態と見なせ、かつ面方位も制御された良質な半導体膜を用いることにより特性のよい半導体素子を形成することが可能となり、当該半導体素子を用いて電気光学装置を構成することにより、電気光学装置の高性能化を図ることが可能になる。また、結晶化促進膜として遮光性を有するものを用いるようにし、各表示領域の相互間を遮光して画素間の光漏れを防ぐための遮光膜を兼ねるようにパターニングしているので、製造工程を簡略化することが可能となる。また、結晶化促進膜により遮光膜の機能を兼ねていることから、半導体膜の結晶性を向上させるために結晶化促進膜を設けることによる構造の複雑化を回避することが可能となる。更には、遮光性を有する結晶化促進膜によって半導体素子の少なくとも一部(例えば、薄膜トランジスタであれば活性領域等)に対する光の入射を抑制するように構成しているので、半導体膜に光励起による起電力や暗電流の発生を防ぐことが可能となる。
【0029】
上述した微細孔形成工程において、微細孔は半導体素子のそれぞれが形成されるべき領域内又は当該領域近傍にのみ形成されることが好ましい。これにより、所望の領域(すなわち半導体素子を形成したい領域)に対して的確に結晶性半導体膜を形成することが可能となる。
【0030】
また、上記結晶化促進膜は表示領域の縁辺部近傍を覆うように形成されることが好ましい。これにより、表示領域の縁辺部及びその近傍において生じやすい出射光の乱れによる悪影響を回避することが可能となる。
【0031】
なお、本発明に係る電気光学装置の製造方法における好適な諸条件、具体的には、(1)結晶化促進膜として好適なもの、(2)微細孔の形状(孔の深さと孔径との比など)、(3)半導体膜堆積構成において堆積される半導体膜の膜厚や膜材料、(4)熱処理の温度や処理時間、(5)半導体膜の溶融結晶化の方法、等については、上述した本発明に係る半導体装置の製造方法において説明した内容と同様である。
【0032】
また、本発明は上記製造方法によって製造される電気光学装置を含んで構成される電子機器である。本発明に係る電気光学装置を用いることにより、品質のよい電子機器を構成することが可能になる。なお本明細書における「電気光学装置」及び「電子機器」の内容については上述した通りである。
【0033】
【発明の実施の形態】
以下、本発明の実施の形態について図面を参照して説明する。
【0034】
<第1の実施形態>
図1及び図2は、第1の実施形態の半導体装置の製造方法について説明する図である。
【0035】
(結晶化促進膜形成工程)
図1(a)に示すように、ガラス等の絶縁材料からなる基板10上に、金属含有物質からなり半導体膜の結晶化を促進する性質を有する結晶化促進膜としてのニッケル膜11を形成する。ニッケル膜11はプラズマ化学気相堆積法(PECVD法)、低圧化学気相堆積法(LPCVD法)、スパッタリング法等の物理気相堆積法によって成膜可能である。なお、金属含有物質として、コバルト、白金、パラジウム及びタングステンのうち何れかを含む物質、あるいは珪素化合物(シリサイド)を用いてもよい。基板10を構成する絶縁材料もガラスに限定されるものではない。
【0036】
また結晶化促進膜は、遮光性を有するものを用いて、その上側に形成される半導体素子の少なくとも一部を遮蔽するようにパターニングして形成されることが望ましく、本実施形態でもそのようにしてニッケル膜11をパターニングしている。ニッケル膜11と半導体素子との位置関係については後述する。かかる構成とすることにより、半導体素子の少なくとも一部(例えば、薄膜トランジスタであれば活性領域等)に対する光の入射を結晶化促進膜によって遮り、半導体膜に光励起による起電力や暗電流の発生を防ぐことが可能となる。
【0037】
(下地絶縁膜堆積工程)
次に、図1(b)に示すように、基板10及びニッケル膜11を覆うようにして下地絶縁膜としての酸化シリコン膜12を堆積する。酸化シリコン膜12はPECVD法、LPCVD法、スパッタリング法等により成膜可能である。例えば本実施形態では、PECVD法により厚さ100nm程度の酸化シリコン膜12を堆積する。
【0038】
(微細孔形成工程)
次に、図1(c)に示すように、ニッケル膜11上の酸化シリコン膜12に微細孔13を開け、当該微細孔13の底部にニッケル膜11の一部を露出させる。この微細孔13は、1つの結晶核のみを優先的に成長させる役割を担うためのものである。以降の説明ではこの微細孔を「グレイン・フィルタ」と称することとする。グレイン・フィルタ13は、例えばグレイン・フィルタ13の形成位置を露出させる開口部を有するフォトレジスト膜(図示せず)を酸化シリコン膜12上に形成し、このフォトレジスト膜をマスクとして用いて反応性イオンエッチングを行い、その後、酸化シリコン膜12上のフォトレジスト膜を除去することによって形成することができる。また、グレイン・フィルタ13は円筒状に形成することが好適であるが、円筒状以外の形状(例えば、円錐状、角柱状、角錐状など)としてもよい。
【0039】
ここで、グレイン・フィルタ13の孔径は45nm〜190nmとすることが好適である。また、グレイン・フィルタ13の孔径は、後に酸化シリコン膜12上に形成される半導体膜(本実施形態ではシリコン膜)の膜厚の1.5〜1.9倍となるように形成することが好適である。例えば本実施形態では、シリコン膜の膜厚を50nmとし、グレイン・フィルタ13の孔径を75nm(=50nm×1.5)とする。また本実施形態では、グレイン・フィルタ13の深さを825nmとしている。グレイン・フィルタ13の寸法をこのような値とする理由については後述する。
【0040】
(半導体膜堆積工程)
次に、図1(d)に示すように、酸化シリコン膜12上およびグレイン・フィルタ13内にシリコン(珪素)を主構成元素とする半導体膜を形成する。本実施形態では半導体膜として非晶質(又は多結晶)のシリコン膜14を形成する。このシリコン膜14は、LPCVD法などの成膜法によって30nm〜100nm程度の膜厚に形成することが好適である。
【0041】
別の観点からは、本工程において堆積されるシリコン膜14の厚みは上記グレイン・フィルタ13の孔径の0.52倍以上0.67倍以下であることが望ましい。例えば、上記したようにグレイン・フィルタ13の孔径を75nmとした場合には、シリコン膜14の厚みは39nm〜50nm程度の範囲が好適となる。
【0042】
(熱処理工程)
次に、図2(a)に示すように、酸化シリコン膜12及びシリコン膜14が形成された基板10に対して熱処理を加え、グレイン・フィルタ13の底部付近を含む領域を固相状態にて結晶化させて、結晶成分含有半導体膜(本例ではシリコンとニッケルの化合物NiSi)を得る。この熱処理は300℃〜550℃程度の温度にて行うことが好適である。熱処理の温度の下限を300℃程度とするのは、結晶成分含有半導体膜を必要十分に形成するためである。また、熱処理の温度の上限を550℃程度とするのは以下のような理由による。すなわち、材料コスト等の観点からは基板10として安価なガラス基板(例えばソーダ石灰ガラス等)を用いることが多い。この場合に、一般的に用いられるガラスの軟化点が550℃程度であるので、製造中に加えられる熱によって基板10の軟化を生じないようにするために、基板10に加わる温度の上限を軟化点に対応して550℃程度より低くする必要があるからである。以上のような理由から、本実施形態では、熱処理を行う際に好適な温度として、300℃〜550℃という範囲を採用している。
【0043】
また、熱処理時の処理温度と処理時間の関係についても、本願発明者による詳細な検討によって好適な条件が見いだされている。以下に、熱処理の好適条件を説明する。熱処理を行う際の処理時間t(秒)は、処理温度T(℃)、ボルツマン定数k=8.617×10−5eV・K−1、ε=0.783eV、t=1.59×10−3(秒)としたときに、
t≧t・exp{ε/k(T+273.16)}   …(1)、
の関係を満たすように設定するとよい。
【0044】
図3は、上記(1)式に基づいて、熱処理時の処理温度T(℃)と処理時間t(秒)の関係を示した図(グラフ)である。例えば処理温度を300℃とした場合には、処理時間を12206秒(約3時間23分)以上とすればよいことが分かる。同様に処理温度を400℃とした場合には、処理時間を1158秒(約19分)以上とすればよいことが分かる。処理温度を500℃とした場合には、処理時間を202秒以上とすればよいことが分かる。処理温度を550℃とした場合には、処理時間を99秒以上とすればよいことが分かる。また、生産性等の観点からは、処理時間は30000秒(約8時間)以下とすることが実用的である。このような観点から、熱処理の処理時間tは、図3において斜線により示すような範囲内で設定することが好適である。
【0045】
(溶融結晶化工程)
次に、図2(b)に示すようにシリコン膜14に対してレーザ照射を行うことにより、グレイン・フィルタ13内の結晶成分含有半導体膜を起点としてシリコン膜14を溶融結晶化させて結晶性半導体膜を形成する。これにより、図2(c)に示すようにグレイン・フィルタ13を中心とした結晶性半導体膜、具体的には大粒径の結晶粒からなる略単結晶のシリコン膜18が形成される。この溶融結晶化の際に、グレイン・フィルタ13内に形成されたシリコンとニッケルの化合物が結晶の面方位を整える作用を奏することにより、シリコン膜18の面方位を特定の方向にほぼ制御することが可能になる。
【0046】
上述したレーザ照射は、例えば波長308nm、パルス幅20nm〜30nsのXeClパルスエキシマレーザを用いて、エネルギー密度が0.4〜1.5J/cm 程度となるようにして行うことが好適である。このような条件でレーザ照射を行うことにより、照射したレーザはそのほとんどがシリコン膜14の表面付近で吸収される。これはXeClパルスエキシマレーザの波長(308nm)における非晶質シリコンの吸収係数が0.139nm−1と比較的に大きいためである。このようにしてレーザ照射の条件を適宜に選択することにより、グレイン・フィルタ13内にある結晶成分含有半導体膜が膜厚方向全域に渡ってほとんど溶融せずに非溶融状態の部分が残り、グレイン・フィルタ13以外の領域にあるシリコン膜14が膜厚方向全域に渡って溶融するようにする。これにより、レーザ照射後のシリコンの結晶成長はグレイン・フィルタ13の底部近傍で先に始まり、シリコン膜14の表面付近、すなわち略完全溶融状態の部分へ進行する。グレイン・フィルタ13の底部ではいくつかの結晶粒が発生する。このとき、グレイン・フィルタ13の断面寸法(本実施形態では、円の直径)を1個の結晶粒と同程度か少し小さい程度にしておくことにより、グレイン・フィルタ13の上部(開口部)には1個の結晶粒のみが到達するようになる。これにより、シリコン膜14の略完全溶融状態の部分ではグレイン・フィルタ13の上部に到達した1個の結晶粒を核として結晶成長が進行するようになる。
【0047】
図4は、上記したような溶融結晶化を行うために好適なグレイン・フィルタ13の形状について説明する図である。グレイン・フィルタ13は、深さhと径rの比h/rが2.75よりも大きくなるように形成することが好ましい。すなわち、グレイン・フィルタ13の中心軸(図示のz軸)からグレイン・フィルタ13の側壁方向へ見た角度をφとおくと、h/r>2.75とした場合には、角度φが20°より小さくなる。グレイン・フィルタ13内において、シリコン結晶粒の結晶方位は(111)面がz軸方向に向かうようになる。また、(111)面と(331)面とは約22°の角度を持っている。このため、h/r>2.75としてφ<20°となるようにしてグレイン・フィルタ13を形成することにより、(111)面と約22°の角度を持つ(331)面はグレイン・フィルタ13の側壁へ向かって成長するようになる。これにより、グレイン・フィルタ13の上部のシリコン結晶粒は(111)面が優先的に表れるようになり、シリコン膜の結晶化を行う際にはこの(111)面に基づいて面方位を整えることができる。
【0048】
また、h/r>5としてグレイン・フィルタ13を形成した場合には、上述した角度φが11°より小さくなり、グレイン・フィルタ13を略中心として形成されるシリコン結晶粒の面方位のずれをさらに抑制することが可能となる。具体的には、本願発明者によれば、複数のグレイン・フィルタ13に基づいて形成される複数のシリコン結晶粒の相互間の面方位のずれは平均して10°以下となることが確かめられている。
【0049】
さらに、h/r>11としてグレイン・フィルタ13を形成した場合には、上述した角度φが5°より小さくなりグレイン・フィルタ13を略中心として形成されるシリコン結晶粒の面方位のずれをより一層抑制することが可能となる。具体的には、本願発明者によれば、複数のグレイン・フィルタ13に基づいて形成される複数のシリコン結晶粒の相互間の面方位のずれは平均して5°以下となることが確かめられている。このような検討結果に基づいて、本実施形態では、グレイン・フィルタ13の深さhを径r(=75nm)の11倍の825nmにしている。
【0050】
(素子形成工程)
上述したようにしてシリコン膜14の溶融結晶化を行うことにより、グレイン・フィルタ13を略中心として、略単結晶状態であり、かつ面方位が制御されたシリコン膜18を形成することができる。このようにして得られた略単結晶のシリコン膜18を用いることにより、高性能な半導体素子(例えば薄膜トランジスタや薄膜ダイオード等)を形成することができる。
【0051】
次に、薄膜トランジスタを例にして、本発明に係る結晶性半導体膜(シリコン膜18)を用いて半導体素子を形成する際の工程を説明する。本発明に係る結晶性半導体膜を薄膜トランジスタの活性領域に用いることにより、オフ電流が少なく移動度の大きい高性能な薄膜トランジスタを形成することができる。
【0052】
図5は、薄膜トランジスタの形成工程について説明する図である。まず、図5(a)に示すように、シリコン膜18をパターニングし、薄膜トランジスタの形成に不要となる部分を除去して整形する。
【0053】
次に、図5(b)に示すように、酸化シリコン膜12およびシリコン膜18の上面に電子サイクロトロン共鳴PECVD法(ECR−PECVD法)またはPECVD法等の成膜法によって酸化シリコン膜20を形成する。この酸化シリコン膜20は薄膜トランジスタのゲート絶縁膜として機能する。
【0054】
次に、図5(c)に示すように、スパッタリング法などの成膜法によってタンタル、アルミニウム等の導電体薄膜を形成した後にパターニングを行うことによってゲート電極22及びゲート配線膜(図示せず)を形成する。そして、このゲート電極22をマスクとしてドナーまたはアクセプタとなる不純物元素を打ち込む、いわゆる自己整合イオン打ち込みを行うことによりシリコン膜18にソース領域24、ドレイン領域25及び活性領域26を形成する。例えば本実施形態では、不純物元素としてリン(P)を打ち込み、その後、XeClエキシマレーザを400mJ/cm 程度のエネルギー密度に調整して照射して不純物元素を活性化することによってN型の薄膜トランジスタを形成する。なお、レーザ照射の代わりに250℃〜400℃程度の温度で熱処理を行うことにより不純物元素の活性化を行ってもよい。
【0055】
次に、図5(d)に示すように、酸化シリコン膜20およびゲート電極22の上面に、PECVD法などの成膜法によって、500nm程度の膜厚の酸化シリコン膜28を形成する。次に酸化シリコン膜20、28のそれぞれを貫通してソース領域24及びドレイン領域25のそれぞれに至るコンタクトホールを形成し、これらのコンタクトホール内にスパッタリング法などの成膜法によってアルミニウム、タングステン等の導電体を埋め込んでパターニングすることにより、ソース電極30及びドレイン電極32を形成する。これにより、図5(d)に示すように金属含有物質からなり半導体膜の結晶化を促進する結晶化促進膜としてのニッケル膜11がグレイン・フィルタ13の底部に配置され、当該グレイン・フィルタ13を起点として溶融結晶化が行われて形成されたシリコン膜18を用いて活性領域26が形成された薄膜トランジスタTが得られる。
【0056】
図6は、薄膜トランジスタTを上面側から見た平面図である。同図では、主にゲート電極22、ソース領域24、ドレイン領域25及び活性領域26について着目し、他の構成要素については省略して薄膜トランジスタTの平面図が示されている。図6及び上述した図5(d)に示すように、薄膜トランジスタTは、少なくとも活性領域26とドレイン領域25の境界領域(ドレイン端領域)とニッケル膜11の一部とが上下方向で重なるようにして各要素の配置が設定されている。更に本実施形態では活性領域26とソース領域24の境界領域についてもニッケル膜11の一部と上下方向で重なるようにして配置されている。このような配置とすることにより、ニッケル膜11は基板10の下面側から入射する光がドレイン端などに照射されることを回避する遮光膜としても機能することとなり、ドレイン端などへの光照射による電流の発生を防止することが可能となる。
【0057】
このように本実施形態では、非晶質のシリコン膜14の溶融結晶化を行う際の起点としてのグレイン・フィルタ13内に、金属含有物質からなる結晶化促進膜としてのニッケル膜11を露出させておき、グレイン・フィルタ13内のシリコン膜14を固相状態にて結晶化させることによりニッケルとシリコンとの化合物(結晶成分含有半導体膜)を形成している。これにより、シリコン膜14の溶融結晶化を行う際に、グレイン・フィルタ13を略中心とする範囲に結晶粒が大きく、かつ面方位の制御された略単結晶のシリコン膜18(結晶性半導体膜)を形成することが可能になる。この結晶粒径が大きく面方位も制御された良質なシリコン膜18を用いて薄膜トランジスタTを形成しているので、薄膜トランジスタの高性能化を図ることが可能になる。このような本実施形態に係る薄膜トランジスタは、例えば電気光学装置などの各種装置に用いて好適である。
【0058】
なお、本第1の実施形態では、半導体素子の具体例として薄膜トランジスタについて説明していたが、本発明の適用範囲はこれに限定されるものではなく、他にも薄膜ダイオードなど各種の半導体素子について本発明を適用することが可能である。
【0059】
<第2の実施形態>
次に、本発明を適用した一実施形態の電気光学装置の製造方法について説明を行う。上述したように電気光学装置とは電気的作用によって発光するあるいは外部からの光の状態を変化させる電気光学素子を備えた装置一般をいい、例えば液晶表示装置やEL(エレクトロルミネッセンス)表示装置などを含む。以下では、電気光学装置の一例として液晶表示装置を採り上げて説明を行う。
【0060】
図7乃至図10は、第2の実施形態の製造方法について説明する図である。
【0061】
(結晶化促進膜形成工程)
図7(a)は本実施形態に係る液晶表示装置の画素駆動用の半導体素子(例えば薄膜トランジスタ等)が形成されるべき基板10の部分的な平面図を示しており、図7(b)は図7(a)に示すA−A’断面図を示している。図7に示すように、基板10上に金属含有物質からなり半導体膜の結晶化を促進する性質を有する結晶化促進膜としてのニッケル膜11aを形成する。ニッケル膜11aの成膜方法は第1の実施形態の場合と同様である。また金属含有物質として、コバルト、白金、パラジウム及びタングステンのうち何れかを含む物質、あるいは珪素化合物(シリサイド)を用いてもよい。
【0062】
ここで、結晶化促進膜は、遮光性を有するように形成されており、複数の表示領域40の相互間を遮光すると共に複数の素子形成領域42のそれぞれに形成されるべき各半導体素子の少なくとも一部への光入射を抑制する遮光膜として機能するようにパターニングして形成される。ニッケル膜11aと表示領域40及び半導体素子の位置関係については後ほどさらに詳細に説明する。
【0063】
(下地絶縁膜堆積工程、微細孔形成工程)
次に、図8に示すように、基板10及びニッケル膜11aを覆うようにして下地絶縁膜としての酸化シリコン膜12を堆積し、その後この酸化シリコン膜12にグレイン・フィルタ13を開け、当該グレイン・フィルタ13の底部にニッケル膜11aの一部を露出させる。酸化シリコン膜12の成膜方法やグレイン・フィルタ13の形成方法の好適な例については上述した第1の実施形態と同様である。
【0064】
ここで、本実施形態におけるグレイン・フィルタ13は、図8に示すように複数の半導体素子(本例では薄膜トランジスタ)のそれぞれが形成されるべき領域(素子形成領域40)内又は当該領域近傍にのみ形成される。これにより、所望の領域(すなわち半導体素子を形成したい領域)に対して的確に結晶性半導体膜を形成することが可能となる。
【0065】
次に、上述した第1の実施形態と同様にして半導体膜堆積工程、熱処理工程及び溶融結晶化工程のそれぞれを行い、基板10上に結晶性に優れたシリコン膜(結晶化半導体膜)を形成する。その後、基板10上に形成されたシリコン膜を用いて薄膜トランジスタを形成する(素子形成工程)。なお、半導体膜堆積工程等の各工程の具体的な内容については上述した第1の実施形態の場合と同様であるためにここでは説明を省略する。これにより、図9に示すように各表示領域40に対応して複数の薄膜トランジスタTが形成される。
【0066】
(電気光学素子形成工程)
次に、図10に示すように、基板10上に各薄膜トランジスタTによって駆動されるべき複数の電気光学素子を形成する。本実施形態では電気光学素子として液晶表示素子が形成される。具体的には、図10に示すように、薄膜トランジスタTが形成された基板10上に絶縁膜44を形成して平坦化し、当該絶縁膜44上に画素電極46を形成する。この画素電極46は、上述した表示領域40とほぼ同形状であって、縁辺部46aとその近傍がニッケル膜11aによって遮蔽されるようにパターニングして形成される。換言すると、本実施形態におけるニッケル膜11aは、電気光学素子形成工程において形成される画素電極46の形状に合わせて、当該画素電極46の縁辺部46a及びその近傍を遮蔽することが可能なようにパターニングがなされて各表示領域40が開口されている。
【0067】
次に、対向電極48及びカラーフィルタ50が形成された対向基板52を基板10と所定間隔(例えば5〜10μm程度)だけ離間させて貼り合わせる。この貼り合わせは、対向基板52側のカラーフィルタ50と基板10側の画素電極46とを正確に位置合わせして行われる。その後、基板10と対向基板52の間に液晶54を注入し、封止を行うことにより液晶表示装置が完成する。当該液晶表示装置において、画素電極46、対向電極48及び液晶54によって液晶素子(電気光学素子)が構成されており、外部から入射して表示領域40を通過する光の透過量が当該液晶素子によって制御される。またニッケル膜11aは、各表示領域40の相互間を遮蔽して当該領域からの光漏れを防止するとともに、薄膜トランジスタTへの光照射を抑制する遮光膜として機能する。
【0068】
このように本実施形態では、非晶質のシリコン膜14の溶融結晶化を行う際の起点としてのグレイン・フィルタ13内に、金属含有物質からなる結晶化促進膜としてのニッケル膜11aを露出させておき、グレイン・フィルタ13内のシリコン膜14を固相状態にて結晶化させることによりニッケルとシリコンとの化合物(結晶成分含有半導体膜)を形成している。これにより、シリコン膜14の溶融結晶化を行う際に、グレイン・フィルタ13を略中心とする範囲に結晶粒が大きく、かつ面方位の制御された略単結晶のシリコン膜18(結晶性半導体膜)を形成することが可能になる。この結晶粒径が大きく面方位も制御された良質なシリコン膜18を用いて薄膜トランジスタTを形成しているので、特性のよい薄膜トランジスタを得ることが可能となり、当該薄膜トランジスタを用いて電気光学装置を構成するので電気光学装置の高性能化を図ることが可能になる。また、結晶化促進膜として遮光性を有するものを用いるようにし、各表示領域40の相互間を遮光して画素間の光漏れを防ぐための遮光膜を兼ねるようにパターニングしているので、製造工程を簡略化することが可能となる。また、結晶化促進膜により遮光膜の機能を兼ねていることから、半導体膜の結晶性を向上させるために結晶化促進膜を設けることによる構造の複雑化を回避することが可能となる。更には、遮光性を有する結晶化促進膜によって薄膜トランジスタの活性領域等に対する光の入射を抑制するように構成しているので、光励起による起電力や暗電流の発生を防ぐことが可能となる。
【0069】
なお、上述した説明では電気光学装置の一例として液晶表示装置を採り上げていたが、有機EL表示装置など他の電気光学装置に対しても同様にして本発明を適用可能である。
【0070】
図11は、本発明を適用した有機EL表示装置について説明する図である。当該有機EL表示装置は、電気光学素子としての複数の有機EL素子を含んで構成されるものである。具体的には、図11に示すように、薄膜トランジスタTが形成された基板110上に絶縁膜112を形成して平坦化し、当該絶縁膜112上に画素電極114を形成する。本実施形態では、基板110の裏面側に光を出射する構造を採用しており、当該画素電極114はITO(Indium Tin Oxide)膜等の透明導電膜によって構成される。次に当該画素電極114を露出するバンク(隔壁)118を形成する。当該バンク118は例えばポリイミド膜によって構成される。次にこのバンク118に囲まれた領域に、インクジェット法等の手法を用いて正孔注入層120と発光層122を形成する。正孔注入層120は、例えばPEDOT(Polyethylene Dioxythiophene)−PSS(Polystyrene Sulphonate)によって構成される。また発光層122は、例えば共役系ポリマーの1つであるPPV(poly(p−phenylenevinylene))によって構成される。その後、発光層122上にスパッタリング法等の方法によって対向電極124を形成することにより有機EL表示装置が完成する。当該有機EL表示装置において、画素電極114、正孔注入層120、発光層122及び対向電極124によって一の発光素子(電気光学素子)が構成されている。そして、発光層122の形成領域がほぼ表示領域に対応している。
【0071】
また、図11に示すように、薄膜トランジスタTの形成時に用いられるニッケル膜111は、各発光層122(すなわち表示領域)の相互間を遮蔽して当該領域からの光漏れを防止するとともに、薄膜トランジスタTへの光照射を抑制する遮光膜として機能する。換言すると、本実施形態におけるニッケル膜111は、電気光学素子形成工程において形成される発光層122の形状に合わせて、当該発光層122の縁辺部122a及びその近傍を遮蔽することが可能なようにパターニングがなされている。
【0072】
なお、本第2の実施形態では、本発明に係る電気光学装置の具体例として液晶表示装置及び有機EL表示装置について説明していたが、これら以外の電気光学装置においても本発明を適用することが可能である。
【0073】
<第3の実施形態>
上述した実施形態に係る電気光学装置(表示装置)は種々の電子機器に適用可能である。
【0074】
図12は、電気光学装置を適用可能な電子機器の例を示す図である。
【0075】
図12(a)は携帯電話への適用例であり、当該携帯電話230は、アンテナ部231、音声出力部232、音声入力部233、操作部234、および本発明に係る電気光学装置100を備えている。このように本発明に係る電気光学装置は表示部として利用可能である。
【0076】
図12(b)はビデオカメラへの適用例であり、当該ビデオカメラ240は、受像部241、操作部242、音声入力部243、および本発明に係る電気光学装置100を備えている。このように本発明に係る電気光学装置は、ファインダや表示部として利用可能である。
【0077】
図12(c)は携帯型パーソナルコンピュータ(いわゆるPDA)への適用例であり、当該コンピュータ250は、カメラ部251、操作部252、および本発明に係る電気光学装置100を備えている。このように本発明に係る電気光学装置は、表示部として利用可能である。
【0078】
図12(d)はヘッドマウントディスプレイへの適用例であり、当該ヘッドマウントディスプレイ260は、バンド261、光学系収納部262および本発明に係る電気光学装置100を備えている。このように本発明に係る電気光学装置は画像表示源として利用可能である。
【0079】
図12(e)はリア型プロジェクターへの適用例であり、当該プロジェクター270は、筐体271に、光源272、合成光学系273、ミラー274、275、スクリーン276、および本発明に係る電気光学装置100を備えている。このように本発明に係る電気光学装置は画像表示源として利用可能である。
【0080】
図12(f)はフロント型プロジェクターへの適用例であり、当該プロジェクター280は、筐体282に光学系281および本発明に係る電気光学装置100を備え、画像をスクリーン283に表示可能になっている。このように本発明に係る電気光学装置は画像表示源として利用可能である。
【0081】
本発明に係る電気光学装置100は、上述した例に限らずアクティブ型あるいはパッシブマトリクス型の、液晶表示装置や有機EL表示装置などを適用可能なあらゆる電子機器に適用可能である。例えば、この他に、表示機能付きファックス装置、デジタルカメラのファインダ、携帯型TV、電子手帳、電光掲示盤、宣伝公告用ディスプレイなどにも活用することができる。
【0082】
なお、本発明は上述した実施形態の内容に限定されるものではなく、本発明の要旨の範囲内において種々の変形実施が可能である。
【図面の簡単な説明】
【図1】第1の実施形態の製造方法について説明する図である。
【図2】第1の実施形態の製造方法について説明する図である。
【図3】熱処理時の処理温度と処理時間の関係を示した図である。
【図4】グレイン・フィルタの好適な形状について説明する図である。
【図5】薄膜トランジスタの形成工程について説明する図である。
【図6】薄膜トランジスタを上面側から見た平面図である。
【図7】第2の実施形態の製造方法について説明する図である。
【図8】第2の実施形態の製造方法について説明する図である。
【図9】第2の実施形態の製造方法について説明する図である。
【図10】第2の実施形態の製造方法について説明する図である。
【図11】本発明を適用した有機EL表示装置について説明する図である。
【図12】電気光学装置を適用可能な電子機器の例を示す図である。
【符号の説明】
10…基板、 11…ニッケル膜(結晶化促進膜)、 12…酸化シリコン膜(下地絶縁膜)、 13…グレイン・フィルタ(微細孔)、 14…非晶質のシリコン膜(半導体膜)、 18…略単結晶のシリコン膜(結晶性半導体膜)、
100…電気光学装置、 T…薄膜トランジスタ

Claims (22)

  1. 基板上に半導体素子を形成する半導体装置の製造方法であって、
    金属含有物質から成り半導体膜の結晶化を促進する結晶化促進膜を基板上に形成する結晶化促進膜形成工程と、
    前記基板上に前記結晶化促進膜を覆うように下地絶縁膜を堆積する下地絶縁膜堆積工程と、
    前記結晶化促進膜上の前記下地絶縁膜に微細孔を開け、当該微細孔の底部に前記結晶化促進膜を露出させる微細孔形成工程と、
    前記下地絶縁膜及び前記微細孔内に半導体膜を堆積する半導体膜堆積工程と、
    前記基板に熱処理を施し、前記半導体膜の前記微細孔の底部付近を含む領域を固相状態にて結晶化させて結晶成分含有半導体膜を得る熱処理工程と、
    前記微細孔内の前記結晶成分含有半導体膜を起点として前記半導体膜を溶融結晶化させて結晶性半導体膜を得る溶融結晶化工程と、を含む半導体装置の製造方法。
  2. 前記結晶性半導体膜を使用して半導体素子を形成する素子形成工程を含む、請求項1記載の半導体装置の製造方法。
  3. 前記結晶化促進膜は、遮光性を有し、前記結晶性半導体膜に形成すべき前記半導体素子の下方に当該半導体素子の少なくとも一部を遮蔽するようにパターニングして形成される、請求項1又は2に記載の半導体装置の製造方法。
  4. 前記金属含有物質はニッケル、コバルト、白金、パラジウム及びタングステンのうち何れかを含む物質である、請求項1乃至3のいずれかに記載の半導体装置の製造方法。
  5. 前記金属含有物質は珪素化合物(シリサイド)である、請求項1乃至3のいずれかに記載の半導体装置の製造方法。
  6. 前記微細孔は孔の深さと孔径との比が2.75よりも大きくなるように形成される、請求項1乃至5のいずれかに記載の半導体装置の製造方法。
  7. 前記微細孔は孔の深さと孔径との比が5よりも大きくなるように形成される、請求項1乃至5のいずれかに記載の半導体装置の製造方法。
  8. 前記微細孔は孔の深さと孔径との比が11よりも大きくなるように形成される、請求項1乃至5のいずれかに記載の半導体装置の製造方法。
  9. 前記微細孔の孔径は45nm以上190nm以下である、請求項1乃至8のいずれかに記載の半導体装置の製造方法。
  10. 前記半導体膜堆積工程において堆積される半導体膜の膜厚は30nm以上100nm以下である、請求項1乃至9のいずれかに記載の半導体装置の製造方法。
  11. 前記半導体堆積工程において堆積される前記半導体膜の厚みは前記微細孔の孔径の0.52倍以上0.67倍以下である、請求項1乃至10のいずれかに記載の半導体装置の製造方法。
  12. 前記半導体膜堆積工程において堆積される前記半導体膜は珪素を主構成元素とする、請求項1乃至11のいずれかに記載の半導体装置の製造方法。
  13. 前記熱処理を300℃以上550℃以下で行う、請求項1乃至12のいずれかに記載の半導体装置の製造方法。
  14. 前記熱処理の処理時間t(秒)は、処理温度T(℃)、ボルツマン定数k=8.617×10−5eV・K−1、ε=0.783eV、t=1.59×10−3(秒)としたときに、
    t≧t・exp{ε/k(T+273.16)}、
    の関係を満たすように設定される、請求項1乃至13のいずれかに記載の半導体装置の製造方法。
  15. 前記溶融結晶化はレーザ照射によって行う、請求項1乃至14のいずれかに記載の半導体装置の製造方法。
  16. 前記溶融結晶化は、前記微細孔以外の領域にある前記半導体膜が膜厚方向全域に渡って溶融する条件にて行われる、請求項1乃至15に記載の半導体装置の製造方法。
  17. 前記溶融結晶化は、前記微細孔内にある前記結晶成分含有半導体膜が膜厚方向全域に渡って溶融しない条件にて行われる、請求項16に記載の半導体装置の製造方法。
  18. 絶縁基板上に形成された半導体素子を含む半導体装置であって、
    前記半導体素子はこの半導体素子の配置位置から広がって溶融結晶化した、少なくとも前記半導体素子の素子領域に相当する大きさの大結晶粒の結晶性半導体膜を用いて形成されており、
    前記結晶性半導体膜は前記半導体素子の配置位置に応じて前記絶縁基板上に形成された微細孔を起点として結晶化が行われ、
    前記微細孔の底部には金属含有物質からなり半導体膜の結晶化を促進する結晶化促進膜が配置されている半導体装置。
  19. 複数の電気光学素子と当該電気光学素子のそれぞれを駆動するための複数の半導体素子とを含む電気光学装置の製造方法であって、
    金属含有物質から成り半導体膜の結晶化を促進する結晶化促進膜を基板上に形成する結晶化促進膜形成工程と、
    前記基板上に前記結晶化促進膜を覆うように下地絶縁膜を堆積する下地絶縁膜堆積工程と、
    前記結晶化促進膜上の前記下地絶縁膜に微細孔を開け、当該微細孔の底部に前記結晶化促進膜を露出させる微細孔形成工程と、
    前記下地絶縁膜及び前記微細孔内に半導体膜を堆積する半導体膜堆積工程と、
    前記基板に熱処理を施し、前記半導体膜の前記微細孔の底部付近を含む領域を固相状態にて結晶化させて結晶成分含有半導体膜を得る熱処理工程と、
    前記微細孔内の前記結晶成分含有半導体膜を起点として前記半導体膜を溶融結晶化させて結晶性半導体膜を得る溶融結晶化工程と、
    前記結晶性半導体膜を用いて前記半導体素子を形成する素子形成工程と、
    前記基板上に前記半導体素子によって駆動されるべき前記電気光学素子を形成する電気光学素子形成工程と、を含み、
    前記結晶化促進膜は、遮光性を有し、前記電気光学素子のそれぞれにより形成される複数の表示領域の相互間を遮光すると共に前記半導体素子の少なくとも一部への光入射を抑制する遮光膜として機能するようにパターニングして形成される、電気光学装置の製造方法。
  20. 前記微細孔形成工程において、前記微細孔は前記半導体素子のそれぞれが形成されるべき領域内又は当該領域近傍にのみ形成される、請求項19に記載の電気光学装置の製造方法。
  21. 前記結晶化促進膜は前記表示領域の縁辺部近傍を覆うように形成される、請求項19又は20に記載の電気光学装置の製造方法。
  22. 請求項19乃至21に記載の製造方法によって製造される電気光学装置を含んで構成される電子機器。
JP2002296665A 2002-10-09 2002-10-09 電気光学装置の製造方法及び電子機器 Expired - Fee Related JP4626796B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2002296665A JP4626796B2 (ja) 2002-10-09 2002-10-09 電気光学装置の製造方法及び電子機器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2002296665A JP4626796B2 (ja) 2002-10-09 2002-10-09 電気光学装置の製造方法及び電子機器

Publications (2)

Publication Number Publication Date
JP2004134533A true JP2004134533A (ja) 2004-04-30
JP4626796B2 JP4626796B2 (ja) 2011-02-09

Family

ID=32286578

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2002296665A Expired - Fee Related JP4626796B2 (ja) 2002-10-09 2002-10-09 電気光学装置の製造方法及び電子機器

Country Status (1)

Country Link
JP (1) JP4626796B2 (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005354028A (ja) * 2004-06-09 2005-12-22 Samsung Sdi Co Ltd 薄膜トランジスタ及びその製造方法
JP2006216658A (ja) * 2005-02-02 2006-08-17 Seiko Epson Corp 薄膜半導体装置の製造方法
KR20200085721A (ko) * 2018-03-23 2020-07-15 잉 홍 박막 반도체 소자의 제조 방법

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61289616A (ja) * 1985-06-18 1986-12-19 Sony Corp 薄膜単結晶の製造方法
JPS62119914A (ja) * 1985-11-20 1987-06-01 Sony Corp 半導体層の固相成長方法
JPH06132218A (ja) * 1992-10-15 1994-05-13 Sony Corp 半導体結晶の成長方法及びmos型トランジスタの作製方法
JPH07161634A (ja) * 1993-12-01 1995-06-23 Semiconductor Energy Lab Co Ltd 半導体装置およびその作製方法
JPH09237760A (ja) * 1996-03-01 1997-09-09 Sharp Corp 半導体装置の製造方法
JP2001223162A (ja) * 2000-02-09 2001-08-17 Hitachi Cable Ltd 結晶シリコン半導体装置およびその製造方法
WO2001071783A1 (en) * 2000-03-23 2001-09-27 Koninklijke Philips Electronics N.V. Method of manufacturing a transistor
JP2002076362A (ja) * 2000-09-05 2002-03-15 Sharp Corp 半導体装置およびその製造方法
JP2002270505A (ja) * 2001-03-09 2002-09-20 Sumitomo Heavy Ind Ltd レーザアニール装置及び方法

Patent Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61289616A (ja) * 1985-06-18 1986-12-19 Sony Corp 薄膜単結晶の製造方法
JPS62119914A (ja) * 1985-11-20 1987-06-01 Sony Corp 半導体層の固相成長方法
JPH06132218A (ja) * 1992-10-15 1994-05-13 Sony Corp 半導体結晶の成長方法及びmos型トランジスタの作製方法
JPH07161634A (ja) * 1993-12-01 1995-06-23 Semiconductor Energy Lab Co Ltd 半導体装置およびその作製方法
JPH09237760A (ja) * 1996-03-01 1997-09-09 Sharp Corp 半導体装置の製造方法
JP2001223162A (ja) * 2000-02-09 2001-08-17 Hitachi Cable Ltd 結晶シリコン半導体装置およびその製造方法
WO2001071783A1 (en) * 2000-03-23 2001-09-27 Koninklijke Philips Electronics N.V. Method of manufacturing a transistor
JP2003528460A (ja) * 2000-03-23 2003-09-24 コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ トランジスタの製造方法
JP2002076362A (ja) * 2000-09-05 2002-03-15 Sharp Corp 半導体装置およびその製造方法
JP2002270505A (ja) * 2001-03-09 2002-09-20 Sumitomo Heavy Ind Ltd レーザアニール装置及び方法

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005354028A (ja) * 2004-06-09 2005-12-22 Samsung Sdi Co Ltd 薄膜トランジスタ及びその製造方法
JP2009295996A (ja) * 2004-06-09 2009-12-17 Samsung Mobile Display Co Ltd 薄膜トランジスタ
JP4549842B2 (ja) * 2004-06-09 2010-09-22 三星モバイルディスプレイ株式會社 薄膜トランジスタの製造方法
US7943929B2 (en) 2004-06-09 2011-05-17 Samsung Mobile Display Co., Ltd. Thin film transistor and method of fabricating the same
US7989326B2 (en) 2004-06-09 2011-08-02 Samsung Mobile Display Co., Ltd. Thin film transistor and method of fabricating the same
JP2006216658A (ja) * 2005-02-02 2006-08-17 Seiko Epson Corp 薄膜半導体装置の製造方法
JP4734944B2 (ja) * 2005-02-02 2011-07-27 セイコーエプソン株式会社 薄膜半導体装置の製造方法
KR20200085721A (ko) * 2018-03-23 2020-07-15 잉 홍 박막 반도체 소자의 제조 방법
KR102219343B1 (ko) * 2018-03-23 2021-02-24 홍잉 박막 반도체 소자의 제조 방법

Also Published As

Publication number Publication date
JP4626796B2 (ja) 2011-02-09

Similar Documents

Publication Publication Date Title
JP4193206B2 (ja) 半導体薄膜の製造方法、半導体装置の製造方法、半導体装置、集積回路、電気光学装置及び電子機器
US7078275B2 (en) Semiconductor device and manufacturing method for same
JP4059095B2 (ja) 相補型薄膜トランジスタ回路、電気光学装置、電子機器
KR100613162B1 (ko) 반도체 장치, 전기 광학 장치, 집적 회로 및 전자 기기
US6911359B2 (en) Method for manufacturing a semiconductor device, semiconductor device, display device, and electronic device
US7148511B2 (en) Active matrix substrate, electro-optical device, electronic device, and method for manufacturing an active matrix substrate
JP4626796B2 (ja) 電気光学装置の製造方法及び電子機器
US7148095B2 (en) Semiconductor device, electro-optic device, integrated circuit, and electronic apparatus
JP4259081B2 (ja) 半導体装置の製造方法
JP2008060532A (ja) 半導体装置
JP4247661B2 (ja) 半導体薄膜の製造方法、半導体装置の製造方法
JP4333115B2 (ja) 半導体装置の製造方法、半導体装置、電気光学装置及び電子機器
JP4264968B2 (ja) 半導体薄膜の製造方法、半導体装置の製造方法
JP4085762B2 (ja) 半導体薄膜の製造方法、半導体装置の製造方法及び薄膜トランジスタの製造方法
JP4655448B2 (ja) 薄膜トランジスタの製造方法
JP4560708B2 (ja) 半導体装置及びその製造方法
JP2004228160A (ja) 半導体装置の製造方法、電気光学装置、及び電子機器
JP2005340466A (ja) 半導体装置、電気光学装置、集積回路及び電子機器
JP2006086436A (ja) 半導体装置の製造方法、電気光学装置及び電子デバイス
JP2005026330A (ja) 半導体装置の製造方法及び半導体装置、電気光学装置、電子機器
JP2005327966A (ja) 半導体装置、電気光学装置、集積回路及び電子機器
JP2004186206A (ja) 半導体装置の製造方法及び半導体装置、電気光学装置、電子機器
JP2004186207A (ja) 半導体装置の製造方法及び半導体装置、電気光学装置、電子機器
JP2006261304A (ja) 半導体装置の製造方法、電気光学装置及び電子デバイス
JP2004336012A (ja) 半導体膜の製造方法、半導体装置の製造方法、集積回路、電気光学装置、電子機器

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20050826

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20090511

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20090603

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20090731

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20100609

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20100909

A911 Transfer of reconsideration by examiner before appeal (zenchi)

Free format text: JAPANESE INTERMEDIATE CODE: A911

Effective date: 20100916

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20101014

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20101027

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20131119

Year of fee payment: 3

R150 Certificate of patent (=grant) or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

LAPS Cancellation because of no payment of annual fees