JP2001028420A - 半導体装置及びその製造方法 - Google Patents

半導体装置及びその製造方法

Info

Publication number
JP2001028420A
JP2001028420A JP19989799A JP19989799A JP2001028420A JP 2001028420 A JP2001028420 A JP 2001028420A JP 19989799 A JP19989799 A JP 19989799A JP 19989799 A JP19989799 A JP 19989799A JP 2001028420 A JP2001028420 A JP 2001028420A
Authority
JP
Japan
Prior art keywords
semiconductor device
lead
island
sealing body
semiconductor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP19989799A
Other languages
English (en)
Other versions
JP3686287B2 (ja
Inventor
Makoto Nakajima
誠 中嶋
Takumi Soba
匠 曽場
Toru Uekuri
徹 植栗
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Priority to JP19989799A priority Critical patent/JP3686287B2/ja
Publication of JP2001028420A publication Critical patent/JP2001028420A/ja
Application granted granted Critical
Publication of JP3686287B2 publication Critical patent/JP3686287B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48245Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • H01L2224/48247Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors

Landscapes

  • Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
  • Lead Frames For Integrated Circuits (AREA)

Abstract

(57)【要約】 【課題】 微小な半導体装置の封止体を比較的容易に低
コストで形成する。 【解決手段】 アイランドに固定した半導体素子とリー
ドとを接続し封止体によって封止した半導体装置の外部
端子となるアイランド或いはリードが封止体底面にて露
出させ、このアイランド或いはリードの側面と前記封止
体の側面とを同一平面に構成し、アイランド或いはリー
ドの下面部内方に凹部を設ける。個々の半導体装置に用
いられるアイランド或いはリードの組を複数組一体に形
成し、前記アイランド或いはリードの下面部内方に凹部
が設けられたリードフレームに、複数の半導体素子のダ
イボンディングを行なう工程と、前記夫々の半導体素子
と前記リードとを電気的に接続する工程と、複数の半導
体素子を列毎に一つのキャビティとして一体に封止体を
モールドする工程と、前記キャビティ及びリードフレー
ムを切断し、個別の半導体装置に分離する工程とを有す
る。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、半導体装置及びそ
の製造方法に関し、特に、底面端子型の半導体装置に適
用して有効な技術に関するものである。
【0002】
【従来の技術】半導体集積回路装置では、微細化の進展
によって、より多くの回路を単一の半導体チップに搭載
する高集積化が進められている。しかしながら、半導体
集積回路を構成する全ての素子を単一チップに集積した
場合には、モデルチェンジ等に伴う些細な仕様変更の度
に、集積回路の再設計を行なうこととなり、迅速な対応
が困難となる。そこで、こうした軽微な変更に対応する
ために、トランジスタ等回路素子の一部を集積化せずに
実装基板上で半導体集積回路に外付けする構成とし、こ
の外付けする回路素子を変えることによって、同一の半
導体集積回路装置を用いたままで軽微な変更に対応する
方法が採用されている。
【0003】そして、半導体分野においては、顧客実装
面積・容積縮小を目的とした個別半導体装置の薄型化・
小型化が常に求められている。こうした単体の回路素子
にも小型化が求められており、例えば単体のトランジス
タでは、顧客要求により外形寸法1006(平面形状1
mm×0.6mm)、或いは外形寸法0804(平面形
状0.8mm×0.4mm)といった微小な半導体装置
が求められている。
【0004】このため、発明者等は、製造が比較的容易
で低コストであることから従来広く用いられている、リ
ードフレームに固定した半導体素子にスルーモールド方
式による樹脂封止によって、こうした微小な半導体装置
の封止体を成形する方法について検討したが、従来方法
による封止体の成形には問題があった。
【0005】即ち、検討した半導体装置は、図1に示す
ごとく、半導体素子1をアイランド2に固定し、半導体
素子1とリード3の内端とをボンディングワイヤ4によ
って接続し、半導体素子1、アイランド2、リード3の
上面及び内側面、ボンディングワイヤ4を樹脂を用いた
封止体5(図1中破線図示)によって封止してある。
【0006】こうした半導体装置は、リードフレームに
複数の半導体素子をボンディングした後に各素子2毎に
1つのキャビティとして封止した後に、金型を用いてリ
ードフレームを切断してある。しかし、リードの切断に
金型を用いるため、切断後のリードは樹脂封止外形より
若干突出した切り残し部が残り、この切り残し部による
外形形状への影響は、半導体装置全体が微小であること
から相対的に大きなものとなる。
【0007】加えて、トランスファーモールド方法によ
って樹脂を各キャビティに導入する際に、樹脂の流路と
なるゲートはパッケージ外形より狭めなければならない
が、樹脂の流動性の観点からゲートの縮小には限界が有
り、ゲートの寸法によって封止体の最小寸法形状が制約
されることになる。
【0008】
【発明が解決しようとする課題】こうした問題を回避す
る方法としては、例えば、特開平11‐102924号
公報に、セラミック又はガラスエポキシ樹脂の基板を用
い、トランスファーモールド方式またはポッテイング方
式によって樹脂封止を行ない、封止後にダイシングによ
り切断・分離して個別半導体装置を形成する技術が記載
されている。
【0009】この技術では、図2に示すように、半導体
装置は、多層のセラミック基板30の上面に形成された
搭載部に、半導体素子1のダイボンディングを行い、半
導体素子1の電極パッドとセラミック基板30の電極端
子とをボンディングワイヤ3により接続し、前記電極端
子が基板30の底面に形成された外部端子と内部配線に
よって接続され、半導体素子1、基板30の上面及び内
側面、ボンディングワイヤ4を樹脂を用いた封止体5
(図2中破線図示)によって封止してある。
【0010】製造過程では、複数の半導体装置の基板3
0が行列状に複数連続して形成されており、個々の半導
体装置のダイボンディング・ワイヤボンディングが行な
われた後に、基板30上面の複数の半導体素子2及びボ
ンディングワイヤ4等を樹脂により一括して封止した
後、ダイシングを用いて夫々切断し個別半導体装置を形
成する。
【0011】この技術では、モールド時のゲート寸法に
係らず、個別半導体の外形寸法の縮小が可能となる。し
かし、セラミック基板のコストが従来のCu、42アロ
イ等を材料としたリードフレームに比べて高価であり、
加えて基板表面には、金等の高価なメッキを導体として
施さなければならないので製造原価が上昇する。また、
セラミックは焼結材料の為、セラミック基板の焼成工程
にて、焼成後の収縮誤差及び反りの問題が生じ、基板の
歩留まり向上に限界がある等のデメリットが有り、更
に、この結果、基板不具合部に不良処置(マーキング
等)を施し、ダイボンディング時には不良部分にダイボ
ンドを行なわないように工夫する等の処理が増加するこ
ととなる。
【0012】また、セラミック基板を用いた場合、セラ
ミックが脆性をもっているために、上下金型により挟持
しクランプ圧力を付加した時点で、若干の基板の反りに
よっても破損するおそれがあるので、従来方式である金
型を用いたスルーモールド方式の採用は困難であり、レ
ジンを塗布する等の別方法を用いる必要がある。レジン
を塗布する場合、塗布の厚み及び平坦度の制御が難しく
なる等の問題点が残っている。更に、基板上面を一括し
て樹脂封止する為、樹脂の収縮作用により分割前に大き
な反りを生ずる。更には、ダイシング方法等に依って切
削切断したパッケージの側面(セラミックと樹脂との接
合界面)より水分が進入し、完成品の長期信頼性に影響
を及ぼす可能性が有る等の問題点が、発明者等により明
らかとなった。
【0013】他に、例えば特開平10‐313082号
公報には、リードフレームに複数の半導体素子を搭載
し、トランスファーモールド方式又はポッテイング方式
を用いて一括樹脂封止し、ダイシングによって個別の半
導体装置に切断・分離する方法が開示されている。
【0014】しかしながらこの方法では、基板30上面
を一括して樹脂封止する為、比較的広い面積を1つのキ
ャビティとして封止することとなり、封止後に樹脂が硬
化する際の収縮作用による応力によって、樹脂の分割前
に大きな大きな反りやねじれが生じてしまう。加えて、
半導体素子の搭載されるアイランド下面及びリード電極
下面が、半導体装置下面に露出する為、個別半導体装置
の封止体としては封止体下面部の絶縁範囲を広くするこ
とが難しい。その結果として、実装基板の回路設計時に
アイランド下面及びリード電極下面と配線との電気的シ
ョートを回避する配慮が必要となる。半導体装置の下に
位置する基板領域に配線を通すことが難しくなり、回路
設計の自由度が低下する。また、搭載する半導体素子が
パッケージ寸法に近くなるに連れて、アイランド寸法を
大きくする必要があり、アイランド部とリード電極との
距離を十分に確保することが次第に困難となる。
【0015】更に、前記半導体装置外形の一部は、封止
体の絶縁材料が硬化した後に切断された面によって構成
されるため、切断面からの水分の進入による個別半導体
装置の封止信頼性低下という問題が残っている。また、
個別半導体装置に切断する際の作業性及び切断精度に関
して充分な検討が為されていない等の問題点も有る。
【0016】本発明の課題は、これらの問題を解決し、
微小な半導体装置の封止体を比較的容易に低コストで行
ない得る技術を提供することにある。
【0017】本発明の前記ならびにその他の課題と新規
な特徴は、本明細書の記述及び添付図面から明らかにな
るであろう。
【0018】
【課題を解決するための手段】本願において開示される
発明のうち、代表的なものの概要を簡単に説明すれば下
記の通りである。
【0019】アイランドに固定した半導体素子とリード
とを接続し封止体によって封止した半導体装置におい
て、半導体装置の外部端子となるアイランド或いはリー
ドが封止体底面にて露出し、このアイランド或いはリー
ドの側面と前記封止体の側面とが同一平面を構成し、ア
イランド或いはリードの下面部内方に凹部が設けられて
いる。
【0020】また、アイランドに固定した半導体素子と
リードとを接続し封止体によって封止した半導体装置に
おいて、半導体装置の外部端子となるアイランド或いは
リードが封止体底面にて露出し、このアイランド或いは
リードの側面と前記封止体の側面とが同一平面を構成
し、アイランド或いはリードの下面の内端が上面の内端
に対して外端方向に後退させてある。
【0021】また、アイランドに固定した半導体素子と
リードとを接続し封止体によって封止した半導体装置に
おいて、半導体装置の外部端子となるアイランド或いは
リードが封止体底面にて露出し、このアイランド或いは
リードの側面と前記封止体の側面とが同一平面を構成
し、アイランド或いはリードの下面部内方及び外方の夫
々に凹部が設けられている。
【0022】また、アイランドに固定した半導体素子と
リードとを接続し封止体によって封止した半導体装置に
おいて、半導体装置の外部端子となるアイランド或いは
リードが封止体底面にて露出し、このアイランド或いは
リードの側面と前記封止体の側面とが同一平面を構成
し、前記下面の内端を下面の外端方向に後退させ、前記
下面の外端を下面の内端方向に後退させてある。
【0023】また、アイランドに固定した半導体素子と
リードとを接続し封止体によって封止した半導体装置の
製造方法において、個々の半導体装置に用いられるアイ
ランド或いはリードの組を複数組一体に形成し、前記ア
イランド或いはリードの下面部内方に凹部が設けられた
リードフレームに、複数の半導体素子のダイボンディン
グを行なう工程と、前記夫々の半導体素子と前記リード
とを電気的に接続する工程と、複数の半導体素子を列毎
に一つのキャビティとして一体に封止体をモールドする
工程と、前記キャビティ及びリードフレームを切断し、
個別の半導体装置に分離する工程とを有する。
【0024】更に、前記切断された個別の半導体装置の
側面に保護被膜を形成する工程とを有する。
【0025】かかる本発明によれば、半導体素子寸法に
近似した半導体装置(CSP)に関し、個別半導体素子搭
載基板として金属材料を用いたリードフレームの使用が
可能となり、セラミック基板を用いた場合より安価に製
造することができる。
【0026】また、半導体装置下面に、絶縁層を樹脂モ
ールド方法により形成したことにより、実装基板上に形
成された回路配線との電気的短絡を防止することができ
る。
【0027】また、前記ダイシングによって、切断面に
切断方向に沿って突起が生じるのを防止することができ
るので、実装不良の発生を防止することができる。
【0028】更に、切断面に保護膜を塗布することによ
り、水分の進入が防止できる結果、半導体装置の信頼性
が向上する。保護膜の塗布されない半導体装置の下面で
は、アイランド及びリードに設けられた凹部によって水
分の進入経路が長くなることによって耐湿性が向上す
る。
【0029】加えて、複数の半導体素子を列毎に一つの
キャビティとして樹脂封止することによって、熱または
樹脂の収縮作用による反りを防止しつつ、仕上がり寸法
精度の良い個別半導体装置を提供することが可能とな
る。
【0030】
【発明の実施の形態】以下、本発明の実施の形態を説明
する。なお、実施の形態を説明するための全図におい
て、同一機能を有するものは同一符号を付け、その繰り
返しの説明は省略する。
【0031】(実施の形態1)図3に示すのは本発明の
一実施の形態である半導体装置の斜視図であり、図4の
(a)に示すのはその縦断側面図、(b)に示すのは底
面図である。
【0032】本実施の形態の半導体装置では、単結晶シ
リコン等の半導体基板に所定の素子を形成した半導体素
子1を、例えば金等のロー材によってアイランド2に固
定し、半導体素子1とリード3とをボンディングワイヤ
4によって接続してある。半導体素子をダイボンディン
グするアイランド2及びリード3の下面部内方には、夫
々凹部が設けられている。即ち、アイランド2とリード
3との互いに向い合う内端の下面側を、前記互いに向い
合う内端とは反対側の外端方向に夫々後退させ、かつア
イランド2とリード3との上面側はそのままとする構成
によって、アイランド2及びリード3は夫々上面の面積
よりも下面の電極となる部分の面積が小さくされてい
る。
【0033】半導体素子1、アイランド2、リード3の
上面及び内側面、ボンディングワイヤ4は、例えばエポ
キシ樹脂にフィラを混入させた封止樹脂を用いた封止体
5(図3中では破線図示)によって封止され、前記凹部
も封止体5によって覆われている。アイランド2の上面
と半導体素子1の裏面電極とは導電性の接続がされてお
り、アイランド2の下面及びリード3の下面が封止体5
から選択的に露出して半導体装置の外部電極となる。封
止体5から露出して外部電極となるアイランド2の部分
及びリード3の部分の厚さは、封止体5から露出しない
アイランド2の部分及びリード3の部分の厚さよりも厚
い構造となっている。アイランド2及びリード2の一部
に夫々凹部を形成し、樹脂封止を行うことによって半導
体装置の下面部電極間の絶縁層を広げることが可能とな
り、実装基板の回路配線との電気的短絡防止ができる。
この結果、半導体装置実装基板設計時、パッケージ下面
絶縁部に回路配線を配置することが可能となり、実装基
板の縮小化に寄与することができる。封止体5、アイラ
ンド2及びリード3の外側面はエポキシ系、ポリイミド
系又はテフロン系等の耐熱性のある樹脂を用いた保護被
膜6によって覆われている。
【0034】続いて、図3に工程フローを示す本実施の
形態の半導体装置の製造方法について、図5乃至図10
を用いて説明する。
【0035】図5は本実施の形態の半導体装置の製造に
用いられるリードフレームを示す平面図であり、図6は
図5中のa部を拡大して示す平面図及び縦断面図であ
る。リードフレーム7には、図6中の破線に囲まれた領
域毎に個別の半導体装置となる夫々のアイランド2及び
リード3が、行列状に連続的に形成してある。リードフ
レーム7としては、銅系または鉄系の材料を用いるの
で、多層セラミック基板を用いる場合に比べて、半導体
素子寸法に近似した半導体装置(CSP:チップサイズパ
ッケージ)の材料費を抑制することができる。
【0036】先ず、リードフレーム7のアイランド2上
に半導体素子1が適切な接合ロー材によってダイボンデ
ィングされる。この際、図7に示すように、リードフレ
ーム下面のアイランド2及びリード3の凹部に当接する
凸型ヒートブロック8によって接触加熱されることによ
ってリードフレーム7は適切な接合温度条件下に保持さ
れる。ダイボンディング後、ボンディングワイヤ4によ
り半導体素子1の電極パッドとリード3の上面とを電気
的に接続するワイヤボンディングを行なう。このダイボ
ンディング及びワイヤボンディング作業はリードフレー
ム7に配置した全てのアイランド2及びリード3に対し
て施される。
【0037】次に、図8に示すように、ダイボンディン
グ及びワイヤボンディングを完成したリードフレーム7
をトランスファーモールド装置の下金型(図示せず)に
セットし、その後、上金型(図示せず)によりリードフ
レーム7を挟み込み、半導体封止用樹脂を注入し、各列
を夫々一つのキャビティ9として樹脂封止を行なう。な
お、キャビティ9の幅或いは長さは、切断代を考慮し完
成品の幅、長さより必要十分に大きく構成する。
【0038】金型には、封止樹脂タブレット投入位置に
対応するカル部10a、樹脂流路101b及び各キャビ
ティ9への流入口であるゲート10cに対応する溝が施
して有り、封止樹脂は溶融後これら経路を通って、各キ
ャビティ9に充填される。キャビティ9は、直線上に並
ぶ複数の半導体素子1を封止し、半導体装置完成品外形
寸法より大きく構成する。この樹脂封止では、リードフ
レーム7下面の凹部に樹脂が十分に充填される様に行
い、この凹部に充填された封止樹脂は、個別半導体装置
に分割した後は、半導体装置底面の絶縁層の役割を果た
す。ゲート8bを通す位置としては、後述するダイシン
グ位置合わせスリット11と干渉しない位置とする。各
キャビティ9に充填した半導体封止用樹脂を硬化させた
後、次工程前に不要な樹脂部であるカル部10a、樹脂
流路10b及び各キャビティ9への流入口であるゲート
10cを切除する。
【0039】本実施の形態では一列に並んだ複数の半導
体素子2を列毎に一つのキャビティ9として封止するこ
とによって、封止樹脂の硬化時に生ずる収縮に影響さ
れ、リードフレーム7全体の湾曲或いは反りを防止する
ことができる。この結果、リードフレーム7の大型化が
可能となり、取得数を増やすことができる。また、キャ
ビティ9列間に、充分な切断代及び各キャビティ9の間
にキャビティ9と平行にリードフレームの略全幅にわた
ってスリット14を設けることによって、熱応力或いは
封止後の樹脂硬化の過程において生じるレジン収縮等の
変形を抑制することが可能となる。
【0040】また、例えば一つの列に形成される半導体
装置の数が多いためにキャビティが長くなると列方向に
レジンの反りが生じる場合がある。そうした場合には、
図9に示すごとく、キャビティを列方向に分割する。即
ち、複数の半導体装置を列毎に一つのキャビティとして
一体にモールドした封止体を列方向に複数形成する構成
とすることも可能である。
【0041】次に、アイランド2及びリード3の露出部
分が半導体装置の外部電極となるリードフレーム7下面
にハンダ等のメッキを施す。通常は、このメッキに先立
って液体ホーニング等の処理によるメッキ付着面に付着
した樹脂等の異物の浄化が必要であり、この浄化処理に
よって封止体5とリードフレーム7との間に隙間が生じ
ることがある。しかし、本実施の形態ではリードフレー
ム7を、予めパラジウムメッキ等の方法を用いて比較的
軟質な材料で覆っておくことによって、この軟質材料が
謂わばパッキングとして機能するためモールド時に樹脂
が外部電極面へ付着するのを防止することができる。こ
のため、前記浄化処理を省略することが可能であり、封
止体5とリードフレーム7との間に前記浄化処理によっ
て隙間が生じるのを防止することができる。
【0042】更には、通常は基板実装の際のハンダ付け
性を向上させるため、外部電極面のメッキ処理を行なう
が、パラジウムメッキはハンダ付け性に優れているた
め、あえてリードフレーム7の下面にハンダ等のメッキ
処理を施す必要がなく、メッキ処理工程が不要となる利
点を有する。最近では、パラジウムメッキのハンダ付け
性を更に高めるため、パラジウムメッキ表面に金をフラ
ッシュ処理する場合もある。
【0043】次工程にて、封止樹脂表面等に製品名等を
刻印(マーキング)した後に、列毎に一つのキャビティ
9として封止されている複数の半導体装置を個別の半導
体装置に切削切断によって分割するダイシングを行う。
その手順を以下説明する。
【0044】先ず、粘着性のダイシングテープ12にリ
ードフレーム7下面(外部電極面)を貼り付け、更にそ
の周囲をリング状のテープホルダー13に貼り付ける。
ダイシングテープ12としては、後の剥離工程で粘着成
分がリードフレーム7下面に残り難くいもの、例えば紫
外線照射型のテープ(所謂UVテープ)が望ましい。
【0045】次に、図5に示す矩形のダイシング位置合
わせスリット11を基準としてダイシング装置(ウエー
ハダイシング装置と同じ:図示せず)によって、図6中
の破線に沿って個別半導体装置として必要な部分(破線
にて囲まれた領域)と、不要な残材部分とに切削分割す
る。切削方法としては、半導体ウエーハ切断時に常用さ
れている所謂フルカットダイシング方法を用い、リード
フレーム7及びキャビティ9は完全に切断するが、ダイ
シングテープ12は部分的に切断し一体化したままとす
る。リードフレーム7に切断目標となる位置合わせ認識
マークとしてスリット11を施してあるので、樹脂封
止、フレームハンダメッキを施した後、ダイシング方法
にて個別半導体装置に切断する過程において、切断寸法
精度を保証することができる。ダイシングテープ12に
貼り付けた状態でフルカット方法により切断するため、
切断後の個別半導体装置及び残材が飛散することなく、
その位置関係もずれることはない為、その後の扱いが容
易になる。切断によって生じた残材を除去した状態を図
10に示す。
【0046】また、従来のスルーモールド方式により、
半導体素子別にキャビティを形成する場合、封止体サイ
ズが小さくなる程、封止樹脂導入路であるゲートを小さ
く構成しなければならず、レジン注入の観点からその限
界寸法がある。本方式によれば、後に不要部分を切削切
断すれば良いので、ゲートのサイズによって制約される
ことがない。また、多層セラミック基板を用いた場合と
の比較では、セラミックが脆性材料である点或いは基板
焼成過程において若干の変形が生じている点を考慮する
と、従来の金型を用いたトランスファーモールド方法に
より樹脂封止することは困難であるが、リードフレーム
を用いた場合にはこの様な懸念はない。
【0047】切断の完了した状態で、切削分割した個別
半導体装置の切断面では、アイランド2及びリード3の
金属材料が露出した状態であり、酸化・腐食等の発生が
予期されるので、ダイシングテープ12に貼り付けた状
態で、基板実装半田付け温度(最大250℃程度)に耐
え得るエポキシ系、ポリイミド系またはテフロン系等の
耐熱性のある樹脂からなる保護被膜6を塗布する。
【0048】切断面ではアイランド2或いはリード3と
封止体5の樹脂との接合界面から水分が進入した場合、
半導体装置が小型であり半導体素子1(チップ)サイズ
と近似している為、容易に半導体素子1まで水分が到達
し、主にアルミニウムで形成されている電気回路の腐食
に至ることが懸念される。保護被膜6により、リード1
と封止樹脂4との接合界面からの水分の進入も併せて防
止することができるので、製品の長期信頼性を確保する
ことが可能となる。この保護被膜6形成では、前記残材
の除去によって各半導体装置間に隙間が生じるため、各
側面に保護被膜6を充分に形成することができる。
【0049】この保護被膜6の塗布は半導体装置下面を
粘着性のダイシングテープ12に貼り付けた状態で行う
為、同下面にある外部電極に被膜6が付着し、基板実装
時のハンダ付け性に影響を及ぼすことはない。また、保
護被膜6の塗布されない半導体装置の下面では、アイラ
ンド2及びリード3に凹部を設けたことによって、水分
の進入経路が長くなり耐湿性が向上する。
【0050】半導体装置底面(外部電極面)は、個別半
導体装置として基板実装する際の、ハンダ付け接合面と
なるため、保護被膜5の樹脂が付着することは望ましく
ない。本実施の形態では、ダイシングテープ12に半導
体装置の底面を貼り付けた状態で保護被膜6の塗布を行
うので、保護被膜6の樹脂が電極面に付着する心配がな
い。
【0051】次に、図11に示す工程にて、保護被膜6
の樹脂塗布を完了した各半導体装置の電気的特性を測定
する。この測定では、分離された各半導体装置が接着さ
れた状態のテープホルダー13を、複数枚一組にリング
カセット15に入れた状態で選別工程のハンドリング装
置のローダー部にセットする。セットされたテープホル
ダー13は、一枚毎にハンドリング装置のローディング
部16に移送する。ハンドリング装置は、従来のダイレ
クトピックアップ方式のダイボンダと同様の構成であ
り、リングホルダと協働する個別半導体装置突き上げ機
構(図示せず)を具備し、予め設定された座標位置また
は認識装置の認識結果から指定された座標位置データに
基づき、突き上げ動作を行いダイシングテープ12より
所定の半導体装置を引き剥がす。なお引き剥がす際に
は、紫外線照射型のダイシングテープを用いた場合は、
紫外線照射を適量行い半導体装置底面とダイシングテー
プとの接合強度を弱めることによって、粘着成分が半導
体装置底面に残存するのを防止することができる。
【0052】引き剥がされた半導体装置は、移送ヘッド
17の吸着ノズルに吸着され製品整列部18に搬送され
る。この際、ダイシング時に用いたホルダー13に整列
した状態のまま、ハンドリング装置に装着し移送ヘッド
17に吸着されるため、その電極配置方向を誤ることな
く、コンタクトを行うことが可能である。また、個別半
導体装置12の方向性は、乱雑になることなく、一定方
向に揃えて移送することができる。
【0053】製品整列部18より、複数の移送ヘッド1
9を放射状に配置したロータリー方式の搬送系により、
各作業位置で適宜検査を実施する。先ず電気的特性選別
を行ない、電気的特性良と判断された半導体装置につい
ては、認識装置による自動外観検査によって、製品とし
ての形状寸法を認識装置を用いて測定し、異常がなけれ
ば良品と判定される。この際、パッケージ裏面(外部電
極面)の電極寸法及びその位置を、パターンマッチング
方法などの画像処理により、良否判定を併せて行う。そ
して、前記判定項目に合格した良品は、半導体装置自動
実装装置用のエンボスキャリアテープ20に順次収納
し、テープリール21にキャリアテープ20を巻き取り
出荷する。
【0054】また、前記切断のためのダイシングによっ
て、図12に示すように、切断面に切断方向に沿って
(底面方向に向かって)小さな突起(バリと通称されて
いる)が生じることがある。このような突起が実装面で
ある底面に向かって形成されることによって、半導体装
置と実装基板との間に間隙が生じ、実装不良となること
がある。
【0055】このような場合の対策としては、図13に
示すように、半導体装置のアイランド2及びリード3の
下面部外方に、夫々凹部を設ける。即ち、下面の外端を
内端方向に後退させる構成とする。この構成によって、
アイランド2或いはリード3の端面は、上下を封止体5
によって挟まれているために、切断の際に前記突起が生
じにくくなり、突起が生じた場合にも半導体装置の底面
から突出することがない。
【0056】(実施の形態2)前述した実施の形態で
は、リードフレーム7のアイランド2及びリード3の下
面に凹部を設け、この凹部に応じた凸型のヒートブロッ
ク8を用いてダイボンディング及びワイヤボンディング
を行なっている。この凹部は、リードフレーム7の厚さ
を一定とした場合、凹部を深く形成すると、ダイボンデ
ィング及びワイヤボンディングの際に、アイランド2或
いはリード3の変形が懸念されるので、リードフレーム
7の厚さが薄くなる程、残りの板厚を確保する為、凹部
を浅く形成する必要がある。凹部が浅くなることによっ
て、樹脂封止の際に封止樹脂の充填が不充分となり、絶
縁層が充分に形成されない等の不具合が懸念される。
【0057】本実施の形態はこの点を考慮してなされた
ものであり、前述した実施の形態では一体に成形されて
いた封止体5を、図14に縦断面を示すように、半導体
装置の下面からアイランド2或いはリード3の上面まで
を封止する下層の封止体5aと、前記上面から上の部分
を封止する上層の封止体5bとによって構成する。これ
以外の点については前述した実施の形態のものと同様の
構成となっている。
【0058】そして本実施の形態の半導体装置の製造方
法では、図15に示すようにダイボンディング及びワイ
ヤボンディング前のリードフレーム7の各列空隙部に予
め樹脂を充填して下層の封止体5aを形成する。樹脂注
入のための金型としては、下金型として前述した実施の
形態の略同様のものを用い、上金型として平坦なものを
用いて充填を行なう。樹脂充填後に、カル部22a、樹
脂流路22b及びゲート22c等の不要な樹脂を切除す
ることによって、図16に示すようにリードフレーム7
をその各列空隙部を樹脂により埋めた状態とする。この
樹脂注入では、ダイボンディング及びワイヤボンディン
グ前であることから、半導体素子1の損傷やボンディン
グワイヤ4への影響を考慮する必要がないため、高圧力
下で行うことが可能となり、細かな空隙へも充分に樹脂
の充填を行なうことができる。
【0059】こうしてアイランド2及びリード3の凹部
に予め樹脂が充填されて平坦になっているため、ダイボ
ンディング及びワイヤボンディング時のリードフレーム
7の安定的な固定が、図17に示すように平坦なヒート
ブロック8を用いても確保することが可能となる。加え
て、リードフレーム7のアイランド2及びリード3に凹
部を形成した場合、凹部の深さやリードフレーム7の板
厚によっては、この部分の剛性が不足する結果、ダイボ
ンディング及びワイヤボンディングの際、局部変形や振
動が懸念されるが、下層の封止体5aによってアイラン
ド2及びリード3が固定されているため、アイランド2
或いはリード3の変形や振動等も防止することができ
る。従って、ダイボンディング、ワイヤボンディング時
のリードフレーム保持力を安定的に維持することが可能
となる。
【0060】下層の封止体5aの形成されたリードフレ
ーム7には、前述の実施の形態と同様に、ダイボンディ
ング及びワイヤボンディングが行なわれた後に、図18
に示すように、カル部23a、樹脂流路23b及び各キ
ャビティ9への流入口であるゲート23cを経由し、封
止樹脂を各キャビティ9に充填する。
【0061】また、この樹脂封止において、前述した場
合と同様に、例えば一つの列に形成される半導体装置の
数が多いためにキャビティが長くなると列方向にレジン
の反りが生じる場合がある。そうした場合には、キャビ
ティを列方向に分割する。即ち、複数の半導体装置を列
毎に一つのキャビティとして一体にモールドした封止体
を列方向に複数形成する構成とすることも可能である。
【0062】本実施の形態によれば、組成の異なる樹脂
により個別半導体装置の封止体を形成することも可能と
なる。例えば、流動性の良い樹脂と耐湿性の良好な樹脂
とを目的に応じて、封止体5a,5bの樹脂封止に用い
ることによって個別半導体装置の信頼性を確保すること
が可能となる。
【0063】また、下層の封止体5aの形成では、トラ
ンスファーモールドによる他に、テープ状の樹脂を用
い、ダイボンディング前に絶縁材料からなる熱硬化性樹
脂によって下層の封止体5aを形成して下面を平坦にす
ることも可能である。この後、同様の熱硬化性樹脂或い
は組成の異なる樹脂によりリードフレーム上部を封止す
ることも可能であり、トランスファーモールドによって
上層の封止体を形成することも可能である。
【0064】また、前述した実施の形態と同様に、図1
9に示すように、半導体装置のアイランド2及びリード
3の下面部外方に、夫々凹部を設け、下面の外端を内端
方向に後退させる構成としてもよい。この構成によっ
て、アイランド2或いはリード3の端面は、上下を封止
体5a,5bによって挟まれているために、切断の際に
前記突起が生じにくくなり、突起が生じた場合にも半導
体装置の底面から突出することがない。
【0065】以上、本発明者によってなされた発明を、
前記実施の形態に基づき具体的に説明したが、本発明
は、前記実施の形態に限定されるものではなく、その要
旨を逸脱しない範囲において種々変更可能であることは
勿論である。
【0066】例えば、以上の説明では、主として本発明
者によってなされた発明をその背景となった利用分野で
あるトランジスタについてレジン封止によるCSP(Chi
p Size Package)技術を適用した場合について説明した
が、それに限定されるものではなく、本発明は、ダイオ
ード或いはQFN型半導体装置等の他の形式の半導体装
置にも広く適用が可能である。
【0067】
【発明の効果】本願において開示される発明のうち代表
的なものによって得られる効果を簡単に説明すれば、下
記の通りである。 (1)本発明によれば、半導体素子寸法に近似した半導
体装置(CSP)に関し、個別半導体素子搭載基板として
金属材料を用いたリードフレームの使用が可能となると
いう効果がある。 (2)本発明によれば、微小な半導体装置の封止体を一
括モールドによって樹脂封止することができるという効
果がある。 (3)本発明によれば、上記効果(1)(2)により、
半導体装置を安価に製造することができるという効果が
ある。 (4)本発明によれば、ダイシングによって、切断面に
切断方向に沿って突起が生じるのを防止することができ
るという効果がある。 (5)本発明によれば、上記効果(4)により、実装不
良の発生を防止することができるという効果がある。 (6)本発明によれば、切断面に保護被膜を塗布するこ
とにより、水分の進入が防止できるという効果がある。 (7)本発明によれば、保護被膜の塗布されない半導体
装置の下面では、アイランド及びリードに設けられた凹
部によって水分の進入経路が長くなり、耐湿性が向上す
るという効果がある。 (8)本発明によれば、上記効果(6)(7)により、
半導体装置の信頼性が向上するという効果がある。 (9)本発明によれば、半導体装置下面に、絶縁層を樹
脂モールド方法により形成したことにより、実装基板上
に形成された回路配線との電気的短絡を防止することが
できるという効果がある。 (10)本発明によれば、複数の半導体素子を列毎に一
つのキャビティとして樹脂封止することによって、熱ま
たは樹脂の収縮作用による反りを防止しつつ、仕上がり
寸法精度の良い個別半導体装置を提供することが可能と
なるという効果がある。
【図面の簡単な説明】
【図1】本発明者が検討した半導体装置を示す斜視図で
ある。
【図2】公知技術による半導体装置を示す斜視図であ
る。
【図3】本発明の一実施の形態である半導体装置を示す
斜視図である。
【図4】本発明の一実施の形態である半導体装置を示
し、図中の(a)にその縦断面を示し、(b)にその底
面を示す。
【図5】本実施の形態に用いられるリードフレームを示
す平面図である。
【図6】本実施の形態に用いられるリードフレームを拡
大して示す部分平面図である。
【図7】本発明の一実施の形態である半導体装置を製造
工程毎に示す縦断面図である。
【図8】本発明の一実施の形態である半導体装置を製造
工程毎に示す平面図である。
【図9】本発明の一実施の形態である半導体装置の変形
例を製造工程毎に示す平面図である。
【図10】本発明の一実施の形態である半導体装置を製
造工程毎に示す斜視図である。
【図11】本発明の一実施の形態である半導体装置を製
造工程毎に示す平面図である。
【図12】本発明の一実施の形態である半導体装置を示
す縦断面図である。
【図13】本発明の一実施の形態である半導体装置の変
形例を示す縦断面図である。
【図14】本発明の他の実施の形態である半導体装置を
示す縦断面図である。
【図15】本発明の他の実施の形態である半導体装置を
製造工程毎に示す平面図である。
【図16】本発明の他の形態に用いられるリードフレー
ムを示す平面図である。
【図17】本発明の他の実施の形態である半導体装置を
製造工程毎に示す縦断面図である。
【図18】本発明の他の実施の形態である半導体装置を
製造工程毎に示す平面図である。
【図19】本発明の他の実施の形態である半導体装置の
変形例を示す縦断面図である。
【符号の説明】
1…半導体素子、2…アイランド、3…リード、4…ボ
ンディングワイヤ、5,5a,5b…封止体、6…保護
被膜、7…リードフレーム、8…ヒートブロック、9…
キャビティ、10a,22a,23a…カル部、10
b,22b,23b…樹脂流路、10c,22c,23
c…ゲート、11…スリット、12…ダイシングテー
プ、13…テープホルダー、14…スリット、15…リ
ングカセット、16…ローディング部、17,19…移
送ヘッド、18…製品整列部、20…キャリアテープ、
21…テープリール、30…基板。
───────────────────────────────────────────────────── フロントページの続き (72)発明者 植栗 徹 東京都小平市上水本町五丁目20番1号 株 式会社日立製作所半導体グループ内 Fターム(参考) 4M109 AA02 BA02 CA21 DB15 FA04 5F067 AA01 AB04 BA00 BB01 BE01 DE01 DE04 DF03

Claims (15)

    【特許請求の範囲】
  1. 【請求項1】 アイランドに固定した半導体素子とリー
    ドとを接続し封止体によって封止した半導体装置におい
    て、 半導体装置の外部端子となるアイランド或いはリードが
    封止体底面にて露出し、このアイランド或いはリードの
    側面と前記封止体の側面とが同一平面を構成し、アイラ
    ンド或いはリードの下面部内方に凹部が設けられている
    ことを特徴とする半導体装置。
  2. 【請求項2】 アイランドに固定した半導体素子とリー
    ドとを接続し封止体によって封止した半導体装置におい
    て、 半導体装置の外部端子となるアイランド或いはリードが
    封止体底面にて露出し、このアイランド或いはリードの
    側面と前記封止体の側面とが同一平面を構成し、アイラ
    ンド或いはリードの下面の内端が上面の内端に対して外
    端方向に後退させてあることを特徴とする半導体装置。
  3. 【請求項3】 アイランドに固定した半導体素子とリー
    ドとを接続し封止体によって封止した半導体装置におい
    て、 半導体装置の外部端子となるアイランド或いはリードが
    封止体底面にて露出し、このアイランド或いはリードの
    側面と前記封止体の側面とが同一平面を構成し、アイラ
    ンド或いはリードの下面部内方に凹部が設けられ、アイ
    ランド或いはリードの下面部外方に凹部が設けられてい
    ることを特徴とする半導体装置。
  4. 【請求項4】 アイランドに固定した半導体素子とリー
    ドとを接続し封止体によって封止した半導体装置におい
    て、 半導体装置の外部端子となるアイランド或いはリードが
    封止体底面にて露出し、このアイランド或いはリードの
    側面と前記封止体の側面とが同一平面を構成し、アイラ
    ンド或いはリードの下面の内端が上面の内端に対して外
    端方向に後退させてあり、前記下面の外端が下面の内端
    方向に後退させてあることを特徴とする半導体装置。
  5. 【請求項5】 前記半導体装置の側面が保護被膜によっ
    て覆われていることを特徴とする請求項1乃至請求項4
    の何れか一項に記載の半導体装置。
  6. 【請求項6】 前記封止体が二層となっていることを特
    徴とする請求項1乃至請求項5の何れか一項に記載の半
    導体装置。
  7. 【請求項7】 アイランドに固定した半導体素子とリー
    ドとを接続し封止体によって封止した半導体装置の製造
    方法において、 個々の半導体装置に用いられるアイランド或いはリード
    の組を複数組一体に形成し、前記アイランド或いはリー
    ドの下面部内方に凹部が設けられたリードフレームに、
    複数の半導体素子のダイボンディングを行なう工程と、 前記夫々の半導体素子と前記リードとを電気的に接続す
    る工程と、 複数の半導体素子を列毎に一つのキャビティとして一体
    に封止体をモールドする工程と、 前記キャビティ及びリードフレームを切断し、個別の半
    導体装置に分離する工程とを有することを特徴とする半
    導体装置の製造方法。
  8. 【請求項8】 アイランドに固定した半導体素子とリー
    ドとを接続し封止体によって封止した半導体装置の製造
    方法において、 個々の半導体装置に用いられるアイランド或いはリード
    の組を複数組一体に形成し、前記アイランド或いはリー
    ドの下面部内方及び下面部外方に夫々凹部が設けられた
    リードフレームに、複数の半導体素子のダイボンディン
    グを行なう工程と、 前記夫々の半導体素子と前記リードとを電気的に接続す
    る工程と、 複数の半導体素子を列毎に一つのキャビティとして一体
    に封止体をモールドする工程と、 前記キャビティ及びリードフレームを切断し、個別の半
    導体装置に分離する工程とを有することを特徴とする半
    導体装置の製造方法。
  9. 【請求項9】 アイランドに固定した半導体素子とリー
    ドとを接続し封止体によって封止した半導体装置の製造
    方法において、 個々の半導体装置に用いられるアイランド或いはリード
    の組を複数組一体に形成し、前記アイランド或いはリー
    ドの下面部内方に凹部が設けられたリードフレームに、
    複数の半導体素子のダイボンディングを行なう工程と、 前記夫々の半導体素子と前記リードとを電気的に接続す
    る工程と、 複数の半導体素子を列毎に一つのキャビティとして一体
    に封止体をモールドする工程と、 前記キャビティ及びリードフレームを切断し、個別の半
    導体装置に分離する工程と、前記切断された個別の半導
    体装置の側面に保護被膜を形成する工程とを有すること
    を特徴とする半導体装置の製造方法。
  10. 【請求項10】 前記リードフレームがパラジウムによ
    って覆われていることを特徴とする請求項7乃至請求項
    9の何れか一項に記載の半導体装置の製造方法。
  11. 【請求項11】 前記列毎にキャビティとしてモールド
    する工程で、前記凹部にも前記封止体が充填されること
    を特徴とする請求項7乃至請求項10の何れか一項に記
    載の半導体装置の製造方法。
  12. 【請求項12】 前記ダイボンディング以前の工程で、
    アイランド部及び電極リード部の一部に設けた凹部を封
    止する下層の封止体を形成することを特徴とする請求項
    7乃至請求項10の何れか一項に記載の半導体装置の製
    造方法。
  13. 【請求項13】 前記モールドされたリードフレーム
    を、ダイシングテープに貼付た状態で完全切削分割方法
    を用いて個別半導体装置に切断することを特徴とする請
    求項7乃至請求項12の何れか一項に記載の半導体装置
    の製造方法。
  14. 【請求項14】 前記個別の半導体装置をダイシングテ
    ープに貼り付けた状態で、保護被膜を塗布することを特
    徴とする請求項7乃至請求項13の何れか一項に記載の
    半導体装置の製造方法。
  15. 【請求項15】 前記リードフレームの各キャビティの
    列間にはスリットが設けられていることを特徴とする請
    求項7乃至請求項14の何れか一項に記載の半導体装置
    の製造方法。
JP19989799A 1999-07-14 1999-07-14 半導体装置の製造方法 Expired - Fee Related JP3686287B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP19989799A JP3686287B2 (ja) 1999-07-14 1999-07-14 半導体装置の製造方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP19989799A JP3686287B2 (ja) 1999-07-14 1999-07-14 半導体装置の製造方法

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2005135534A Division JP2005277434A (ja) 2005-05-09 2005-05-09 半導体装置

Publications (2)

Publication Number Publication Date
JP2001028420A true JP2001028420A (ja) 2001-01-30
JP3686287B2 JP3686287B2 (ja) 2005-08-24

Family

ID=16415433

Family Applications (1)

Application Number Title Priority Date Filing Date
JP19989799A Expired - Fee Related JP3686287B2 (ja) 1999-07-14 1999-07-14 半導体装置の製造方法

Country Status (1)

Country Link
JP (1) JP3686287B2 (ja)

Cited By (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003031729A (ja) * 2001-07-17 2003-01-31 Sanyo Electric Co Ltd 回路装置の製造方法
JP2003037344A (ja) * 2001-07-25 2003-02-07 Sanyo Electric Co Ltd 回路装置およびその製造方法
JP2003068962A (ja) * 2001-08-30 2003-03-07 Rohm Co Ltd 半導体装置製造用のフレームおよび半導体装置の製造方法
JP2003110057A (ja) * 2001-09-28 2003-04-11 Sanyo Electric Co Ltd 半導体装置の製造方法
JP2003332269A (ja) * 2002-05-15 2003-11-21 Renesas Technology Corp 半導体装置の製造方法
KR100491657B1 (ko) * 2001-05-30 2005-05-27 엔이씨 일렉트로닉스 가부시키가이샤 리드 프레임, 이를 사용하는 반도체 디바이스 및 반도체디바이스의 제조 방법
JP2005529493A (ja) * 2002-06-06 2005-09-29 コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ 半導体デバイスを有するノンリードクワッドフラットパッケージ
JP2005277434A (ja) * 2005-05-09 2005-10-06 Renesas Technology Corp 半導体装置
WO2005122251A1 (ja) * 2004-06-08 2005-12-22 Rohm Co., Ltd. 面実装型電子部品とその製造方法
JP2006287263A (ja) * 2006-07-24 2006-10-19 Rohm Co Ltd 半導体装置
JP2007318175A (ja) * 2007-08-10 2007-12-06 Renesas Technology Corp 半導体装置の製造方法
JP2010074193A (ja) * 2009-12-28 2010-04-02 Rohm Co Ltd 半導体装置
JP2011018924A (ja) * 2002-08-30 2011-01-27 Fairchild Semiconductor Corp リードフレーム構造を含む半導体ダイパッケージ及びその製造方法
JP2011023736A (ja) * 2010-09-13 2011-02-03 Renesas Electronics Corp 半導体装置
JP2011101065A (ja) * 2011-02-24 2011-05-19 Rohm Co Ltd 半導体装置
KR20120018800A (ko) * 2009-05-15 2012-03-05 로무 가부시키가이샤 반도체 장치
JP2013004848A (ja) * 2011-06-20 2013-01-07 Semiconductor Components Industries Llc 半導体装置およびその製造方法
WO2013157172A1 (ja) * 2012-04-20 2013-10-24 パナソニック株式会社 半導体パッケージ及びその製造方法、半導体モジュール、並びに半導体装置
JP2014225643A (ja) * 2013-04-16 2014-12-04 ローム株式会社 半導体装置
JP2016136573A (ja) * 2015-01-23 2016-07-28 新日本無線株式会社 リード内蔵型回路パッケージの製造方法
JP2018074066A (ja) * 2016-11-01 2018-05-10 旭化成エレクトロニクス株式会社 半導体装置
JP2018157222A (ja) * 2013-04-16 2018-10-04 ローム株式会社 半導体装置

Cited By (44)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7189599B2 (en) 2001-05-30 2007-03-13 Nec Electronics Corporation Lead frame, semiconductor device using the same and method of producing the semiconductor device
KR100491657B1 (ko) * 2001-05-30 2005-05-27 엔이씨 일렉트로닉스 가부시키가이샤 리드 프레임, 이를 사용하는 반도체 디바이스 및 반도체디바이스의 제조 방법
JP2003031729A (ja) * 2001-07-17 2003-01-31 Sanyo Electric Co Ltd 回路装置の製造方法
JP2003037344A (ja) * 2001-07-25 2003-02-07 Sanyo Electric Co Ltd 回路装置およびその製造方法
JP2003068962A (ja) * 2001-08-30 2003-03-07 Rohm Co Ltd 半導体装置製造用のフレームおよび半導体装置の製造方法
JP2003110057A (ja) * 2001-09-28 2003-04-11 Sanyo Electric Co Ltd 半導体装置の製造方法
JP4723776B2 (ja) * 2001-09-28 2011-07-13 三洋電機株式会社 半導体装置の製造方法
JP2003332269A (ja) * 2002-05-15 2003-11-21 Renesas Technology Corp 半導体装置の製造方法
JP2005529493A (ja) * 2002-06-06 2005-09-29 コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ 半導体デバイスを有するノンリードクワッドフラットパッケージ
JP2011018924A (ja) * 2002-08-30 2011-01-27 Fairchild Semiconductor Corp リードフレーム構造を含む半導体ダイパッケージ及びその製造方法
WO2005122251A1 (ja) * 2004-06-08 2005-12-22 Rohm Co., Ltd. 面実装型電子部品とその製造方法
CN100454530C (zh) * 2004-06-08 2009-01-21 罗姆股份有限公司 面装配型电子部件及其制造方法
US7781888B2 (en) 2004-06-08 2010-08-24 Rohm Co., Ltd. Surface mounting electronic component and manufacturing method thereof
KR101130633B1 (ko) * 2004-06-08 2012-04-02 로무 가부시키가이샤 면실장형 전자부품과 그 제조방법
US8106508B2 (en) 2004-06-08 2012-01-31 Rohm Co., Ltd. Electronic component for surface mounting
JP2005277434A (ja) * 2005-05-09 2005-10-06 Renesas Technology Corp 半導体装置
JP2006287263A (ja) * 2006-07-24 2006-10-19 Rohm Co Ltd 半導体装置
JP2007318175A (ja) * 2007-08-10 2007-12-06 Renesas Technology Corp 半導体装置の製造方法
US9847282B2 (en) 2009-05-15 2017-12-19 Rohm Co., Ltd. Semiconductor device
KR101657330B1 (ko) * 2009-05-15 2016-09-13 로무 가부시키가이샤 반도체 장치
KR20120018800A (ko) * 2009-05-15 2012-03-05 로무 가부시키가이샤 반도체 장치
US9899299B2 (en) 2009-05-15 2018-02-20 Rohm Co., Ltd. Semiconductor device
US9613890B2 (en) 2009-05-15 2017-04-04 Rohm Co., Ltd. Semiconductor device
US10431527B2 (en) 2009-05-15 2019-10-01 Rohm Co., Ltd. Semiconductor device with island and associated leads
JP2014207470A (ja) * 2009-05-15 2014-10-30 ローム株式会社 半導体装置
US10978379B2 (en) 2009-05-15 2021-04-13 Rohm Co., Ltd. Semiconductor device with island and associated leads
US9035441B2 (en) 2009-05-15 2015-05-19 Rohm Co., Ltd. Semiconductor device
US9343394B2 (en) 2009-05-15 2016-05-17 Rohm Co., Ltd. Semiconductor device
JP2016106439A (ja) * 2009-05-15 2016-06-16 ローム株式会社 半導体装置
US9379047B2 (en) 2009-05-15 2016-06-28 Rohm Co., Ltd. Semiconductor device
JP2010074193A (ja) * 2009-12-28 2010-04-02 Rohm Co Ltd 半導体装置
JP2011023736A (ja) * 2010-09-13 2011-02-03 Renesas Electronics Corp 半導体装置
JP2011101065A (ja) * 2011-02-24 2011-05-19 Rohm Co Ltd 半導体装置
JP2013004848A (ja) * 2011-06-20 2013-01-07 Semiconductor Components Industries Llc 半導体装置およびその製造方法
WO2013157172A1 (ja) * 2012-04-20 2013-10-24 パナソニック株式会社 半導体パッケージ及びその製造方法、半導体モジュール、並びに半導体装置
JP2014225643A (ja) * 2013-04-16 2014-12-04 ローム株式会社 半導体装置
JP2018157222A (ja) * 2013-04-16 2018-10-04 ローム株式会社 半導体装置
US10312171B2 (en) 2013-04-16 2019-06-04 Rohm Co., Ltd. Semiconductor device
JP2020074379A (ja) * 2013-04-16 2020-05-14 ローム株式会社 半導体装置
JP2021145143A (ja) * 2013-04-16 2021-09-24 ローム株式会社 半導体装置
JP7175350B2 (ja) 2013-04-16 2022-11-18 ローム株式会社 半導体装置
JP7413485B2 (ja) 2013-04-16 2024-01-15 ローム株式会社 半導体装置
JP2016136573A (ja) * 2015-01-23 2016-07-28 新日本無線株式会社 リード内蔵型回路パッケージの製造方法
JP2018074066A (ja) * 2016-11-01 2018-05-10 旭化成エレクトロニクス株式会社 半導体装置

Also Published As

Publication number Publication date
JP3686287B2 (ja) 2005-08-24

Similar Documents

Publication Publication Date Title
JP3686287B2 (ja) 半導体装置の製造方法
US10998288B2 (en) Method of manufacturing a semiconductor device
US7470567B2 (en) Semiconductor device and method of manufacturing the same
KR100730259B1 (ko) 반도체 집적 회로 장치
JPH10284525A (ja) 半導体装置の製造方法
JP3877454B2 (ja) 半導体装置の製造方法
JP3660854B2 (ja) 半導体装置の製造方法
JP4803855B2 (ja) 半導体装置の製造方法
JP4073098B2 (ja) 半導体装置の製造方法
JP4994148B2 (ja) 半導体装置の製造方法
JP2005277434A (ja) 半導体装置
JP5311505B2 (ja) 半導体装置
JPH11265964A (ja) 半導体装置とその製造方法
US7632720B2 (en) Method of manufacturing a semiconductor device
JP2008066762A (ja) 半導体チップ搭載用の絶縁基板
JP5121807B2 (ja) 半導体装置の製造方法
JP4215300B2 (ja) 半導体装置の製造方法
JP2000124236A (ja) 半導体装置の製造方法
JP2002050720A (ja) 半導体装置の製造方法
JP2000091365A (ja) 半導体装置とその製造方法
JP4911635B2 (ja) 半導体装置
JP2013042182A (ja) 半導体装置の製造方法
JP2000164609A (ja) 半導体装置の製造方法
JP2008205515A (ja) 半導体装置の製造方法
JP2000106377A (ja) 半導体装置の製造方法

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20040329

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20040331

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20041012

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20041109

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20050111

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20050308

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20050509

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20050531

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20050602

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080610

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090610

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100610

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110610

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110610

Year of fee payment: 6

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313111

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110610

Year of fee payment: 6

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120610

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120610

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130610

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130610

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140610

Year of fee payment: 9

S531 Written request for registration of change of domicile

Free format text: JAPANESE INTERMEDIATE CODE: R313531

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

LAPS Cancellation because of no payment of annual fees