FR2954568A1 - Dispositif d'affichage a cristaux liquides - Google Patents

Dispositif d'affichage a cristaux liquides Download PDF

Info

Publication number
FR2954568A1
FR2954568A1 FR1055195A FR1055195A FR2954568A1 FR 2954568 A1 FR2954568 A1 FR 2954568A1 FR 1055195 A FR1055195 A FR 1055195A FR 1055195 A FR1055195 A FR 1055195A FR 2954568 A1 FR2954568 A1 FR 2954568A1
Authority
FR
France
Prior art keywords
data
synchronization controller
synchronization
data control
controller
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
FR1055195A
Other languages
English (en)
Other versions
FR2954568B1 (fr
Inventor
Min-Kyu Kim
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
LG Display Co Ltd
Original Assignee
LG Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by LG Display Co Ltd filed Critical LG Display Co Ltd
Publication of FR2954568A1 publication Critical patent/FR2954568A1/fr
Application granted granted Critical
Publication of FR2954568B1 publication Critical patent/FR2954568B1/fr
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0223Compensation for problems related to R-C delay and attenuation in electrodes of matrix panels, e.g. in gate electrodes or on-substrate video signal electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0252Improving the response speed
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/08Details of image data interface between the display device controller and the data line driver circuit

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

La présente invention concerne un dispositif d'affichage à cristaux liquides dans lequel, afin d'améliorer la qualité de l'image, des données d'image sont appliquées à un côté de lignes de données par un circuit intégré de commande de données supérieure (UDD1 à UDDn) et des données d'image sont appliquées à l'autre côté des lignes de données par un circuit intégré de commande de données inférieure (BDD1 à BDDn). Le dispositif comprend en outre un premier contrôleur de synchronisation (TC1) pour générer et délivrer un signal de commande de données supérieure aux circuits intégrés de commande de données supérieures (UDD1 à UDDn) pour commander le fonctionnement des circuits intégrés de commande de données supérieures, et un deuxième contrôleur de synchronisation (TC2) pour générer et délivrer un signal de commande de données inférieure aux circuits intégrés de commande de données inférieures (BDD1 à BDDn) pour commander le fonctionnement des circuits intégrés de commande de données inférieures. Application à un panneau d'affichage à cristaux liquides permettant d'augmenter la vitesse de charge des lignes de données et des pixels.

Description

DISPOSITIF D'AFFICHAGE A CRISTAUX LIQUIDES
La présente invention concerne des dispositifs d'affichage à cristaux liquides et, plus particulièrement, un dispositif d'affichage à cristaux liquides qui permet d'améliorer une vitesse de charge des pixels. Alors que la taille du dispositif d'affichage à cristaux liquides augmente, les longueurs des lignes de grille et des lignes de données du dispositif d'affichage à cristaux liquides augmentent en proportion. Alors que la longueur de la ligne de données augmente, augmentant la résistance et la capacitance de la ligne de données pour amener une partie de la ligne de données éloignée d'une borne de sortie d'un dispositif de commande de données à recevoir une tension de pixel avec un décalage relativement important comparé à une autre partie, la vitesse de charge du pixel connecté à la partie de ligne de données ne peut pas, mais devient médiocre, rendant de ce fait une qualité d'image médiocre.
Un objet de la présente invention consiste à proposer un dispositif d'affichage à cristaux liquides dans lequel des données d'image sont appliquées à un côté de lignes de données par un circuit intégré de commande de données supérieure et les données d'image sont appliquées à l'autre côté des lignes de données par un circuit intégré de commande de données inférieure pour augmenter les vitesses de charge pour la ligne de données et les pixels pour améliorer une qualité d'image. Des avantages, objets et caractéristiques supplémentaires de l'invention seront en partie exposés dans la description qui suit et deviendront en partie évidents aux hommes du métier lors de l'examen de ce qui suit ou peuvent être appris par une pratique de l'invention. Les objectifs et d'autres avantages de l'invention peuvent être réalisés et atteints par la structure particulièrement présentée dans la description écrite et les revendications de celle-ci ainsi que sur les dessins joints. Pour atteindre ces objets et autres avantages et selon l'objet de l'invention, telle que mise en oeuvre et généralement décrite ici, un dispositif d'affichage à cristaux liquides comprend un panneau d'affichage pour afficher une image sur celui- ci, une pluralité de circuits intégrés de commande de grille pour acheminer des impulsions de balayage pour commander les lignes de grille sur le panneau d'affichage, une pluralité de circuits intégrés de commande de données supérieures pour appliquer des tensions de pixel aux lignes de données d'un côté du panneau d'affichage respectivement, une pluralité de circuits intégrés de commande de données inférieure pour appliquer des tensions de pixel aux lignes de données de l'autre coté du panneau d'affichage respectivement, un premier contrôleur de synchronisation pour générer et délivrer un signal de commande de données supérieure aux circuits intégrés de commande de données supérieures pour commander le fonctionnement des circuits intégrés de commande de données supérieures, et un deuxième contrôleur de synchronisation pour générer et délivrer un signal de commande de données inférieure aux circuits intégrés de commande de données inférieures pour commander le fonctionnement des circuits intégrés de commande de données inférieures. Selon un mode de réalisation, le premier contrôleur de synchronisation reçoit et réarrange des données d'image provenant d'un système et les délivre aux circuits intégrés de commande de données supérieures, en correspondance avec des tops de synchronisation, les circuits intégrés de commande de données supérieures génèrent les tensions de pixel sur la base des données d'image provenant du premier contrôleur de synchronisation, le deuxième contrôleur de synchronisation reçoit et réarrange des données d'image provenant d'un système et les délivre aux circuits intégrés de commande de données inférieures, en correspondance avec des tops de synchronisation, et les circuits intégrés de commande de données inférieures génèrent les tensions de pixel sur la base des données d'image provenant du deuxième contrôleur de synchronisation. Selon un mode de réalisation, le premier contrôleur de synchronisation délivre les données d'image en commençant par le circuit intégré de commande de données supérieure positionné au niveau d'un bord latéral du panneau d'affichage jusqu'au circuit intégré de commande de données supérieure positionné au niveau de l'autre bord latéral du panneau d'affichage les uns après les autres, et le deuxième contrôleur de synchronisation délivre les données d'image en commençant par le circuit intégré de commande de données inférieures positionné au niveau d'un bord latéral du panneau d'affichage jusqu'au circuit intégré de commande de données inférieures positionné au niveau de l'autre bord latéral du panneau d'affichage les uns après les autres. L'un ou l'autre des premier et deuxième contrôleurs de synchronisation peut être opérationnel dans un mode maître ou dans un mode esclave en fonction d'un signal de commande de mode externe, et lorsque le premier contrôleur de synchronisation est commandé dans le mode maître, le premier contrôleur de synchronisation génère et achemine un signal de grille vers les circuits intégrés de commande de grille pour commander le fonctionnement des circuits intégrés de commande de grille en plus des données d'image et du signal de commande de données supérieure, et lorsque le deuxième contrôleur de synchronisation est commandé dans le mode maître, le deuxième contrôleur de synchronisation génère et achemine le signal de grille vers les circuits intégrés de commande de grille pour commander le fonctionnement des circuits intégrés de commande de grille en plus des données d'image et du signal de commande de données supérieure, et lorsque le
R:A31700\31789 KMS\3 1 7 89--1 00629-Demande.doc premier contrôleur de synchronisation est commandé dans le mode esclave, le premier contrôleur de synchronisation achemine les données d'image et le signal de commande de données supérieure vers les circuits intégrés de commande de données supérieures, et lorsque le deuxième contrôleur de synchronisation est commandé dans le mode esclave, le deuxième contrôleur de synchronisation achemine les données d'image et le signal de commande de données supérieure vers les circuits intégrés de commande de données inférieures. Selon un mode de réalisation, les premier et deuxième contrôleurs de synchronisation sont commandés dans des modes opposés l'un à l'autre.
Selon un mode de réalisation, le dispositif d'affichage à cristaux liquides comprend en outre au moins une ligne de communication connectée entre le premier contrôleur de synchronisation et le deuxième contrôleur de synchronisation, et le contrôleur de synchronisation dans le mode maître commande le fonctionnement du contrôleur de synchronisation dans le mode esclave par l'intermédiaire de la ligne de communication, partiellement. Selon un mode de réalisation, le contrôleur de synchronisation dans le mode maître commande les synchronisations de sortie pour acheminer les tensions de pixel de celle-ci vers les lignes de données ainsi que les synchronisations de sortie pour acheminer les tensions de pixel du contrôleur de synchronisation dans le mode esclave vers les lignes de données par l'intermédiaire de la ligne de communication. Selon un mode de réalisation, le dispositif d'affichage à cristaux liquides comprend en outre une mémoire dans laquelle diverses données de correction sont mémorisées pour la correction des données d'image provenant des premier et deuxième contrôleurs de synchronisation, dans lequel une période de temps pendant laquelle le contrôleur de synchronisation dans le mode maître récupère les données de correction dans la mémoire et une période de temps pendant laquelle le contrôleur de synchronisation dans le mode esclave récupère les données de correction dans la mémoire sont différentes l'une de l'autre, et le contrôleur de synchronisation dans le mode maître commande une période de temps pendant laquelle le contrôleur de synchronisation dans le mode maître récupère les données de correction dans la mémoire et commande également une période de temps pendant laquelle le contrôleur de synchronisation dans le mode esclave récupère les données de correction dans la mémoire. Selon un mode de réalisation, le dispositif d'affichage à cristaux liquides comprend en outre une mémoire dans laquelle diverses données de correction sont mémorisées pour la correction des données d'image provenant des premier et deuxième contrôleurs de synchronisation, dans lequel une période de temps pendant laquelle le contrôleur de synchronisation dans le mode maître récupère les données
R:A31700\31789 KMS\3 1 7 89--1 00629-Demande.doc de correction dans la mémoire et une période de temps pendant laquelle le contrôleur de synchronisation dans le mode esclave récupère les données de correction dans la mémoire sont différentes l'une de l'autre. On doit comprendre que la description générale qui précède et la description détaillée qui suit de la présente invention sont toutes deux exemplaires et explicatives et sont destinées à fournir une explication supplémentaire de l'invention telle que revendiquée. Les dessins joints, qui sont inclus pour permettre une compréhension supplémentaire de l'invention et qui sont incorporés dans cette demande et qui constituent une partie de celle-ci, illustrent un ou des modes de réalisation de l'invention et servent avec la description à expliquer le principe de l'invention. Sur les dessins : La figure 1 illustre un schéma de circuit d'un dispositif d'affichage à cristaux liquides selon un mode de réalisation préféré de la présente invention.
La figure 2 illustre un schéma de principe d'un dispositif de commande de données supérieure comportant les circuits intégrés de commande de données supérieures de la figure 1, en détail. La figure 3 illustre un diagramme de synchronisation d'un signal de commande de lecture délivré à un contrôleur de synchronisation.
I1 va maintenant être fait référence en détail aux modes de réalisation spécifiques de la présente invention, dont des exemples sont illustrés sur les dessins joints. A chaque fois que cela est possible, les mêmes numéros de référence seront utilisés sur tous les dessins pour faire référence à des parties identiques ou similaires. La figure 1 illustre un schéma de circuit d'un dispositif d'affichage à cristaux liquides selon un mode de réalisation préféré de la présente invention. En faisant référence à la figure 1, le dispositif d'affichage à cristaux liquides comprend un panneau d'affichage PN comportant une pluralité de pixels définis par une pluralité de lignes de grille GL et une pluralité de lignes de données DL se croisant mutuellement, une pluralité de circuits intégrés de commande de grille GD 1 à GDm pour acheminer des impulsions de balayage les unes après les autres pour commander les lignes de grille GL, une pluralité de circuits intégrés de commande de données supérieures UDD1 à UDDn pour appliquer des tensions de pixel aux lignes de données d'un côté du panneau d'affichage PN respectivement, une pluralité de circuits intégrés de commande de données inférieures BDD1 à BDDn pour appliquer des tensions de pixel aux lignes de données de l'autre coté du panneau d'affichage PN respectivement, un premier contrôleur de synchronisation TC 1 pour générer et délivrer un signal de commande de données supérieure aux circuits intégrés de commande de données supérieures UDD1 à UDDn pour commander le
R:A31700\31789 KMS\3 1 7 89--1 00629-Demande.doc fonctionnement des circuits intégrés de commande de données supérieures UDD1 à UDDn, et un deuxième contrôleur de synchronisation TC2 pour générer et délivrer un signal de commande de données inférieure aux circuits intégrés de commande de données inférieures UDD1 à UDDn pour commander le fonctionnement des circuits intégrés de commande de données inférieures UDD1 à UDDn. La figure 2 illustre un schéma de principe d'un dispositif de commande de données supérieure DD comportant les circuits intégrés de commande de données supérieures UDD1 à UDDn de la figure 1, comprenant un réseau de registres à décalage 101, un réseau de bascules 102, un réseau de multiplexeurs, un réseau de convertisseurs numérique/analogique (N/A) et un réseau de mémoires tampons. Le réseau de registres à décalage 101 décale séquentiellement une impulsion de début de source provenant du premier contrôleur de synchronisation TC1 en réponse au signal d'horloge de décalage de source pour générer des impulsions d'horloge d'échantillonnage.
Le réseau de bascules 102 échantillonne les données d'image provenant du premier contrôleur de synchronisation TC1 18 en réponse aux impulsions d'horloge d'échantillonnage provenant du réseau de registres à décalage 101 et verrouille les données d'image d'une partie de ligne ainsi échantillonnées. Le réseau de bascules 102 achemine également les données d'image des parties de ligne ainsi verrouillées à un instant en réponse à un signal de validation de source SOE provenant du premier contrôleur de synchronisation TC1 18. Le réseau de multiplexeurs 103 achemine les données d'image provenant du réseau de bascules 102 dans des unités de période horizontale telles qu'elles sont ou décale les données d'image des parties de ligne provenant du réseau de bascules 102 d'une ligne vers les lignes de sortie côté droit avant d'acheminer les données d'image. Si les données d'image du réseau de bascules 102 sont des données d'une période horizontale impaire, le réseau de multiplexeurs 103 achemine les données d'image des parties de ligne provenant du réseau de bascules 102 telles qu'elles sont. Autrement, si les données d'image provenant du réseau de bascules 102 sont des données d'une période horizontale paire, le réseau de multiplexeurs 103 décale les données d'image des parties de ligne provenant du réseau de bascules 102 d'une ligne vers les lignes de sortie côté droit avant d'acheminer les données d'image, respectivement. Le réseau de convertisseurs numérique/analogique (N/A) 104 décode les données d'image provenant du réseau de multiplexeurs 103 en des valeurs analogiques et sélectionne une tension de compensation de gamma positive GH ou une tension de compensation de gamma négative GL dans les valeurs analogiques ainsi décodées en réponse à un signal de commande de polarité POL provenant du
R:A31700\31789 KMS\3 1 7 89--1 00629-Demande.doc premier contrôleur de synchronisation TC1 18. C'est-à-dire que le réseau de convertisseurs numérique/analogique (N/A) 104 convertit les données numériques provenant du réseau de multiplexeurs 103 en la tension de compensation de gamma positive GH ou en la tension de compensation de gamma négative GL et les données numériques dont les lignes de sortie sont décalées par le réseau de multiplexeurs 103 en la tension de compensation de gamma positive GH ou en la tension de compensation de gamma négative GL. Les données dont les lignes de sortie sont décalées à chaque ligne horizontale et dont les polarités sont inversées par le réseau de multiplexeurs 103 et le réseau de convertisseurs numérique/analogique (N/A) 104 sont appliquées aux lignes de données DL1 à DLi par le réseau de mémoires tampons 105. Pendant ce temps, le dispositif de commande de données inférieures DD comportant les circuits intégrés de commande de données inférieures BDD 1 à BDDn a également une configuration identique à celle du dispositif de commande de données supérieure UDD, excepté que le dispositif de commande de données inférieures DD est commandé par le deuxième contrôleur de synchronisation TC2 au lieu du premier contrôleur de synchronisation TC1. Le dispositif de commande de grille GD comportant une pluralité de circuits intégrés de commande de grille GD1 à GDm délivre des impulsions de balayage aux lignes de grille GL les uns après les autres en utilisant l'impulsion de début de grille GSP, le signal d'horloge de décalage de grille GSC et la validation de sortie de grille GOE provenant de l'un des premier et deuxième contrôleurs de synchronisation TC1 et TC2. Le premier contrôleur de synchronisation TC 1 18 réarrange les données d'image provenant d'un système SYS et délivre les données d'image aux circuits intégrés de commande de données supérieures UDD1 à UDDn en correspondance avec des tops de synchronisation, et les circuits intégrés de commande de données supérieures UDD 1 à UDDn génèrent les tensions de pixel sur la base des données d'image provenant du premier contrôleur de synchronisation TC1. Le premier contrôleur de synchronisation TC1 18 génère également un signal de commande de données supérieure et un signal de commande de grille en utilisant un signal de synchronisation horizontale Hsync, un signal de synchronisation verticale Vsync et des signaux d'horloge CLK provenant des systèmes SYS, respectivement. Le signal de commande de données supérieure comprend le signal d'horloge de points, une impulsion de début de source, le signal d'horloge de décalage de source, une validation de source et un signal d'inversion de polarité POL. Le signal de commande de grille comprend une impulsion de début de grille GSP, le signal d'horloge de décalage de grille GSP et une validation de sortie de grille GOE.
R:A31700\31789 KMS\3 1 7 89--1 00629-Demande.doc Le deuxième contrôleur de synchronisation TC2 réarrange les données d'image provenant d'un système SYS et délivre les données d'image aux circuits intégrés de commande de données inférieures BDD1 à BDDn en correspondance avec des tops de synchronisation, et les circuits intégrés de commande de données inférieures BDD1 à BDDn génèrent les tensions de pixel sur la base des données d'image provenant du deuxième contrôleur de synchronisation TC2. Le deuxième contrôleur de synchronisation TC2 génère également un signal de commande de données inférieure et un signal de commande de grille en utilisant un signal de synchronisation horizontale Hsync, un signal de synchronisation verticale Vsync et des signaux d'horloge CLK provenant des systèmes SYS, respectivement. Le signal de commande de données inférieure comprend le signal d'horloge de points, une impulsion de début de source, le signal d'horloge de décalage de source, une validation de source et un signal d'inversion de polarité POL. Le signal de commande de grille comprend une impulsion de début de grille GSP, le signal d'horloge de décalage de grille GSP et une validation de sortie de grille GOE. Le premier contrôleur de synchronisation TC1 délivre les données d'image en commençant par le circuit intégré de commande de données supérieure positionné au niveau d'un bord latéral du panneau d'affichage PN jusqu'au circuit intégré de commande de données supérieure positionné au niveau de l'autre bord latéral du panneau d'affichage PN les uns après les autres. Par opposition, le deuxième contrôleur de synchronisation TC2 délivre les données d'image en commençant par le circuit intégré de commande de données inférieures positionné au niveau d'un bord latéral du panneau d'affichage PN jusqu'au circuit intégré de commande de données inférieures positionné au niveau de l'autre bord latéral du panneau d'affichage PN les uns après les autres. Par exemple, le premier contrôleur de synchronisation TC1 délivre les données d'image en commençant par le premier circuit intégré de commande de données supérieure jusqu'au nième circuit intégré de commande de données supérieure les uns après les autres, et le deuxième contrôleur de synchronisation TC2 délivre les données d'image en commençant par le premier circuit intégré de commande de données inférieures jusqu'au nième circuit intégré de commande de données inférieures les uns après les autres. Dans cet exemple, le premier contrôleur de synchronisation TC1 et le deuxième contrôleur de synchronisation TC2 acheminent les données d'image dans des ordres opposés l'un à l'autre. C'est-à-dire que le premier contrôleur de synchronisation TC1 achemine les données d'image en commençant par les données d'image du premier circuit intégré de commande de données supérieure jusqu'aux données d'image du nième circuit intégré de commande de données supérieure les uns après les autres, et le deuxième contrôleur de synchronisation TC2 achemine les données d'image en commençant
R:A31700\31789 KMS\3 1 7 89--1 00629-Demande.doc par les données d'image du premier circuit intégré de commande de données inférieures jusqu'aux données d'image du n1ème circuit intégré de commande de données inférieures les uns après les autres. En variante, il peut être fait en sorte que le deuxième contrôleur de synchronisation TC2 achemine les données d'image en commençant par les données d'image du nième circuit intégré de commande de données inférieures jusqu'aux données d'image du premier circuit intégré de commande de données inférieures les uns après les autres et que le premier contrôleur de synchronisation TC1 achemine les données d'image en commençant par les données d'image du nième circuit intégré de commande de données supérieure jusqu'aux données d'image du premier circuit intégré de commande de données supérieure les uns après les autres. L'un ou l'autre du premier contrôleur de synchronisation TC 1 et du deuxième contrôleur de synchronisation TC2 peut être mis en oeuvre dans un mode maître ou dans un mode esclave en fonction d'un signal de commande de mode externe.
En détail, lorsqu'il est commandé dans le mode maître, le premier contrôleur de synchronisation TC1 génère et achemine un signal de commande de grille vers les circuits intégrés de commande de grille GD1 à GDm pour commander le fonctionnement des circuits intégrés de commande de grille GD1 à GDm en plus des données d'image et du signal de commande de données supérieure. Par opposition, lorsqu'il est commandé dans le mode esclave, le premier contrôleur de synchronisation TC 1 achemine les données d'image et le signal de commande de données supérieure vers les circuits intégrés de commande de données supérieures UDD1 à UDDn. Pareillement, lorsqu'il est commandé dans le mode maître, le deuxième contrôleur de synchronisation TC2 génère et achemine un signal de commande de grille vers les circuits intégrés de commande de grille GD 1 à GDm pour commander le fonctionnement des circuits intégrés de commande de grille GD 1 à GDm en plus des données d'image et du signal de commande de données inférieure. Par opposition, lorsqu'il est commandé dans le mode esclave, le deuxième contrôleur de synchronisation TC2 achemine les données d'image et le signal de commande de données inférieure vers les circuits intégrés de commande de données inférieures BDD1 à BDDn. Autrement dit, lorsqu'il est commandé dans le mode maître, le premier ou le deuxième contrôleur de synchronisation TC1 ou TC2 achemine les données d'image, le signal de commande de données et le signal de commande de grille. Cependant, lorsqu'il est commandé dans le mode esclave, le premier ou le deuxième contrôleur de synchronisation TC1 ou TC2 achemine des signaux autres que le signal de R:A31700\31789 KMS\3 1 7 89--1 00629-Demande.doc commande de grille, c'est-à-dire, les données d'image et les signaux de commande de données. Dans cet exemple, le premier et le deuxième contrôleur de synchronisation TC1 et TC2 sont commandés dans des modes opposés l'un à l'autre. C'est-à-dire que, lorsque le premier contrôleur de synchronisation TC1 est commandé dans le mode maître, le deuxième contrôleur de synchronisation TC2 est commandé dans le mode esclave, et par opposition, lorsque le premier contrôleur de synchronisation TC 1 est commandé dans le mode esclave, le deuxième contrôleur de synchronisation TC2 est commandé dans le mode maître.
Au moins une ligne de communication CML est connectée entre le premier contrôleur de synchronisation TC 1 et le deuxième contrôleur de synchronisation TC2. En effectuant une communication entre le premier contrôleur de synchronisation TC1 et le deuxième contrôleur de synchronisation TC2, les sorties du premier contrôleur de synchronisation TC1 et du deuxième contrôleur de synchronisation TC2 peuvent être synchronisés. C'est-à-dire que le contrôleur de synchronisation dans le mode maître peut commander le fonctionnement d'un contrôleur de synchronisation dans le mode esclave partiellement par l'intermédiaire de la ligne de communication CML. En tant qu'exemple, le contrôleur de synchronisation dans le mode maître commande les synchronisations de sortie pour acheminer ses tensions de pixel vers les lignes de données DL ainsi que les synchronisations de sortie pour acheminer les tensions de pixel du contrôleur de synchronisation dans le mode esclave vers les lignes de données DL par l'intermédiaire de la ligne de communication CML. Pour cela, le contrôleur de synchronisation dans le mode maître commande le contrôleur de synchronisation dans le mode esclave de sorte que les deux contrôleurs de synchronisation délivrent les validations de sortie de source aux circuits intégrés de commande de données supérieures et inférieures UDD 1 à UDDn et BDD 1 à BDDn en même temps, respectivement. La figure 1 illustre un exemple dans lequel le premier contrôleur de synchronisation TC1 est commandé dans le mode maître et le deuxième contrôleur de synchronisation TC2 est commandé dans le mode esclave. Par opposition, le premier contrôleur de synchronisation TC 1 peut être commandé dans le mode esclave et le deuxième contrôleur de synchronisation TC2 peut être commandé dans le mode maître.
Le dispositif d'affichage à cristaux liquides selon un mode de réalisation préféré de la présente invention peut comprendre une mémoire MR dans laquelle diverses données de correction sont mémorisées pour la correction des données d'image provenant des premier et deuxième contrôleurs de synchronisation TC1 et
R:A31700\31789 KMS\3 1 7 89--1 00629-Demande.doc TC2. Dans cet exemple, une période de temps dans laquelle le contrôleur de synchronisation dans le mode maître récupère les données de correction dans la mémoire MR et une période de temps dans laquelle le contrôleur de synchronisation dans le mode esclave récupère les données de correction dans la mémoire MR sont différentes l'une de l'autre. La mémoire MR peut être une mémoire EEPROM (mémoire à lecture seule programmable électriquement effaçable). La figure 3 illustre un diagramme de synchronisation d'un signal de commande de lecture délivré au contrôleur de synchronisation.
En faisant référence à la figure 3, lorsque le contrôleur de synchronisation est commandé dans le mode maître, le contrôleur de synchronisation récupère les données de correction dans la mémoire MR après une période de temps tl en réponse à un premier signal de commande de lecture RS 1 qui devient actif après la période de temps tl. Par opposition, lorsque le même contrôleur de synchronisation est commandé dans le mode esclave, le contrôleur de synchronisation récupère les données de correction dans la mémoire MR après une période de temps t2 en réponse à un deuxième signal de commande de lecture RS2 qui devient actif après la période de temps t2. En tant qu'exemple, si le premier contrôleur de synchronisation TC1 est commandé dans le mode maître et que le deuxième contrôleur de synchronisation TC2 est commandé dans le mode esclave, le premier contrôleur de synchronisation TC 1 communique avec la mémoire MR dans un système de communication I2C pendant la période de temps de lecture après la période de temps tl en réponse au premier signal de commande de lecture RS 1 délivré de l'extérieur. Par opposition, le deuxième contrôleur de synchronisation TC2 communique avec la mémoire MR dans le système de communication I2C pendant la période de temps de lecture après la période de temps t2 en réponse au deuxième signal de commande de lecture RS2 délivré de l'extérieur. Dans cet exemple la période de temps de lecture du premier contrôleur de synchronisation TC1 et la période de temps de lecture du deuxième contrôleur de synchronisation TC2 ne se superposent pas. SCL désigne un signal d'horloge de source, et SDA désigne un signal de données de source. Les premier et deuxième contrôleurs de synchronisation TC 1 et TC2 récupèrent le signal de données de source des données de correction dans la mémoire MR, respectivement. Ou bien le contrôleur de synchronisation dans le mode maître commande une période de temps de lecture pendant laquelle le même contrôleur de synchronisation lit les données de correction dans la mémoire MR, et commande également la période de temps de lecture du contrôleur de synchronisation dans le mode esclave par l'intermédiaire de la ligne de communication CML. R:A31700\31789 KMS\3 1 7 89--1 00629-Demande.doc Pendant ce temps, 'reset' sur la figure 3 indique un signal de réinitialisation. A un moment où la logique du signal de réinitialisation 'reset' passe de bas à haut, les premier et deuxième contrôleurs de synchronisation TC1 et TC2 sont prêts pour lire la mémoire MR.
Comme cela a été décrit, le dispositif d'affichage à cristaux liquides de la présente invention présente les avantages suivants. Premièrement, l'application des tensions de pixel aux côtés opposés des lignes de données permet d'améliorer une vitesse de charge des lignes de données et des pixels connectés à celles-ci.
Deuxièmement, la commande du premier contrôleur de synchronisation et du deuxième contrôleur de synchronisation dans l'un du mode maître et du mode esclave permet de commander les circuits intégrés de commande supérieurs et les circuits intégrés de commande inférieurs, régulièrement. Troisièmement, le premier contrôleur de synchronisation et le deuxième contrôleur de synchronisation peuvent synchroniser les synchronisations de sortie par l'intermédiaire de la ligne de communication. Quatrièmement, le réglage des périodes de temps de récupération du premier contrôleur de synchronisation et du deuxième contrôleur de synchronisation à des valeurs différentes l'une de l'autre permet aux deux contrôleurs de synchronisation de récupérer les données nécessaires en utilisant une seule mémoire. Il sera évident aux hommes du métier que divers changements et modifications peut être apportés à la présente invention sans s'écarter de l'esprit ou de l'étendue de l'invention. Ainsi, il est attendu que la présente invention couvre les changements et modifications de la présente invention pourvu qu'ils tombent dans l'étendue des revendications jointes et de leurs équivalents. R:A31700\31789 KMS\3 1 7 89--1 00629-Demande.doc

Claims (9)

  1. REVENDICATIONS1. Dispositif d'affichage à cristaux liquides comprenant : un panneau d'affichage pour afficher une image sur celui-ci ; une pluralité de circuits intégrés de commande de grille (GD 1 à GDm) pour acheminer des impulsions de balayage pour commander les lignes de grille sur le panneau d'affichage ; une pluralité de circuits intégrés de commande de données supérieures (UDD1 à UDDn) pour appliquer des tensions de pixel aux lignes de données d'un 10 côté du panneau d'affichage, respectivement ; une pluralité de circuits intégrés de commande de données inférieures (BDD1 à BDDn) pour appliquer les tensions de pixel aux lignes de données de l'autre coté du panneau d'affichage, respectivement ; un premier contrôleur de synchronisation (TC1) pour générer et délivrer un 15 signal de commande de données supérieure aux circuits intégrés de commande de données supérieures pour commander le fonctionnement des circuits intégrés de commande de données supérieures (UDD1 à UDDn) ; et un deuxième contrôleur de synchronisation (TC2) pour générer et délivrer un signal de commande de données inférieure aux circuits intégrés de commande de 20 données inférieures (BDD 1 à BDDn) pour commander le fonctionnement des circuits intégrés de commande de données inférieures.
  2. 2. Dispositif d'affichage à cristaux liquides selon la revendication 1, dans lequel le premier contrôleur de synchronisation (TC 1) reçoit et réarrange les données d'image provenant d'un système et les délivre aux circuits intégrés de commande de 25 données supérieures (UDD1 à UDDn), en correspondance avec des tops de synchronisation, les circuits intégrés de commande de données supérieures génèrent les tensions de pixel sur la base des données d'image provenant du premier contrôleur de synchronisation (TC1), 30 le deuxième contrôleur de synchronisation (TC2) reçoit et réarrange les données d'image provenant d'un système et les délivre aux circuits intégrés de commande de données inférieures (BDD1 à BDDn), en correspondance avec des tops de synchronisation, et les circuits intégrés de commande de données inférieures (BDD1 à BDDn) 35 génèrent les tensions de pixel sur la base des données d'image provenant du deuxième contrôleur de synchronisation (TC2).
  3. 3. Dispositif d'affichage à cristaux liquides selon la revendication 1 ou 2, dans lequel le premier contrôleur de synchronisation (TC1) délivre les données R:A31700\31789 KMS\3 1 7 89--1 00629-Demande.docd'image en commençant par le circuit intégré de commande de données supérieure positionné au niveau d'un bord latéral du panneau d'affichage jusqu'au circuit intégré de commande de données supérieure positionné au niveau de l'autre bord latéral du panneau d'affichage les uns après les autres, et le deuxième contrôleur de synchronisation (TC2) délivre les données d'image en commençant par le circuit intégré de commande de données inférieures positionné au niveau d'un bord latéral du panneau d'affichage jusqu'au circuit intégré de commande de données inférieures positionné au niveau de l'autre bord latéral du panneau d'affichage les uns après les autres.
  4. 4. Dispositif d'affichage à cristaux liquides selon l'une quelconque des revendications 1 à 3, dans lequel l'un ou l'autre des premier et deuxième contrôleurs de synchronisation peut être mis en oeuvre dans un mode maître ou dans un mode esclave en fonction d'un signal de commande de mode externe, lorsque le premier contrôleur de synchronisation est commandé dans le mode maître, le premier contrôleur de synchronisation génère et achemine un signal de grille vers les circuits intégrés de commande de grille (GD1 à GDm) pour commander le fonctionnement des circuits intégrés de commande de grille en plus des données d'image et du signal de commande de données supérieure, lorsque le deuxième contrôleur de synchronisation (TC2) est commandé dans le mode maître, le deuxième contrôleur de synchronisation génère et achemine le signal de grille vers les circuits intégrés de commande de grille (GD 1 à GDm) pour commander le fonctionnement des circuits intégrés de commande de grille en plus des données d'image et du signal de commande de données supérieure, lorsque le premier contrôleur de synchronisation (TC1) est commandé dans le mode esclave, le premier contrôleur de synchronisation achemine les données d'image et le signal de commande de données supérieure vers les circuits intégrés de commande de données supérieures (UDD1 à UDDn), et lorsque le deuxième contrôleur de synchronisation (TC2) est commandé dans le mode esclave, le deuxième contrôleur de synchronisation achemine les données d'image et le signal de commande de données supérieure vers les circuits intégrés de commande de données inférieures (BDD1 à BDDn).
  5. 5. Dispositif d'affichage à cristaux liquides selon la revendication 4, dans lequel les premier et deuxième contrôleurs de synchronisation sont commandés dans des modes opposés l'un à l'autre.
  6. 6. Dispositif d'affichage à cristaux liquides selon la revendication 5, comprenant en outre au moins une ligne de communication connectée entre le premier contrôleur de synchronisation (TC1) et le deuxième contrôleur de synchronisation (TC2), et le contrôleur de synchronisation dans le mode maître R:A31700\31789 KMS\3 1 7 89--1 00629-Demande.doccommande le fonctionnement du contrôleur de synchronisation dans le mode esclave par l'intermédiaire de la ligne de communication, partiellement.
  7. 7. Dispositif d'affichage à cristaux liquides selon la revendication 6, dans lequel le contrôleur de synchronisation dans le mode maître commande les synchronisations de sortie pour acheminer ses tensions de pixel vers les lignes de données ainsi que les synchronisations de sortie pour acheminer les tensions de pixel du contrôleur de synchronisation dans le mode esclave vers les lignes de données par l'intermédiaire de la ligne de communication.
  8. 8. Dispositif d'affichage à cristaux liquides selon la revendication 7, comprenant en outre une mémoire dans laquelle diverses données de correction sont mémorisées pour la correction des données d'image provenant des premier et deuxième contrôleurs de synchronisation, dans lequel une période de temps pendant laquelle le contrôleur de synchronisation dans le mode maître récupère les données de correction dans la mémoire et une période de temps pendant laquelle le contrôleur de synchronisation dans le mode esclave récupère les données de correction dans la mémoire sont différentes l'une de l'autre, et le contrôleur de synchronisation dans le mode maître commande une période de temps pendant laquelle le contrôleur de synchronisation dans le mode maître récupère les données de correction dans la mémoire et commande également une période de temps pendant laquelle le contrôleur de synchronisation dans le mode esclave récupère les données de correction dans la mémoire.
  9. 9. Dispositif d'affichage à cristaux liquides selon la revendication 5, comprenant en outre une mémoire dans laquelle diverses données de correction sont mémorisées pour la correction des données d'image provenant des premier et deuxième contrôleurs de synchronisation, dans lequel une période de temps pendant laquelle le contrôleur de synchronisation dans le mode maître récupère les données de correction dans la mémoire et une période de temps pendant laquelle le contrôleur de synchronisation dans le mode esclave récupère les données de correction dans la mémoire sont différentes l'une de l'autre. R:A31700\31789 KMS\3 1 7 89--1 00629-Demande.doc
FR1055195A 2009-12-18 2010-06-29 Dispositif d'affichage a cristaux liquides Expired - Fee Related FR2954568B1 (fr)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020090126780A KR101319350B1 (ko) 2009-12-18 2009-12-18 액정표시장치

Publications (2)

Publication Number Publication Date
FR2954568A1 true FR2954568A1 (fr) 2011-06-24
FR2954568B1 FR2954568B1 (fr) 2017-04-28

Family

ID=44148393

Family Applications (1)

Application Number Title Priority Date Filing Date
FR1055195A Expired - Fee Related FR2954568B1 (fr) 2009-12-18 2010-06-29 Dispositif d'affichage a cristaux liquides

Country Status (5)

Country Link
US (1) US8743107B2 (fr)
KR (1) KR101319350B1 (fr)
CN (1) CN102103837B (fr)
FR (1) FR2954568B1 (fr)
TW (1) TWI426490B (fr)

Families Citing this family (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101329970B1 (ko) * 2010-12-13 2013-11-13 엘지디스플레이 주식회사 액정표시장치
TWI434258B (zh) * 2011-12-09 2014-04-11 Au Optronics Corp 資料驅動裝置、對應的操作方法與對應的顯示器
KR20130112570A (ko) * 2012-04-04 2013-10-14 삼성디스플레이 주식회사 표시장치
CN102982777B (zh) * 2012-12-07 2015-10-07 京东方科技集团股份有限公司 显示装置的栅极驱动电路
CN102968974A (zh) * 2012-12-10 2013-03-13 深圳市华星光电技术有限公司 液晶显示器及其驱动显示方法
KR102243267B1 (ko) 2013-11-26 2021-04-23 삼성디스플레이 주식회사 표시 장치
CN103927962B (zh) * 2013-12-31 2017-02-08 厦门天马微电子有限公司 一种显示装置的驱动电路及其驱动方法
KR102154190B1 (ko) * 2014-05-08 2020-09-09 삼성전자 주식회사 멀티칩으로 구성된 드라이버 집적 회로 및 이의 구동 방법
KR102217609B1 (ko) * 2014-07-15 2021-02-22 삼성디스플레이 주식회사 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치
KR102304807B1 (ko) * 2014-08-18 2021-09-23 엘지디스플레이 주식회사 액정표시장치
KR102260328B1 (ko) * 2014-11-03 2021-06-04 삼성디스플레이 주식회사 구동 회로 및 그것을 포함하는 표시 장치
KR102261510B1 (ko) * 2014-11-04 2021-06-08 삼성디스플레이 주식회사 표시 장치 및 표시 장치의 구동 방법
KR102197626B1 (ko) 2015-01-06 2021-01-04 삼성디스플레이 주식회사 표시장치
KR20160129185A (ko) * 2015-04-29 2016-11-09 삼성디스플레이 주식회사 유기 발광 표시 장치
CN105118431A (zh) * 2015-08-31 2015-12-02 上海和辉光电有限公司 像素驱动电路及其驱动方法和显示装置
KR102428435B1 (ko) * 2015-12-30 2022-08-03 엘지디스플레이 주식회사 타이밍 컨트롤러 및 그 구동 방법과, 그를 이용한 표시 장치
US10127892B2 (en) * 2016-11-11 2018-11-13 A.U. Vista, Inc. Display device using overlapped data lines near center to dim Mura defect
CN107393460B (zh) * 2017-08-08 2020-03-27 惠科股份有限公司 一种显示装置的驱动方法和驱动装置
TWI701578B (zh) * 2018-06-29 2020-08-11 瑞鼎科技股份有限公司 顯示裝置及其晶片間匯流排

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5739887A (en) * 1994-10-21 1998-04-14 Hitachi, Ltd. Liquid crystal display device with reduced frame portion surrounding display area
US20020075219A1 (en) * 2000-09-13 2002-06-20 Akira Morita Electro-optical device, method of driving the same and electronic instrument
US20030137481A1 (en) * 2002-01-18 2003-07-24 Yasuhiro Nishida Driver of display device
US20050206598A1 (en) * 1999-07-23 2005-09-22 Semiconductor Energy Laboratory Co., Ltd. Display device and method for operating the same
US20060012550A1 (en) * 2004-07-15 2006-01-19 Chih-Sung Wang Liquid crystal display, driver chip and driving method thereof

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07129122A (ja) * 1993-10-28 1995-05-19 Sharp Corp 表示駆動装置およびそのデータ伝送方法
KR100733879B1 (ko) * 2000-12-30 2007-07-02 엘지.필립스 엘시디 주식회사 액정표시장치
KR100767370B1 (ko) * 2001-08-24 2007-10-17 삼성전자주식회사 액정 표시 장치와 이의 구동 방법
KR100925453B1 (ko) * 2002-08-02 2009-11-06 삼성전자주식회사 액정 표시 장치 및 그의 구동 방법
JP2005004120A (ja) * 2003-06-16 2005-01-06 Advanced Display Inc 表示装置及び表示制御回路
JP4063800B2 (ja) * 2004-08-02 2008-03-19 沖電気工業株式会社 表示パネル駆動装置
KR100606973B1 (ko) * 2004-08-04 2006-08-01 엘지.필립스 엘시디 주식회사 액정표시장치의 구동부 및 이의 구동방법
KR20070048514A (ko) * 2005-11-04 2007-05-09 삼성전자주식회사 액정표시장치와 이의 구동 방법
KR101266721B1 (ko) * 2005-12-29 2013-06-04 엘지디스플레이 주식회사 액정표시장치 및 그의 구동방법
CN101226290A (zh) * 2007-01-15 2008-07-23 联詠科技股份有限公司 显示面板及其应用的显示装置与控制信号的驱动方法
TWI334590B (en) * 2007-02-27 2010-12-11 Au Optronics Corp Liquid crystal display panel module
CN101281337B (zh) * 2008-05-27 2010-06-30 友达光电股份有限公司 液晶显示装置及相关驱动方法

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5739887A (en) * 1994-10-21 1998-04-14 Hitachi, Ltd. Liquid crystal display device with reduced frame portion surrounding display area
US20050206598A1 (en) * 1999-07-23 2005-09-22 Semiconductor Energy Laboratory Co., Ltd. Display device and method for operating the same
US20020075219A1 (en) * 2000-09-13 2002-06-20 Akira Morita Electro-optical device, method of driving the same and electronic instrument
US20030137481A1 (en) * 2002-01-18 2003-07-24 Yasuhiro Nishida Driver of display device
US20060012550A1 (en) * 2004-07-15 2006-01-19 Chih-Sung Wang Liquid crystal display, driver chip and driving method thereof

Also Published As

Publication number Publication date
US8743107B2 (en) 2014-06-03
KR20110070094A (ko) 2011-06-24
TWI426490B (zh) 2014-02-11
FR2954568B1 (fr) 2017-04-28
CN102103837B (zh) 2014-02-12
TW201123160A (en) 2011-07-01
KR101319350B1 (ko) 2013-10-16
US20110148852A1 (en) 2011-06-23
CN102103837A (zh) 2011-06-22

Similar Documents

Publication Publication Date Title
FR2954568A1 (fr) Dispositif d'affichage a cristaux liquides
CN101739980B (zh) 多面板显示设备及其驱动方法
CN101751882B (zh) 多面板显示设备及其驱动方法
TWI540562B (zh) 液晶顯示裝置
CN102270437B (zh) 液晶显示设备及其驱动方法
JP3367099B2 (ja) 液晶表示装置の駆動回路とその駆動方法
FI20002649A (fi) Kuvakehyksien päivittäminen muistillisessa näytössä
US20120169698A1 (en) Display apparatus and method of driving the same
US20120146967A1 (en) Liquid crystal display device and method of driving the same
FR2811462A1 (fr) Affichage a cristaux liquides et methode de commande correspondante
CN101178881A (zh) 液晶显示器件及其驱动方法
FR2818417A1 (fr) Procede de commande d'un affichage a cristaux liquides
US20120200483A1 (en) Timing Controller and Liquid Crystal Display Device Using the Same
FR2903203A1 (fr) Dispositif d'affichage a cristaux liquides
JP2000231365A (ja) 液晶表示パネル用駆動回路及び液晶表示装置
WO2019140944A1 (fr) Pilote de balayage, procédé de pilotage de celui-ci, et affichage luminescent organique
CN100365694C (zh) 显示器件和投影型显示器件
WO2017012296A1 (fr) Procédé et appareil de commande d'afficheur tactile, appareil d'affichage, et processeur d'application
KR102034057B1 (ko) 평판 표시 장치
US9082355B2 (en) Circuit for driving LCD device and driving method thereof
JPH11202834A (ja) 液晶表示装置
US20150206497A1 (en) Method of driving a display panel, display panel driving apparatus for performing the method and display apparatus having the display panel driving apparatus
KR101622641B1 (ko) 액정 표시장치의 구동장치와 그 구동방법
KR101610004B1 (ko) 액정 표시장치 및 그의 구동방법
TW200847111A (en) Circuit and method for producing a control signal of a display device

Legal Events

Date Code Title Description
PLFP Fee payment

Year of fee payment: 7

PLFP Fee payment

Year of fee payment: 8

PLFP Fee payment

Year of fee payment: 9

PLFP Fee payment

Year of fee payment: 11

ST Notification of lapse

Effective date: 20220205