FR2611103A1 - Detection d'inversion d'entrelacement pour un generateur de signaux video a image dans l'image - Google Patents

Detection d'inversion d'entrelacement pour un generateur de signaux video a image dans l'image Download PDF

Info

Publication number
FR2611103A1
FR2611103A1 FR8801802A FR8801802A FR2611103A1 FR 2611103 A1 FR2611103 A1 FR 2611103A1 FR 8801802 A FR8801802 A FR 8801802A FR 8801802 A FR8801802 A FR 8801802A FR 2611103 A1 FR2611103 A1 FR 2611103A1
Authority
FR
France
Prior art keywords
video signal
signal
auxiliary
main
image
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
FR8801802A
Other languages
English (en)
Other versions
FR2611103B1 (fr
Inventor
Robert Francis Casey
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
RCA Corp
Original Assignee
RCA Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by RCA Corp filed Critical RCA Corp
Publication of FR2611103A1 publication Critical patent/FR2611103A1/fr
Application granted granted Critical
Publication of FR2611103B1 publication Critical patent/FR2611103B1/fr
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/445Receiver circuitry for the reception of television signals according to analogue transmission standards for displaying additional information
    • H04N5/45Picture in picture, e.g. displaying simultaneously another television channel in a region of the screen

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Television Systems (AREA)
  • Studio Circuits (AREA)
  • Television Signal Processing For Recording (AREA)

Abstract

L'INVENTION CONCERNE UN GENERATEUR DE SIGNAUX VIDEO A IMAGE DANS L'IMAGE. SELON L'INVENTION, IL COMPREND UNE SOURCE 50 D'UN SIGNAL VIDEO AUXILIAIRE; UN SEPARATEUR DE COMPOSANTE DE SYNCHRONISATION AUXILIAIRE 80, UNE MEMOIRE 70, UNE SOURCE 10 D'UN SIGNAL VIDEO PRINCIPAL, UN SEPARATEUR 100 DE COMPOSANTE DE SYNCHRONISATION PRINCIPALE, UN MOYEN 30 D'INSERTION D'UNE IMAGE AUXILIAIRE, UN MOYEN 120 DE DETECTION D'INVERSION D'ENTRELACEMENT DES TRAMES PAIRES ET IMPAIRES ET UN MOYEN 110 POUR CORRIGER L'INVERSION DE L'ENTRELACEMENT EN REPONSE AU SIGNAL A LA SORTIE DU DETECTEUR. L'INVENTION S'APPLIQUE NOTAMMENT A LA TELEVISION.

Description

La présente invention se rapporte à un générateur de signaux vidéo pour
produire un signal représentant à la fois, simultanément, une image principale et une image auxiliaire ainsi qu'à un appareil pour détecter un mauvais entrelacement des images
principale et auxiliaire.
Les récepteurs connus de télévision à image dans l'image comprennent deux canaux de signaux vidéo, un canal principal et un canal auxiliaire, chacun comprenant un tuner; une chatne à fréquence intermédiaire; et un détecteur vidéo. L'information du canal auxiliaire est comprimée et stockée dans une mémoire en synchronisme avec le signal vidéo auxiliaire. Cette information stockée est récupérée en synchronisme avec le signai vidéo principal et remplace une partie du signal vidéo principal en un emplacement prédéterminé de l'image. De cette manière, un signal vidéo image dans l'image est formé, qui représente une image ayant une première région qui présente l'image vidéo principale, telle qu'elle est représentée par le signal vidéo principal, et une seconde région, usuellement plus petite, qui présente l'image vidéo auxiliaire, telle qu'elle est représentée par le
signal vidéo auxiliaire.
Un signal vidéo standard NTSC se compose de trames doubles successives de 525 lignes, formées de deux trames simples entrelacées de 262 lignes 1/2 chacune. Les trames simples impaires, qui contiennent les lignes 1, 3, ,.. .etc..., alternent avec les trames simples paires qui contiennent les lignes 2, 4, 6,... etc... de l'image de 525 lignes. Un signal NTSC traité par données échantillonées à une fréquence, par exemple, de quatre fois la fréquence de sous-porteuse couleur, contient 910
échantillons dans chaque ligne.
Le signal vidéo auxiliaire est comprimé en ne stockant, dans la mémoire, qu'un échantillon sur trois d'une ligne sur trois. Chaque trame simple de l'information comprimée d'image auxiliaire comprend ainsi 87 lignes de 303 échantillons chacune. Les trames simples impaires comprimées peuvent contenir l'information d'une ligne impaire sur trois, c'est-à-dire les lignes 1, 7, 13,...etc... et les trames simples paires comprimées peuvent contenir l'information d'une ligne paire sur trois, c'est-à-dire les lignes 4, 10, 16,... etc..., de
l'image à 525 lignes.
Dans chaque trame simple du signal vidéo principal, une partie, consistant en 303 échantillons adjacents de 87 lignes adjacentes, est remplacée par la trame simple précédemment stockée d'échantillons auxiliaires comprimés. Si cette partie est placée au coin inférieur droit, par exemple, les échantillons 607 à 909 (totalisant 303 échantillons) des lignes 175 à 261 (totalisant 87 lignes) du signal vidéo principal sont remplacés par les échantillons vidéo auxiliaires comprimés précédemment stockés pour former le signal vidéo à image dans l'image. Dans une trame simple impaire du signal vidéo principal, les lignes affectées sont les lignes 349, 351, 353,...519 et 521 (totalisant 87 lignes) de l'image du signal vidéo à image dans l'image de 525 lignes. Dans une trame simple paire, les lignes affectées sont les lignes 350, 352, 354,...520 et 522 (totalisant 87 lignes) de l'image du signal vidéo à image dans
l'image de 525 lignes.
Si la trame simple stockée au préalable du signal vidéo auxiliaire était d'une trame impaire et qu'elle est insérée dans une trame impaire du signal vidéo principal et qu'une trame paire du signal vidéo auxiliaire est insérée dans une trame paire du signal
vidéo principal, alors les lignes 349, 350, 351, etc...
du signal vidéo image dans l'image de 525 lignes contiennent les lignes 1, 4, 7, etc... du signal vidéo auxiliaire de 525 lignes respectivement. Cependant, si la trame simple stockée au préalable du signal vidéo auxiliaire était d'une trame paire et qu'elle est insérée dans une trame impaire du signal vidéo principal et qu'une trame impaire du signal vidéo auxiliaire est insérée dans une trame paire du signal vidéo principal alors les lignes 349, 350, 351, 352, etc... du signal vidéo image dans l'image de 525 lignes contiennent les lignes 4, 1, 10, 7, etc... du signal vidéo auxiliaire de 525 lignes respectivement. L'entrelacement de l'image vidéo auxiliaire dans l'image vidéo à image dans l'image
est ainsi inversé et la visualisation est brouillée.
Cette situation doit être détectée de manière à pouvoir
apporter une correction à l'entrelacement.
Selon les principes de la présente invention, un séparateur de composante de synchronisation principale produit un signal principal pair/impair ayant un premier état pendant les trames simples impaires du signal vidéo principal et un second état autrement. Un séparateur de composante de synchronisation auxiliaire produit un signal auxiliaire impair/pair ayant un premier état pendant les trames impaires du signal vidéo auxiliaire et un second état autrement. Un détecteur d'inversion d'entrelacement est également incorporé et produit un signal ayant un premier état lorsque les signaux principal et auxiliaire pair/impair indiquent qu'il existe une condition d'inversion de l'entrelacement, et
un second état autrement.
L'invention sera mieux comprise et d'autres buts, caractéristiques détails et avantages de celle-ci
apparaîtront plus clairement au cours de la description
explicative qui va suivre faite en référence aux dessins schématiques annexés donnés uniquement à titre d'exemple illustrant un mode de réalisation de l'invention et dans lesquels: - la figure i donne un schéma bloc d'un exemple de réalisation d'un générateur de signaux d'image à image dans l'image, employant un détecteur d'inversion d'entrelacement selon la présente invention; - la figure 2 est un schéma logique d'un détecteur d'inversion d'entrelacement qui peut être utilisé dans le processeur de signaux vidéo illustré à la figure 1; et - la figure 3 est un schéma des temps utile à la compréhension du fonctionnement du détecteur
d'inversion d'entrelacement illustré à la figure 2.
Le mode de réalisation préféré décrit ci-dessous opère sur un signal vidéo noir et blanc. Trois de ces systèmes peuvent être combinés pour opérer sur des composantes d'un signal vidéo composite couleur: soit le signal de luminance et deux signaux de différence de couleurs ou bien les signaux du rouge, du vert et du bleu. Sur la figure 1, une source 10 d'un signal vidéo principal produit un signal vidéo. Cette source peut, par exemple, comprendre une antenne, un tuner, une chatne à fréquence intermédiaire, un détecteur vidéo et un séparateur de luminance/chrominance tel qu'on en trouve dans un récepteur de télévision en couleur standard. Une borne de sortie de la source 10 du signal vidéo principal est couplée à une borne d'entrée d'un circuit 30 d'insertion d'une image auxiliaire. Une borne de sortie du circuit 30 d'insertion d'une image auxiliaire est couplée à un processeur de signaux vidéo image dans l'image. Le processeur 40 peut comprendre des amplificateurs vidéo, un tube-image et un montage de déviation tel qu'on en trouve dans un récepteur de
télévision en couleur standard.
Une source 50 de signaux vidéo auxiliaires fournit également un signal vidéo. La source 50 peut comprendre par exemple un second tuner, une seconde chaîne à fréquence intermédiaire, un second détecteur vidéo et un second séparateur de luminance/chrominance, similaires à ceux que l'on peut trouver dans la source 10 du signal vidéo principal. Une borne de sortie de la source 50 du signal vidéo auxiliaire est couplée à une borne d'entrée de données d'une mémoire 70. Une borne de sortie de données de la mémoire 70 est couplée à une seconde borne d'entrée du circuit 30 d'insertion d'une image auxiliaire. La mémoire 70 peut, par exemple, avoir la capacité de contenir trois trames simples de
l'information du signal vidéo auxiliaire comprimé.
La borne de sortie de la source 50 du signal vidéo auxiliaire est également couplée à une borne d'entrée d'un séparateur 80 de composante de synchronisation auxiliaire. Une première borne de sortie du séparateur 80 est couplée à une borne d'entrée d'horloge d'écriture W CLK de la mémoire 70. Une seconde borne de sortie du séparateur 80 est couplée à une borne d'entrée d'un générateur d'adresse d'écriture 90. Une troisième borne de sortie du séparateur 80 est couplée à une borne d'entrée d'un détecteur d'inversion d'entrelacement 120. Une borne de sortie du générateur d'adresse d'écriture 90 est couplée à une borne d'entrée
d'adresse d'écriture W ADR de la mémoire 70.
La borne de sortie de la source 10 du signal vidéo principal est également couplée à une borne d'entrée d'un séparateur 100 de composante de synchronisation principale. Une première borne de sortie du séparateur 100 est couplée à une borne d'entrée
26 1103
d'horloge de lecture R CLK de la mémoire 70. Une seconde borne de sortie du séparateur 100 est couplée à une borne d'entrée d'un générateur d'adresse de lecture 110 et une troisième borne de sortie du séparateur 100 est couplée à une seconde borne d'entrée du détecteur d'inversion d'entrelacement 120. Une borne de sortie du détecteur 120 est couplée à une seconde borne d'entrée du générateur
d'adresse de lecture.
En fonctionnement, la source 50 du signal vidéo auxiliaire produit, par exemple, une séquence d'échantillons représentant une image auxiliaire, organisée en trames doubles successives de trames simples impaire et paire alternant. Les échantillons de la source du signal vidéo auxiliaire sont stockés en des emplacements prédéterminés de la mémoire 70 en synchronisme avec le signal vidéo auxiliaire. Ce synchronisme est maintenu par le signal d'horloge fourni de la première borne de sortie du séparateur 50 à la borne d'entrée d'horloge d'écriture W CLK de la mémoire 70. Le générateur d'adresse d'écriture 90 produit une séquence d'adresse correspondant aux emplacements prédéterminés dans la mémoire 70 o sont stockés des échantillons de la trame simple courante du signal vidéo auxiliaire. Les échantillons, de la mémoire 70, représentant l'image du signal vidéo auxiliaire, sont substitués aux échantillons appropriés du signal vidéo principal dans le montage 30 d'insertion de l'image auxiliaire. La lecture de ces échantillons précédemment stockés de la mémoire 70 est en synchronisme avec la source du signal vidéo principal. Ce synchronisme est maintenu par le signal d'horloge fourni par la première borne de sortie du séparateur 100 de composante de synchronisation principale à la borne d'entrée d'horloge de lecture R CLK de la mémoire 70. Le générateur d'adresse de lecture 110 produit une séquence d'adresses correspondant aux emplacements prédéterminés de la mémoire 70 o des échantillons de la trame simple du
signal vidéo auxiliaire stocké au préalable sont stockés.
Il y a quatre combinaisons de trames simples paires et impaires des sources de signaux vidéo principal et auxiliaire. D'abord, une trame simple paire du signal vidéo principal peut avoir une information du signal vidéo auxiliaire de trame paire insérée dans son circuit 30 d'insertion d'image auxiliaire. Deuxièmement, une trame impaire du signal vidéo principal peut avoir une information du signal vidéo auxiliaire de trame impaire qui y est insérée. Troisièmement, une trame paire du signal vidéo principal peut avoir une information du signal vidéo auxiliaire de trame impaire qui y est insérée. Quatrièmement, une trame impaire du signal vidéo principal peut avoir une information du signal vidéo auxiliaire de trame paire qui y est insérée. Dans les premier et second cas, le problème d'inversion de
l'entrelacement ne peut se produire.
Cependant, dans les troisième et quatrième cas,
le problème d'inversion de l'entrelacement se produira.
Afin de détecter (et de corriger) ce problème, le détecteur 120 d'inversion d'entrelacement reçoit des signaux des troisièmes bornes de sortie des séparateurs de composante de synchronisation auxiliaire 80 et principale 100 respectivement. Ces signaux indiquent si la trame simple courante du signal vidéo correspondant est une trame impaire ou une trame paire. Le détecteur 120 d'inversion d'entrelacement fournit un signal au générateur 110 d'adresse de lecture qui indique que le troisième ou quatrième cas décrit ci-dessus a été détecté. En réponse à ce signal, le générateur 110 d'adresse de lecture produit une séquence d'adresses, qui est modifiée, relativement à la séquence normale, pour corriger l'inversion d'entrelacement. Par exemple, dans le système décrit cidessus, les lignes 349, 350, 351, 352, etc... du signal vidéo à image dans l'image non modifié de 525 lignes comprennent les lignes 4, 1, 10, 7, etc... du signal vidéo auxiliaire respectivement. Si les lignes à insérer dans la trame impaire du signal vidéo principal restent inchangées, mais que celles insérées dans la trame paire commencent par la seconde ligne stockée au préalable, c'est-à-dire la ligne 7, au lieu de la première (ligne 1), alors les lignes 349, 350, 351, 352, etc... du signal vidéo modifié à image dans l'image de 525 lignes comprendront les lignes 4, 7, 10, 13, etc.... Cette séquence est bien entrelacée. Le générateur d'adresse de lecture peut par exemple être un
compteur avec une capacité de préétablissement.
Normalement, le compteur se préétablit à une première adresse prédéterminée, correspondant à l'emplacement du début de la première ligne du signal vidéo auxiliaire. Il se préétablit à une seconde adresse prédéterminée, correspondant à l'emplacement du début de la seconde ligne, lorsqu'une inversion d'entrelacement a été
détectée.
La figure 2 illustre un mode de réalisation possible d'un détecteur 120 d'inversion d'entrelacement qui peut être utilisé dans le processeur de signaux image dans l'image illustré à la figure 1. Sur la figure 2, une borne d'entrée 125 est couplée à la troisième borne de sortie du séparateur 100 de composante de synchronistion principale (de la figure 1) et reçoit un signal indiquant si la trame simple vidéo principale courante est une trame paire ou impaire. La borne d'entrée 125 est couplée à une borne d'entrée D d'une bascule ou flip-flop 122 du type D et à une borne d'entrée d'un inverseur 126. Une borne de sortie de l'inverseur 126 est couplée à une première borne d'entrée d'une porte ET 124. Une borne de sortie Q de la bascule 122 du type D est couplée à une seconde borne d'entrée de la porte ET 124. Une borne de sortie de la porte ET 124 est couplée à une borne de
sortie 129 du détecteur 120 d'inversion d'entrelacement.
La borne de sortie 129 est couplée à la seconde borne d'entrée du générateur 110 d'adresse de lecture (de la figure 1). Une borne d'entrée 127 est couplée à la troisième borne de sortie du séparateur 80 de composante de synchronisation auxiliaire (de la figure 1) et reçoit un signal indiquant si la trame simple auxiliaire courante est une trame paire ou impaire. La borne d'entrée 127 est couplée à la borne d'entrée d'horloge (indiquée par le petit triangle) de la bascule 122 du type D. Le fonctionnement du détecteur d'inversion d'entrelacement illustré à la figure 2 sera mieux compris en se référant aux formes d'onde illustrées à la figure 3. Comme on l'a décrit ci-dessus, la mémoire 70 (de la figure 1) a la capacité de contenir trois trame simples de l'information du signal vidéo auxiliaire comprimé. La mémoire 70 est divisée en trois blocs désignés par 1, 2 et 3. Chaque bloc de la mémoire peut contenir une trame
simple d'information du signal vidéo auxiliaire comprimé.
Les trames simples successives des échantillons vidéo auxiliaires sont introduites dans des blocs successifs de la mémoire 30 à la manière d'une poule. Sur la figure 3, la forme d'onde a) indique le numéro du bloc dans lequel la donnée représentant la trame simple vidéo auxiliaire courante est introduite. La trame explorée pendant la période de temps de la première trame est introduite dans le bloc 1. La trame simple suivante est introduite dans le bloc 2; la suivante dans le bloc 3; et ainsi de suite. La forme d'onde b) représente le bloc d'o la donnée est lue et insérée dans le signal vidéo principal pour former le signal vidéo image dans l'image. La première trame simple est lue du bloc 3; la suivante du bloc 1; la suivante du bloc 2, et ainsi de suite. La forme d'onde c) indique l'état impair/pair du signal vidéo auxiliaire. La trame la plus à gauche est une trame impaire; la trame suivante est une trame paire; ainsi de suite. Ainsi, la trame introduite dans le bloc 1 (pendant le temps de trame le plus à gauche) est une trame impaire. La forme d'onde d) est l'état impair/pair du signal vidéo principal. La trame la plus à gauche du signal vidéo principal est une trame impaire;
la trame suivante est paire, et ainsi de suite.
Pendant la période A de la forme d'onde c), une trame impaire du signal vidéo auxiliaire est introduite dans le bloc 1. Pendant la période B de la forme d'onde
d, le bloc 1 est inséré dans le signal vidéo principal.
Cependant, le signal vidéo principal explore une trame paire. Pendant la période C de la forme d'onde c), une trame vidéo auxiliaire paire est introduite dans le bloc 2. Pendant la période D de la forme d'onde d, le bloc 2 est inséré dans une trame vidéo principale impaire. Dans ces circonstances, l'entrelacement de l'image auxiliaire est inversé et une certaine correction doit être apportée. La correction, comme on l'a décrit ci-dessus peut être: début de la récupération des échantillons de la mémoire 70 (de la figure 1) à la seconde ligne stockée
pendant les trames vidéo principales paires.
En se référant de nouveau à la figure 2, l'état du signal à la borne d'entrée D de la bascule 122 est bloqué à la borne de sortie Q et son inverse à la borne de sortie Q au flanc menant du signal à la borne d'entrée d'horloge. En se référant à la figure 3, la forme d'onde c)est présentée à la borne d'entrée d'horloge et la forme d'onde d) à la borne d'entrée D. La forme d'onde d) est un signal au "0" logique à chaque flanc menant (indiqué par les petites flèches) de la forme d'onde c). La borne de sortie Q est ainsi un signal à l'état logique "1". Ce signal "1" logique à la borne d'entrée de la porte ET 124 lui permet de laisser passer le signal à son autre borne d'entrée. Ce signal est une version inversée du signal
principal d'état pair/impair et est la forme d'onde e).
Lorsque la sortie de la porte ET 124 est un signal à l'état logique "1", alors le générateur d'adresse de lecture 110 (de la figure 1) est conditionné pour présenter sa séquence modifiée d'adresses à la mémoire 70 (de la figure 1) et présente autrement sa séquence
normale d'adresses.
En se référant de nouveau à la figure 3, la forme d'onde f) illustre la phase impaire/paire du signal vidéo
principal qui est opposée à celle de la forme d'onde b).
Dans ce cas, pendant la période E, les échantillons vidéo auxiliaire de la trame impaire introduits au préalable dans le bloc 1, sont insérés dans une trame vidéo
principale impaire. Pendant la période F, les échantil-
lons vidéo auxiliaires de trame paire, précédemment écrits dans le bloc 2, sont insérés dans une trame vidéo principale paire. Dans ces circonstances, aucune
correction n'est nécessaire.
Dans ce cas, la forme d'onde c) est présentée à la borne d'entrée d'horloge de la bascule 122 du type D et la forme d'onde f) est présentée à la borne d'entrée D. La forme d'onde f) est un signal "1" logique à chaque flanc menant de la forme d'onde c). La borne de sortie Q est ainsi un signal "0" logique. La porte ET 124 est inhibée et produit un signal "0" logique, qui est la forme d'onde g), à sa borne de sortie. Le générateur 110 d'adresse de lecture (de la figure 1) est ainsi conditionné pour ne produire que sa séquence normale d'adresses.

Claims (4)

REVENDICATIONS
1. Générateur de signaux vidéo à image dans l'image caractérisé par: une source (50) d'un signal vidéo auxiliaire; un séparateur (80) de composante de synchronisation auxiliaire, couplé à ladite source du signal vidéo auxiliaire, pour produire un signal auxiliaire impair/pair ayant un premier état lorsqu'une trame simple courante dudit signal vidéo auxiliaire est une trame impaire et ayant un second état autrement; une mémoire (70) couplée à ladite source du signal vidéo auxiliaire pour stocker les données représentant ledit signal vidéo auxiliaire et récupérer subséquemment lesdites données; une source (10) d'un signal vidéo principal; un séparateur (100) de composante de synchronisation principale couplé à ladite source du signal vidéo principal pour produire un signal principal impair/pair ayant le premier état lorsqu'une trame simple courante dudit signal vidéo principal est une trame impaire et ayant ledit second état autrement; un moyen (30) couplé à ladite source du signal vidéo principal et à ladite mémoire pour insérer un signal représentant les données récupérées de ladite mémoire dans une partie dudit signal vidéo principal pour former ledit signal vidéo à image dans l'image; un moyen détecteur d'inversion d'entrelacement (120) couplé auxdits séparateurs de composantes de synchronisation principale et auxiliaire pour produire un signal de sortie de détecteur ayant un premier état lorsque soit l'information du signal vidéo auxiliaire de trame impaire est récupérée de ladite mémoire pendant une trame paire dudit signal vidéo principal ou bien l'information du signal vidéo auxiliaire d'une trame paire est récupérée de ladite mémoire pendant une trame impaire dudit signal vidéo principal et un ayant un second état autrement; et un moyen (110) pour corriger ladite inversion d'entrelacement en réponse au signal à la sortie dudit détecteur.
2. Générateur selon la revendication 1,
caractérisé en ce que le détecteur d'inversion d'entre-
lacement comprend une bascule du type D ayant une borne d'entrée d'horloge répondant au signal auxiliaire impair/pair, une borne d'entrée D répondant au signal principal impair/pair et une borne de sortie Q pour
produire le signal de sortie de détecteur.
3. Générateur selon la revendication 2, caractérisé en ce que le correcteur d'inversion d'entrelacement corrige des trames alternées du signal vidéo image dans l'image et comprend une porte ET ayant une première borne d'entrée répondant au signal principal impair/pair, une seconde borne d'entrée couplée à la borne de sortie Q du flip-flop du type D et, une borne de
sortie pour produire le signal de sortie de détecteur.
4. Générateur selon la revendication 3, caractérisé en ce que le correcteur d'inversion d'entrelacement comprend de plus un inverseur répondant au signal principal impair/pair et ayant une borne de sortie couplée à la seconde borne d'entrée de la porte ET.
FR888801802A 1987-02-17 1988-02-16 Detection d'inversion d'entrelacement pour un generateur de signaux video a image dans l'image Expired - Fee Related FR2611103B1 (fr)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US07/015,407 US4724487A (en) 1987-02-17 1987-02-17 Interlace inversion detector for a picture-in-picture video signal generator

Publications (2)

Publication Number Publication Date
FR2611103A1 true FR2611103A1 (fr) 1988-08-19
FR2611103B1 FR2611103B1 (fr) 1992-01-31

Family

ID=21771224

Family Applications (1)

Application Number Title Priority Date Filing Date
FR888801802A Expired - Fee Related FR2611103B1 (fr) 1987-02-17 1988-02-16 Detection d'inversion d'entrelacement pour un generateur de signaux video a image dans l'image

Country Status (7)

Country Link
US (1) US4724487A (fr)
JP (1) JP2655159B2 (fr)
KR (1) KR960003875B1 (fr)
DE (1) DE3804705C2 (fr)
FR (1) FR2611103B1 (fr)
GB (1) GB2201317B (fr)
HK (1) HK120896A (fr)

Families Citing this family (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4839728A (en) * 1987-03-23 1989-06-13 Rca Licensing Corporation Picture-in-picture video signal generator
US4811103A (en) * 1987-03-30 1989-03-07 Rca Licensing Corporation Interlace inversion corrector for a picture-in-picture video signal generator
US4821086A (en) * 1987-10-28 1989-04-11 Rca Licensing Corporation TV receiver having in-memory switching signal
JP2555141B2 (ja) * 1988-04-15 1996-11-20 株式会社日立製作所 画像処理装置
US4918518A (en) * 1988-06-15 1990-04-17 North American Philips Corporation Method and apparatus for the recording and replay of interlaced signals
DE68922142T2 (de) * 1988-06-15 1995-11-02 Philips Electronics Na Verfahren und Vorrichtung zur Aufzeichnung und Wiedergabe von Zwischenzeilensignalen.
US4903127A (en) * 1988-10-21 1990-02-20 North American Philips Corporation Field generator with incomplete line correction
US4987493A (en) * 1989-08-01 1991-01-22 Rca Licensing Corporation Memory efficient interlace apparatus and method as for a picture in a picture display
JP2912636B2 (ja) * 1989-08-04 1999-06-28 松下電器産業株式会社 2画面テレビ
NL192555C (nl) * 1989-08-28 1997-09-02 Samsung Electronics Co Ltd Televisie-inrichting met PIP-mode.
US5432560A (en) * 1990-06-01 1995-07-11 Thomson Consumer Electronics, Inc. Picture overlay system for television
US5294983A (en) * 1990-06-01 1994-03-15 Thomson Consumer Electronics, Inc. Field synchronization system with write/read pointer control
GB9012326D0 (en) * 1990-06-01 1990-07-18 Thomson Consumer Electronics Wide screen television
US5369444A (en) * 1990-06-01 1994-11-29 Thomson Consumer Electronics Field type matching system
KR920004813Y1 (ko) * 1990-08-14 1992-07-20 삼성전자 주식회사 화면중첩장치
EP0471878B1 (fr) * 1990-08-23 1996-04-10 Siemens Aktiengesellschaft Procédé de superposition image-dans-image et appareil pour suivre ce procédé
US5287189A (en) * 1992-08-21 1994-02-15 Thomson Consumer Electronics, Inc. Displaying an interlaced video signal with a noninterlaced video signal
DE4231308C1 (de) * 1992-09-18 1994-01-27 Siemens Ag Verfahren zur Bildkorrektor bei einer Bild-in-Bild-Darstellung von zeilenverkämmten Fernseh- oder Videosignalen und Schaltungsanordnung zur Durchführung desselben
US5442371A (en) * 1993-09-27 1995-08-15 Honeywell Inc. Simplified image reconstruction interface
JP3166594B2 (ja) * 1995-09-28 2001-05-14 日本ビクター株式会社 テレビジョン受像機
KR100959033B1 (ko) * 2002-04-24 2010-05-20 톰슨 라이센싱 에스.에이. 클로즈드 캡셔닝 삽입을 위한 보조 신호 동기화
KR100829105B1 (ko) * 2005-08-10 2008-05-16 삼성전자주식회사 영상신호 처리방법 및 영상신호 처리장치
US8233084B1 (en) 2006-12-11 2012-07-31 Kolorific, Inc. Method and system for detecting video field parity pattern of an interlaced video signal
US9516198B2 (en) * 2008-01-29 2016-12-06 Imagine Communications Corp. Video processing system providing interlaced video field inversion detection features and related methods

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS55153484A (en) * 1979-05-18 1980-11-29 Hitachi Ltd Interlace correction circuit for two screen television receiver
US4249213A (en) * 1978-09-14 1981-02-03 Hitachi, Ltd. Picture-in-picture television receiver
JPS60199281A (ja) * 1984-03-24 1985-10-08 Sony Corp 表示装置
GB2187360A (en) * 1985-07-19 1987-09-03 Matsushita Electric Ind Co Ltd Two-screen tv receiver

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5492015A (en) * 1977-12-29 1979-07-20 Matsushita Electric Ind Co Ltd Color television image receiving unit
JPS5937913B2 (ja) * 1978-05-31 1984-09-12 日本電気ホームエレクトロニクス株式会社 テレビ受像機用インタレ−ス制御回路
NL8002410A (nl) * 1979-10-15 1981-04-21 Philips Nv Beeldweergeefinrichting ingericht voor het als een geinterlinieerd televisie-beeld weergeven van een gemengd beeldsignaal.
JPS5710586A (en) * 1980-06-20 1982-01-20 Sanyo Electric Co Ltd Two picture planes television picture receiver
GR79598B (fr) * 1982-07-30 1984-10-31 Farberware Inc
US4623915A (en) * 1984-09-21 1986-11-18 Rca Corporation Apparatus for processing multiple time division multiplexed asynchronous composite video signals
US4656515A (en) * 1985-03-25 1987-04-07 Rca Corporation Horizontal compression of pixels in a reduced-size video image utilizing cooperating subsampling and display rates
US4656516A (en) * 1985-03-25 1987-04-07 Rca Corporation Vertical subsampling and memory synchronization system for a picture within a picture television receiver
JPS6221381A (ja) * 1985-07-19 1987-01-29 Matsushita Electric Ind Co Ltd 二画面テレビ受信機
US4682234A (en) * 1985-12-31 1987-07-21 North American Philips Consumer Electronics Corp. Video noise reduction in picture-in-picture television receiver
US4665438A (en) * 1986-01-03 1987-05-12 North American Philips Corporation Picture-in-picture color television receiver
EP0245745B1 (fr) * 1986-05-12 1993-10-27 Hitachi, Ltd. Système de traitement d'image

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4249213A (en) * 1978-09-14 1981-02-03 Hitachi, Ltd. Picture-in-picture television receiver
JPS55153484A (en) * 1979-05-18 1980-11-29 Hitachi Ltd Interlace correction circuit for two screen television receiver
JPS60199281A (ja) * 1984-03-24 1985-10-08 Sony Corp 表示装置
GB2187360A (en) * 1985-07-19 1987-09-03 Matsushita Electric Ind Co Ltd Two-screen tv receiver

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
PATENT ABSTRACTS OF JAPAN, vol. 10, no. 46 (E-383)[2103], 22 février 1986; & JP-A-60 199 281 (SONY K.K.) 08-10-1985 *
PATENT ABSTRACTS OF JAPAN, vol. 5, no. 27 (E-46)[699], 18 février 1981; & JP-A-55 153 484 (HITACHI SEISAKUSHO K.K.) 29-11-1980 *

Also Published As

Publication number Publication date
KR880010608A (ko) 1988-10-10
US4724487A (en) 1988-02-09
FR2611103B1 (fr) 1992-01-31
DE3804705A1 (de) 1988-08-25
GB2201317A (en) 1988-08-24
GB2201317B (en) 1991-07-17
KR960003875B1 (ko) 1996-03-23
GB8803423D0 (en) 1988-03-16
DE3804705C2 (de) 1997-05-22
HK120896A (en) 1996-07-19
JPS63207284A (ja) 1988-08-26
JP2655159B2 (ja) 1997-09-17

Similar Documents

Publication Publication Date Title
FR2611103A1 (fr) Detection d'inversion d'entrelacement pour un generateur de signaux video a image dans l'image
JP4459311B2 (ja) テレビシステムおよび変換方法
US8130278B2 (en) Method for forming an improved image using images with different resolutions
US7023471B2 (en) Video quality assessment with test video sequences
FR2617356A1 (fr) Visiophone
FR2515907A1 (fr) Recepteur de television a double balayage non entrelace
FR2559329A1 (fr) Dispositif pour produire, d'un signal de television, un signal d'un rapport d'aspect different
FR2600478A1 (fr) Procede et dispositif pour geler une image de television
FR2543776A1 (fr) Agencement de correction de distorsion de la trame dans un systeme de traitement video numerique
EP0531521A1 (fr) Procede et dispositif de reduction adaptative du scintillement interligne d'une image de television
FR2613570A1 (fr) Correcteur d'inversion d'entrelacement pour un generateur de signaux video a image dans l'image
JPH1013718A (ja) ノイズ除去回路
FR2571882A1 (fr) Dispositif de visualisation
US6791622B2 (en) Methods and apparatus for providing video still frame and video capture features from interlaced video signals
KR100787660B1 (ko) 화상 신호 처리 장치
JPS5967788A (ja) テレビジヨン受像機のスチル画像発生装置
JPS6242555B2 (fr)
JPH09149364A (ja) 静止画生成装置
US5402247A (en) Image reproduction speed conversion apparatus
US5351093A (en) Phase alternating line video signal processing apparatus
JPH0453365A (ja) フィールド判定補正装置
JP2899298B2 (ja) 電子スチルカメラシステム
JP4077956B2 (ja) 撮像装置及び撮像方法
JP2561597B2 (ja) ビデオ信号取り込み方法
EP1061735A2 (fr) Dispositif de prise de vues avec mémoire à dispositifs d'accès multiples

Legal Events

Date Code Title Description
TP Transmission of property
ST Notification of lapse

Effective date: 20071030