KR100829105B1 - 영상신호 처리방법 및 영상신호 처리장치 - Google Patents

영상신호 처리방법 및 영상신호 처리장치 Download PDF

Info

Publication number
KR100829105B1
KR100829105B1 KR1020050073321A KR20050073321A KR100829105B1 KR 100829105 B1 KR100829105 B1 KR 100829105B1 KR 1020050073321 A KR1020050073321 A KR 1020050073321A KR 20050073321 A KR20050073321 A KR 20050073321A KR 100829105 B1 KR100829105 B1 KR 100829105B1
Authority
KR
South Korea
Prior art keywords
field
signal
video signal
inverted
odd
Prior art date
Application number
KR1020050073321A
Other languages
English (en)
Other versions
KR20070018535A (ko
Inventor
최용훈
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020050073321A priority Critical patent/KR100829105B1/ko
Priority to US11/487,458 priority patent/US8134641B2/en
Priority to EP06118351A priority patent/EP1753231A3/en
Priority to CNA2006101087351A priority patent/CN1913616A/zh
Publication of KR20070018535A publication Critical patent/KR20070018535A/ko
Application granted granted Critical
Publication of KR100829105B1 publication Critical patent/KR100829105B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/01Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/01Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
    • H04N7/0117Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level involving conversion of the spatial resolution of the incoming video signal
    • H04N7/012Conversion between an interlaced and a progressive signal

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Graphics (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Television Systems (AREA)

Abstract

본 발명은 영상신호 처리방법 및 영상신호 처리장치에 관한 것이다. 본 발명에 따른 영상신호 처리방법은, 제1필드와 제2필드를 갖는 인터레이스 방식의 영상신호를 수신하는 단계와; 상기 제1필드와 상기 제2필드가 반전되었는지 여부를 판단하는 단계와; 상기 제1필드와 상기 제2필드가 반전된 경우, 반전된 상기 제1필드와 상기 제2필드를 복구시키는 단계와; 복구된 상기 제1필드와 상기 제2필드를 기초로 프로그레시브 방식의 영상신호를 생성하는 단계를 포함한다. 이에 의해, 영상신호 처리장치가 인터레이스 방식의 영상신호에 포함된 홀수필드와 짝수필드를 정확하게 인식할 수 있다.

Description

영상신호 처리방법 및 영상신호 처리장치{Video Signal Processing Method And Video Signal Processing Apparatus}
도 1은 본 발명에 따른 영상신호 처리장치의 제어블럭도이고,
도 2a 내지 도 3b는 입력된 영상신호의 타이밍도이고,
도 4는 본 발명에 따른 영상신호 처리장치의 제어흐름도이고,
도 5는 입력되는 영상신호의 해상도가 1080i인 경우 타이밍표이다.
* 도면의 주요 부분에 대한 부호의 설명
110 : 신호수신부 130 : 디인터레이싱 프로세서
10 : 튜너 15 : 채널디코더
31 : 필드인식부 35 : 디인터레이싱부
37 : 제어부 39 : 메모리
40 : 영상처리부 60 : 디스플레이부
본 발명은 영상신호 처리방법 및 영상신호 처리장치에 관한 것으로서, 보다 상세하게는, 인터레이스 방식의 영상신호를 프로그레시브 방식으로 변환하는 영상 신호 처리방법 및 영상신호 처리장치에 관한 것이다.
일반적으로, 디스플레이부에 표시되는 영상신호는 인터레이스 방식(비월주사 방식, interlace 방식)과 디인터레이스 방식(순차주사 방식, 프로그레시브 방식, de-interlace 방식)이 널리 사용하고 있다. 그리고, 최근들어 PC, 고화질 TV 등은 수신된 인터레이스 방식의 영상신호를 프로그레시브 방식의 영상신호로 변환하여 디스플레이 하는 경우가 증하하고 있다. 여기서, 인터레이스 방식의 영상신호를 프로그레시브 방식의 영상신호로 변환하는 것을 디인터레이싱이라 한다.
인터레이스 방식의 영상신호는 하나의 프레임에 해당하는 영상의 정보를 절반 씩 나누어 하나의 프레임에 대하여 주파수가 두 배인 홀수필드 및 짝수필드에 나누어 표시한다.
즉, 인터레이스 방식의 영상신호는 하나의 프레임에서 홀수 수평동기신호라인으로 이루어진 홀수필드와 짝수 수평동기신호라인으로 이루어진 짝수필드를 포함하며, 디인터레이스는 홀수필드와 짝수필드 중 적어도 하나를 기초로 하나의 프레임을 생성하여 프로그레시브 방식의 영상신호를 생성한다.
종래의 영상신호 처리장치는 디인터레이싱을 수행하는 과정에서 인터레이스 방식의 영상신호에 포함된 홀수필드와 짝수필드를 잘못 인식하는 경우가 발생한다. 이에 의해, 종래의 영상신호 처리장치에서 생성된 프로그레시브 방식의 영상신호에 이중선이 나타나는 등의 에러가 발생하는 문제점이 있다.
따라서, 본 발명의 목적은 영상신호 처리장치가 인터레이스 방식의 영상신호 에 포함된 홀수필드와 짝수필드를 정확하게 인식할 수 있는 영상신호 처리방법 및 영상신호 처리장치를 제공하는 것이다.
상기 목적은, 본 발명에 따라, 영상신호 처리방법에 있어서, 제1필드와 제2필드를 갖는 인터레이스 방식의 영상신호를 수신하는 단계와; 상기 제1필드와 상기 제2필드가 반전되었는지 여부를 판단하는 단계와; 상기 제1필드와 상기 제2필드가 반전된 경우, 반전된 상기 제1필드와 상기 제2필드를 복구시키는 단계와; 복구된 상기 제1필드와 상기 제2필드를 기초로 프로그레시브 방식의 영상신호를 생성하는 단계를 포함하는 것을 특징으로 하는 영상신호의 처리방법에 의해 달성된다. 이에 의해, 본 발명에 따른 영상신호 처리방법은 제1필드와 제2필드를 정확히 인식하여 이에 의한 에러를 줄일 수 있다.
여기서, 상기 제1필드와 상기 제2필드가 반전되었는지 여부를 판단하는 단계는, 상기 제1필드와 상기 제2필드 각각의 백포치와 프론트포치의 개수가 기설정된 개수와 일치하는지 여부에 따라 반전 여부를 판단하는 단계를 포함할 수 있다.
그리고, 상기 제1필드와 상기 제2필드가 반전되었는지 여부를 판단하는 단계는, 각각의 백포치와 프론트포치에 해당하는 영상신호의 수평동기신호의 개수가 기설정된 개수와 일치하는지 여부를 판단하는 단계를 소정 횟수 반복 하는 단계와, 상기 각각의 백포치와 상기 프론트포치의 개수가 기설정된 개수와 기설정된 횟수 불일치하는 경우 상기 제1필드와 상기 제2필드가 반전되었다고 판단하는 단계를 포함할 수 있다. 또한, 상기 반전 여부는 상기 각각 필드의 수직동기신호의 주기보다 적어도 짧은 시간마다 판단할 수 있다.
여기서, 상기 제1필드와 상기 제2필드 중 하나는 홀수필드이고, 다른 하나는 짝수필드인 것이 바람직하다. 그리고, 상기 홀수필드는 상기 영상신호의 수직동기신호의 시작지점에서 상기 수평동기신호와 상기 수직동기신호의 위상이 동일하고, 상기 짝수필드는 상기 수직동기신호의 시작지점에서 상기 수직동기신호의 위상과 수평동기신호의 위상이 수평동기신호의 반주기 차이날 수 있다.
한편, 상기 목적은, 본 발명에 따라, 영상신호 처리장치에 있어서, 제1필드와 제2필드를 갖는 인터레이스 방식의 영상신호를 수신하는 신호수신부와; 상기 제1필드와 상기 제2필드가 반전되었는지 여부를 판단하고, 판단 결과 상기 제1필드와 상기 제2필드가 반전된 경우 반전된 상기 제1필드와 상기 제2필드를 복구하고, 복구된 상기 제1필드와 상기 제2필드를 하나를 기초로 프로그레시브 방식의 영상신호를 생성하는 디인터레이싱 프로세서를 포함하는 것을 특징으로 하는 영상신호 처리장치에 의해 달성된다.
여기서, 상기 디인터레이싱 프로세서는 상기 제1필드와 상기 제2필드 각각의 백포치와 프론트포치의 개수가 기설정된 개수와 일치하는지 여부에 따라 반전 여부를 판단할 수 있다.
그리고, 상기 디인터레이싱 프로세서는 각각의 백포치와 프론트포치의 개수가 기설정된 개수와 일치하는지 여부를 판단하는 단계를 소정 횟수 반복 하여, 상기 각각의 백포치와 상기 프론트포치에 해당하는 수평동기신호의 개수가 기설정된 개수와 소정 횟수 불일치하면 상기 제1필드와 상기 제2필드가 반전되었다고 판단할 수 있다. 또한, 상기 디인터레이싱 프로세서는 상기 영상신호의 수직동기신호보다 적어도 짧은 시간마다 상기 제1필드와 상기 제2필드의 반전여부를 판단할 수 있다.
여기서, 상기 제1필드와 상기 제2필드 중 하나는 홀수필드이고, 다른 하나는 짝수필드인 것이 바람직하다. 그리고, 상기 홀수필드는 상기 영상신호의 수직동기신호의 시작지점에서 상기 수평동기신호와 수직동기신호의 위상이 동일하고, 상기 짝수필드는 상기 수직동기신호의 시작지점에서 상기 수직동기신호의 위상과 상기 수평동기신호의 위상이 상기 수평동기신호의 반주기 차이날 수 있다.
그리고, 본 발명에 따른 영상신호 처리장치는 디스플레이부를 더 포함하고, 상기 디인터레이싱 프로세서는 프로그레시브 방식으로 생성된 상기 영상신호를 상기 디스플레이부에 표시되도록 출력할 수 있다.
이하에서는 첨부도면을 참조하여 본 발명의 실시예에 관하여 상세히 설명한다.
도 1에 도시된 바와 같이, 본 발명에 따른 영상신호 처리장치는 영상신호를 수신하는 신호수신부(110)와, 수신된 영상신호가 인터레이스 방식의 영상신호인 경우, 프로그레시브 방식의 영상신호로 변환하는 디인터레이싱 프로세서(130)를 포함한다. 그리고, 본 발명에 따른 영상신호 처리장치는 디인터레이싱 프로세서(130)에서 생성된 프로그레시브 방식의 영상신호를 처리하는 영상처리부(40)와, 영상처리부(40)에서 처리된 영상신호에 기초한 이미지를 표시하는 디스플레이부(60)를 더 포함할 수 있다.
신호수신부(110)는 외부소스로부터 영상신호를 수신하며, 튜너(10)와 채널디 코더(15)를 포함할 수 있다. 신호수신부(110)는 방송국, DVD, 캠코더 등의 외부소스로부터 영상신호를 수신하며, 특히, 외부소스가 방송국일때 튜너(10)를 포함한다. 여기서, 튜너(10)는 안테나를 통해 수신되는 영상신호를 튜닝 제어신호에 따라 그에 대응하는 주파수 대역을 갖는 영상신호로 튜닝하게 된다.
즉, 튜너(10)는 안테나를 통해 수신되는 복수의 영상신호 중 디스플레이부(60)에 표시될 채널에 대응하는 영상신호만을 선국하여 채널 디코딩부에 출력한다. 그러면, 채널 디코딩부는 튜너(10)로부터 수신된 영상신호로부터 검출된 디지털 영상신호를 디코딩하여 출력한다.
디인터레이싱 프로세서(130)는 수신된 영상신호가 인터레이스 방식의 영상신호인 경우, 프로그레시브 방식의 영상신호로 변환한다. 디인터레이싱 프로세서(130)는 필드인식부(31)와, 인터레이스 방식의 영상신호를 프로그레시브 방식으로 변환하는 디인터레이싱부(35)와, 이들을 제어하는 제어부(37)와, 메모리(39)를 포함한다.
필드인식부(31)는 인터레이스 방식의 영상신호에 포함된 홀수필드와 짝수필드를 인식한다.
본 발명의 실시에에 따라, 필드인식부(31)는 영상신호의 백포치와 프론트포치에 대응하는 수평동기신호(A2)의 개수에 따라 필드를 인식할 수 있다. 필드인식부(31)는 수평동기신호(A2)와 수직동기신호(A3)가 동일한 위상에서 시작하는 경우 이를 홀수필드라고 인식하고, 수직동기신호(A3)가 수평동기신호(A2) 보다 수평동기신호(A2)의 반주기만큼 위상이 지연되는 경우 이를 짝수필드라 인식한다.
도 5는 본 발명에 따라 입력된 영상신호의 해상도가 1080i인 경우 규격에 따른 타이밍도이다. 도 5를 참조하면, 홀수필드는 프론트포치에 대응하는 수평동기신호(A2)의 라인수가 2이고 백포치에 대응하는 수평동기신호(A2)이 라인수가 15이고, 짝수필드는 프론트포치에 대응하는 수평동기신호(A2)의 라인수가 2.5이고 백포치에 대응하는 수평동기신호(A2)이 라인수가 15.5이다. 이 때, 필드인식부(31)는 각 필드에서 프론트포치와 백포치에 대응하는 수평동기신호(A2)의 라인수를 인식할 수 있다.
즉, 필드인식부(31)는 0.5에 해당하는 라인은 인식하지 못하므로, 각각의 홀수필드와 짝수필드의 프론트포치에 대응하는 수평동기신호(A2)의 라인수를 2로, 백포치에 대응하는 수평동기신호(A2)의 라인수를 15로 인식한다.
디인터레이싱부(35)는 인터레이스 방식의 영상신호에 디인터레이싱을 수행하여 프로그레시브 방식의 영상신호로 변환한다. 디인터레이싱부(35)는 다양한 방법으로 디인터레이싱을 수행할 수 있으며, 예컨대 홀수필드와 짝수필드를 합하여 하나의 프레임을 생성하는 인터필드부(미도시)와 홀수필드와 짝수필드 중 하나에서 각 라인을 더블링하여 하나의 프레임을 생성하는 인트라필드부(미도시) 중 적어도 하나를 포함할 수 있다.
제어부(37)는 필드인식부(31)의 인식결과에 따라 홀수필드와 짝수필드를 구별할 수 있다. 한편, 제어부(37)는 필드인식부(31)가 각각의 필드에 대해 프론트포치와 백포치에 해당하는 수평동기신호(A2)의 라인수가 메모리(39)에 저장된 개수, 예를 들어 2와 15와 일치하지 않는 경우, 홀수필드와 짝수필드가 반전되었다고 판 단할 수 있다.
즉, 제어부(37)는 각각의 필드의 프론트포치와 백포치 중 적어도 하나에 해당하는 수평동기신호(A2)의 라인수가 메모리(39)에 저장된 개수보다 적어도 1 이상 차이가 발생하는 경우, 홀수필드와 짝수필드가 반전되었다고 판단한다. 따라서, 제어부(37)는 홀수필드라 인식된 필드를 짝수필드라 판단하고, 짝수필드라 인식된 필드를 홀수필드로 판단하여 디인터레이싱을 수행한다.
제어부(37)는 입력된 영상신호의 정보에 기초하여 영상의 특성, 예를 들어, 정지영상인 동영상인지 여부 등을 평가한다. 평가 결과에 기초하여, 제어부(37)는 영상신호의 특성에 따라 위빙을 수행할 것인지 블렌딩을 수행할 것인지를 결정하여 이에 따라 디인터레이싱부(35)를 제어한다. 제어부(37)는 연속되는 두 필드의 영상의 변화 정도를 입력 받아 변화 정도가 소정치 이하인 경우 영상이 정지영상인 것으로 판단하고, 소정치 이상인 경우 동영상인 것으로 판단한다.
영상처리부(40)는 디인터레이싱 프로세서(130)에서 프로그레시브 방식의 영상신호로 변환된 영상신호를 디스플레이부(60)가 표시 가능한 포맷의 신호로 변환하여 디스플레이부(60)에 제공한다.
디스플레이부(60)는 이미지가 표시되는 디스플레이모듈(미도시)과, 영상처리부(40)로부터 입력되는 영상신호를 처리하여 디스플레이모듈에 이미지를 표시하는 모듈구동부(미도시)를 포함한다. 여기서, 본 발명에 따른 디스플레이모듈로는 DLP(Digital Light Processing), LCD(Liquid Crystal Display), PDP(Plasma Display Panel) 등과 같이 다양한 유형의 디스플레이모듈이 적용 가능하다.
여기서, 디스플레이모듈이 DLP인 경우 모듈구동부는 광학엔진을 포함할 수 있고, 디스플레이모듈이 LCD인 경우 모듈구동부는 영상처리부(40)로부터 입력되는 신호를 데이터신호 및 게이트신호로 변환하는 인쇄회로기판을 포함할 수 있다. 마찬가지로 각 디스플레이부(60)는 각 디스플레이모듈의 유형에 따라 대응하는 모듈구동부의 구성을 가질 수 있다.
도 2a는 정상적인 경우 홀수필드의 영상신호를 도시한 타이밍도이고, 도 2b는 짝수필드인데 홀수필드로 오인식되는 영상신호의 타이밍도이다.
영상신호는 수직동기신호(A3), 수평동기신호(A2), 데이터인에이블신호(A1: DE 신호), 픽셀클럭신호, RGB신호 등을 포함한다.
정상적인 경우, 홀수필드에서 데이터인에이블신호(A1)의 블랭킹구간(t11부터 t14)에 대응하는 수평동기신호(A2)는 22이고(도 2a 참조), 짝수필드에서 데이터인에이블신호(A1)의 블랭킹구간(t31부터 t34)에 대응하는 수평동기신호(A2)는 23이다(도 3a 참조).
필드인식부(31)는 수평동기신호(A2)와 수직동기신호(A3)의 위상이 동일한 지점에서 시작하는지 여부에 따라 홀수필드와 짝수필드를 구분한다. 즉, 필드인식부(31)는 도 2a의 영상신호에서 수평동기신호(A2)와 수직동기신호(A3)의 위상이 동일한 지점(t12)에서 시작하므로 홀수필드로 인식한다. 이 때, 프론트포치(t11부터 t12)에 대응하는 수평동기신호(A2)가 2개이고, 백포치(t13부터 t14)에 대응하는 수평동기신호(A2)의 개수가 15개이다.
한편, 도 2b에 도시된 영상신호는, 수평동기신호(A2)와 수직동기신호(A3)가 동일한 위상을 가진 지점(t21)에서 시작한다. 따라서, 필드인식부(31)는 도 2b의 영상신호가 홀수필드에 대응한다고 인식한다. 그러나, 이는 데이터인에이블신호(A1)의 블랭킹구간(t21부터 t24)에 대응하는 수평동기신호(A2)가 23으로 짝수필드에 해당한다. 즉, 도 2b의 영상신호는 외부소스로부터 영상신호의 타이밍이 비정상적으로 출력된 경우이며, 이 경우 필드인식부(31)는 짝수필드를 홀수필드로 잘못 인식하게 된다.
이 경우, 프론트포치(t21부터 t22)에 2번의 수평동기신호(A2)가 카운팅되며, 백포치(t23부터 t24)에 16번의 수평동기신호(A2)가 카운팅된다. 제어부(37)는 프론트포치와 백포치에 해당하는 수평동기신호(A2)가 정상 개수 즉, 2개와 15개를 기준으로 이 중 하나가 적어도 1이상 크다고 판단되므로, 홀수필드와 짝수필드가 서로 바뀐 상태인 반전상태라고 판단한다. 따라서, 제어부(37)는 홀수필드로 인식된 도 2b의 영상신호를 짝수필드로 판단하여 디인터레이싱을 하도록 디인터레이싱부(35)와 필드인식부(31)를 제어한다.
도 3a는 정상적인 경우의 짝수필드의 영상신호를 도시한 타이밍도이고, 도 3b는 홀수필드인데 짝수필드로 오인식되는 영상신호를 도시한 타이밍도이다.
정상적인 경우, 짝수필드에서 데이터인에이블신호(A1)의 블랭킹구간(t31부터 t34)에 대응하는 수평동기신호(A2)는 23이다(도 3a 참조).
필드인식부(31)는 수평동기신호(A2)와 수직동기신호(A3)의 위상이 동일한 지점에서 시작하는지 여부에 따라 홀수필드와 짝수필드를 구분한다. 즉, 필드인식부(31)는 도 3a의 영상신호에서 수직동기신호(A3)의 위상이 수평동기신호(A2)의 1/2에 해당하는 정도 차이가 있는 지점(t32)에서 시작하므로 짝수필드로 인식한다. 이 때, 프론트포치(t31부터 t32)에 대응하는 수평동기신호(A2)가 2.5개이고, 백포치(t33부터 t34)에 대응하는 수평동기신호(A2)의 개수가 15.5개이다. 이 때, 필드인식부(31)는 프론트포치에 2개, 백포치에 15개의 수평동기신호(A2)를 카운팅한다.
한편, 도 3b에 도시된 영상신호는, 수평동기신호(A2)와 수직동기신호(A3)의 위상이 수평동기신호(A2)의 1/2 만큼 차이가 나는 지점(t41)에서 시작한다. 따라서, 필드인식부(31)는 도 3b의 영상신호가 짝수필드에 대응한다고 인식한다. 그러나, 이는 데이터인에이블신호(A1)의 블랭킹구간(t41부터 t44)에 대응하는 수평동기신호(A2)가 22로 홀수필드에 해당한다. 즉, 도 3b의 영상신호는 외부소스로부터 영상신호의 타이밍이 비정상적으로 출력된 경우이며, 이 때 필드인식부(31)는 홀수필드를 짝수필드로 잘못 인식하게 된다.
이 경우, 프론트포치(t41부터 t42)에 1번의 수평동기신호(A2)가 카운팅되며, 백포치(t23부터 t24)에 15번의 수평동기신호(A2)가 카운팅된다. 제어부(37)는 프론트포치와 백포치에 해당하는 수평동기신호(A2)가 정상갯수 즉, 2개와 15개를 기준으로 이 중 하나가 적어도 1이상 차이가 난다고 판단되므로, 홀수필드와 짝수필드가 서로 바뀐 상태인 반전상태라고 판단한다. 따라서, 제어부(37)는 짝수필드로 인식된 도 3b의 영상신호를 홀수필드로 인식하여 디인터레이싱을 하도록 디인터레이싱부(35)와 필드인식부(31)를 제어한다.
도 4에 도시된 바와 같이, 본 발명에 따른 영상신호 처리장치는 외부소스로 부터 영상신호를 수신한다(S11). 이 때, 제어부(37)는 입력된 영상신호가 홀수필드와 짝수필드를 갖는 인터페이스 방식의 영상신호인지 여부를 판단한다. 디인터레이싱 프로세서(130)에서 입력된 홀수필드와 짝수필드에서 각각 백포치와 프론트포치에 대응하는 수평동기신호(A2)의 개수를 판단하고, 판단 결과 수평동기신호(A2)의 개수가 메모리(39)에 기설정된 개수와 일치하는지 여부를 판단한다(S13).
그리고, 제어부(37)는 수평동기신호(A2)의 개수가 메모리(39)에 기설정된 개수와 일치하는지 여부를 소정횟수 반복하여 판단하도록 필드인식부(31)를 제어한다(S15, S17). 여기서, 소정 횟수 반복하여 판단하는 것은 정확도를 높이기 위한 것이면 한번만 판단하여도 충분하다.
제어부(37)는 소정 주기마다 수평동기신호(A2)의 개수가 메모리(39)에 기설정된 개수와 일치하는지 여부를 판단한다(S25). 이 때, 제어부(37)는 수직동기신호(A3)의 주기보다 짧은 주기마다 수평동기신호(A2)의 개수가 메모리(39)에 기설정된 개수와 일치하는지 여부를 판단하는 것이 바람직하지만, 이에 반드시 한정되지는 않는다.
제어부(37)는 백포치와 프론트포치에 해당하는 수평동기신호(A2)의 개수가 기설정된 값과 다른 횟수가 기설정된 횟수보다 적은 경우(S19), 입력된 짝수필드와 홀수필드가 정상이라고 판단한다. 한편, 제어부(37)는 백포치와 프론트포치에 해당하는 수평동기신호(A2)의 개수가 기설정된 값과 다른 횟수가 기설정된 횟수보다 많은 경우(S19), 짝수필드와 홀수필드가 서로 잘못 인식되는 반전된 상태라 판단한다.
예를 들어, 홀수필드 및 짝수필드의 프론트포치에 대응하는 수평동기신호(A2)가 2, 홀수필드 및 짝수필드의 백포치에 대응하는 수평동기신호(A2)가 15로 메모리(39)에 저장되어 있고, 수평동기신호(A2)의 1주기가 11msec이라 가정한다. 그리고, S17 단계에서 수평동기신호(A2)의 개수가 메모리(39)에 기설정된 개수와 일치하는지 여부를 판단하는 횟수(t)가 10회이고, S19단계에서 기설정된 횟수가 4회이고, S25단계의 소정시간이 10msec일 수 있다.
이 때, 홀수필드의 프론트포치 및 백포치에 해당하는 수평동기신호(A2)의 개수를 판단하고(S13), 10msec후에 다시 판단하는 과정을 10회 반복한다. 이 때, 10회 중 5회가 수평동기신호(A2)가 기설정된 값과 불일치하는 경우, 제어부(37)는 짝수필드와 홀수필드가 반전되었다고 판단한다.
제어부(37)는 짝수필드와 홀수필드가 반전되었다고 판단되면, 짝수필드와 홀수필드를 서로 반전시켜서 정상상태로 복구시킨다(S21). 그리고, 제어부(37)는 반전된 짝수필드와 홀수필드를 기초로 프로그레이스 방식의 영상신호를 생성하도록 디인터레이싱부(35)를 제어한다.
비록 본 발명의 몇몇 실시예들이 도시되고 설명되었지만, 본 발명에 속하는 기술분야의 통상의 지식을 가진 당업자라면 본 발명의 원칙이나 정신에서 벗어나지 않으면서 본 실시예를 변형할 수 있음을 알 수 있을 것이다. 발명의 범위는 첨부된 청구항과 그 균등물에 의해 정해질 것이다.
이상 설명한 바와 같이, 본 발명에 따르면, 영상신호 처리장치가 인터레이스 방식의 영상신호에 포함된 홀수필드와 짝수필드를 정확하게 인식할 수 있는 영상신호 처리방법 및 영상신호 처리장치가 제공된다. 이에 의해, 홀수필드와 짝수필드가 잘못 결합되어 하나의 프로그레시브 방식의 프레임이 생성된 경우 발생하는 이중선 등의 에러를 방지할 수 있다.

Claims (13)

  1. 영상신호 처리방법에 있어서,
    제1필드와 제2필드를 갖는 인터레이스 방식의 영상신호를 수신하는 단계와;
    상기 제1필드와 상기 제2필드가 상호 반전되었는지 여부를 판단하는 단계와;
    상기 제1필드와 상기 제2필드가 반전된 경우, 반전된 상기 제1필드와 상기 제2필드를 복구시키는 단계와;
    복구된 상기 제1필드와 상기 제2필드를 기초로 프로그레시브 방식의 영상신호를 생성하는 단계를 포함하는 것을 특징으로 하는 영상신호 처리방법.
  2. 제1항에 있어서,
    상기 제1필드와 상기 제2필드가 반전되었는지 여부를 판단하는 단계는,
    상기 제1필드와 상기 제2필드 각각의 백포치와 프론트포치의 개수가 기설정된 개수와 일치하는지 여부에 따라 반전 여부를 판단하는 단계를 포함하는 것을 특징으로 하는 영상신호 처리방법.
  3. 제2항에 있어서
    상기 제1필드와 상기 제2필드가 반전되었는지 여부를 판단하는 단계는,
    각각의 백포치와 프론트포치에 해당하는 영상신호의 수평동기신호의 개수가 기설정된 개수와 일치하는지 여부를 판단하는 단계를 소정 횟수 반복 하는 단계와,
    상기 각각의 백포치와 상기 프론트포치의 개수가 기설정된 개수와 기설정된 횟수 불일치하는 경우 상기 제1필드와 상기 제2필드가 반전되었다고 판단하는 단계를 포함하는 것을 특징으로 하는 영상신호 처리방법.
  4. 제3항에 있어서,
    상기 반전 여부는 상기 각각 필드의 수직동기신호의 주기보다 적어도 짧은 시간마다 판단하는 것을 특징으로 하는 영상신호 처리방법.
  5. 제1항 또는 제2항에 있어서,
    상기 제1필드와 상기 제2필드 중 하나는 홀수필드이고, 다른 하나는 짝수필드인 것을 특징으로 하는 영상신호 처리방법.
  6. 제5항에 있어서,
    상기 홀수필드는 상기 영상신호의 수직동기신호의 시작지점에서 수평동기신호와 상기 수직동기신호의 위상이 동일하고, 상기 짝수필드는 상기 수직동기신호의 시작지점에서 상기 수직동기신호의 위상과 수평동기신호의 위상이 수평동기신호의 반주기 차이나는 것을 특징으로 하는 영상신호 처리방법.
  7. 영상신호 처리장치에 있어서,
    제1필드와 제2필드를 갖는 인터레이스 방식의 영상신호를 수신하는 신호수신부와;
    상기 제1필드와 상기 제2필드가 반전되었는지 여부를 판단하고, 판단 결과 상기 제1필드와 상기 제2필드가 상호 반전된 경우 반전된 상기 제1필드와 상기 제2필드를 복구하고, 복구된 상기 제1필드와 상기 제2필드를 기초로 프로그레시브 방식의 영상신호를 생성하는 디인터레이싱 프로세서를 포함하는 것을 특징으로 하는 영상신호 처리장치.
  8. 제7항에 있어서,
    상기 디인터레이싱 프로세서는 상기 제1필드와 상기 제2필드 각각의 백포치와 프론트포치의 개수가 기설정된 개수와 일치하는지 여부에 따라 반전 여부를 판단하는 것을 특징으로 하는 영상신호 처리장치.
  9. 제8항에 있어서,
    상기 디인터레이싱 프로세서는 각각의 백포치와 프론트포치의 개수가 기설정된 개수와 일치하는지 여부를 판단하는 단계를 소정 횟수 반복 하여, 상기 각각의 백포치와 상기 프론트포치에 해당하는 수평동기신호의 개수가 기설정된 개수와 소정 횟수 불일치하면 상기 제1필드와 상기 제2필드가 반전되었다고 판단하는 것을 특징으로 하는 영상신호 처리장치.
  10. 제9항에 있어서,
    상기 디인터레이싱 프로세서는 상기 영상신호의 수직동기신호보다 적어도 짧은 시간마다 상기 제1필드와 상기 제2필드의 반전여부를 판단하는 것을 특징으로 하는 영상신호 처리장치.
  11. 제7항 또는 제8항에 있어서,
    상기 제1필드와 상기 제2필드 중 하나는 홀수필드이고, 다른 하나는 짝수필드인 것을 특징으로 하는 영상신호의 처리장치.
  12. 제11항에 있어서,
    상기 홀수필드는 상기 영상신호의 수직동기신호의 시작지점에서 수평동기신호와 수직동기신호의 위상이 동일하고, 상기 짝수필드는 상기 수직동기신호의 시작지점에서 상기 수직동기신호의 위상과 상기 수평동기신호의 위상이 상기 수평동기신호의 반주기 차이나는 것을 특징으로 하는 영상신호 처리장치.
  13. 제7항 또는 제8항에 있어서,
    디스플레이부를 더 포함하고,
    상기 디인터레이싱 프로세서는 프로그레시브 방식으로 생성된 상기 영상신호를 상기 디스플레이부에 표시되도록 출력하는 것을 특징으로 하는 영상신호 처리장치.
KR1020050073321A 2005-08-10 2005-08-10 영상신호 처리방법 및 영상신호 처리장치 KR100829105B1 (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1020050073321A KR100829105B1 (ko) 2005-08-10 2005-08-10 영상신호 처리방법 및 영상신호 처리장치
US11/487,458 US8134641B2 (en) 2005-08-10 2006-07-17 Method and apparatus for processing video signal
EP06118351A EP1753231A3 (en) 2005-08-10 2006-08-02 Method and apparatus for processing video signal
CNA2006101087351A CN1913616A (zh) 2005-08-10 2006-08-10 处理视频信号的方法与装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020050073321A KR100829105B1 (ko) 2005-08-10 2005-08-10 영상신호 처리방법 및 영상신호 처리장치

Related Child Applications (1)

Application Number Title Priority Date Filing Date
KR1020070091475A Division KR20070103329A (ko) 2007-09-10 2007-09-10 영상신호 처리방법 및 영상신호 처리장치

Publications (2)

Publication Number Publication Date
KR20070018535A KR20070018535A (ko) 2007-02-14
KR100829105B1 true KR100829105B1 (ko) 2008-05-16

Family

ID=37397451

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050073321A KR100829105B1 (ko) 2005-08-10 2005-08-10 영상신호 처리방법 및 영상신호 처리장치

Country Status (4)

Country Link
US (1) US8134641B2 (ko)
EP (1) EP1753231A3 (ko)
KR (1) KR100829105B1 (ko)
CN (1) CN1913616A (ko)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100831680B1 (ko) * 2006-12-28 2008-05-22 주식회사 하이닉스반도체 노광 포커스 계측 패턴을 가지는 마스크 및 이를 이용한계측 방법
TWI402798B (zh) * 2009-04-29 2013-07-21 Chunghwa Picture Tubes Ltd 具省電功能之時序控制器
KR20110024642A (ko) * 2009-09-02 2011-03-09 삼성전자주식회사 디스플레이장치 및 그 제어 방법
US20110149029A1 (en) * 2009-12-17 2011-06-23 Marcus Kellerman Method and system for pulldown processing for 3d video
CN102821227B (zh) * 2011-06-10 2017-03-15 上海华虹集成电路有限责任公司 一种视频信号奇偶场的判定方法
CN106488164B (zh) * 2016-09-30 2019-09-13 合肥杰发科技有限公司 视频信号处理方法及装置

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR930011634A (ko) * 1991-11-13 1993-06-24 강진구 피일드 인식 신호 발생회로
KR19980041326A (ko) * 1996-11-30 1998-08-17 배순훈 피디피 텔레비젼의 수직 블랭크 발생장치
KR19980053575A (ko) * 1996-12-27 1998-09-25 배순훈 피디피 텔레비젼에서의 적응적인 수직 블랭크 발생장치
KR20000044742A (ko) * 1998-12-30 2000-07-15 전주범 영상 신호 포맷 판별 장치

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4724487A (en) * 1987-02-17 1988-02-09 Rca Corporation Interlace inversion detector for a picture-in-picture video signal generator
KR940003035B1 (ko) 1991-10-08 1994-04-11 삼성전자 주식회사 영상신호처리회로
US6166772A (en) * 1997-04-01 2000-12-26 Compaq Computer Corporation Method and apparatus for display of interlaced images on non-interlaced display
JP2000350168A (ja) * 1999-06-02 2000-12-15 Seiko Epson Corp 画像信号処理方法および画像信号処理装置
JP3998399B2 (ja) 1999-12-03 2007-10-24 松下電器産業株式会社 映像信号変換装置
KR20030039728A (ko) 2001-11-14 2003-05-22 주식회사 엘지이아이 Lcd 모니터의 수직 떨림 보안장치
CN1291589C (zh) 2003-04-11 2006-12-20 华亚微电子〔上海〕有限公司 隔行与逐行视频信号的帧频转换方法
KR100929138B1 (ko) 2003-04-22 2009-12-01 엘지전자 주식회사 영상표시기기의 동기신호 안정화방법

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR930011634A (ko) * 1991-11-13 1993-06-24 강진구 피일드 인식 신호 발생회로
KR19980041326A (ko) * 1996-11-30 1998-08-17 배순훈 피디피 텔레비젼의 수직 블랭크 발생장치
KR19980053575A (ko) * 1996-12-27 1998-09-25 배순훈 피디피 텔레비젼에서의 적응적인 수직 블랭크 발생장치
KR20000044742A (ko) * 1998-12-30 2000-07-15 전주범 영상 신호 포맷 판별 장치

Also Published As

Publication number Publication date
CN1913616A (zh) 2007-02-14
EP1753231A2 (en) 2007-02-14
US20070035659A1 (en) 2007-02-15
KR20070018535A (ko) 2007-02-14
EP1753231A3 (en) 2010-02-17
US8134641B2 (en) 2012-03-13

Similar Documents

Publication Publication Date Title
US20050001929A1 (en) Video signal converting apparatus and method
EP1727121B1 (en) Display apparatus and control method thereof
KR100829105B1 (ko) 영상신호 처리방법 및 영상신호 처리장치
US6384867B1 (en) Video display apparatus capable of displaying video signals of a plurality of types with different specifications
EP2151996B1 (en) Image signal processing unit and method of processing image signal
US20060274197A1 (en) Display apparatus and control method thereof
US7268820B2 (en) Video signal conversion apparatus delivering enhanced display quality for video signals from film and video sources
KR20060047515A (ko) 동기화 신호 발생기, 비디오 변환 회로, 동기화 신호 발생방법 및 비디오 변환 방법
EP1303136B1 (en) Image signal processing apparatus and method
US7626601B2 (en) Video signal processing apparatus and video signal processing method
US6297850B1 (en) Sync signal generating apparatus and method for a video signal processor
US20070273789A1 (en) Pull-down signal detecting apparatus and pull-down signal detecting method and progressive scan converting apparatus and progressive scan converting method
KR100643247B1 (ko) 디스플레이장치 및 그 제어방법
JP4595709B2 (ja) 映像処理装置
US7623185B2 (en) Synchronization control apparatus and method
KR100654771B1 (ko) 디스플레이장치 및 그 제어방법
KR20070103329A (ko) 영상신호 처리방법 및 영상신호 처리장치
US20080002069A1 (en) Liquid crystal display device
JP4074306B2 (ja) 2−2プルダウン信号検出装置及び2−2プルダウン信号検出方法
US20060018543A1 (en) Image decoder and image decoding method
US7139030B2 (en) Video signal processing apparatus
US20090027551A1 (en) Method for processing a video signal and video display apparatus using the same
KR20050062676A (ko) 디지털 텔레비전의 영상모드판별장치 및 그 방법
JP2004252078A (ja) 表示パネル駆動装置
KR20020078338A (ko) 디지털티브이의화면동기장치및방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
AMND Amendment
E601 Decision to refuse application
AMND Amendment
J201 Request for trial against refusal decision
A107 Divisional application of patent
B601 Maintenance of original decision after re-examination before a trial
E801 Decision on dismissal of amendment
J301 Trial decision

Free format text: TRIAL DECISION FOR APPEAL AGAINST DECISION TO DECLINE REFUSAL REQUESTED 20070813

Effective date: 20080328

S901 Examination by remand of revocation
GRNO Decision to grant (after opposition)
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20110428

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee