JP2561597B2 - ビデオ信号取り込み方法 - Google Patents

ビデオ信号取り込み方法

Info

Publication number
JP2561597B2
JP2561597B2 JP4198452A JP19845292A JP2561597B2 JP 2561597 B2 JP2561597 B2 JP 2561597B2 JP 4198452 A JP4198452 A JP 4198452A JP 19845292 A JP19845292 A JP 19845292A JP 2561597 B2 JP2561597 B2 JP 2561597B2
Authority
JP
Japan
Prior art keywords
signal
line
field
image data
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP4198452A
Other languages
English (en)
Other versions
JPH0643841A (ja
Inventor
哲史 上田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Rhythm Watch Co Ltd
Original Assignee
Rhythm Watch Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Rhythm Watch Co Ltd filed Critical Rhythm Watch Co Ltd
Priority to JP4198452A priority Critical patent/JP2561597B2/ja
Publication of JPH0643841A publication Critical patent/JPH0643841A/ja
Application granted granted Critical
Publication of JP2561597B2 publication Critical patent/JP2561597B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Television Systems (AREA)

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、CCDカメラの出力で
あるビデオ信号や、テレビジョン信号におけるビデオ信
号に基づいて液晶表示板に映像を映し出すに際し、ビデ
オ信号を一旦ビデオ用ランダムアクセスメモリに取り込
む際の取り込み方法に関するものである。
【0002】
【従来の技術】今日、我国のビデオ信号は1画面の画像
を525本の走査線で構成し、飛越走査により奇数番目
の走査線によるフィールドと偶数番目の走査線によるフ
ィールドとに分け、1フィールドを262.5本の走査
線として、2フィールドで1フレーム(1画面)とする
映像信号を用いている。
【0003】ところで、近年、ビデオ信号による画像を
小型の液晶表示板によって再生することが多くなり、液
晶表示板を用いる場合、表示板に形成する画素数による
制限を受ける為、水平方向では横一列の画素数に合わせ
て水平走査期間中のサンプリング周期を調整し、一本の
走査線の映像信号から液晶表示板における1ラインのド
ット数に等しい個数の映像データを4ビット等のデジタ
ル信号として形成し、垂直方向の画素数に合わせて適宜
に1フレーム中の走査線を間引くことが行なわれてい
る。
【0004】この様にビデオ信号に含まれる映像信号を
デジタル化した画像データとし、この画像データにより
映像を液晶表示板に映し出すに際しては、デジタル化し
た画像データを一旦ビデオ用ランダムアクセスメモリに
記憶させ、ビデオ用ランダムアクセスメモリに記憶させ
た1フレーム分の画像データを順次読み出して液晶表示
板に表示させている。
【0005】そして、従来は2フィールドの映像信号を
もって1画面分の画像データをビデオ用ランダムアクセ
スメモリに記憶させるに際し、奇数フィールドと偶数フ
ィールドとの間引き率を同率とし、525本の走査線に
より形成される1画面の映像から液晶表示用の画像デー
タを形成するに際して極力均等に全画面から画像データ
を取り込むようにしていた。
【0006】
【発明が解決しようとする課題】上述の様に、1フレー
ムの映像信号により1画面分の画像データを形成する場
合、映像信号は偶数フィールドと奇数フィールドとで
は、約60分の1秒の時間的ずれを有しており、動きの
ある被写体を捉えた映像信号により1フレームの映像信
号から1画面分の画像データを形成すると、1フレーム
中の偶数ラインと奇数ラインとで画像にずれが生じる部
分が発生し、画像の品位を低下させる欠点が生じる場合
があった。
【0007】
【課題を解決するための手段】本発明は、垂直同期信号
に基づいて奇数フィールドと偶数フィールドを識別し、
水平同期信号に基づいてラインアドレス指定回路から順
次カウント値を増加させたアドレス信号を出力させつつ
映像信号をデジタル化した画像データをビデオ用ランダ
ムアクセスメモリに書き込む際、水平同期信号の所要数
毎にラインアドレス指定回路のカウント値として1を余
分に加えた値を出力させることとし、一方のフィールド
においては、各走査期間の映像信号に基づく画像データ
を取り込み、他方のフィールドにおいては、前記所要数
プラス1を加えた数値を順次ラインアドレス指定回路か
ら出力させつつ水平同期信号の所要数毎の1走査線にお
ける画像データのみを取り込むこととする。
【0008】
【作 用】本発明は、偶数フィールドと奇数フィールド
との一方のフィールドにおいては、各走査期間の画像デ
ータを取り込み、且つ、水平同期信号に基づいてライン
アドレス指定回路のカウント値を増加させる際に、所要
数毎に1余分にカウント値を増加させる故、所要数毎に
画像データのないラインが1ラインだけ形成され、他方
のフィールドでは、前記所要数毎の走査線における映像
信号に基づいた画像データを前記画像データのないライ
ン領域に取り込む故、一方のフィールドの走査線による
前記画像データのないラインに他方のフィールドを形成
する走査線の一部の走査線による画像データを加味して
一画面を形成する画像データを得ることができる。
【0009】
【実施例】本発明を実施するビデオ用ランダムアクセス
メモリ(以下単にV−RAMという)に画像データを書
込む為の回路例は、図1に示す様に、ビデオ信号入力端
子11に入力されたビデオ信号から同期分離回路13に
より垂直同期信号を抜き出すと共にアナログデジタル変
換器15により16階調の画像データである4ビット信
号に映像信号をデジタル化し、データ調整回路17を介
して2画素分の画像データをまとめてV−RAM25に
1バイト情報として書き込むものであり、この画像デー
タの書込みに際し、ビデオ信号から抜き出した垂直同期
信号と、水平同期発振器19からビデオ信号に同調して
出力される水平同期信号及び水平走査期間信号によって
1ライン480ドットにして320ラインとした画面を
形成する画像データの書込みタイミング及び書込みアド
レスを書込み制御回路30をもって制御するものであ
る。
【0010】この書込み制御回路30は、図2に示す様
に、水平同期信号H及び垂直同期信号Vにより奇数フィ
ールドか偶数フィールドかを識別するフィールド信号を
B信号に出力するフィールド判定回路31を有し、前記
データ調整回路17からデータバスに出力される画像デ
ータが奇数フィールドにおける映像信号をデジタル化し
たものであるか、偶数フィールドにおける映像信号をデ
ジタル化したもあるかを識別する為のフィールド信号を
B信号に出力させる。
【0011】又、前記フィールド信号と水平走査線期間
中の帰線消去期間を除いた水平走査期間信号hとが入力
される取り込み区間決定回路33を有し、この取り込み
区間決定回路33は奇数フィールド及び偶数フィールド
における262.5本の水平走査線の内の所定本数の走
査線に係る水平走査期間信号のみを取り込み期間信号と
してC信号に出力するものである。
【0012】尚、本実施例では、各フィールドの最初の
数本の走査線に係る水平走査期間信号は遮断し、240
本の走査線に関する水平走査期間信号を通過させてい
る。そして、上記取り込み期間信号は、読み込み制御回
路35に入力すると共にアドレス基準信号出力回路41
にも入力するものであり、このアドレス基準信号出力回
路41は取り込み期間信号が入力される毎にアドレス基
準信号をD信号に出力するものであって、取り込み期間
信号が所要回数として設定された3回だけ入力される毎
にアドレス基準信号の値としては1余分な値となる2ビ
ットのアドレス基準信号を出力するものであり、フィー
ルド信号として奇数フィールドを示す信号が入力されて
いるときは取り込み期間信号が入力される毎に1から3
の値を示す0から2の信号(バイナリの00から10)
を順次アドレス基準信号として出力し、又、フィールド
信号として偶数フィールドを示す信号が入力されている
ときは取り込み期間信号が3回入力される毎に4の値を
示す3の信号(バイナリの11)をアドレス基準信号と
して出力する。
【0013】更に、上記アドレス基準信号が入力される
ラインアドレス指定回路43は、アドレス基準信号に基
づいてラインアドレス信号を出力するものとしており、
アドレス基準信号として1から3の値を示す信号が繰り
返し出力されるときは、アドレス基準信号に基づいて取
り込み期間信号が出力される毎にラインアドレス信号の
値を順次1づつ増加させ、取り込み期間信号が3回出力
される毎に1余分に値を増加させて0から319の値と
した9ビットのラインアドレス信号を出力し、アドレス
基準信号として4の値を示す信号が繰り返して出力され
るときは、取り込み期間信号が3回入力される毎に4の
倍数から1を引いた値となるラインアドレス信号を出力
するものである。
【0014】又、前記読み込み制御回路35には、前記
取り込み区間決定回路33からの取り込み期間信号の
他、前記アドレス基準信号出力回路41からのアドレス
基準信号と前記フィールド判定回路31からのフィール
ド信号とが入力され、フィールド信号が奇数フィールド
を示す信号であるときは、取り込み期間信号を全て書込
み期間信号としてE信号に出力し、タイミング回路37
を介してライトイネーブル信号としてV−RAM25に
出力するも、偶数フィールドにおいては、アドレス基準
信号に基づいて所要回数である3回毎の取り込み期間信
号を書込み期間信号としてE信号に出力する。
【0015】この書込み期間信号は、ドットアドレス指
定回路45及びタイミング回路37に入力され、ドット
アドレス指定回路45は、書込み期間信号が入力される
毎に0から239の値を1回の書込み期間信号出力中に
ドットアドレス信号として出力し、タイミング回路はV
−RAM25への画像データ及びアドレスデータが確立
されるタイミングに合わせ、書込み期間信号が入力され
ているときにV−RAM25へライトイネーブル信号を
出力するものである。
【0016】そして、前記ラインアドレス指定回路43
が出力するラインアドレス信号及びドットアドレス指定
回路45が出力するドットアドレス信号は、ラッチ回路
47にラッチされ、0ビット乃至7ビットにドットアド
レスの値を対応させ、8ビット乃至16ビットにライン
アドレスの値を対応させたアドレス信号として出力す
る。
【0017】従って、この書込み制御回路30では、ビ
デオ信号における各フィールドにおける252.5本の
走査線の内、240本の走査線を抜き出すように取り込
み区間決定回路33で制限し、奇数フィールドでは、こ
の240本の各走査線における映像信号に基づく画像デ
ータをV−RAM25に記録させるものであり、この記
録に際し、ラインアドレス指定回路43は、アドレス基
準信号出力回路41が出力するアドレス基準信号によっ
て走査線の3本毎にラインアドレスの値を1だけ余分に
加算する故、図3に示す様に、奇数フィールドにおける
240本の走査線の映像信号を3ライン分記録する毎に
1ライン分空白としてV−RAM25のアドレス位置を
指定して画像データを記録する。
【0018】尚、この画像データは、16階調の4ビッ
ト信号2画素分を1バイトとしてドットアドレス指定回
路45により順次V−RAM25に書き込まれており、
1ライン480ドット分の画像データがV−RAM25
の240バイト領域に書き込まれてラインアドレスの値
が1増加する。この様にして、奇数フィールドにおける
240本の走査線の映像信号を4ライン毎に1ライン分
の領域を空白とした320ライン分の画像データとして
V−RAM25に記憶させ、偶数フィールドにおいて
は、取り込み区間決定回路33により240本の走査線
に限定した後、読み込み制御回路35では、フィールド
判定回路31からのフィールド信号により偶数フィール
ドと認識されたとき、アドレス基準信号により所要回数
の取り込み期間信号が入力される毎に取り込み期間信号
を書込み期間信号として出力する故、図4に示す様に、
偶数フィールドにおいては、走査線の3本毎に1本の走
査線の映像信号のみを抜き出してV−RAM25に画像
データを書き込ませることとなり、このとき、ラインア
ドレス指定回路43はアドレス基準信号により所要数プ
ラス1である4の倍数をラインアドレスの値として出力
している故、V−RAM25の4ライン毎の領域に画像
データが記憶される。
【0019】この様に、奇数フィールドにおける240
本の走査線に係る映像信号を所要数プラス1である4ラ
イン毎に1ラインを空白とした320ラインの位置に画
像データとしてV−RAM25に記憶させ、偶数フィー
ルドにおける240本の走査線の内、3本に1本の走査
線とした80本の走査線に係る映像信号を3ライン分を
空白とした4ライン毎に1本のラインである80ライン
の位置に画像データとして記憶させることとなり、図5
に示す様に、奇数フィールドにおける第1走査線から順
次252.5本の各走査線の間に偶数フィールドにおけ
る各走査線が配置されて525本の走査線で形成されて
いた1画面の映像信号に基づいて、奇数フィールドにお
ける252.5本の内の中央部分240本の走査線と偶
数フィールドにおける奇数フィールドの走査線に隣接し
た240本の走査線の内の80本の映像信号に基づく1
画面分の画像データを形成することができる。
【0020】従って、液晶表示板に映像を表示させるに
際して図示していない読み出し制御回路により、ドット
アドレス及びラインアドレスを整然と順次増加させて画
像データを読み出せば、液晶表示板では、4ラインに1
ラインづつ偶数フィールドの走査線に基づく映像を加え
た320ラインの画像を映し出すことができる。本実施
例は、この様に、奇数フィールドの映像信号に偶数フィ
ールドの映像信号を一部だけ加えるものである故、25
0本を越えるラインにより形成する画面の構成におい
て、一方のフィールドに係る映像信号の一部のみを加え
ており、動きのある映像を記録する場合において、フィ
ールドによって複写体の位置ずれが生じても液晶表示板
に映し出したときに映像の品位低下を小さくすることが
できる。
【0021】尚、上記実施例は、アドレス基準信号出力
回路41として取り込み期間信号が3回入力される毎に
1余分な値を出力するカウンタ回路を用い、走査線24
0本から320ラインを形成しているも、アドレス基準
信号出力回路41として2回入力信号が入力される毎に
1余分な値を出力するカウンタ回路を用い、240本の
走査線から360ラインを形成することもできる。
【0022】
【発明の効果】本発明は、垂直同期に基づいて奇数フィ
ールドと偶数フィールドを識別し、水平同期信号に基づ
いてラインアドレス指定回路のカウント値を順次増加さ
せつつ、映像信号をデジタル化した画像データをビデオ
用ランダムアクセスメモリに書き込む際、一方のフィー
ルドにおいては水平同期信号の所要数毎にラインアドレ
ス指定回路のカウント値に1を余分に加えることとして
各走査期間の映像信号に基づく画像データを取り込み、
他方のフィールドにおいては、前記所要数プラス1のカ
ウント値をアドレス信号としつつ前記水平同期信号の所
要数毎の走査期間の画像データのみを取り込む方法であ
る故、一方のフィールドの画像データに他方のフィール
ドの画像データの一部のみを加えるものであり、フィー
ルド間で画像が僅かにずれた場合でも高品位の1フレー
ムを形成する画像データを得ることができる。
【図面の簡単な説明】
【図1】本発明を実施する画像データの書込み制御を行
なう回路ブロック図。
【図2】本発明を実施する書込み制御回路の一例を示す
ブロック図。
【図3】奇数フィールドの映像信号から画像データのラ
インを形成する模式図。
【図4】偶数フィールドの映像信号から画像データのラ
インを形成する模式図。
【図5】フレームの走査線配置と画像データのライン配
置を示す模式図。
【符号の説明】
11 ビデオ信号入力端子 13 同期分離回
路 15 アナログデジタル変換器 17 データ調整
回路 19 水平同期発振器 25 ビデオ用ランダムアクセスメモリ 30 書込み制御回路 31 フィールド
判定回路 33 取り込み区間決定回路 35 読み込み制
御回路 37 タイミング回路 41 アドレス基
準信号出力回路 43 ラインアドレス指定回路 45 ドットアド
レス指定回路 47 ラッチ回路
フロントページの続き (51)Int.Cl.6 識別記号 庁内整理番号 FI 技術表示箇所 G09G 5/36 9377−5H G09G 5/36 H04N 7/01 H04N 7/01 G

Claims (1)

    (57)【特許請求の範囲】
  1. 【請求項1】 1フレームの映像信号をデジタル化した
    画像データを、ラインアドレス指定回路及びドットアド
    レス指定回路が出力するアドレス信号の値に基づいてビ
    デオ用ランダムアクセスメモリの所定の領域に記憶させ
    るに際し、垂直同期信号に基づいて奇数フィールドと偶
    数フィールドとを判別し、一方のフィールドではライン
    アドレス指定回路からのカウント値として水平同期信号
    に基づいて順次1づつ増加した値のアドレス信号を出力
    させ、且つ、水平同期信号の所要数毎にラインアドレス
    指定回路のカウント値として1を余分に加えた値のアド
    レス信号を出力させ、他方のフィールドでは前記所要数
    プラス1を順次加えた値を水平同期信号の所要数毎にラ
    インアドレス指定回路から出力させることとし、前記一
    方のフィールドでは各走査期間の映像信号に基づく画像
    データを記憶するに際してラインアドレス指定回路から
    のカウント値に1を余分に加えたことにより所要数プラ
    ス1のライン領域毎に画像データを取り込まないライン
    領域をビデオ用ランダムアクセスメモリに形成し、他方
    のフィールドでは各走査線の前記所要数毎の走査期間の
    映像信号に基づく画像データをビデオ用ランダムアクセ
    スメモリの所要数プラス1のライン領域毎に記憶させる
    ことを特徴とするビデオ信号取り込み方法。
JP4198452A 1992-07-24 1992-07-24 ビデオ信号取り込み方法 Expired - Lifetime JP2561597B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP4198452A JP2561597B2 (ja) 1992-07-24 1992-07-24 ビデオ信号取り込み方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP4198452A JP2561597B2 (ja) 1992-07-24 1992-07-24 ビデオ信号取り込み方法

Publications (2)

Publication Number Publication Date
JPH0643841A JPH0643841A (ja) 1994-02-18
JP2561597B2 true JP2561597B2 (ja) 1996-12-11

Family

ID=16391345

Family Applications (1)

Application Number Title Priority Date Filing Date
JP4198452A Expired - Lifetime JP2561597B2 (ja) 1992-07-24 1992-07-24 ビデオ信号取り込み方法

Country Status (1)

Country Link
JP (1) JP2561597B2 (ja)

Also Published As

Publication number Publication date
JPH0643841A (ja) 1994-02-18

Similar Documents

Publication Publication Date Title
US4249213A (en) Picture-in-picture television receiver
KR960010486B1 (ko) 영상신호의 방식변환장치
US5444483A (en) Digital electronic camera apparatus for recording still video images and motion video images
KR20020095707A (ko) 다채널 입력의 고화질 다중 화면 분할 장치 및 방법
US4573080A (en) Progressive scan television receiver with adaptive memory addressing
US6480230B1 (en) Image processing of video signal for display
KR101016490B1 (ko) 화상 데이터의 변환 방법 및 변환 회로와, 전자 카메라
US5029326A (en) Picture display system
JPH0622197A (ja) 画像処理装置
JP2561597B2 (ja) ビデオ信号取り込み方法
JPS6242555B2 (ja)
JP2687346B2 (ja) 映像処理方法
JP2602189B2 (ja) 画像表示方法
JPS63294084A (ja) 画像フレ−ムメモリのデ−タ入出力方式
JP2870697B2 (ja) 分割表示方式
JP2548017B2 (ja) 倍速変換装置
JP2598778B2 (ja) 内視鏡用テレビ表示装置
JP3331227B2 (ja) 撮像装置
JPS61199394A (ja) 画像記録装置
JPH0713834B2 (ja) 画像情報の処理方法
JPH0522680A (ja) 画像処理装置
JPS63223688A (ja) インタレ−ス画像表示制御装置
JPH06124080A (ja) 大容量画像表示方法及びその装置
JPH10210451A (ja) 監視カメラ用画像合成回路及び画像合成方法
JPH05176213A (ja) 電子ズーム方式