FR2571501A1 - APPARATUS FOR MEASURING THE CHARACTERISTICS OF ELECTRONIC DEVICES - Google Patents

APPARATUS FOR MEASURING THE CHARACTERISTICS OF ELECTRONIC DEVICES Download PDF

Info

Publication number
FR2571501A1
FR2571501A1 FR8514776A FR8514776A FR2571501A1 FR 2571501 A1 FR2571501 A1 FR 2571501A1 FR 8514776 A FR8514776 A FR 8514776A FR 8514776 A FR8514776 A FR 8514776A FR 2571501 A1 FR2571501 A1 FR 2571501A1
Authority
FR
France
Prior art keywords
voltage
output
frequency
signals
frequency divider
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
FR8514776A
Other languages
French (fr)
Other versions
FR2571501B1 (en
Inventor
Ryoichi Sakai
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Tektronix Japan Ltd
Original Assignee
Sony Tektronix Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP59208791A external-priority patent/JPS6187429A/en
Priority claimed from JP20879284A external-priority patent/JPS6186664A/en
Application filed by Sony Tektronix Corp filed Critical Sony Tektronix Corp
Publication of FR2571501A1 publication Critical patent/FR2571501A1/en
Application granted granted Critical
Publication of FR2571501B1 publication Critical patent/FR2571501B1/en
Expired legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/26Testing of individual semiconductor devices
    • G01R31/2601Apparatus or methods therefor
    • G01R31/2603Apparatus or methods therefor for curve tracing of semiconductor characteristics, e.g. on oscilloscope
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/26Testing of individual semiconductor devices
    • G01R31/2607Circuits therefor

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Measurement Of Current Or Voltage (AREA)
  • Measurement Of Resistance Or Impedance (AREA)

Abstract

L'INVENTION CONCERNE UN APPAREIL PERMETTANT DE MESURER LES CARACTERISTIQUES D'UN DISPOSITIF ELECTRONIQUE. IL COMPREND UN GENERATEUR D'IMPULSIONS 48, 50 PRODUISANT DES IMPULSIONS EN SYNCHRONISME AVEC LA TENSION DU SECTEUR, AVEC UNE FREQUENCE PLUS ELEVEE QUE CELLE DU SECTEUR, UN DIVISEUR DE FREQUENCE 52 DIVISANT LA FREQUENCE DES IMPULSIONS, UN GENERATEUR 54 A 106 DE FORMES D'ONDE DE REPETITION QUI PRODUIT UNE TENSION SINUSOIDALE EN PHASE AVEC LA TENSION DU SECTEUR SOUS COMMANDE DES IMPULSIONS DE SORTIE DU DIVISEUR DE FREQUENCE, ET UN MOYEN QUI FOURNIT LA TENSION SINUSOIDALE AU DISPOSITIF ELECTRONIQUE, LES CARACTERISTIQUES DU DISPOSITIF ELECTRONIQUE ETANT MESUREES SUR LA BASE DE LA TENSION APPLIQUEE AU DISPOSITIF ELECTRONIQUE ET DU COURANT QUI LE TRAVERSE.THE INVENTION RELATES TO AN APPARATUS ALLOWING TO MEASURE THE CHARACTERISTICS OF AN ELECTRONIC DEVICE. IT INCLUDES A 48, 50 PULSE GENERATOR PRODUCING PULSES IN SYNCHRONISM WITH THE VOLTAGE OF THE MAINS, WITH A FREQUENCY HIGHER THAN THAT OF THE MAINS, A FREQUENCY DIVIDER 52 DIVIDING THE FREQUENCY OF THE PULSES, A GENERATOR 54 TO 106 OF FORM D REPEAT WAVE WHICH PRODUCES A SINE VOLTAGE IN PHASE WITH THE MAINS VOLTAGE UNDER CONTROL OF THE OUTPUT PULSES OF THE FREQUENCY DIVIDER, AND A MEDIUM THAT PROVIDES SINE VOLTAGE TO THE ELECTRONIC DEVICE, THE CHARACTERISTICS OF THE ELECTRONIC DEVICE, AND THE BASIC MEASURING DEVICE THE VOLTAGE APPLIED TO THE ELECTRONIC DEVICE AND OF THE CURRENT THROUGH IT.

Description

La présente invention concerne un appareil permettant de mesurer lesThe present invention relates to an apparatus for measuring the

caractéristiques de dispositifs électroniques tels  characteristics of electronic devices such

que transistors, diodes, etc..that transistors, diodes, etc.

Un appareil de mesure pour dispositifs électroniques appelé généralement traceur de courbes se révèle utile pour la mesure de caractéristiques de dispositifs électroniques tels que transistors, diodes, etc.. Un exemple typique d'appareil de mesure pour dispositifs électroniques classique est représenté sur la figure 1, o un circuit 10 de délivrance de tension de collecteur comporte un transformateur variable permettant d'augmenter ou de diminuer la tension alternative venant d'une ligne externe source de tension, c'est-à-dire du secteur, afin de produire une tension sinusoidale d'amplitude voulue. La tension sinusoTdale est appliquée à l'enroulement primaire d'un transformateur 12 qui comporte un enroulement secondaire à plusieurs prises intermédiaires. Un circuit sélecteur- redresseur 14 sélectionne l'une des prises intermédiaires en fonction de la gamme de mesure et redresse la tension sinusoldale venant de la prise choisie. La tension redressée venant du circuit sélecteur-redresseur 14 est appliquée via une résistance limiteuse 16 au collecteur d'un transistor 18 constituant un dispositif soumis à essai (DSE). La valeur de la résistance 16 varie en fonction de  A meter for electronic devices, generally referred to as a plotter, is useful for measuring characteristics of electronic devices such as transistors, diodes, etc. A typical example of a conventional electronic meter is shown in FIG. a collector voltage delivery circuit 10 includes a variable transformer for increasing or decreasing the AC voltage from an external voltage source line, i.e. the mains, to produce a voltage sinusoidal amplitude desired. The sinusoidal voltage is applied to the primary winding of a transformer 12 which has a secondary winding with several intermediate taps. A selector-rectifier circuit 14 selects one of the intermediate taps as a function of the measurement range and rectifies the sinusoidal voltage coming from the chosen tap. The rectified voltage from the selector-rectifier circuit 14 is applied via a limiting resistor 16 to the collector of a transistor 18 constituting a device under test (DSE). The value of resistance 16 varies depending on

la gamme de mesure. La borne la plus basse de l'enroulement secon-  the measuring range. The lowest terminal of the secondary winding

daire du transformateur 12 est connectée via une résistance 20 de détection de courant à l'émetteur du transistor 18, cet émetteur étant à la terre. La base du transistor 18 reçoit un signal de polarisation en échelon de la part d'un circuit 22 d'alimentation de polarisation. Le transistor soumis à essai peut être connecté en montage à base commune ou en montage à collecteur commun au traceur de courbes au lieu d'être en montage à émetteur commun comme indiqué sur la figure 1. Un circuit 24 détecteur de tension qui présente une forte impédance d'entrée détecte la tension VCE existant entre le collecteur et l'émetteur du transistor 18, divise la tension détectée par un facteur approprié et applique la tension divisée, via un amplificateur 26, à la plaque de déviation horizontale d'un  Transformer 12 is connected via a current sensing resistor 20 to the emitter of transistor 18, this emitter being grounded. The base of transistor 18 receives a step bias signal from a bias supply circuit 22. The transistor under test may be connected in a common base or common collector assembly to the plotter instead of a common emitter assembly as shown in FIG. 1. A voltage detector circuit 24 having a strong input impedance detects the voltage VCE existing between the collector and the emitter of the transistor 18, divides the detected voltage by an appropriate factor and applies the divided voltage, via an amplifier 26, to the horizontal deflection plate of a

tube à rayons cathodiques (TRC) 28 servant de dispositif d'affichage.  cathode ray tube (CRT) 28 serving as a display device.

Un circuit 30 détecteur de tension qui présente une impédance d'entrée élevée telle que la tension aux bornes de la résistance 20 de détection de courant en correspondance avec le courant IC de collecteur du transistor 18 et applique la tension détectée, via  A voltage detector circuit which has a high input impedance such as the voltage across the current sensing resistor 20 in correspondence with the collector current IC of the transistor 18 and applies the detected voltage via

un amplificateur 32, à une plaque de déviation verticale du TRC 28.  an amplifier 32, to a vertical deflection plate of the TRC 28.

Ainsi, la caractéristique VCE-IC du transistor 18 s'affiche sur le TRC 28. Il faut noter qu'une tension purement sinusoldale est constituée par une composante d'une seule fréquence et n'applique pas de bruit auxcircuits et à l'appareil de mesure. De plus, il est facile de concevoir chacun des circuits de l'appareil de mesure  Thus, the VCE-IC characteristic of the transistor 18 is displayed on the CRT 28. It should be noted that a purely sinusoidal voltage is constituted by a component of a single frequency and does not apply noise to the circuits and the apparatus measurement. In addition, it is easy to design each circuit of the measuring device

pour une tension purement sinusoldale.  for a purely sinusoidal voltage.

L'appareil de mesure classique représenté sur la figure 1 possède de nombreux inconvénients.. Par exemple, le circuit 10 d'alimentation du collecteur utilise directement la tension de la ligne externe puisque la forme d'onde de tension de la ligne est une onde sensiblement sinusoldale. Toutefois, la forme d'onde de la tension de la ligne externe n'est pas purement sinusoldale, c'est-à-dire qu'elle n'est pas une forme d'onde de répétition symétrique et qu'elle comporte diverses distorsions. En d'autres termes, la forme d'onde de tension de répétition qui est appliquée au DSE n'est pas purement sinusoldale ou n'est pas symétrique, si bien que la trace avant de la courbe caractéristique affichée sur le TRC 28 (pendant la période montante de la tension sinusoldale redressée) est différente de sa trace arrière (pendant la période  The conventional measuring apparatus shown in FIG. 1 has many disadvantages. For example, the collector supply circuit 10 directly uses the voltage of the external line since the voltage waveform of the line is a wave. substantially sinusoldale. However, the waveform of the external line voltage is not purely sinusoldal, that is, it is not a symmetrical repetition waveform and has various distortions. . In other words, the repetition voltage waveform that is applied to the DSE is not purely sinusoidal or is not symmetrical, so that the forward trace of the characteristic curve displayed on the TRC 28 (during the rising period of the rectified sinusoidal voltage) is different from its back trace (during the period

descendante de la tension sinusoidaLe redressée). Ainsi, la carac-  descending of the rectified sinusoidal voltage). Thus, the character

téristique du DSE ne peut pas être mesurée avec exactitude. Ce phénomène est appelé un phénomène de distorsion d'affichage dans  EHR characteristic can not be measured accurately. This phenomenon is called a display distortion phenomenon in

cette description. De plus, l'amplitude de crête de la tension de  this description. In addition, the peak amplitude of the voltage of

ligne n'est pas correcte et varie dans un intervalle prédéterminé.  line is not correct and varies within a predetermined range.

En résultat de cette variation, l'amplitude de crête de la tension de forme d'onde de répétition à appliquer au DSE varie en fonction de la tension de la ligne et aucune mesure correcte ne peut être réalisée. Si l'on ajoute un circuit d'emmagasinage numérique à l'appareil de mesure représenté sur la figure 1 par insertion de  As a result of this variation, the peak amplitude of the repetition waveform voltage to be applied to the EHR varies as a function of the line voltage and no correct measurement can be made. If a digital storage circuit is added to the meter shown in Figure 1 by inserting

circuits supplémentaires entre le détecteur de tension 24 et l'am-  additional circuits between the voltage detector 24 and the

plificateur 26 et entre le détecteur de tension 30 et l'amplifi-  plifier 26 and between the voltage detector 30 and the amplifier

cateur 32, chacun des circuits supplémentaires étant constitué par un convertisseur analogique-numérique, une mémoire numérique et un  32, each of the additional circuits consisting of an analog-to-digital converter, a digital memory and a

convertisseur numérique-analogique, tes signaux de sortie des con-  digital-to-analog converter, your output signals from

vertisseurs analogiques-numériques peuvent être affectés par une ondulation du circuit d'alimentation électrique puisque la fréquence d'horloge du convertisseur analogique-numérique est indépendante de la fréquence de la tension de la ligne. Ainsi, l'exactitude de la mesure peut diminuer. Pour synchroniser la fréquence d'horloge du convertisseur analogique-numérique avec la fréquence de la tension de la ligne, il peut être nécessaire d'utiliser un circuit de commande de phase supplémentaire, si bien que l'appareil de mesure  Analog-to-digital spurters can be affected by a ripple of the power supply circuit since the clock frequency of the analog-to-digital converter is independent of the frequency of the line voltage. Thus, the accuracy of the measurement may decrease. To synchronize the clock frequency of the analog-to-digital converter with the frequency of the line voltage, it may be necessary to use an additional phase control circuit, so that the measuring apparatus

peut se révéler coOteux.can be expensive.

Pour surmonter les inconvénients de la technique anté-  To overcome the disadvantages of the prior art

rieure, un appareil de mesure proposé selon l'invention comprend un moyen générateur d'impulsions qui produit des impulsions en synchronisme avec la tension alternative de la ligne, ou du secteur, la fréquence des impulsions étant plus élevée que la fréquence de la ligne, un diviseur de fréquence servant à diviser la fréquence de l'impulsion de sortie venant du moyen générateur d'impulsions, un générateur de formes d'onde de répétition servant-à produire une tension à forme d'onde de répétition qui est en phase avec la tension de la ligne en réponse aux impulsions de sortie venant du diviseur de fréquence, un moyen d'alimentation en tension qui délivre la tension à forme d'onde de répétition venant du générateur de formes d'onde de répétition à un DSE, et un moyen d'affichage qui visualise une courbe caractéristique en réponse à l'existence d'une  a measuring apparatus proposed according to the invention comprises a pulse generating means which produces pulses in synchronism with the alternating voltage of the line or of the sector, the frequency of the pulses being higher than the frequency of the line, a frequency divider for dividing the frequency of the output pulse from the pulse generator means, a repetition waveform generator for producing a repetition waveform voltage which is in phase with the line voltage in response to the output pulses from the frequency divider, a voltage supply means which supplies the repetition waveform voltage from the repetition waveform generator to a DSE, and display means which displays a characteristic curve in response to the existence of a

tension sur le DSE et d'un courant passant dans le DSE.  voltage on the DSE and a current flowing through the DSE.

Puisque le générateur de formes d'onde de répétition recrée la tension à forme d'onde de répétition, par exemple une tension sinusoidale, cette forme d'onde de tension est symétrique et ne comporte pas de composantesde distorsion, par comparaison avec la forme d'onde de tension de la ligne. On peut donc réduire le problème lié à la distorsion d'affichage. La tension à forme d'onde de répétition recréée est indépendante de la tension de la ligne, si bien que la tension à forme d'onde de répétition n'est pas affectée par les variations de tension de crête présentées par  Since the repetition waveform generator recreates the repetition waveform voltage, for example a sinusoidal voltage, this voltage waveform is symmetrical and has no distortion components, as compared to the waveform. voltage wave of the line. We can reduce the problem of display distortion. The recreated repetition waveform voltage is independent of the line voltage, so that the repetition waveform voltage is not affected by the peak voltage variations presented by the line voltage.

la tension de la ligne et qu'une mesure correcte peut être réalisée.  the voltage of the line and that a correct measurement can be made.

Puisque la tension à forme d'onde de répétition venant du générateur de formes d'onde de répétition est en phase avec la tension de la ligne en raison du moyen générateur d'impulsions et du diviseur de fréquence, chaque circuit recevant la tension à forme d'onde de répétition n'est pas affecté par l'ondulation, le déphasage, etc.  Since the repetition waveform voltage from the repetition waveform generator is in phase with the line voltage due to the pulse generating means and the frequency divider, each circuit receiving the form voltage Repetition wave is not affected by ripple, phase shift, etc.

de la tension de la ligne.the voltage of the line.

L'appareil de mesure selon cette invention peut en outre comporter un moyen convertisseur analogique-numérique destiné à transformer la tension existant sur le DSE et le courant passant dans le DSE en signaux numériques sous commande de l'impulsion de sortie venant du moyen générateur d'impulsions ou du diviseur de fréquence et un circuit de mémoire servant à emmagasiner les  The meter according to this invention may further comprise an analog-to-digital converter means for transforming the existing voltage on the DSE and the current flowing in the DSE into digital signals under control of the output pulse from the generator means. pulse or frequency divider and a memory circuit for storing the

signaux de sortie numériques venant du moyen convertisseur analogique-  digital output signals from the analog-to-analog converter

numérique. Dans ce cas, le moyen convertisseur analogique-numérique n'est pas affecté par les variations de la tension de la ligne puisque ce moyen échantillonne la tension et le courant du DSE en synchronisme avec la tension de la ligne. De plus, les signaux de sortie venant du moyen générateur d'impulsions et du diviseur de fréquence peuvent être utilisés à La fois pour le générateur de formes d'onde de répétition et le convertisseur analogique-numérique, si bien que l'appareil de mesure devient simple et peu coOteux  digital. In this case, the analog-to-digital converter means is not affected by the variations of the voltage of the line since this means samples the voltage and the current of the DSE in synchronism with the voltage of the line. In addition, the output signals from the pulse generating means and the frequency divider can be used for both the repetition waveform generator and the analog-to-digital converter, so that the measuring apparatus becomes simple and inexpensive

à construire.to build.

C'est donc un but de l'invention de proposer un appareil qui mesure les caractéristiques de dispositifs électroniques avec précision. C'est un autre but de l'invention de proposer un appareil de mesure pour dispositifs électroniques qui peut éliminer toute  It is therefore an object of the invention to provide an apparatus that accurately measures the characteristics of electronic devices. It is another object of the invention to provide a measuring device for electronic devices which can eliminate any

distorsion dans la courbe caractéristique affichée d'un DSE.  distortion in the displayed characteristic curve of an EHR.

C'est un autre but de l'invention de proposer un appareil de mesure pour dispositifs électroniques qui élimine les atteintes portées à la tension de la ligne par un circuit de mise  It is another object of the invention to propose a measuring device for electronic devices which eliminates damage to the line voltage caused by a setting circuit.

sous forme numérique appartenant à l'appareil.  in digital form belonging to the device.

C'est un autre but de l'invention de proposer un générateur de formes d'onde de répétition qui produit, à répétition,  It is another object of the invention to provide a repetition waveform generator which produces, repetitively,

une tension à forme d'onde symétrique et stable.  symmetrical and stable waveform voltage.

La description suivante, conçue à titre d'illustration  The following description, designed as an illustration

de l'invention, vise à donner une meilleure compréhension de ses caractéristiques et avantages; elle s'appuie sur les-dessins annexes, parmi lesquels: La figure 1 montre le schéma de principe d'un appareil de mesure pour dispositifs électroniques classique; la figure 2 représente un schéma de circuit d'une partie d'un premier mode de réalisation préféré selon l'invention, afin d'expliquer la structure du générateur de tension à forme d'onde de répétition qui y est utilisé, (deux planches: parties A et B); la figure 3 montre un diagramme temporel servant à expliquer le fonctionnement d'un générateur de tension à forme d'onde de répétition de la figure 2; la figure 4 montre un schéma de principe d'une partie d'un deuxième mode de réalisation préféré selon l'invention, o le premier mode de réalisation est appliqué à un appareil de mesure pour dispositifs électroniques qui comporte une fonction d'emmagasinage numérique, présentation en deux planches (A et B); et la figure 5 montre un schéma de principe d'une autre  of the invention, aims to give a better understanding of its features and advantages; it is based on the accompanying drawings, among which: Figure 1 shows the block diagram of a measuring device for conventional electronic devices; FIG. 2 shows a circuit diagram of a part of a first preferred embodiment according to the invention, in order to explain the structure of the repetition waveform voltage generator which is used therein (two boards : parts A and B); Fig. 3 shows a timing diagram for explaining the operation of a repetition waveform voltage generator of Fig. 2; FIG. 4 shows a block diagram of a portion of a second preferred embodiment according to the invention, wherein the first embodiment is applied to a measuring device for electronic devices which comprises a digital storage function, presentation in two boards (A and B); and Figure 5 shows a schematic diagram of another

partie du deuxième mode de réalisation selon l'invention.  part of the second embodiment according to the invention.

On se reporte maintenant à la figure 2. Elle représente un schéma de circuit d'une partie d'un premier mode de réalisation préféré selon l'invention. La tension alternative d'une ligne, ou du secteurest appliquée via un commutateur marche-arrêt 34 à un enroulement primaire d'un transformateur 40 ménagé dans un circuit d'alimentation électrique 36. Plusieurs enroulements secondaires du transformateur 40 sont connectés à des circuits régulateurs de tension continue (non représentés) du circuit 36 d'alimentation électrique afin de produire des tensions continues régulées pour  Referring now to Figure 2. It shows a circuit diagram of a portion of a first preferred embodiment of the invention. The AC voltage of a line or mains is applied via an on-off switch 34 to a primary winding of a transformer 40 formed in a power supply circuit 36. Several secondary windings of the transformer 40 are connected to regulating circuits. DC voltage (not shown) of the power supply circuit 36 to produce regulated DC voltages for

chacun des circuits de l'appareil de mesure de dispositifs élec-  each of the circuits of the electronic device measuring apparatus

troniques. La tension alternative aux bornes de l'enroulement  tronic. The AC voltage across the winding terminals

secondaire correspondant à la plus basse position du transforma-  secondary value corresponding to the lowest position of the

teur 40 est divisée par des résistances 42 et 44. Un comparateur de tension 46 compare la tension alternative divisée avec la tension de la terre afin de produire un signal d'impulsions fL dont le niveau s'inverse à chaque fois que la tension de la ligne passe par la tension de la terre. IL faut noter que ce signal d'impulsions fL est un signal de référence ayant la même fréquence et la même phase  40 is divided by resistors 42 and 44. A voltage comparator 46 compares the divided AC voltage with the earth voltage to produce a pulse signal fL whose level reverses each time the voltage of the line goes through the voltage of the earth. It should be noted that this pulse signal fL is a reference signal having the same frequency and the same phase

que la tension de la Ligne.than the line voltage.

La fréquence d'oscillation d'un oscillateur à fréquence variable 50 (un oscillateur à commande de tension, soit OCT) est 2 fois plus grande (n étant un entier positif) que le signalt d'impulsions fL' par exemple 212, c'est-à-dire 4 096, fois plus  The oscillation frequency of a variable frequency oscillator 50 (a voltage controlled oscillator, or OCT) is 2 times larger (n being a positive integer) than the pulse signal fL 'for example 212, c'. that is, 4,096 times more

grande que le signal d'impulsions fL' Le signal de sortie, c'est-  the pulse signal f The output signal,

à-dire 4 096 fL, venant de l'OCT 50 est appliqué à la bande  ie 4,096 fL, coming from the OCT 50 is applied to the band

d'horloge d'un compteur 52 fonctionnant en diviseur de fréquence.  clock of a counter 52 operating as a frequency divider.

Le diviseur de fréquence 52 divise la fréquence du signal de sortie venant de l'OCT 50 de manière à créer des signaux 16f, 8f, 4f, 2f et f dont les fréquences valent respectivement seize, huit, quatre, deux et une fois le signal d'impulsions fL' Les barres apparaissant dans "16f", "8f", "4f" et "2f" indiquent que les signaux ont subi une inversion de phase par rapport au signal d'entrée du diviseur de fréquence 52, tandis que le soulignement de "f" signifie simplement que cette lettre n'appartient pas à un mot du texte, mais est un symbole. Un comparateur de phase 48 compare la phase du signal d'impulsions fL avec celle du signaL d'impulsions de sortie f venant du diviseur de fréquence 52 et commande la fréquence d'oscillation de l'OCT 50 de façon que les  The frequency divider 52 divides the frequency of the output signal from the OCT 50 so as to create signals 16f, 8f, 4f, 2f and f whose frequencies are respectively sixteen, eight, four, two and once the signal The bars appearing in "16f", "8f", "4f" and "2f" indicate that the signals have undergone a phase inversion with respect to the input signal of the frequency divider 52, while the underlining "f" simply means that this letter does not belong to a word of the text, but is a symbol. A phase comparator 48 compares the phase of the pulse signal fL with that of the output pulse signal f from the frequency divider 52 and controls the oscillation frequency of the OCT 50 so that the

phases des signaux d'impulsions fL et f soient égales entre elles.  phases of the pulse signals fL and f are equal to each other.

Ainsi, une boucle de verrouillage de phase est formée par le comparateur de phase 48, L'OCT 50 et le diviseur de fréquence 52,  Thus, a phase lock loop is formed by the phase comparator 48, the OCT 50 and the frequency divider 52,

et chacune des impulsions de sortie venant du diviseur de fré-  and each of the output pulses coming from the frequency divider

quence 52 est synchronisé avec la tension alternative de la Ligne.  Quence 52 is synchronized with the AC line voltage.

Un circuit codeur destiné à coder les impulsions de sortie du diviseur de fréquence 52 comporte quatre portes OU exclusif (XOR) 54 à 60 o la porte XOR 54 reçoit les signaux  An encoder circuit for encoding the output pulses of the frequency divider 52 includes four exclusive OR gates (XOR) 54 to 60 where the XOR gate 54 receives the signals.

d'impulsions 16f et 2f, la porte XOR 56 reçoit les signaux d'im-  16f and 2f, the XOR gate 56 receives the signals of im-

pulsions 8f et 2f, la porte XOR 58 reçoit les signaux d'impulsions 4f et 2f, et la porte XOR 60 reçoit les signaux d'impulsions 2f et f. Ainsi, la phase du signal d'impulsions de sortie S de la  8f and 2f pulses, the XOR gate 58 receives the pulse signals 4f and 2f, and the XOR gate 60 receives the pulse signals 2f and f. Thus, the phase of the output pulse signal S of the

porte XOR 60 est retardée de 90 par rapport au signal d'impul-  XOR gate 60 is delayed by 90 with respect to the pulse signal.

sions f, à savoir le signal fLÀ et les signaux de sortie alternatifs  f, namely the fLÀ signal and the alternative output signals

7150171501

qui en résultent constituent un signal numérique à trois bits qui varient séquentiellement de "000" à "111" et de "111" à "000" tous les quatrevingt-dix degrés (soit un quart de période) du signal d'impulsions S. La relation de phase de ces signaux est présentée sur la figure 3. Un multiplexeur analogique 62 faisant fonction de premier moyen sélecteur connecte une borne d'entrée I à l'une des bornes de sortie O à 7 en réponse aux signaux numériques A -à C des portes XOR 54 à 58. En d'autres termes, la borne de sortie O est choisie lorsque les signaux présents sur les bornes de sélection A à C sont "000", la borne de sortie 1 est choisie pour "001", et la borne de sortie 2 est choisie pour "010". De la même façon, les bornes de sortie 3, 4, 5, 6 et 7 sont respectivement choisies pour "011", "100", "110" et "111". Les bornes de sortie O à 7 du multiplexeur 62 sont respectivement connectées à des-premières bornes de résistances 64 à 78, tandis que les autres bornes sont connectées à une borne d'entrée d'un intégrateur. Cet intégrateur comprend un amplificateur opérationnel 80 qui est connecté à la terre par sa borne de non-inversion et dont la borne d'entrée  resulting therefrom is a three-bit digital signal that sequentially varies from "000" to "111" and "111" to "000" every ninety degrees (or a quarter period) of the S-pulse signal. The phase relation of these signals is shown in FIG. 3. An analog multiplexer 62 acting as a first selector means connects an input terminal I to one of the output terminals O to 7 in response to the digital signals A - XOR gates 54 to 58. In other words, the output terminal O is chosen when the signals present on the selection terminals A to C are "000", the output terminal 1 is chosen for "001", and the output terminal 2 is selected for "010". In the same way, the output terminals 3, 4, 5, 6 and 7 are respectively selected for "011", "100", "110" and "111". The output terminals O to 7 of the multiplexer 62 are respectively connected to first resistor terminals 64 to 78, while the other terminals are connected to an input terminal of an integrator. This integrator comprises an operational amplifier 80 which is connected to earth by its non-inverting terminal and whose input terminal

d'inversion et la borne de sortie sont reliées par un condensateur 82.  inversion and the output terminal are connected by a capacitor 82.

Ainsi, l'intégrateur est un intégrateur de Miller dont la résistance d'entrée est celle des résistances 64 à 78 qui a été sélectionnée par le multiplexeur 62. Par exemple, les valeurs des résistances 64 à 78 sont respectivement 15,0 kQ, 16,9 kO, 19,1 kQ, 23,7 ka, 31,6 kQ,  Thus, the integrator is a Miller integrator whose input resistance is that of the resistors 64 to 78 which has been selected by the multiplexer 62. For example, the values of the resistors 64 to 78 are 15.0 kΩ respectively. , 9 kO, 19.1 kΩ, 23.7 ka, 31.6 kΩ,

51,1 ka et 15,4 kO, et la capacité du condensateur 82 est 0,1 piF.  51.1 ka and 15.4 kO, and capacitance of capacitor 82 is 0.1 μF.

Le signal de sortie Q de l'intégrateur est appliqué à un comparateur de tension 84 par l'intermédiaire d'un détecteur de valeur de crête. Ce détecteur de crête est constitué d'une diode 86, d'un condensateur 88, et de résistances 90 et 92. Le comparateur de tension 84 compare la valeur de crête du signal de sortie Q venant de l'intégrateur avec une valeur de référence VREF, et la tension de sortie de différence qui en est issue est  The output signal Q of the integrator is applied to a voltage comparator 84 via a peak value detector. This peak detector consists of a diode 86, a capacitor 88, and resistors 90 and 92. The voltage comparator 84 compares the peak value of the output signal Q from the integrator with a reference value VREF, and the resulting difference output voltage is

divisée par des résistances 94 et 96 et est appliquée à un ampli-  divided by resistors 94 and 96 and is applied to an amplifier

ficateur d'inversion 98 et un amplificateur de non-inversion 100.  inversion indicator 98 and a non-inverting amplifier 100.

Les valeurs d'une résistance d'entrée 102 et d'une résistance de réaction 104 sont égales l'une à l'autre. Les tensions de sortie des amplificateurs 98 et 100 sont appliquées à la borne d'entrée I  The values of an input resistor 102 and a feedback resistor 104 are equal to each other. The output voltages of the amplifiers 98 and 100 are applied to the input terminal I

du multiplexeur 62 par l'intermédiaire d'un commutateur électro-  of the multiplexer 62 via an electronic switch

nique 106 jouant le rôle d'un deuxième moyen de sélection, qui est commandé par le signal d'impulsions S. Ces éléments de circuit 54 à 82 et 106 constituent un moyen convertisseur. Comme représenté sur la figure 3, le commutateur 106 applique le signal de sortie de l'amplificateur de noninversion 100 à la borne d'entrée I du multiplexeur 62 pendant le premier quart de la période allant des instants TO à T1. Puisque ce premier quart de période est divisé en huit de manière égale et que les résistances 64 à 78 sont sélectionnées en séquence en fonction des signaux d'impulsions A à C, te signal de sortie Q de l'intégrateur est un quart d'onde sinusoidale. Dans le laps de temps compris entre les instants T et T2, la tension de sortie de l'amplificateur  106 which acts as a second selection means, which is controlled by the pulse signal S. These circuit elements 54 to 82 and 106 constitute a converter means. As shown in FIG. 3, the switch 106 applies the output signal of the noninverting amplifier 100 to the input terminal I of the multiplexer 62 during the first quarter of the period from the times TO to T1. Since this first quarter period is divided equally into eight and the resistors 64 to 78 are selected in sequence according to the A to C pulse signals, the Q output of the integrator is a quarter wave. sinusoidal. In the lapse of time between the instants T and T2, the output voltage of the amplifier

inverseur 98 est appliquée à la borne d'entrée I du multiplexeur 62.  inverter 98 is applied to the input terminal I of the multiplexer 62.

Ce laps de temps est divisé en huit de manière égale et les résistances 78 à 64 sont sélectionnées en séquence. Le circuit fonctionne de la même manière que précédemment indiqué et le signal de sortie Q de l'intégrateur peut être la tension sinusoîdale de répétition qui est en phase avec le signal de fréquence de la ligne. Puisque la tension d'entrée de l'intégrateur est commandée par le détecteur de crête 86 à 92 et le comparateur de tension 84 de façon que l'amplitude de crête de la tension sinusoidale Q soit maintenue constante, cette amplitude ne peut pas être affectée par les variations de fréquence et d'amplitude de la tension de  This time is divided equally into eight and the resistors 78 to 64 are selected in sequence. The circuit operates in the same manner as previously indicated and the output signal Q of the integrator can be the sinusoidal repetition voltage which is in phase with the line frequency signal. Since the input voltage of the integrator is controlled by the peak detector 86 to 92 and the voltage comparator 84 so that the peak amplitude of the sinusoidal voltage Q is kept constant, this amplitude can not be affected. by the variations of frequency and amplitude of the voltage of

la ligne.line.

La tension de sortie Q de l'intégrateur est appliquée-  The output voltage Q of the integrator is applied-

à l'enroulement primaire du transformateur 12 par l'intermédiaire d'un commutateur électronique 108 et d'un amplificateur à gain variable 110 (comportant un filtre passe-bas servant à éliminer les distorsions harmoniques). L'étage suivant de l'enroulement secondaire du transformateur 12 peut être le même que pour le  at the primary winding of the transformer 12 via an electronic switch 108 and a variable gain amplifier 110 (having a low-pass filter for eliminating harmonic distortions). The next stage of the secondary winding of the transformer 12 may be the same as for the

circuit de ta figure 1. Dans le circuit de la figure 2, des compa-  Figure 1. In the circuit of Figure 2, comparisons are made

rateurs 112 et 114 comparent la tension de sortie du comparateur de phase 48 avec les tensions de référence divisées par des résistances 116 à 120. En d'autres termes, le comparateur 112  The comparators 112 and 114 compare the output voltage of the phase comparator 48 with the reference voltages divided by resistors 116 to 120. In other words, the comparator 112

S71501S71501

détermine si la tension de sortie venant du comparateur de phase 48 est ou non intérieure à une tension limite supérieure prédéterminée,  determines whether or not the output voltage from the phase comparator 48 is internal to a predetermined upper limit voltage,

et le comparateur 114 détermine si la tension de sortie du compa-  and the comparator 114 determines whether the output voltage of the comparator

rateur de phase 48 est ou non supérieure à une tension limite inférieure prédéterminée. Lorsque la tension de sortie du compa- rateur de phase 48 est égale ou supérieure à la tension limite inférieure prédéterminée et égale ou inférieure à la tension limite  The phase generator 48 is or is not greater than a predetermined lower limit voltage. When the output voltage of the phase comparator 48 is equal to or greater than the predetermined lower limit voltage and equal to or less than the limit voltage

supérieure prédéterminée, le commutateur 108 sélectionne l'ampli-  predetermined upper limit, the switch 108 selects the amplifier

ficateur 80. Dans d'autres cas, le commutateur 108 sélectionne la connexion à la terre. Ainsi, lorsque le déphasage entre la tension sinusoldale Q produite par le moyen convertisseur et la tension de la ligne est supérieure à une valeur prédéterminée, la tension sinusoidale Q se voit interdire l'application à l'étage suivant,,dç sorte qu'iL est évité qu'une mesure incorrecte soit  In other cases, the switch 108 selects the ground connection. Thus, when the phase shift between the sinusoidal voltage Q produced by the converter means and the voltage of the line is greater than a predetermined value, the sinusoidal voltage Q is prohibited from being applied to the next stage, so that is avoided that an incorrect measure is

faite.made.

Dans le circuit de la figure 2, l'étage avant du compa-  In the circuit of FIG. 2, the front stage of the

rateur de tension 84 peut être un détecteur de valeur moyenne ou un détecteur de valeur efficace (valeur quadratique moyenne) au lieu du détecteur de crête. Les signaux de sortie d'inversion et de non-inversion venant du comparateur de tension 84 peuvent être directement appliqués au commutateur 106. De plus, on peut faire en sorte qu'un cycle de la tension sinusoidale Q soit formé de plus que trente-deux composantes en augmentant le nombre des résistances  The voltage generator 84 may be a medium value detector or an RMS detector (RMSV) instead of the peak detector. The inverting and non-reversing output signals from the voltage comparator 84 may be directly applied to the switch 106. In addition, it can be arranged that a cycle of the sinusoidal voltage Q is formed of more than thirty- two components by increasing the number of resistors

se trouvant dans le moyen convertisseur et en modifiant la struc-  in the middle converter and by modifying the structure

ture du circuit codeur 54 à 60 et du multiplexeur 62.  encoder circuit 54 to 60 and multiplexer 62.

Comme on l'aura compris à l'aide de la description  As will be understood from the description

précédente, l'invention peut produire une tension sinusoidale présentant une moindre distorsion et une amplitude prédéterminée en synchronisme avec la tension de la ligne indépendamment de la forme d'onde de la tension de la ligne. Ainsi, l'invention peut  Previously, the invention can produce a sinusoidal voltage having a lower distortion and a predetermined amplitude in synchronism with the voltage of the line regardless of the waveform of the voltage of the line. Thus, the invention can

éliminer la distorsion d'affichage, n'est pas affectée par l'ondu-  eliminate display distortion, is not affected by

lation de la tension de la ligne et peut mesurer avec précision  the voltage of the line and can accurately measure

le dispositif électronique.the electronic device.

Les figures 4 et 5 sont des schémas de principe d'un deuxième mode de réalisation selon l'invention, o le circuit de la figure 5 reçoit des signaux de sortie de la part du circuit de la figure 4 et l'appareil de mesure de dispositifs électroniques comprend les circuits de la figure 4 et de la figure 5. Ce deuxième  FIGS. 4 and 5 are schematic diagrams of a second embodiment according to the invention, where the circuit of FIG. 5 receives output signals from the circuit of FIG. 4 and the measuring device of FIG. electronic devices includes the circuits shown in Figure 4 and Figure 5. This second

mode de réalisation est celui dans lequel une fonction d'emmagasi-  embodiment is one in which a storage function

nage numérique est appliquée au premier mode de réalisation repré-  digital swimming is applied to the first embodiment

senté sur la figure 2. La structure et le fonctionnement des éléments de circuit et des blocs 34 à 52 sont identiques à ceux des éléments et des blocs indiqués par les numéros de référence correspondants de la figure 2, mais le diviseur de fréquence 52 produit en outre un signal d'impulsions 2048f de fréquence moitié de celles du signal d'impulsions de sortie de l'OCT 50. Un générateur 154 de formes d'onde de répétition correspond au générateur constitué des éléments de circuit 54 à 106 de la figure 2. Ainsi, le générateur de formes d'onde de répétition 154 produit une tension sinusoldale ayant même fréquence et même phase que la tension alternative de la ligne et une amplitude constante quelle que soit l'amplitude de  2. The structure and operation of the circuit elements and blocks 34 to 52 are identical to those of the elements and blocks indicated by the corresponding reference numerals in FIG. 2, but the frequency divider 52 produced in FIG. in addition to a half frequency pulse signal 2048f of those of the output pulse signal of the OCT 50. A repetition waveform generator 154 corresponds to the generator consisting of the circuit elements 54 to 106 of FIG. Thus, the repetition waveform generator 154 produces a sinusoidal voltage having the same frequency and phase as the AC voltage of the line and a constant amplitude regardless of the amplitude of the

la tension alternative de la ligne.the AC voltage of the line.

La tension sinusoldale du générateur de formes d'onde de répétition 154 est appliquée à l'enroulement primaire du transformateur 12 par l'intermédiaire de l'amplificateur à gain variable 156 ou d'un multiplexeur analogique approprié. Le côté enroulement secondaire du transformateur 12 est identique à celui de la technique antérieure représenté sur la figure 1, o un  The sinusoidal voltage of the repetition waveform generator 154 is applied to the primary winding of the transformer 12 via the variable gain amplifier 156 or an appropriate analog multiplexer. The secondary winding side of the transformer 12 is identical to that of the prior art shown in FIG.

circuit sélecteur-redresseur 14 comporte le commutateur et la diode.  selector-rectifier circuit 14 comprises the switch and the diode.

Le circuit sélecteur-redresseur 14 sélectionne l'une des prises intermédiaires de l'enroulement secondaire et redresse la tension sinusoldale venant de la prise sélectionnée. La tension redressée venant du circuit sélecteur-redresseur 14 est appliquée via la résistance limiteuse 16 au collecteur du transistor 18, qui  The selector-rectifier circuit 14 selects one of the intermediate taps of the secondary winding and rectifies the sinusoidal voltage coming from the selected tap. The rectified voltage coming from the selector-rectifier circuit 14 is applied via the limiting resistor 16 to the collector of the transistor 18, which

constitue le DSE. Le transformateur 12 et le circuit sélecteur-  constitutes the EHR. The transformer 12 and the selector circuit

redresseur 14 jouent le rôle d'un moyen d'alimentation en tension.  rectifier 14 play the role of a voltage supply means.

La borne située à la position la plus basse de l'enroulement se-  The terminal at the lowest position of the winding se-

condaire du transformateur 12 est connectée via la résistance 20 de détection de courant à l'émetteur du transistor 18 mis à la terre. La base du transistor 18 reçoit le signal de polarisation de la part du circuit 22 d'alimentation en polarisation qui varie comme une impulsion en échelon en synchronisme avec l'impulsion de sortie f venant du diviseur de fréquence 52. Le transistor 18 soumis à essai est connecté en montage à émetteur commun avec l'appareil de mesure de dispositifs électroniques, à savoir le traceur de courbes de la figure 4, mais il peut toutefois être  The transformer terminal 12 is connected via the current sensing resistor 20 to the emitter of the grounded transistor 18. The base of the transistor 18 receives the bias signal from the bias supply circuit 22 which varies as a step pulse in synchronism with the output pulse f from the frequency divider 52. The transistor 18 being tested is connected in a common emitter assembly with the electronic device measuring device, namely the plotter of FIG. 4, but it can however be

connecté en montage à base commune ou en montage à collecteur commun.  connected in a common base mounting or in a common collector arrangement.

Un circuit 124 détecteur de tension présentant une impédance d'entrée élevée mesure la tension collecteur-émetteur VCE du transistor 18 et divise la tension mesurée VCE par un facteur approprié. Un circuit 130 détecteur de tension présentant une  A voltage detector circuit 124 having a high input impedance measures the collector-emitter voltage VCE of the transistor 18 and divides the measured voltage VCE by a suitable factor. A voltage detector circuit 130 having a

impédance-d'entrée élevée mesure la tension auxbornes de la résis-  high input-impedance measures the voltage across the resistor

tance 20, à savoir le courant de collecteur Ic. Le circuit détecteur de tension 124 peut être constitué par le commutateur, les diviseurs de tension et l'amplificateur tampon, et le circuit détecteur de  20, namely the collector current Ic. The voltage detector circuit 124 may be constituted by the switch, the voltage dividers and the buffer amplifier, and the detector circuit of

tension 130 peut être l'amplificateur différentiel.  voltage 130 may be the differential amplifier.

Ce mode de réalisation de l'invention comporte un moyen convertisseur analogique-numérique (A-N) qui transforme les  This embodiment of the invention comprises an analog-to-digital converter means (A-N) which transforms the

tensions mesurées par les détecteurs de tension 124 et 130 en -  voltages measured by the voltage detectors 124 and 130 in -

des signaux numériques. Il faut noter que le détecteur 130 mesure le courant transformé en tension. Le moyen convertisseur A-N peut être constitué de circuits d'échantillonnage et de maintien et d'un convertisseur A-N. Les circuits d'échantillonnage et de maintien 158 et 160 échantillonnent respectivement les tensions de sortie des détecteurs de tension 124 et 130 et ils maintiennent les tensions échantillonnées sous commande de l'impulsion de sortie 1024f venant du diviseur de fréquence 52. Puisqu'une période de la tension sinusoîdale fournie par le générateur de formes d'onde de répétition 154 est 1/f, les circuits d'échantillonnage et de maintien 158 et 160 échantillonnent 1024 points pendant la durée d'une période. Un commutateur électronique 162 sélectionne les circuits d'échantillonnage et de maintien 158 et 160 à tour de rôle chaque demi-période de l'impulsion de sortie 1024f- délivrée  digital signals. It should be noted that the detector 130 measures the current converted into voltage. The converter means A-N may consist of sampling and holding circuits and an A-N converter. The sampling and holding circuits 158 and 160 respectively sample the output voltages of the voltage detectors 124 and 130 and maintain the sampled voltages under control of the output pulse 1024f from the frequency divider 52. the sinusoidal voltage supplied by the repetition waveform generator 154 is 1 / f, the sampling and holding circuits 158 and 160 sample 1024 points for the duration of a period. An electronic switch 162 selects the sampling and holding circuits 158 and 160 in turn each half-period of the output pulse 1024f-delivered.

par le diviseur de fréquence 52, et le signal de sortie du commu-  by the frequency divider 52, and the output signal of the

tateur 162 est appliqué au convertisseur A-N 164. Puisque le  The transmitter 162 is applied to the A-N converter 164.

commutateur 162 sélectionne alternativement les circuits d'échan-  switch 162 alternately selects the sampling circuits

tillonnage et de maintien 158 et 160, le convertisseur A-N 164 reçoit comme signal d'horloge l'impulsion de sortie 2048f (qui présente une fréquence double de l'impulsion 1024f) venant du diviseur de fréquence 52 et transforme en alternance les tensions analogiques venant des circuits d'échantillonnage et de maintien 158 et 160 en signaux numériques. Il faut noter que l'impulsion 1024f et 2048f sont toutes deux synchronisées avec La tension alternative  160 and 160, the AN converter 164 receives as a clock signal the output pulse 2048f (which has a double frequency of the pulse 1024f) from the frequency divider 52 and alternately transforms the analog voltages from sampling and holding circuits 158 and 160 in digital signals. It should be noted that the 1024f and 2048f pulses are both synchronized with the AC voltage

de la ligne.of the line.

Le signal de sortie numérique venant du convertisseur A-N 164 est emmagasiné dans un circuit de mémoire 166 représenté sur la figure 5 en fonction d'un signal d'adresse venant d'un circuit de commande 168. Le circuit de commande 168 commande un mode d'écriture et un mode de lecture du circuit de mémoire 166, produit un signal d'adresse d'écriture dans le mode d'écriture en comptant l'impulsion de sortie 2048f fourniepar le diviseur de tension 52 et produit un signal d'adresse de lecture dans le mode de lecture en comptant un signal d'horloge venant d'un générateur 170 de signaux d'horloge de lecture. Ainsi, le signal de sortie (VcE) du circuit d'échantillonnage et de maintien 158 est emmagasiné aux emplacements d'adresse impairs par exempLe du circuit de  The digital output signal from the converter AN 164 is stored in a memory circuit 166 shown in FIG. 5 as a function of an address signal from a control circuit 168. The control circuit 168 controls a control mode. and write mode of the memory circuit 166, generates a write address signal in the write mode by counting the output pulse 2048f supplied by the voltage divider 52 and produces an address signal of reading in the read mode by counting a clock signal from a generator 170 of read clock signals. Thus, the output signal (VcE) of the sampling and holding circuit 158 is stored at the odd address locations, for example the

mémoire 166 et le signal de sortie (Ic) du circuit d'échantillon-  memory 166 and the output signal (Ic) of the sample circuit-

nage et de maintien 160 est emmagasiné aux emplacements d'adresse pairs de ce circuit dans le mode d'écriture. Comme précédemment décrit, la tension appliquée au DSE 18 est en phase avec la tension alternative de la ligne, mais son amplitude et sa forme d'onde sont indépendantes de la tension alternative de la ligne. De plus, les circuits d'échantillonnage et de maintien 158 et 160, le  Swap and Hold 160 is stored at the even address addresses of this circuit in the write mode. As previously described, the voltage applied to the DSE 18 is in phase with the AC voltage of the line, but its amplitude and its waveform are independent of the AC voltage of the line. In addition, sampling and holding circuits 158 and 160, the

commutateur électronique 162 et le convertisseur A-N 164 fonc-  electronic switch 162 and the A-N converter 164

tionnent en synchronisme avec la tension alternative de la ligne.  in synchronism with the AC voltage of the line.

Par conséquent, le circuit de mémoire 166 emmagasine les valeurs numériques représentant les caractéristiques du DSE sans être affecté par les variations de tension et, ou bien, de phase de la  Therefore, the memory circuit 166 stores the digital values representing the characteristics of the DSE without being affected by the voltage and / or phase variations of the

tension de la ligne et de sa forme d'onde.  voltage of the line and its waveform.

Dans le mode de lecture, un circuit de verrouillage 172 verrouille séquentiellement le contenu des emplacements d'adresse pairs du circuit de mémoire 166 en réponse au BMS (bit le moins significatif) du signald'adresse, et un circuit de verrouillage 174 verrouille séquentiellement le contenu des emplacements d'adresse impairs du circuit de mémoire 166 en réponse au BMS du signal d'adresse inversé par un inverseur 176. Puisqu'un circuit de  In the read mode, a latch circuit 172 sequentially locks the contents of the even address slots of the memory circuit 166 in response to the BMS (least significant bit) of the address signal, and a latch circuit 174 sequentially locks the the contents of the odd address locations of the memory circuit 166 in response to the BMS of the inverted address signal by an inverter 176. Since a circuit of

verrouillage 178 verrouille le contenu du circuit de verrrouil-  lock 178 locks the contents of the lock circuit-

lage 172 en simultanéité avec le fonctionnement du circuit de verrouillage 174, des convertisseurs numériques-analogiques (N-A) et 182 reçoivent simultanément, et respectivement, la valeur  172 simultaneously with the operation of the latch circuit 174, the digital-to-analog converters (N-A) and 182 receive simultaneously, and respectively, the value

numérique Ic du circuit de verrouillage 178 et la valeur numé-  of the latch circuit 178 and the numerical value

rique VCE du circuit de verrouillage 174 et les transforme en signaux analogiques. Ces signaux analogiques sont appliqués aux  VCE of the latch circuit 174 and transforms them into analog signals. These analog signals are applied to

plaques de déviation verticale et horizontale du TRC 28 par l'inter-  vertical and horizontal deflection plates of TRC 28 through

médiaire des amplificateurs 26 et 32 en vue de l'affichage de la caractéristique Ic-VcE du DSE 18. Le signal numérique lu dans le circuit de mémoire 166 peut être appliqué à un calculateur, ou  the amplifiers 26 and 32 for displaying the characteristic Ic-VcE of the DSE 18. The digital signal read in the memory circuit 166 can be applied to a computer, or

un moyen analogue en vue d'y être traité.  a similar means for the purpose of being treated there.

Bien entendu, l'homme de l'art sera en mesure d'imaginer,  Of course, those skilled in the art will be able to imagine

à partir de l'appareil dont la description vient d'être donnée à  from the device whose description has just been given to

titre simplement illustratif et nullement limitatif, diverses  simply illustrative and not limiting, various

variantes et modifications ne sortant pas du cadre de l'invention.  variants and modifications that are not outside the scope of the invention.

2Z715012Z71501

Claims (13)

REVENDICATIONS 1. Appareil permettant de mesurer les caractéristiques de dispositifs électroniques (18), caractérisé en ce qu'il comprend: un moyen (48, 50) générateur d'impulsions qui produit une impulsion en synchronisme avec la tension alternative d'une ligne, ou tension alternative du secteur, la fréquence de l'impul- sion étant supérieure à celle de la tension alternative de la ligne; un diviseur de fréquence (52) servant à diviser la fréquence de l'impulsion de sortie du moyen générateur d'impulsions; un générateur (54 à 106) de formes d'onde de répétition  An apparatus for measuring the characteristics of electronic devices (18), characterized in that it comprises: pulse generating means (48, 50) which produces a pulse in synchronism with the AC voltage of a line, or AC mains voltage, the pulse frequency being higher than that of the AC line voltage; a frequency divider (52) for dividing the frequency of the output pulse of the pulse generating means; a generator (54 to 106) of repetition waveforms qui produit une tension sinusoîdale en phase avec la tension alter-  which produces a sinusoidal voltage in phase with the alternating voltage native de la ligne sous commande d'impulsions de sortie du diviseur de fréquence; et un moyen (12, 14) d'alimentation en tension qui délivre la tension sinusoidale audit dispositif électronique; o la caractéristique dudit dispositif électronique est mesurée en fonction de la tension appliquée audit dispositif  native of the line under output pulse control of the frequency divider; and voltage supply means (12, 14) which supplies the sinusoidal voltage to said electronic device; the characteristic of said electronic device is measured as a function of the voltage applied to said device électronique et du courant passant dans ledit dispositif électronique.  electronics and current flowing in said electronic device. 2. Appareil selon la revendication 1, caractérisé en ce que le moyen générateur d'impulsions comporte: un générateur (50) de signaux de fréquence variable; et un comparateur de phase (48) servant à comparer l'une des impulsions de sortie du diviseur de fréquence avec la tension alternative de la ligne et à commander une fréquence d'oscillation du générateur de signaux de fréquence variable en fonction du  2. Apparatus according to claim 1, characterized in that the pulse generating means comprises: a generator (50) of variable frequency signals; and a phase comparator (48) for comparing one of the output pulses of the frequency divider with the AC voltage of the line and controlling an oscillation frequency of the variable frequency signal generator as a function of the résultat de la comparaison.result of the comparison. 3. Appareil selon la revendication 1, caractérisé en ce que le générateur de formes d'onde de répétition comporte: un moyen convertisseur (54 à 82) servant à transformer un signal d'entrée en la tension sinusoldale sous commande des impulsions de sortie du diviseur de fréquence; et un comparateur de tension (84) qui compare une tension  Apparatus according to claim 1, characterized in that the repetition waveform generator comprises: converter means (54 to 82) for transforming an input signal into the sinusoidal voltage under control of the output pulses of the frequency divider; and a voltage comparator (84) that compares a voltage correspondant à la tension sinusoldale provenant du moyen conver-  corresponding to the sinusoidal voltage from the conver- tisseur avec une tension de référence afin de produire le signal  weaver with a reference voltage to produce the signal d'entrée destiné au moyen convertisseur.  input for the converter means. 4. Appareil selon la revendication 3, caractérisé en ce que le moyen convertisseur comporte: un codeur (54 à 60) servant à coder les impulsions de sortie du diviseur de fréquence; un multiplexeur (62) qui connecte sélectivement une de ses bornes d'entrée à une de ses bornes de sortie en fonction des signaux de sortie du codeur, ladite borne d'entrée recevant le signal d'entrée appliqué au moyen convertisseur; plusieurs résistances (64 à 78) dont des premières bornes sont respectivement connectées aux bornes de sortie du multiplexeur; et un intégrateur (80, 82) dont une borne d'entrée est  Apparatus according to claim 3, characterized in that the converter means comprises: an encoder (54 to 60) for encoding the output pulses of the frequency divider; a multiplexer (62) which selectively connects one of its input terminals to one of its output terminals according to the output signals of the encoder, said input terminal receiving the input signal applied to the converter means; a plurality of resistors (64 to 78) whose first terminals are respectively connected to the output terminals of the multiplexer; and an integrator (80, 82) having an input terminal connectée aux autres bornes des résistances.  connected to the other terminals of the resistors. 5. Appareil selon La revendication 3, caractérisé en ce qu'il comporte en outre un détecteur de crête (86 à 90) connecté  5. Apparatus according to claim 3, characterized in that it further comprises a peak detector (86 to 90) connected entre le moyen convertisseur et le comparateur de tension.  between the converter means and the voltage comparator. 6. Appareil selon la revendication 1, caractérisé en ce qu'il comprend en outre: un détecteur de tension (124) qui mesure la tension appliquée audit dispositif électronique; et un détecteur de courant (20,_130) qui mesure le courant  Apparatus according to claim 1, characterized in that it further comprises: a voltage detector (124) which measures the voltage applied to said electronic device; and a current detector (20, _130) which measures the current passant dans ledit dispositif électronique.  passing into said electronic device. 7. Appareil selon la revendication 6, caractérisé en ce qu'il comprend en outre un dispositif d'affichage (28) qui visualise les caractéristiques dudit dispositif électronique en fonction des signaux de sortie du détecteur de tension et du  Apparatus according to claim 6, characterized in that it further comprises a display device (28) which displays the characteristics of said electronic device according to the output signals of the voltage detector and the détecteur de courant.current detector. 8. Appareil selon la revendication 6, caractérisé en ce qu'il comporte en outre un moyen d'emmagasinage (158 à 170) qui emmagasine les signaux de sortie du détecteur de tension et du  8. Apparatus according to claim 6, characterized in that it further comprises a storage means (158 to 170) which stores the output signals of the voltage detector and the détecteur de courant.current detector. 9. Appareil selon la revendication 8, caractérisé en ce que le moyen d'emmagasinage comporte: un moyen convertisseur analogique-numérique (158 à 164) qui transforme les signaux de sortie du détecteur de tension et du détecteur de courant en signaux numériques sous commande de l'impulsion de sortie du diviseur de fréquence; et une mémoire (166) servant à emmagasiner le signaL de  Apparatus according to claim 8, characterized in that the storage means comprises: an analog-to-digital converter means (158 to 164) which converts the output signals of the voltage detector and the current detector into digital signals under control the output pulse of the frequency divider; and a memory (166) for storing the signal of sortie du moyen convertisseur analogique-numérique.  output of the average analog-to-digital converter. 10. Appareil selon La revendication 9, caractérisé en ce qu'iL comporte en outre: un moyen convertisseur numérique-analogique (180, 182) qui transforme les signaux numériques emmagasinés dans la mémoire en signaux analogiques; et  Apparatus according to claim 9, characterized in that it further comprises: digital-to-analog converter means (180, 182) which converts the digital signals stored in the memory into analog signals; and un dispositif d'affichage (28) qui visualise la carac-  a display device (28) which displays the character téristique dudit dispositif électronique en fonction des signaux  of said electronic device according to the signals analogiques dudit moyen convertisseur numérique-analogique.  analog of said digital-to-analog converter means. 11. Générateur d'ondes sinusoidales, caractérisé en ce qu'iL comporte: un générateur (50) de signaux de fréquence variable; un diviseur de fréquence (52) qui produit plusieurs signaux de sortie divisés en divisant la fréquence de sortie du générateur de signaux de fréquence variable; un comparateur de phase (48) qui compare L'un des signaux de sortie divisésdu diviseur de fréquence avec la tension alternative de la ligne et qui commande une fréquence d'oscillation du générateur de signaux de fréquence variable en fonction du résultat de la comparaison; un moyen convertisseur (54 à 82) qui transforme un signal d'entrée en la tension sinusoldale sous commande des signaux de sortie divisés du diviseur de fréquence; et un comparateur de tension (84) qui compare une tension  11. Sine wave generator, characterized in that it comprises: a generator (50) of variable frequency signals; a frequency divider (52) which produces a plurality of divided output signals by dividing the output frequency of the variable frequency signal generator; a phase comparator (48) which compares one of the divided output signals of the frequency divider with the AC voltage of the line and controls an oscillation frequency of the variable frequency signal generator according to the result of the comparison; converter means (54 to 82) which converts an input signal to the sinusoidal voltage under control of the divided frequency divider output signals; and a voltage comparator (84) that compares a voltage correspondant à la tension sinusoidale provenant du moyen conver-  corresponding to the sinusoidal voltage from the conver- tisseur avec une tension de référence de manière à produire le  weaver with a reference voltage so as to produce the signal d'entrée du moyen convertisseur.  input signal of the converter means. 12. Générateur d'ondes sinusoidales selon la revendication 11, caractérisé en ce que le moyen convertisseur comporte: un codeur (54 à 60) qui code les signaux de sortie divisés provenant du diviseur de fréquence; un multiplexeur (62) qui connecte sélectivement L'une de ses bornes d'entrée à l'une de ses bornes de sortie sous commande de signaux de sortie du codeur, ladite borne d'entrée recevant Le signal d'entrée appliqué au moyen convertisseur; plusieurs résistances (64 à 78) dont des premières bornes sont respectivement connectées aux bornes de sortie du multiplexeur; et un intégrateur (80, 82) dont une borne d'entrée est connectée aux autres bornes desdites résistances.  Sine wave generator according to claim 11, characterized in that the converter means comprises: an encoder (54 to 60) which encodes the divided output signals from the frequency divider; a multiplexer (62) which selectively connects one of its input terminals to one of its output terminals under output signal control of the encoder, said input terminal receiving the input signal applied to the converter means ; a plurality of resistors (64 to 78) whose first terminals are respectively connected to the output terminals of the multiplexer; and an integrator (80, 82) having an input terminal connected to the other terminals of said resistors. 13. Générateur d'ondes sinusoldales selon la revendication 11, caractérisé en ce qu'il comporte en outre un détecteur de crête (86 à 90) connecté entre le moyen convertisseur et le comparateur de tension.13. sine wave generator according to claim 11, characterized in that it further comprises a peak detector (86 to 90) connected between the converter means and the voltage comparator.
FR8514776A 1984-10-04 1985-10-04 APPARATUS FOR MEASURING THE CHARACTERISTICS OF ELECTRONIC DEVICES Expired FR2571501B1 (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP59208791A JPS6187429A (en) 1984-10-04 1984-10-04 Generating circuit of repetitive voltage
JP20879284A JPS6186664A (en) 1984-10-04 1984-10-04 Apparatus for measuring element

Publications (2)

Publication Number Publication Date
FR2571501A1 true FR2571501A1 (en) 1986-04-11
FR2571501B1 FR2571501B1 (en) 1989-01-20

Family

ID=26517045

Family Applications (1)

Application Number Title Priority Date Filing Date
FR8514776A Expired FR2571501B1 (en) 1984-10-04 1985-10-04 APPARATUS FOR MEASURING THE CHARACTERISTICS OF ELECTRONIC DEVICES

Country Status (5)

Country Link
CA (1) CA1242813A (en)
DE (1) DE3533636C2 (en)
FR (1) FR2571501B1 (en)
GB (1) GB2165363B (en)
NL (1) NL8502385A (en)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0721526B2 (en) * 1987-08-18 1995-03-08 ソニ−・テクトロニクス株式会社 Element measuring device
CN108508342B (en) * 2018-05-28 2020-07-17 中国科学院上海微***与信息技术研究所 IGBT short circuit overcurrent detection circuit

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US2980853A (en) * 1958-04-28 1961-04-18 Ryan Aeronautical Co Component output characteristic tracer
DE3144040A1 (en) * 1981-11-05 1983-05-19 Elektronikus Mérökészülékek Gyára, 1631 Budapest Circuit arrangement for generating a dependent and an independent variable and digital quantities corresponding to parameter values and for the digital processing thereof
FR2555758A1 (en) * 1983-11-25 1985-05-31 Ecole Nale Sup Electro Applica Apparatus for measuring static characteristics of transistors and diodes

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US2980853A (en) * 1958-04-28 1961-04-18 Ryan Aeronautical Co Component output characteristic tracer
DE3144040A1 (en) * 1981-11-05 1983-05-19 Elektronikus Mérökészülékek Gyára, 1631 Budapest Circuit arrangement for generating a dependent and an independent variable and digital quantities corresponding to parameter values and for the digital processing thereof
FR2555758A1 (en) * 1983-11-25 1985-05-31 Ecole Nale Sup Electro Applica Apparatus for measuring static characteristics of transistors and diodes

Also Published As

Publication number Publication date
NL8502385A (en) 1986-05-01
CA1242813A (en) 1988-10-04
GB2165363A (en) 1986-04-09
FR2571501B1 (en) 1989-01-20
DE3533636A1 (en) 1986-04-10
DE3533636C2 (en) 1995-04-06
GB8522462D0 (en) 1985-10-16
GB2165363B (en) 1989-01-18

Similar Documents

Publication Publication Date Title
US4539518A (en) Signal generator for digital spectrum analyzer
US4067060A (en) Transfer function measurement
Rufenacht et al. Precision differential sampling measurements of low-frequency synthesized sine waves with an AC programmable Josephson voltage standard
US4782290A (en) Apparatus for measuring characteristics or electronic devices
Gans Dynamic calibration of waveform recorders and oscilloscopes using pulse standards
US6240130B1 (en) Method and apparatus to measure jitter.
FR2619633A1 (en) APPARATUS FOR MEASURING THE CHARACTERISTICS OF ELECTRONIC DEVICES
US4947130A (en) Impedance measuring apparatus
US5790480A (en) Delta-T measurement circuit
US5039872A (en) Digitally synthesized audio frequency voltage source
EP0627084A1 (en) Method and apparatus for measuring voltage
FR1576123A (en)
FR2571501A1 (en) APPARATUS FOR MEASURING THE CHARACTERISTICS OF ELECTRONIC DEVICES
US3713022A (en) Capacitance measurement by phase-controlled sampling
CN101183870A (en) Asynchronous phase obtaining unit with dithering
JPH0743956B2 (en) Dynamic bias circuit for signal sampler
JP2587970B2 (en) Impedance measuring device
US4719408A (en) Apparatus for indicating proper compensation of an adjustable frequency compensation network
US3229204A (en) Phase meter calibrator
JPH0454198B2 (en)
US3323043A (en) Capacitor testing device using a phase locked loop
Sounders et al. Measurement of the transient versus steady-state response of waveform recorders
FR2565695A1 (en) Method and device for measuring the reactive component of a complex impedance
CA1248600A (en) Sine-wave generator
RU2020579C1 (en) Device for measuring relations of amplitudes of quasisinusoidal signals

Legal Events

Date Code Title Description
ST Notification of lapse