DE2034889C3 - Monolithisch integrierte Speicherzelle - Google Patents

Monolithisch integrierte Speicherzelle

Info

Publication number
DE2034889C3
DE2034889C3 DE2034889A DE2034889A DE2034889C3 DE 2034889 C3 DE2034889 C3 DE 2034889C3 DE 2034889 A DE2034889 A DE 2034889A DE 2034889 A DE2034889 A DE 2034889A DE 2034889 C3 DE2034889 C3 DE 2034889C3
Authority
DE
Germany
Prior art keywords
transistors
line
memory cell
monolithically integrated
flip
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
DE2034889A
Other languages
English (en)
Other versions
DE2034889B2 (de
DE2034889A1 (en
Inventor
Horst Heinz Dipl.-Ing. 7032 Sindelfingen Berger
Siegfried Dipl.-Ing. Dr. 7300 Esslingen Wiedmann
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
IBM Deutschland GmbH
Original Assignee
IBM Deutschland GmbH
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from DE19681817481 external-priority patent/DE1817481C3/de
Priority claimed from NLAANVRAGE7004335,A external-priority patent/NL175560C/xx
Priority to DE2034889A priority Critical patent/DE2034889C3/de
Application filed by IBM Deutschland GmbH filed Critical IBM Deutschland GmbH
Priority to FR7122141A priority patent/FR2104784B2/fr
Priority to GB28598/71A priority patent/GB1291795A/en
Priority to IT4292371A priority patent/IT1005044B/it
Priority to JP4690171A priority patent/JPS5246054B1/ja
Publication of DE2034889A1 publication Critical patent/DE2034889A1/de
Priority to FR7313781*A priority patent/FR2183708B2/fr
Publication of DE2034889B2 publication Critical patent/DE2034889B2/de
Publication of DE2034889C3 publication Critical patent/DE2034889C3/de
Application granted granted Critical
Expired legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/02Generators characterised by the type of circuit or by the means used for producing pulses
    • H03K3/35Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of bipolar semiconductor devices with more than two PN junctions, or more than three electrodes, or more than one electrode connected to the same conductivity region
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/41Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming static cells with positive feedback, i.e. cells not needing refreshing or charge regeneration, e.g. bistable multivibrator or Schmitt trigger
    • G11C11/411Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming static cells with positive feedback, i.e. cells not needing refreshing or charge regeneration, e.g. bistable multivibrator or Schmitt trigger using bipolar transistors only
    • G11C11/4113Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming static cells with positive feedback, i.e. cells not needing refreshing or charge regeneration, e.g. bistable multivibrator or Schmitt trigger using bipolar transistors only with at least one cell access to base or collector of at least one of said transistors, e.g. via access diodes, access transistors
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C15/00Digital stores in which information comprising one or more characteristic parts is written into the store and in which information is read-out by searching for one or more of these characteristic parts, i.e. associative or content-addressed stores
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/06Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration
    • H01L27/07Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration the components having an active region in common
    • H01L27/0744Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration the components having an active region in common without components of the field effect type
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/08Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind
    • H01L27/082Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including bipolar components only
    • H01L27/0821Combination of lateral and vertical transistors only
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/08Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind
    • H01L27/082Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including bipolar components only
    • H01L27/0823Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including bipolar components only including vertical bipolar transistors only
    • H01L27/0828Combination of direct and inverse vertical transistors
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/02Generators characterised by the type of circuit or by the means used for producing pulses
    • H03K3/26Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of bipolar transistors with internal or external positive feedback
    • H03K3/28Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of bipolar transistors with internal or external positive feedback using means other than a transformer for feedback
    • H03K3/281Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of bipolar transistors with internal or external positive feedback using means other than a transformer for feedback using at least two transistors so coupled that the input of one is derived from the output of another, e.g. multivibrator
    • H03K3/286Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of bipolar transistors with internal or external positive feedback using means other than a transformer for feedback using at least two transistors so coupled that the input of one is derived from the output of another, e.g. multivibrator bistable
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/02Generators characterised by the type of circuit or by the means used for producing pulses
    • H03K3/26Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of bipolar transistors with internal or external positive feedback
    • H03K3/28Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of bipolar transistors with internal or external positive feedback using means other than a transformer for feedback
    • H03K3/281Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of bipolar transistors with internal or external positive feedback using means other than a transformer for feedback using at least two transistors so coupled that the input of one is derived from the output of another, e.g. multivibrator
    • H03K3/286Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of bipolar transistors with internal or external positive feedback using means other than a transformer for feedback using at least two transistors so coupled that the input of one is derived from the output of another, e.g. multivibrator bistable
    • H03K3/288Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of bipolar transistors with internal or external positive feedback using means other than a transformer for feedback using at least two transistors so coupled that the input of one is derived from the output of another, e.g. multivibrator bistable using additional transistors in the input circuit
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B10/00Static random access memory [SRAM] devices
    • H10B10/10SRAM devices comprising bipolar components

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Semiconductor Memories (AREA)
  • Static Random-Access Memory (AREA)

Description

Die Erfindung betrifft eine monolithisch integrierte Speicherzelle nach dem Hauptpate \t 18 17 481.
Dem Hauptpatent liegt die Aufgabe zugrunde, für eine monolithisch integrierte Speicherzelle aus einem direkt kreuzgekoppelten bipolaren Transistor-Flip-Flop, dessen beide Kollektor-Lastwiderstände zwei gleiche als steuerbare Stromquellen wirkend aktive Halbleiterbauelemente sind, folgende Teilaufgaben zu lösen: geringstmöglicher Platzbedarf, geringstmöglicher Leistungsverbrauch im nicht adressierten Zustand, möglichst hohe Schreib-Lese-Geschwindigkeit, möglichst einfacher monolithischer Aufbau in Verbindung mit möglichst einfacher Leitungsführung, wenig Anschlußkontakten und damit in Verbindung mit einfacher Herstellbarkeit bei hoher Ausbeute und Zuverlässigkeit Die erfindungsgemäße Lösung gemäß Hauptpatent besteht darin, daß die beiden aktiven Halbleiter-Bauelemente zwei zu den Flip-Flop-Transistoren komplementäre Transistoren sind, die mit einem in einer gemeinsamen Basis angeordneten und an ein gemeinsames Versorgungsspaanungspotential angeschlossenen Emitter und seitlich von diesem angeordneten Kollektoren als laterale Transistoren ausgebildet sind.
Die Integrierbarkeit dieser Zelle wird insbesondere dadurch erzielt, daß die Basisgebiete der Ein- und Auslesetransistoren mit den Kollektorgebieten der lateralen Transistoren eine gemeinsame P-Diffusion bilden. Eine weitere Flächenersparnis wird dadurch erzielt, daß die beiden Flip-Flop-Transistoren mit gemeinsamen Emitterpotential invers ausgeführt sind, so daß die mit den Emittern verbundene Wortleitung in der Epitaxieschicht der Transistoren zu liegen kommt
Diese Lösung weist jedoch noch den Nachteil auf, daß sie zwischen zwei benachbarten N-Streifen, die die Flip-Flop-Transistoren enthalten, Isolationsdiffusionen aufweist. Durch diese erforderlichen Isolationsdiffusionen wird eine maximale Integrierbarkeit der Speicherzelle verhindert, da die Isolationsdiffusionen im Layout einen relativ großen Platzbedarf aufweisen, Der Erfindung liegt deshalb die Aufgabe zugrunde, die Isolationsdiffusionen zwischen den zwei benachbarten N-Streifen, die die Flip-Flop-Transistoren enthalten, zu beseitigen und damit den Platzbesarf in einem hochintegrierten monolithischen Speicher um den
ίο Faktor 2 zu verringern.
Die erfindungsgemäße Lösung der Aufgabe besteht im Kennzeichen des Patentanspruchs 2.
Ein Vorteil der vorliegenden Erfindung besteht z. B. im Wegfall einer Isolationsdiffusion zwischen zwei benachbarten N-Streifen, die die Flip-Flop-Transistoren enthalten. Insbesondere durch diese Maßnahme wird pro Zelle die benötigte Fläche erheblich reduziert Neben dem Vorteil des Flächengewinns vereinfachen sich außerdem durch diese Struktur die peripheren Schaltkreise, indem nur ein gemeinsamer Schreib-Leseverstärker, <± h. keine über Decoder gesteuerte Bitschalter erforderlich sind. Wenn man außerdem noch die geraden und die ungeraden Z-Leitungen bei der dreidimensionalen Ansteuerung verbindet, dann kann man sie über eines der binären Adresseneingangssignale und das Komplement ohne Decoder ansteuern, wodurch der technische Aufwand in den übrigen
Decodern um eine Binärstelle reduziert wird. Die Flächenreduzierung einer Speicherzelle durch die
vorgeschlagenen Maßnahmen ist so groß, daß bis zur doppeleten Anzahl von Speicherzellen bei gegebenen Halbleiterplättchen gegenüber der Hauptanmeldung untergebracht werden können.
Der erfindungsgemäß aufgebaute Speicherzellenver-
band kann in vorteilhafter Weise einmal so betrieben werden, daß alle Bitleitungen ßO für sich und alle Bitleitungen B1 für sich zusammengeschlossen sind, so daß eine dieidimensionale Adressierung beibehalten wird, oder zum anderen mit getrennten Bitleitungen ausgeführt sein, die zusätzlich adressierbar sind, so daß z.B. eine vierdimensionale Adressiermöglichkeit zu erzielen ist Unter Ausnutzung dieser Alternativen lassen sich dann Speicheranordnungen schaffen, bei denen z. B. jedes zweite Bitleitungspaar verbunden ist, so daß X-Leitungen eingespart werden können, indem sie paarweise zusammengefaßt mit den Bitleitungspaaren verschachtelt geführt sind.
Die Erfindung wird nun anhand von in den Zeichnungen dargestellten Ausführungsbeispielen nä-
% her beschrieben. Es zeigt
F i g. 1 ein Schaltbild einer Speicherzelle mit dreidimensionaler Adressierung;
F i g. 2 ein Prinzipschaltbild für die Organisation einer Matrix mit dreidimensionaler (X- K-Z>Adressierung und
Fig.3 eine monolithisch integrierte Struktur eines Ausschnitts einer Speichermatrix mit zusammengefaßten Bit- und Wortleitungen benachbarter Speicherzellen mit dreidimensionaler Adressierung.
Die Speicherzelle nach F i g. 1 besteht aus den beiden emittergekoppelten und kreuzgekoppelten Transistoren 7*1 und TI sowie den beiden als Lastelemente 10 und 20 dienenden komplementiren Transistoren. An die als Lastelemente 10 und 20 dienenden PNP-Transisto ren ist jeweils ein NPN-Transistor T3 und T4 angeschlossen, die zum Ein- und Auslesen von Informationen dienen. Die Zelle ist nach der Matrix nach Fig.2 und 3 nur dann adressiert, wenn alle drei
Leitungen X, Y und Z gleichzeitig selektiert sind. In diesem Fall muß bei einer Leitung Y ein negativer Impuls anliegen, bei der Leitung Xein positiver und bei der Leitung Z ebenfalls ein positiver Impuls, An den Kollektoren der NPN-Schrejb-Lesetransistoren Γ3 und Γ4 sind die Bitleitungen B1 bzw, 50 angeschlossen. Da die Wirkungsweise dieser Speicherzelle bereits im Hauptpatent 18 17 481 beschrieben ist, wird hier zur Vermeidung von Wiederholungen darauf verzichtet
Damit das in Fig.3 dargestellte Layout einer Speichermatrix verständlicher wird, ist diese Speichermatrix zunächst in Fig.2 mit den prinzipiellen Leitungsführungen und Verbindungen gezeigt Zunächst sei darauf hingewiesen, daß im vorliegenden Ausführungsbeispiel die Auswahl einer Speicherzelle durch eine dreidimensionale Adressierung, nämlich über die X-, Y- und Z-Leitungen erfolgt Außerdem ist aus der Darstellung nach F i g. 2 zu ersehen, daß die Bitleitungen ßO oder Bi benachbarter Speicherzellen zu einer einzigen Bitleitung (z. B. B 0) zusammengefaßt sind. Eine Speicherzelle besteht in der Speichermatrix nach F i g. 2 aus dem Viereck, das als Symbol für die Flip-Flop-Transistoren und die Lese-Schreibtransistoren dient und den beiden Konstantstromquellen 10 und 11. Dir X- und ^-Leitung sind durch PN-Übergänge, die in der Zeichnung durch Dioden 12 angedeutet sind, entkoppelt Außerdem ist aus F i g. 2 zu ersehen, daß für zwei senkrecht benachbarte Zellen eine gern einsame Z-Leitung vorhanden ist. Eine Zelle innerhalb der Speichermatrix ist nur dann adressiert, wenn alle drei Adreßleitungen X, Kund Zgleichzeitig selektiert sind, d. h. an der V-Leitung liegt ein negativer Impuls an, an der A"-Leitung ein positiver und an der Z-Leitung ebenfalls ein positiver, wie aus F i g. 1 zu ersehen ist Da es durch die dreidimensionale Adressierung der Speichermatrix möglich ist, die Zellen unabhängig voneinander zu selektieren und im bekannten Pulse Power-Betrieb so zu betreiben, daß beim Schreiben oder Lesen von Informationen nur eine bestimmte Speicherzellengruppe Strom zieht, ist es insbesondere möglich, die Isolationsdiffusion zwischen den Flip-Flop-Transistoren benachbarter Zellenreihen wegzulassen, da bei einer derartigen Adressierung und betriebsweise keine schädlichen Leckströme auftreten. Im nachfolgenden wird nun anhand von Fig.2 das Auswählen der Zelle Ο21, die mit der Zelle O22 gemeinsam an der Adreßleitung Y2 angeschlossen ist, beschrieben. Wird nun zur Adressierung der Zelle 021 iin Strom auf der ΛΌ-Leitung eingeschaltet und dabei der Tricklestrom auf den übrigen X-Leitungen abgeschaltet und auf der so V2-Leitung die Spannung abgesenkt, wodurch in der Spalte ΛΌ der Strom tor durch die Diode an der Leitung V2 fließt; und wird auf der Leitung Zl die Spannung .ingehoben, dann wird die Zelle O 21 gegenüber der Zelle O 22 über die Emitterbasisdioden der der Bit Lese-Schreibtransislorcn oder Bittransistoren Γ3 und Γ4 selektiert
Beim Lesen einer Information kann jetzt höchstens noch aus den übrigen Zellen an der ausgewählten ZI-Leitung ein Störstrom in die Bitleitüngen flO bzw, B1 fließen, der aber durch genügend kleinen Tricklestrom oder Totalabschaltung der nicht ausgewählten .^-Leitungen verhindert werden kann. Ebenso kann ein Störstrom auf diese Art und Weise beim Einschreiben einer Information verhindert werden. Eine Störung durch die Zelle OH kann nicht erfolgen, weil die Leitung YX angehoben ist so daß kein Strom fließen kann.
We aus F i g. 2 zu ersehen ist ist es durch die Konibinierung der Bitleitungen sowie der Adreßleitungei, Z möglich, gemeinsame Schreib-Leseverstärker, d.h. keine über Decoder gesteuerte Bitschalter, zu verwenden und außerdem die Z-Leitungen ohne Decoder anzusteuern, wenn man jeweils die geraden und die ungeraden Z-Leitungen miteinander verbindet denn dann kann man diese über eines der binären Adreßeingangssignale (wahrer oder komplementärer Wert) ansteuern. Damit vereinfachen sich auch die übrigen Decoder, indem diese eine Hinärstelle weniger aufweisen müssen. Vorteilhafterweise läßt sich jedoch ohne weiteres ein weiterer Freiheitsgrad in der Adressiermöglichkeit gewinnen, wenn Bitleitungspaare getrenn» geführt werden, beispielsweise durch Schalten der Bitleitungen.
Das Layout für die in Fig.2 prinzipiell gezeigte Speichermatrix ist in Fig.3 dargestellt Dabei sind im Gegensatz zur Hauptanmeldung die Isolationsdiffusionen zwischen den senkrecht benachbarten Speicherzellen weggelassen, so daß jeweils zwei Reihen von Speicherzellen innerhalb der Speichermatrix über eine gemeinsame Wortleitung Z, die durch z. B. die Emitterzone der invers betriebenen Transistoren gebildet wird, ansteuerbar sind. Durch den Wegfall der Isolationsdiffusionen wird die pro Zelle benötigte Fläche innerhalb der Speichermatrix wesentlich reduziert, wodurch sich eine Speicherdichteerhöhung gegenüber der Hauptanmeldung bis zum Faktor 2 ergibt. In F i g. 3 sind die Bitleitungen B1 bzw. BQ außerhalb der Matrix miteinander verbunden, um einen gemeinsamen Verstärker verwenden zu können. Es ist jedoch auch möglich, die Bitleitungen BO und Bi innerhalb der Speichermatrix miteinander zu verbinden, so daß nur eine gemeinsame Bitleitung zwischen benachbarten Zellen verläuft, wodurch gegebenenfalls nochmals eine Verringerung der erforderlichen Fläche möglich ist.
Es soll noch erwähnt werden, daß in dem Ausführungsbeispiel nach Fig.3 die PNP-Transistoren 10 und 20 mit vier Kollektoren durch die Emitterbasisdiode und durch vier durch sie gesteuerte Konstantstromquellen ausgeführt sind. Es ist selbstverständlich auch möglich, die Konstantstromquellen im Layout auch auf andere bekannte Art und Weise herzustellen.
Hierzu 2 Blatt Zeichnungen

Claims (2)

Patentansprüche:
1. Monolithisch integrierte Speicherzelle nach Hauptpatent 18 17 481 aus einem direkt kreuzgekoppelten bipolaren Transistor-Flip-Flop, dessen beide Kollektor-Lastwiderstände zwei gleiche, als steuerbare Stromquellen wirkende, aktive Halbleiterelemente sind, wobei die beiden aktiven Halbleiter-Bauelemente zwei zu den Flip-Flop-Transistoren komplementäre Transistoren sind, die mit einem in einer gemeinsamen Basis angeordneten und an ein gemeinsames Versorgungsspannungspotential angeschlossenen Emitter und seitlich von diesen angeordneten Kollektoren als laterale Transistoren ausgebildet sind, dadurch gekennzeichnet, daß jeweils zwei benachbarte N-Streifen, die invers betriebene Transistoren enthalten, zu einem gemeinsamen N-Streifen, der gleichzeitig die Wortleitung für beide Transistorpaare bildet, zusammengefaßt werden und daß eine Speicherzelle durch mindestens eine dreidimensionale Ansteuerung über getrennte Leitungen (X, Y und Z) innerhalb einer Speicherebeue selektiert wird.
2. Monolithisch integrierte Speicherzelle nach Anspruch 1, dadurch gekennzeichnet, daß zur Selektierung einer Speicherzelle an einer Leitung (Y) ein negativer Impuls, an einer zweiten Leitung (X) und an einer dritten Leitung (Z) je ein positiver Impuls anliegt.
DE2034889A 1968-12-30 1970-07-14 Monolithisch integrierte Speicherzelle Expired DE2034889C3 (de)

Priority Applications (6)

Application Number Priority Date Filing Date Title
DE2034889A DE2034889C3 (de) 1968-12-30 1970-07-14 Monolithisch integrierte Speicherzelle
FR7122141A FR2104784B2 (de) 1968-12-30 1971-06-15
GB28598/71A GB1291795A (en) 1968-12-30 1971-06-18 Improved monolithic matrix memory
IT4292371A IT1005044B (it) 1970-07-14 1971-06-22 Memoria a semiconduttori perfe zionata
JP4690171A JPS5246054B1 (de) 1970-07-14 1971-06-29
FR7313781*A FR2183708B2 (de) 1968-12-30 1973-03-30

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
DE19681817481 DE1817481C3 (de) 1968-12-30 Monolithisch integrierte Speicherzelle und monolitische Matrixspeicher aus derartigen Zellen
US88257569A 1969-12-05 1969-12-05
NLAANVRAGE7004335,A NL175560C (nl) 1968-12-30 1970-03-25 Monolithisch geintegreerde geheugencel.
DE2034889A DE2034889C3 (de) 1968-12-30 1970-07-14 Monolithisch integrierte Speicherzelle

Publications (3)

Publication Number Publication Date
DE2034889A1 DE2034889A1 (en) 1972-01-20
DE2034889B2 DE2034889B2 (de) 1980-01-24
DE2034889C3 true DE2034889C3 (de) 1980-09-25

Family

ID=27430827

Family Applications (1)

Application Number Title Priority Date Filing Date
DE2034889A Expired DE2034889C3 (de) 1968-12-30 1970-07-14 Monolithisch integrierte Speicherzelle

Country Status (1)

Country Link
DE (1) DE2034889C3 (de)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5040145A (en) * 1990-04-06 1991-08-13 International Business Machines Corporation Memory cell with active write load
US5020027A (en) * 1990-04-06 1991-05-28 International Business Machines Corporation Memory cell with active write load

Also Published As

Publication number Publication date
DE2034889B2 (de) 1980-01-24
DE2034889A1 (en) 1972-01-20

Similar Documents

Publication Publication Date Title
DE2307739C2 (de) Monolithisch integrierte Speicherzelle
DE2232189C3 (de) Monolithische, sowohl als Lese/Schreibspeicher als auch als Festwertspeicher betriebbare Speicheranordnung
DE3851099T2 (de) Erweiterbarer Schreib- und Lesespeicher mit Vielfach-Ein-Ausgabe-Einheit.
DE2723821A1 (de) Programmierbare logische anordnung
DE3941926A1 (de) Struktur fuer eine leseverstaerkeranordnung in einer halbleiterspeichereinrichtung
DE2621136C2 (de) Vorprogrammierter Halbleiterspeicher
DE2156805C3 (de) Monolithischer Halbleiterspeicher
DE102019133640B4 (de) Bitzelle, die eine bit-schreib-maskierungsfunktion unterstützt
DE1942559B2 (de) Speichereinrichtung fur Binann formation
DE2738678C3 (de) Monolithisch integrierte Speicherzelle
EP0162934B1 (de) Halbleiterspeicher
DE2429771A1 (de) Speichermatrix mit steuerbaren vierschichthalbleitern
EP0052669B1 (de) Mehrfach adressierbarer hochintegrierter Halbleiterspeicher
DE2034889C3 (de) Monolithisch integrierte Speicherzelle
EP0004871B1 (de) Monolithisch integrierte Halbleiteranordnung mit mindestens einer I2L-Struktur, Speicherzelle unter Verwendung einer derartigen Halbleiteranordnung sowie integrierte Speichermatrix unter Verwendung einer derartigen Speicherzelle
DE2216024C3 (de) Speicherzelle für Verschieberegister
DE2612666C2 (de) Integrierte, invertierende logische Schaltung
DE2518847C2 (de) Hochgeschwindigkeitszähler
DE2855342A1 (de) Speicherschaltung
DE1817498C3 (de) Monolithisch integrierte Speicherzelle
DE1912176C2 (de) Monolithische Speicherzelle
DE3215176A1 (de) Monolithisch integrierter koppelbaustein
DE3121562A1 (de) Programmierbare logische hochintegrierte schaltungsanordnung
DE2442773A1 (de) Integrierte master-slave-flipflopschaltung
DE2730344A1 (de) Integrierte gesteuerte halbleitergleichrichteranordnung

Legal Events

Date Code Title Description
C3 Grant after two publication steps (3rd publication)
8340 Patent of addition ceased/non-payment of fee of main patent