DE112015006006T5 - Halbleitervorrichtung und verfahren zum herstellen dieser - Google Patents

Halbleitervorrichtung und verfahren zum herstellen dieser Download PDF

Info

Publication number
DE112015006006T5
DE112015006006T5 DE112015006006.5T DE112015006006T DE112015006006T5 DE 112015006006 T5 DE112015006006 T5 DE 112015006006T5 DE 112015006006 T DE112015006006 T DE 112015006006T DE 112015006006 T5 DE112015006006 T5 DE 112015006006T5
Authority
DE
Germany
Prior art keywords
type
trench
layer
semiconductor substrate
base layer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
DE112015006006.5T
Other languages
English (en)
Inventor
Kenji Suzuki
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Publication of DE112015006006T5 publication Critical patent/DE112015006006T5/de
Withdrawn legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0607Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration
    • H01L29/0611Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices
    • H01L29/0615Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE]
    • H01L29/0619Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE] with a supplementary region doped oppositely to or in rectifying contact with the semiconductor containing or contacting region, e.g. guard rings with PN or Schottky junction
    • H01L29/0623Buried supplementary region, e.g. buried guard ring
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/402Field plates
    • H01L29/407Recessed field plates, e.g. trench field plates, buried field plates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/76Making of isolation regions between components
    • H01L21/761PN junctions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0607Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration
    • H01L29/0611Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices
    • H01L29/0615Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE]
    • H01L29/0619Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE] with a supplementary region doped oppositely to or in rectifying contact with the semiconductor containing or contacting region, e.g. guard rings with PN or Schottky junction
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0684Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape, relative sizes or dispositions of the semiconductor regions or junctions between the regions
    • H01L29/0692Surface layout
    • H01L29/0696Surface layout of cellular field-effect devices, e.g. multicellular DMOS transistors or IGBTs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/10Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/1095Body region, i.e. base region, of DMOS transistors or IGBTs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66234Bipolar junction transistors [BJT]
    • H01L29/66325Bipolar junction transistors [BJT] controlled by field-effect, e.g. insulated gate bipolar transistors [IGBT]
    • H01L29/66333Vertical insulated gate bipolar transistors
    • H01L29/66348Vertical insulated gate bipolar transistors with a recessed gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/70Bipolar devices
    • H01L29/72Transistor-type devices, i.e. able to continuously respond to applied control signals
    • H01L29/739Transistor-type devices, i.e. able to continuously respond to applied control signals controlled by field-effect, e.g. bipolar static induction transistors [BSIT]
    • H01L29/7393Insulated gate bipolar mode transistors, i.e. IGBT; IGT; COMFET
    • H01L29/7395Vertical transistors, e.g. vertical IGBT
    • H01L29/7396Vertical transistors, e.g. vertical IGBT with a non planar surface, e.g. with a non planar gate or with a trench or recess or pillar in the surface of the emitter, base or collector region for improving current density or short circuiting the emitter and base regions
    • H01L29/7397Vertical transistors, e.g. vertical IGBT with a non planar surface, e.g. with a non planar gate or with a trench or recess or pillar in the surface of the emitter, base or collector region for improving current density or short circuiting the emitter and base regions and a gate structure lying on a slanted or vertical surface or formed in a groove, e.g. trench gate IGBT

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Ceramic Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
  • Electrodes Of Semiconductors (AREA)

Abstract

Gräben (8, 9, 10) sind auf einer Seite einer Vorderfläche eines n-Typ-Halbleitersubstrats (3) gebildet und durchdringen eine p-Typ-Basisschicht (4) und eine n-Typ-Schicht (5). Ein Abstand zwischen dem Graben (8) und dem Graben (9) ist kleiner als ein Abstand zwischen dem Graben (9) und dem Graben (10). Die n-Typ-Emitterschicht (6) ist in einem Zellbereich zwischen dem Graben (8) und dem Graben (9) gebildet. Der p-Typ-Wannenbereich (11) ist in einem Dummy-Bereich zwischen dem Graben (9) und dem Graben (10) gebildet. Ein Außenflächenteil des n-Typ-Halbleitersubstrats (3) besteht in dem Dummy-Bereich nur aus einem p-Typ. Der p-Typ-Wannenbereich (11) ist tiefer als die Gräben (8, 9, 10).

Description

  • Gebiet der Erfindung
  • Die vorliegende Erfindung betrifft einen Aufbau eines Bipolartransistors mit isolierter Gate (IGBT) und ein Verfahren zum Herstellen davon.
  • Hintergrund der Erfindung
  • IGBTs werden in den technischen Gebieten von Mehrzweckinvertern und AC-Antriebselementen oder dergleichen unter dem Gesichtspunkt der Energieeinsparung für Leistungsmodule oder dergleichen für eine variable Geschwindigkeitssteuerung von Drehstrommotoren verwendet. Obwohl IGBTs eine Kompromissbeziehung zwischen Schaltverlust und AN-Spannung oder SOA (sicherem Arbeitsbereich) aufweisen, gibt es eine Nachfrage für Vorrichtungen, welche niedrige Schaltverluste, niedrige AN-Spannung und einen großen SOA aufweisen.
  • Ein großer Teil einer AN-Spannung wird an einem Widerstand aus einer dicken n-Typ-Driftschicht angelegt, welcher für das Aufrechterhalten einer Stehspannung erforderlich ist, und zum Verringern des Widerstands ist es wirksam, Löcher von der Rückfläche in der n-Driftschicht anzusammeln, Leitfähigkeitsänderung zu aktivieren und den Widerstand der n-Typ-Driftschicht zu verringern. Beispiele einer Vorrichtung mit einer verringerten AN-Spannung eines IGBT umfassen CSTBT (Graben-Gate-Bipolartransistor mit gespeicherten Trägern) und IEGT (durch Einspritzen verbesserter Gate-Transistor). In PTL 1 oder dergleichen ist ein Beispiel des CSTBT offenbart und in PTL 2 oder dergleichen ist ein Beispiel des IEGT offenbart.
  • Zitierliste
  • Patentliteratur
    • PTL 1: Japanische Patentanmeldung Nr. 3288218
    • PTL 2: Japanische Patentanmeldung Nr. 2950688
  • Kurzbeschreibung
  • Technisches Problem
  • Der CSTBT, welcher einer von Graben-IGBTs ist, weist eine unter einer p-Typ-Basisschicht angeordnete n+-Typ-Schicht auf. Einbauen der n+-Typ-Schicht ermöglicht, dass ein in einer n-Typ-Driftschicht und einer n+-Typ-Schicht gebildetes Diffusionspotential Löcher von der hinteren Fläche in der n-Typ-Driftschicht ansammelt und die AN-Spannung verringert. Wenn allerdings die Zellgröße steigt, steigt der Effekt der Trägeransammlung, fällt die AN-Spannung und das Merkmal wird verbessert, wohingegen ein Problem darin besteht, dass umgekehrt die Stehspannung fällt.
  • Die vorliegende Erfindung wurde ausgeführt, um die vorstehend beschriebenen Probleme zu lösen und es ist eine Aufgabe der vorliegenden Erfindung, eine Halbleitervorrichtung und ein Verfahren zum Herstellen dieser bereitzustellen, welche geeignet sind, eine Stehspannung zu verbessern, während eine niedrige AN-Spannung gesichert wird.
  • Lösung des Problems
  • Eine Halbleitervorrichtung gemäß der vorliegenden Erfindung weist auf: ein n-Typ-Halbleitersubstrat; eine p-Typ-Basisschicht, welche auf einer Seite der Vorderfläche des n-Typ-Halbleitersubstrats gebildet ist; eine n-Typ-Schicht, welche unter der p-Typ-Basisschicht auf der Seite der Vorderfläche des n-Typ-Halbleitersubstrats gebildet ist und eine größere Störstellenkonzentration aufweist, als das n-Typ-Halbleitersubstrat; eine n-Typ-Emitterschicht, welche auf der p-Typ-Basisschicht gebildet ist; einen ersten, einen zweiten und einen dritten Graben, welche auf der Seite der Vorderfläche des n-Typ-Halbleitersubstrats gebildet sind und durch die p-Typ-Basisschicht und die n-Typ-Schicht dringen; eine Graben-Gate-Elektrode, welche durch einen Isolierfilm in dem ersten Graben gebildet ist; eine Emitterelektrode, welche auf der p-Typ-Basisschicht und der n-Typ-Emitterschicht gebildet und jeweils mit der p-Typ-Basisschicht und der n-Typ-Emitterschicht elektrisch verbunden ist; eine p-Typ-Kollektorschicht, welche auf einer Seite einer Rückfläche des n-Typ-Halbleitersubstrats gebildet ist; eine mit der p-Typ-Kollektorschicht verbundene Kollektorelektrode; und einen p-Typ-Wannenbereich, welcher auf der Seite der Vorderfläche des n-Typ-Halbleitersubstrats gebildet ist, wobei ein Abstand zwischen dem ersten Graben und dem zweiten Graben kleiner als ein Abstand zwischen dem zweiten Graben und dem dritten Graben ist, die n-Typ-Emitterschicht in einem Zellbereich zwischen dem ersten Graben und dem zweiten Graben gebildet ist, der p-Typ-Wannenbereich in einem Dummy-Bereich zwischen dem zweiten Graben und dem dritten Graben gebildet ist, ein äußerstes Flächenteil des n-Typ-Halbleitersubstrats in dem Dummy-Bereich nur aus einem p-Typ besteht und der p-Typ-Wannenbereich tiefer als der erste, zweite und dritte Graben ist.
  • Vorteilhafte Wirkungen der Erfindung
  • In der vorliegenden Erfindung ist der p-Typ-Wannenbereich, welcher tiefer als die Gräben ist, in einem Bereich gebildet, welcher breiter als der MOS-Bereich ist. Folglich kann die Stehspannung bzw. „withstand voltage“ verbessert werden, während eine niedrige AN-Spannung gesichert wird.
  • Kurzbeschreibung der Zeichnungen
  • 1 ist eine Draufsicht, welche eine Halbleitervorrichtung gemäß einem ersten Ausführungsbeispiel der vorliegenden Erfindung darstellt.
  • 2 ist eine Querschnittsansicht, welche die Halbleitervorrichtung gemäß dem ersten Ausführungsbeispiel der vorliegenden Erfindung darstellt.
  • 3 ist eine vergrößerte Draufsicht eines Teils der Halbleitervorrichtung gemäß dem ersten Ausführungsbeispiel der vorliegenden Erfindung.
  • 4 ist eine Querschnittsansicht, welche das Verfahren zum Herstellen der Halbleitervorrichtung gemäß dem ersten Ausführungsbeispiel der vorliegenden Erfindung darstellt.
  • 5 ist eine Querschnittsansicht, welche das Verfahren zum Herstellen der Halbleitervorrichtung gemäß dem ersten Ausführungsbeispiel der vorliegenden Erfindung darstellt.
  • 6 ist eine Querschnittsansicht, welche das Verfahren zum Herstellen der Halbleitervorrichtung gemäß dem ersten Ausführungsbeispiel der vorliegenden Erfindung darstellt.
  • 7 ist eine Querschnittsansicht, welche das Verfahren zum Herstellen der Halbleitervorrichtung gemäß dem ersten Ausführungsbeispiel der vorliegenden Erfindung darstellt.
  • 8 ist eine Querschnittsansicht, welche das Verfahren zum Herstellen der Halbleitervorrichtung gemäß dem ersten Ausführungsbeispiel der vorliegenden Erfindung darstellt.
  • 9 ist eine Querschnittsansicht, welche das Verfahren zum Herstellen der Halbleitervorrichtung gemäß dem ersten Ausführungsbeispiel der vorliegenden Erfindung darstellt.
  • 10 ist eine Querschnittsansicht, welche das Verfahren zum Herstellen der Halbleitervorrichtung gemäß dem ersten Ausführungsbeispiel der vorliegenden Erfindung darstellt.
  • 11 ist eine Querschnittsansicht, welche eine Halbleitervorrichtung gemäß dem Vergleichsbeispiel darstellt.
  • 12 ist ein Diagramm, welches ein Verhältnis zwischen einer Zellgröße und einer AN-Spannung des in einer Vorrichtungssimulation untersuchten IGBT darstellt.
  • 13 ist ein Diagramm, welches ein Verhältnis zwischen einer Zellgröße und einer Stehspannung des in einer Vorrichtungssimulation untersuchten IGBT darstellt.
  • 14 ist ein Diagramm, welches eine Verteilung eines elektrischen Feldes des in einer Vorrichtungssimulation untersuchten IGBT gemäß dem Vergleichsbeispiel darstellt, wenn die Stehspannung aufrechterhalten wird.
  • 15 ist ein Diagramm, welches eine Verteilung eines elektrischen Feldes des in einer Vorrichtungssimulation untersuchten IGBT gemäß dem ersten Ausführungsbeispiel darstellt, wenn die Stehspannung aufrechterhalten wird.
  • 16 ist eine Querschnittsansicht, welche ein Verfahren zum Herstellen einer Halbleitervorrichtung gemäß einem zweiten Ausführungsbeispiel der vorliegenden Erfindung darstellt.
  • 17 ist eine Querschnittsansicht, welche eine Halbleitervorrichtung gemäß einem dritten Ausführungsbeispiel der vorliegenden Erfindung darstellt.
  • 18 ist eine Querschnittsansicht, welche eine Halbleitervorrichtung gemäß einem vierten Ausführungsbeispiel der vorliegenden Erfindung darstellt.
  • Beschreibung der Ausführungsbeispiele
  • Eine Halbleitervorrichtung und ein Verfahren zum Herstellen dieser gemäß den Ausführungsbeispielen der vorliegenden Erfindung werden mit Bezug auf die Zeichnungen beschrieben. Die gleichen Komponenten werden durch die gleichen Zeichen gekennzeichnet und die wiederholte Beschreibung dieser kann weggelassen werden.
  • Erstes Ausführungsbeispiel
  • 1 ist eine Draufsicht, welche eine Halbleitervorrichtung gemäß einem ersten Ausführungsbeispiel der vorliegenden Erfindung darstellt. Ein Abschlussbereich 2 zum Aufrechterhalten einer Stehspannung ist in einem Außenumfangsteil eines Transistorbereichs 1 eines IGBT gebildet. Wenn eine Spannung zwischen einem Emitter und einem Kollektor des IGBT angelegt wird, erstreckt sich im Abschlussbereich 2 eine Sperrschicht in eine seitliche Richtung, wodurch ein elektrisches Feld an dem Ende des Transistorbereichs 1 abgeschwächt wird.
  • 2 ist eine Querschnittsansicht, welche die Halbleitervorrichtung gemäß dem ersten Ausführungsbeispiel der vorliegenden Erfindung darstellt. In dem gesamten Transistorbereich 1, ausschließlich einem unwirksamen Bereich, wie etwa dem Abschlussbereich 2, ist eine p-Typ-Basisschicht 4 auf einer Seite einer Vorderfläche eines n-Typ-Halbleitersubstrats 3 gebildet und eine n+-Typ-Schicht 5 ist unter der p-Typ-Basisschicht 4 gebildet. Die n+-Typ-Schicht 5 weist eine höhere Störstellenkonzentration auf, als das n-Typ-Halbleitersubstrat 3. Eine n+-Typ-Emitterschicht 6 und eine p+-Typ-Kontaktschicht 7 sind auf der p-Typ-Basisschicht 4 gebildet. Gräben 8, 9 und 10 sind auf der Seite der Vorderfläche des n-Typ-Halbleitersubstrats 3 in dem Transistorbereich 1 so gebildet, dass sie die p-Typ-Basisschicht 4 und die n+-Typ-Schicht 5 penetrieren bzw. durchdringen. Ein p-Typ-Wannenbereich 11 ist auf der Seite der Vorderfläche des n-Typ-Halbleitersubstrats 3 gebildet.
  • Eine Graben-Gate-Elektrode 13 ist durch einen Isolierfilm 12 in den Gräben 8, 9 und 10 gebildet. Eine Emitterelektrode 14 ist auf der p-Typ-Basisschicht 4 und der n+-Typ-Emitterschicht 6 gebildet und ist mit diesen Schichten jeweils elektrisch verbunden. Ein Zwischenschicht-Isolierfilm 15 isoliert und trennt den p-Typ-Wannenbereich 11 von der Emitterelektrode 14. Eine n+-Typ-Pufferschicht 16 und eine p+-Kollektorschicht 17 sind auf der Seite der Rückfläche des n-Typ-Halbleitersubstrats 3 gebildet. Eine Kollektorelektrode 18 ist mit der p+-Typ-Kollektorschicht 17 verbunden.
  • Der Abstand zwischen dem Graben 8 und dem Graben 9 ist kleiner als der Abstand zwischen dem Graben 9 und dem Graben 10. Die n+-Typ-Emitterschicht 6 und die p+-Typ-Kontaktschicht 7 sind in einem schmaleren Zellbereich zwischen dem Graben 8 und dem Graben 9 gebildet, wodurch ein MOS-Transistorkanal gebildet wird. Der p-Typ-Wannenbereich 11 ist in einem breiteren Dummy-Bereich zwischen dem Graben 9 und dem Graben 10 gebildet. In dem Dummy-Bereich besteht der äußerste Flächenteil des n-Typ-Halbleitersubstrats 3 nur aus einem p-Typ-Typ. Der p-Typ-Wannenbereich 11 ist tiefer als die Gräben 8, 9 und 10. Allerdings ist der p-Typ-Wannenbereich 11 so angeordnet, dass er nicht das Merkmal des in dem schmaleren Bereich zwischen den Gräben gebildeten MOS-Transistors beeinflusst.
  • 3 ist eine vergrößerte Draufsicht eines Teils der Halbleitervorrichtung gemäß dem ersten Ausführungsbeispiel der vorliegenden Erfindung. Der p-Typ-Wannenbereich 11 ist bei einer Draufsicht senkrecht zur Vorderfläche des n-Typ-Halbleitersubstrats 3 in voneinander getrennten Bereichen mehrfach vorhanden und die p-Typ-Wannenbereiche 11 sind so miteinander verbunden, dass sie die Endabschnitte der Gräben 8, 9 und 10 umschließen.
  • Als nächstes wird ein Verfahren zum Herstellen der Halbleitervorrichtung gemäß den vorliegenden Ausführungsbeispielen beschrieben. 4 bis 10 sind Querschnittsansichten, welche das Verfahren zum Herstellen der Halbleitervorrichtung gemäß dem ersten Ausführungsbeispiel der vorliegenden Erfindung darstellen.
  • Zuerst wird, wie in 4 dargestellt, eine p-Typ-Störstelle wie etwa B in die Vorderfläche des n-Typ-Halbleitersubstrats 3 unter Verwendung einer Photo-Gravur-Verfahrenstechnik und einer Einspritztechnik eingespritzt, um die p-Typ-Wannenbereiche 11 in dem Transistorbereich 1 und dem Abschlussbereich 2 selektiv zu bilden. Da benötigt wird, dass der p-Typ-Wannenbereich 11 eine große Diffusionstiefe von 5 µm oder mehr aufweist, wird die Störstelle mit einer hohen Energie von 1 MeV oder mehr unter Verwendung eines MeV-Einspritzers eingespritzt, sodass eine Konzentrationsspitze in dem Substrat gebildet wird.
  • Daraufhin wird, wie in 5 dargestellt, eine p-Typ-Störstelle wie etwa B unter Verwendung der Photo-Gravur-Verfahrenstechnik und der Einspritztechnik in den gesamten Transistorbereich 1 eingespritzt, um die p-Typ-Basisschicht 4 zu bilden und eine n-Typ-Störstelle wie etwa P wird eingespritzt, um die n+-Typ-Schicht 5 zu bilden. Um die Herstellungskosten durch verringern der Anzahl der Schritte zu verringern, werden die p-Typ-Basisschicht 4 und die n+-Typ-Schicht 5 bevorzugt durch Einspritzen von Störstellen unter Verwendung einer einzigen Maske gebildet. Als nächstes wird, wie in 6 dargestellt, eine n-Typ-Störstelle wie etwa As selektiv eingespritzt, um die n+-Typ-Emitterschicht 6 zu bilden.
  • Als nächstes werden, wie in 7 dargestellt, die Gräben 8, 9 und 10, welche die p-Typ-Basisschicht 4 und die n+-Typ-Schicht 5 durchdringen, durch Trockenätzen in der Seite der Vorderfläche des n-Typ-Halbleitersubstrats 3 gebildet. Durch CVD oder dergleichen wird dotiertes Polysilizium in den Gräben 8, 9 und 10 über den Isolierfilm 12 eingebettet, um die Graben-Gate-Elektrode 13 zu bilden.
  • Als nächstes wird, wie in 8 dargestellt, eine p-Typ-Störstelle wie etwa B eingespritzt und die p+-Typ-Kontaktschicht 7 wird selektiv gebildet. Nach dem Bilden des Zwischenschicht-Isolierfilms 15 wird als nächstes, wie in 9 dargestellt, ein Kontaktmuster gebildet. Als nächstes wird, wie in 10 dargestellt, die Emitterelektrode 14 unter Verwendung von Al oder AlSi oder dergleichen selektiv gebildet. Danach wird das n-Typ-Halbleitersubstrat 3 von der Rückfläche geerdet, sodass eine erwünschte Dicke erreicht wird und die n+-Typ-Pufferschicht 16 und die p+-Typ-Kollektorschicht 17 werden durch Einspritzen oder Aktivierungsglühen gebildet, um schließlich die Kollektorelektrode 18 zu bilden.
  • Als nächstes werden Auswirkungen dem vorliegenden Ausführungsbeispiel im Vergleich zu einem Vergleichsbeispiel beschrieben. 11 ist eine Querschnittsansicht, welche eine Halbleitervorrichtung gemäß dem Vergleichsbeispiel darstellt. In dem Vergleichsbeispiel ist kein p-Typ-Wannenbereich 11 vorhanden. 12 ist ein Diagramm, welches ein Verhältnis zwischen einer Zellgröße und einer AN-Spannung des in einer Vorrichtungssimulation untersuchten IGBT darstellt. 13 ist ein Diagramm, welches ein Verhältnis zwischen einer Zellgröße und einer Stehspannung des in einer Vorrichtungssimulation untersuchten IGBT darstellt. 14 ist ein Diagramm, welches eine Verteilung eines elektrischen Feldes des in einer Vorrichtungssimulation untersuchten IGBT gemäß dem Vergleichsbeispiel darstellt, wenn die Stehspannung aufrechterhalten wird. 15 ist ein Diagramm, welches eine Verteilung eines elektrischen Feldes des in einer Vorrichtungssimulation untersuchten IGBT gemäß dem ersten Ausführungsbeispiel darstellt, wenn die Stehspannung aufrechterhalten wird.
  • Wenn in dem Vergleichsbeispiel die Zellgröße steigt, steigt ein Effekt der Trägeransammlung, fällt die AN-Spannung und wird das Merkmal verbessert, wohingegen umgekehrt die Stehspannung fällt. Ursachen dafür werden mit Bezug auf 14 beschrieben. Wie in 14 von einer Punktlinie umschlossen dargestellt, wird außer am Graben-Gate 9 ein starkes elektrisches Feld in einem Übergang zwischen der p-Typ-Basisschicht 4 und der n+-Typ-Schicht 5 beobachtet. Aus diesem Grund nimmt das elektrische Feld zwischen den Gräben zu und fällt die Stehspannung, wenn die Zellgröße zunimmt.
  • Andererseits ist gemäß dem vorliegenden Ausführungsbeispiel der p-Typ-Wannenbereich 11, welcher tiefer als die Gräben ist, in einem Dummy-Bereich gebildet, der breiter als der Zellbereich ist. Wie in 15 dargestellt, schwächt das Vorhandensein des p-Typ-Wannenbereichs 11, im Vergleich zum Vergleichsbeispiel in 14, die Konzentration des elektrischen Feldes zwischen den Gräben. Aus diesem Grund kann, wie in 12 und 13 dargestellt, die Stehspannung verbessert werden, während eine niedrige AN-Spannung gesichert wird, auch wenn die Zellgröße zunimmt.
  • Der Zwischenschicht-Isolierfilm 15 isoliert und trennt den p-Typ-Wannenbereich 11 von der Emitterelektrode 14, wodurch Auslasspfade für Löcher geschlossen werden. Dies erleichtert das Ansammeln von Trägern in dem n-Typ-Halbleitersubstrat 3 in einem AN-Zustand und kann dadurch die AN-Spannung verringern.
  • Des Weiteren umschließen die p-Typ-Wannenbereiche 11 die Endabschnitte der Gräben 8, 9 und 10 und dadurch schwächen sie das elektrische Feld an den Grabenböden der Endabschnitte ab und können daher die Stehspannung verbessern.
  • Bevor die Gräben 8, 9 und 10 gebildet werden, werden die p-Typ-Wannenbereiche 11, die p-Typ-Basisschicht 4 und die n+-Typ-Schicht 5 in dieser Reihenfolge gebildet. Daher kann das Merkmal dadurch stabilisiert werden, dass die p-Typ-Wannenbereiche 11, welche Diffusionsschichten tiefer Träger sind, als erstes gebildet werden.
  • Des Weiteren werden der p-Typ-Wannenbereich 11, welcher in dem Abschlussbereich 2 den Transistorbereich 1 umschließend angeordnet ist und der p-Typ-Wannenbereich 11 zwischen dem Graben 9 und dem Graben 10 in dem gleichen Prozess gebildet. Es ist daher möglich, die Herstellungskosten durch Verringern der Anzahl von Schritten zu verringern.
  • Des Weiteren, da es möglich ist, eine Wärmebehandlungsdauer dadurch zu verringern, dass zum Bilden des p-Typ-Wannenbereichs 11 eine Störstelle mit einer vergrößerten Spanne an Ionen und mit einer hohen Energie von 1 MeV oder mehr eingespritzt wird, ist es möglich, die seitliche Diffusion des p-Typ-Wannenbereichs 11 zu verringern.
  • Zweites Ausführungsbeispiel
  • 16 ist eine Querschnittsansicht, welche ein Verfahren zum Herstellen einer Halbleitervorrichtung gemäß einem zweiten Ausführungsbeispiel der vorliegenden Erfindung darstellt. In dem vorliegenden Ausführungsbeispiel ist ein konkaver Abschnitt 19 auf einer Vorderfläche des n-Typ-Halbleitersubstrats 3 durch Ätzen gebildet. Der p-Typ-Wannenbereich 11 wird dadurch gebildet, dass die Störstelle in einen Teil eingespritzt wird, in welchem der konkave Abschnitt 19 gebildet ist.
  • Durch Bilden des konkaven Abschnitts 19 auf der Vorderfläche des n-Typ-Halbleitersubstrats 3 ist es möglich, den p-Typ-Wannenbereich 11 mit Tiefe zu bilden und dadurch die Stehspannung zu verbessern.
  • Da eine Wärmebehandlungsdauer, in welcher eine erwünschte Tiefe ausgehend von der Vorderfläche erhalten wird, um einen Betrag entsprechend der Bildung des konkaven Abschnitts 19 verringert werden kann, ist es ferner möglich, die seitliche Diffusion des p-Typ-Wannenbereichs 11 zu verringern. Da die Störstelle, auch wenn in einem Photo-Gravur-Verfahren des p-Typ-Wannenbereichs 11 und der Gräben oder dergleichen Herstellungsvariationen vorkommen, kaum zum schmalen MOS-Transistor-Bereich diffundiert ist, ist es möglich, Variationen der elektrischen Transistoreigenschaften zu beschränken.
  • Drittes Ausführungsbeispiel
  • 17 ist eine Querschnittsansicht, welche eine Halbleitervorrichtung gemäß einem dritten Ausführungsbeispiel der vorliegenden Erfindung darstellt. Die n+-Typ-Emitterschichten 6 sind auf beiden Seiten des Grabens 8 gebildet und die Emitterelektrode 14 ist mit der p-Typ-Basisschicht 4 und der n+-Typ-Emitterschicht 6 auf beiden Seiten des Grabens 8 elektrisch verbunden. Da eine von einer Gate-Kollektor-Kapazität bestimmte Rückwirkungskapazität um mehr als in dem ersten Ausführungsbeispiel verringert werden kann, nimmt eine Schaltgeschwindigkeit zu und dadurch ist es möglich, Schaltverluste zu verringern.
  • Des Weiteren ist eine Dummy-Graben-Gate-Elektrode 21 in den Gräben 9 und 10 durch einen Isolierfilm 20 gebildet und mit der Emitterelektrode 14 elektrisch verbunden. Da der Zellbereich durch die Dummy-Graben-Gate-Elektrode 21 von einem Dummy-Bereich getrennt ist, der die Stehspannung aufrechterhält, ist es möglich, den Betrieb des Transistors zu stabilisieren.
  • Viertes Ausführungsbeispiel
  • 18 ist eine Querschnittsansicht, welche eine Halbleitervorrichtung gemäß einem vierten Ausführungsbeispiel der vorliegenden Erfindung darstellt. Der Zwischenschicht-Isolierfilm 15 ist mit Öffnungen vorgesehen und der p-Typ-Wannenbereich 11 ist mit der Emitterelektrode 14 elektrisch verbunden.
  • Hierin wird in einer Übergangsituation, wie etwa, wenn ein IGBT geschaltet wird, durch den Betrieb eines npn-Transistors, welcher aus der n+-Typ-Emitterschicht 6, der p-Typ-Basisschicht 4 und dem n-Typ-Halbleitersubstrat 3 auf der Vorderfläche gebildet ist, einen Latch-Up-Effekt erzeugt. Um einen solchen Betrieb zu verhindern, ist es wirksam, einen von der Rückfläche in die p-Typ-Basisschicht 4 direkt unterhalb der n+-Typ-Emitterschicht 6 fließenden Lochstrom zu verringern.
  • Wie in dem vorliegenden Ausführungsbeispiel ist somit der p-Typ-Wannenbereich 11 mit der Emitterelektrode 14 verbunden und ein Lochstrom fließt demnach nicht zur Seite des MOS-Transistors, sondern zur Seite des p-Typ-Wannenbereichs 11. Obwohl dies verursacht, dass die AN-Spannung zunimmt, wird der Latch-Up-Widerstand verbessert.
  • Des Weiteren weist der p-Typ-Wannenbereich 11 bevorzugt eine höhere Störstellenkonzentration auf, als die p-Typ-Basisschicht 4. Dies vereinfacht das Fließen des Lochstroms in den p-Typ-Wannenbereich 11 mit niedrigem Widerstand und verbessert dadurch weiter den Latch-Up-Widerstand.
  • Es sei angemerkt, dass das Halbleitersubstrat nicht darauf beschränkt ist, aus Silizium gebildet zu sein, sondern kann aus einem Halbleiter mit großer Bandlücke gebildet sein, welcher eine größere Bandlücke als Silizium aufweist. Beispiele von Halbleitern mit großer Bandlücke umfassen Siliziumcarbid, Galliumnitrid-basiertes Material oder Diamant. Die aus einem solchen Halbleiter mit großer Bandlücke gebildete Halbleitervorrichtung weist eine hohe Stehspannung und eine hohe zulässige Stromdichte auf und kann deshalb verkleinert werden. Die Verwendung dieser verkleinerten Halbleitervorrichtung erlaubt ebenfalls das Verkleinern eines Halbleitermoduls, in welchem eine solche Vorrichtung eingebaut ist. Da die Halbleitervorrichtung einen hohen Wärmewiderstand aufweist, ist es des Weiteren möglich, Kühlrippen ihres Kühlkörpers zu verkleinern, ein Luftkühlsystem anstelle eines Wasserkühlsystems anzuwenden und weiter das Halbleitermodul zu verkleinern. Des Weiteren weist die Vorrichtung einen niedrigen Leistungsverlust und eine hohe Effizienz auf und deshalb ist es möglich, ein effizienteres Halbleitermodul bereitzustellen.
  • Bezugszeichenliste
  • 1
    Transistorbereich;
    2
    Abschlussbereich;
    3
    n-Typ-Halbleitersubstrat;
    4
    p-Typ-Basisschicht;
    5
    n+-Typ-Schicht;
    6
    n+-Typ-Emitterschicht;
    8, 9, 10
    Graben;
    11
    p-Typ-Wannenbereich;
    12, 20
    Isolierfilm;
    13
    Graben-Gate-Elektrode;
    14
    Emitterelektrode;
    15
    Zwischenschicht-Isolierfilm;
    17
    p+-TypKollektorschicht;
    18
    Kollektorelektrode;
    19
    konkaver Abschnitt;
    21
    Dummy-Graben-Gate-Elektrode

Claims (13)

  1. Halbleitervorrichtung, aufweisend ein n-Typ-Halbleitersubstrat; eine p-Typ-Basisschicht, welche auf einer Seite einer Vorderfläche des n-Typ-Halbleitersubstrats gebildet ist; eine n-Typ-Schicht, welche unter der p-Typ-Basisschicht auf der Seite der Vorderfläche des n-Typ-Halbleitersubstrats gebildet ist und eine größere Störstellenkonzentration aufweist, als das n-Typ-Halbleitersubstrat; eine n-Typ-Emitterschicht, welche auf der p-Typ-Basisschicht gebildet ist; erste, zweite und dritte Gräben, welche auf der Seite der Vorderfläche des n-Typ-Halbleitersubstrats gebildet sind und die p-Typ-Basisschicht und die n-Typ-Schicht durchdringen; eine Graben-Gate-Elektrode, welche durch einen Isolierfilm in dem ersten Graben gebildet ist; eine Emitterelektrode, welche auf der p-Typ-Basisschicht und der n-Typ-Emitterschicht gebildet und jeweils mit der p-Typ-Basisschicht und der n-Typ-Emitterschicht elektrisch verbunden ist; eine p-Typ-Kollektorschicht, welche auf einer Seite einer Rückfläche des n-Typ-Halbleitersubstrats gebildet ist; eine mit der p-Typ-Kollektorschicht verbundene Kollektorelektrode; und einen p-Typ-Wannenbereich, welcher auf der Seite der Vorderfläche des n-Typ-Halbleitersubstrats gebildet ist, wobei ein Abstand zwischen dem ersten Graben und dem zweiten Graben kleiner als ein Abstand zwischen dem zweiten Graben und dem dritten Graben ist, die n-Typ-Emitterschicht in einem Zellbereich zwischen dem ersten Graben und dem zweiten Graben gebildet ist, der p-Typ-Wannenbereich in einem Dummy-Bereich zwischen dem zweiten Graben und dem dritten Graben gebildet ist, ein äußerstes Flächenteil des n-Typ-Halbleitersubstrats in dem Dummy-Bereich nur aus einem p-Typ besteht, und der p-Typ-Wannenbereich tiefer als der erste, zweite und dritte Graben ist;
  2. Halbleitervorrichtung nach Anspruch 1, wobei der p-Typ-Wannenbereich bei einer Draufsicht senkrecht zur Vorderfläche des n-Typ-Halbleitersubstrats in voneinander getrennten Bereichen mehrfach vorhanden ist und die p-Typ-Wannenbereiche miteinander verbunden sind, um die Endabschnitte des ersten, zweiten und dritten Grabens zu umschließen.
  3. Halbleitervorrichtung nach Anspruch 1 oder 2, wobei die n-Typ-Emitterschicht auf beiden Seiten des ersten Grabens gebildet ist und die Emitterelektrode mit der p-Typ-Basisschicht und der n-Typ-Emitterschicht auf beiden Seiten des ersten Grabens elektrisch verbunden ist.
  4. Halbleitervorrichtung nach einem der Ansprüche 1 bis 3, ferner aufweisend eine Dummy-Graben-Gate-Elektrode, welche in dem zweiten und dem dritten Graben durch einen Isolierfilm gebildet ist und mit der Emitterelektrode elektrisch verbunden ist.
  5. Halbleitervorrichtung nach einem der Ansprüche 1 bis 4, ferner ausweisend einen Zwischenschicht-Isolierfilm, welcher den p-Typ-Wannenbereich von der Emitterelektrode isoliert und trennt.
  6. Halbleitervorrichtung nach einem der Ansprüche 1 bis 4, wobei der p-Typ-Wannenbereich mit der Emitterelektrode elektrisch verbunden ist.
  7. Halbleitervorrichtung nach Anspruch 6, wobei der p-Typ-Wannenbereich eine höhere Störstellenkonzentration aufweist, als die p-Typ-Basisschicht.
  8. Herstellungsverfahren für eine Halbleitervorrichtung, aufweisend Bilden einer p-Typ-Basisschicht auf einer Seite einer Vorderfläche eines n-Typ-Halbleitersubstrats; Bilden einer n-Typ-Schicht unter der p-Typ-Basisschicht auf der Seite der Vorderfläche des n-Typ-Halbleitersubstrats, wobei die n-Typ-Schicht eine höhere Störstellenkonzentration aufweist, als das n-Typ-Halbleitersubstrat; Bilden einer n-Typ-Emitterschicht auf der p-Typ-Basisschicht; Bilden eines ersten, zweiten und dritten Grabens auf der Seite der Vorderfläche des n-Typ-Halbleitersubstrats, wobei der erste, zweite und dritte Graben die p-Typ-Basisschicht und die n-Typ-Schicht penetrieren; Bilden einer Graben-Gate-Elektrode in dem ersten Graben durch einen Isolierfilm; Bilden einer Emitterelektrode auf der p-Typ-Basisschicht und der n-Typ-Emitterschicht, wobei die Emitterelektrode jeweils mit der p-Typ-Basisschicht und der n-Typ-Emitterschicht elektrisch verbunden ist; Bilden einer p-Typ-Kollektorschicht auf einer Seite einer Rückfläche des n-Typ-Halbleitersubstrats; Bilden einer Kollektorelektrode, welche mit der p-Typ-Kollektorschicht verbunden ist; und Bilden eines p-Typ-Wannenbereichs auf der Seite der Vorderfläche des n-Typ-Halbleitersubstrats, wobei ein Abstand zwischen dem ersten Graben und dem zweiten Graben kleiner als ein Abstand zwischen dem zweiten Graben und dem dritten Graben ist, die n-Typ-Emitterschicht in einem Zellbereich zwischen dem ersten Graben und dem zweiten Graben gebildet ist, der p-Typ-Wannenbereich in einem Dummy-Bereich zwischen dem zweiten Graben und dem dritten Graben gebildet ist, ein äußerstes Flächenteil des n-Typ-Halbleitersubstrats in dem Dummy-Bereich nur aus einem p-Typ besteht, und der p-Typ-Wannenbereich tiefer als der erste, zweite und dritte Graben ist.
  9. Herstellungsverfahren für eine Halbleitervorrichtung nach Anspruch 8, aufweisend: Bilden eines konkaven Abschnitts auf der Vorderfläche des n-Typ-Halbleitersubstrats durch Ätzen; und Bilden des p-Typ-Wannenbereichs durch Einspritzen einer Störstelle in einen Teil des n-Typ-Halbleitersubstrats, in welchem der konkave Abschnitt gebildet ist.
  10. Herstellungsverfahren für eine Halbleitervorrichtung nach Anspruch 8 oder 9, wobei der p-Typ-Wannenbereich, die p-Typ-Basisschicht und die n-Typ-Schicht in dieser Reihenfolge gebildet werden, bevor der erste, zweite und dritte Graben gebildet werden.
  11. Herstellungsverfahren für eine Halbleitervorrichtung nach einem der Ansprüche 8 bis 10, wobei die p-Typ-Basisschicht und die n-Typ-Schicht durch Einspritzen von Störstellen unter Verwendung einer einzigen Maske gebildet werden.
  12. Herstellungsverfahren für eine Halbleitervorrichtung nach einem der Ansprüche 8 bis 11, wobei der p-Typ-Wannenbereich in einem Abschlussbereich, welcher einen Transistorbereich und den p-Typ-Wannenbereich zwischen dem zweiten Graben und dem dritten Graben umschließend angeordnet ist, in dem gleichen Prozess gebildet werden.
  13. Herstellungsverfahren für eine Halbleitervorrichtung nach einem der Ansprüche 8 bis 12, wobei eine Störstelle mit einer Energie von 1 MeV oder mehr zum Bilden des p-Typ-Wannenbereichs eingespritzt wird.
DE112015006006.5T 2015-01-14 2015-01-14 Halbleitervorrichtung und verfahren zum herstellen dieser Withdrawn DE112015006006T5 (de)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/JP2015/050799 WO2016113865A1 (ja) 2015-01-14 2015-01-14 半導体装置及びその製造方法

Publications (1)

Publication Number Publication Date
DE112015006006T5 true DE112015006006T5 (de) 2017-10-26

Family

ID=56405428

Family Applications (1)

Application Number Title Priority Date Filing Date
DE112015006006.5T Withdrawn DE112015006006T5 (de) 2015-01-14 2015-01-14 Halbleitervorrichtung und verfahren zum herstellen dieser

Country Status (5)

Country Link
US (1) US20170309704A1 (de)
JP (1) JPWO2016113865A1 (de)
CN (1) CN107534053A (de)
DE (1) DE112015006006T5 (de)
WO (1) WO2016113865A1 (de)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107958906B (zh) * 2016-10-14 2023-06-23 富士电机株式会社 半导体装置
EP3471147B1 (de) * 2017-10-10 2020-08-05 ABB Power Grids Switzerland AG Bipolarer transistor mit isoliertem gate
JP7143085B2 (ja) * 2018-01-31 2022-09-28 三菱電機株式会社 半導体装置、電力変換装置及び半導体装置の製造方法
JP6996461B2 (ja) * 2018-09-11 2022-01-17 株式会社デンソー 半導体装置
CN110265300B (zh) * 2019-06-18 2022-11-08 龙腾半导体股份有限公司 增强微元胞结构igbt短路能力的方法
CN117637831A (zh) * 2023-11-20 2024-03-01 海信家电集团股份有限公司 半导体装置和半导体装置的制造方法

Family Cites Families (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3288218B2 (ja) * 1995-03-14 2002-06-04 三菱電機株式会社 絶縁ゲート型半導体装置およびその製造方法
US6049108A (en) * 1995-06-02 2000-04-11 Siliconix Incorporated Trench-gated MOSFET with bidirectional voltage clamping
JPH10321848A (ja) * 1997-05-22 1998-12-04 Nissan Motor Co Ltd 半導体装置の製造方法
JP3400348B2 (ja) * 1998-05-19 2003-04-28 株式会社東芝 絶縁ゲート型半導体装置
JP4310017B2 (ja) * 1999-02-17 2009-08-05 株式会社日立製作所 半導体装置及び電力変換装置
KR100745557B1 (ko) * 1999-02-17 2007-08-02 가부시키가이샤 히타치세이사쿠쇼 Igbt 및 전력변환 장치
JP3927111B2 (ja) * 2002-10-31 2007-06-06 株式会社東芝 電力用半導体装置
JP4575713B2 (ja) * 2004-05-31 2010-11-04 三菱電機株式会社 絶縁ゲート型半導体装置
US20080203535A1 (en) * 2007-02-27 2008-08-28 Masaaki Noda Semiconductor device
JP2008227251A (ja) * 2007-03-14 2008-09-25 Mitsubishi Electric Corp 絶縁ゲート型トランジスタ
JP4644730B2 (ja) * 2008-08-12 2011-03-02 株式会社日立製作所 半導体装置及びそれを用いた電力変換装置
JP5423018B2 (ja) * 2009-02-02 2014-02-19 三菱電機株式会社 半導体装置
JP5488691B2 (ja) * 2010-03-09 2014-05-14 富士電機株式会社 半導体装置
JP2011204935A (ja) * 2010-03-26 2011-10-13 Mitsubishi Electric Corp 半導体装置とその製造方法
JP5287835B2 (ja) * 2010-04-22 2013-09-11 株式会社デンソー 半導体装置
JP5789928B2 (ja) * 2010-08-02 2015-10-07 富士電機株式会社 Mos型半導体装置およびその製造方法
JP2014132600A (ja) * 2011-04-12 2014-07-17 Renesas Electronics Corp 半導体装置
WO2013004829A1 (en) * 2011-07-07 2013-01-10 Abb Technology Ag Insulated gate bipolar transistor
JP6190206B2 (ja) * 2012-08-21 2017-08-30 ローム株式会社 半導体装置

Also Published As

Publication number Publication date
US20170309704A1 (en) 2017-10-26
CN107534053A (zh) 2018-01-02
WO2016113865A1 (ja) 2016-07-21
JPWO2016113865A1 (ja) 2017-07-13

Similar Documents

Publication Publication Date Title
DE112016003510B4 (de) HALBLEITERVORRlCHTUNG UND VERFAHREN ZUR HERSTELLUNG EINER HALBLEITERVORRICHTUNG
DE102015221061B4 (de) Halbleitervorrichtung
DE102007024113B4 (de) Halbleitervorrichtung mit isoliertem Gate und Verfahren zur Herstellung derselben
DE102008000660B4 (de) Siliziumkarbid-Halbleitervorrichtung
DE69034136T2 (de) Bipolarer transistor mit isolierter steuerelektrode
DE112017000441B4 (de) Halbleiterbauteil
DE102005042048B4 (de) Halbleiterbauteil mit isolierter Steuerelektrode
DE69628633T2 (de) Halbleiteranordnung mit isoliertem Gate und Verfahren zur Herstellung
DE102008040892B4 (de) Halbleitervorrichtung mit einer Diode und einem IGBT
DE102008023519B4 (de) Halbleiterbauteil mit isolierter Steuerelektrode und Verfahren zu seiner Herstellung
DE4319071C2 (de) Halbleitervorrichtung und Verfahren zur Herstellung derselben
DE112014006289B4 (de) Leistungshalbleitervorrichtung
DE112015006006T5 (de) Halbleitervorrichtung und verfahren zum herstellen dieser
DE112014006762B4 (de) Siliciumcarbid-Halbleiteranordnung
DE112015004439T5 (de) Halbleitervorrichtung
DE112014006296T5 (de) Leistungshalbleitervorrichtung
DE112016007257B4 (de) Siliziumcarbid-Halbleitervorrichtung
DE10112463A1 (de) SJ-Halbleiterbauelement und Verfahren zu dessen Herstellung
DE112016006255T5 (de) Halbleitervorrichtung
DE10106006A1 (de) SJ-Halbleiterbauelement und Verfahren zu dessen Herstellung
DE112013004146T5 (de) Halbleitervorrichtung
DE112015006812B4 (de) Halbleitervorrichtung
DE112014006692B4 (de) Halbleiteranordnung
DE19722441C2 (de) IGBT mit Grabengatestruktur und Verfahren zu seiner Herstellung
DE112012000954T5 (de) Leistungshalbleiterbauelement und Verfahren zum Herstellen eines derartigen Leistungshalbleiterbauelements

Legal Events

Date Code Title Description
R012 Request for examination validly filed
R119 Application deemed withdrawn, or ip right lapsed, due to non-payment of renewal fee