DE112007000175T5 - Feldeffekttransistor - Google Patents
Feldeffekttransistor Download PDFInfo
- Publication number
- DE112007000175T5 DE112007000175T5 DE112007000175T DE112007000175T DE112007000175T5 DE 112007000175 T5 DE112007000175 T5 DE 112007000175T5 DE 112007000175 T DE112007000175 T DE 112007000175T DE 112007000175 T DE112007000175 T DE 112007000175T DE 112007000175 T5 DE112007000175 T5 DE 112007000175T5
- Authority
- DE
- Germany
- Prior art keywords
- electrode
- pad
- drain
- source
- gate
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 230000005669 field effect Effects 0.000 title claims abstract description 23
- 239000000758 substrate Substances 0.000 claims abstract description 16
- 239000004065 semiconductor Substances 0.000 claims abstract description 15
- 150000001875 compounds Chemical class 0.000 claims abstract description 10
- 229910001218 Gallium arsenide Inorganic materials 0.000 claims description 5
- 239000002184 metal Substances 0.000 description 6
- 238000002161 passivation Methods 0.000 description 4
- 230000008602 contraction Effects 0.000 description 3
- 230000006866 deterioration Effects 0.000 description 3
- 230000002411 adverse Effects 0.000 description 2
- 239000012141 concentrate Substances 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 230000015572 biosynthetic process Effects 0.000 description 1
- 239000011248 coating agent Substances 0.000 description 1
- 238000000576 coating method Methods 0.000 description 1
- 230000005284 excitation Effects 0.000 description 1
- 238000005468 ion implantation Methods 0.000 description 1
- 238000002955 isolation Methods 0.000 description 1
- 239000000463 material Substances 0.000 description 1
- 229910044991 metal oxide Inorganic materials 0.000 description 1
- 150000004706 metal oxides Chemical class 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 238000007747 plating Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/482—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of lead-in layers inseparably applied to the semiconductor body
- H01L23/4821—Bridge structure with air gap
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/482—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of lead-in layers inseparably applied to the semiconductor body
- H01L23/4824—Pads with extended contours, e.g. grid structure, branch structure, finger structure
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/12—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
- H01L29/20—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only AIIIBV compounds
- H01L29/2003—Nitride compounds
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/41—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
- H01L29/417—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions carrying the current to be rectified, amplified or switched
- H01L29/41725—Source or drain electrodes for field effect devices
- H01L29/41758—Source or drain electrodes for field effect devices for lateral devices with structured layout for source or drain region, i.e. the source or drain region having cellular, interdigitated or ring structure or being curved or angular
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/41—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
- H01L29/423—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
- H01L29/42312—Gate electrodes for field effect devices
- H01L29/42316—Gate electrodes for field effect devices for field-effect transistors
- H01L29/4232—Gate electrodes for field effect devices for field-effect transistors with insulated gate
- H01L29/42372—Gate electrodes for field effect devices for field-effect transistors with insulated gate characterised by the conducting layer, e.g. the length, the sectional shape or the lay-out
- H01L29/4238—Gate electrodes for field effect devices for field-effect transistors with insulated gate characterised by the conducting layer, e.g. the length, the sectional shape or the lay-out characterised by the surface lay-out
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/778—Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface
- H01L29/7786—Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface with direct single heterostructure, i.e. with wide bandgap layer formed on top of active layer, e.g. direct single heterostructure MIS-like HEMT
- H01L29/7787—Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface with direct single heterostructure, i.e. with wide bandgap layer formed on top of active layer, e.g. direct single heterostructure MIS-like HEMT with wide bandgap charge-carrier supplying layer, e.g. direct single heterostructure MODFET
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/12—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
- H01L29/16—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table
- H01L29/1608—Silicon carbide
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/0002—Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/13—Discrete devices, e.g. 3 terminal devices
- H01L2924/1304—Transistor
- H01L2924/1306—Field-effect transistor [FET]
- H01L2924/13063—Metal-Semiconductor Field-Effect Transistor [MESFET]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/13—Discrete devices, e.g. 3 terminal devices
- H01L2924/1304—Transistor
- H01L2924/1306—Field-effect transistor [FET]
- H01L2924/13091—Metal-Oxide-Semiconductor Field-Effect Transistor [MOSFET]
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Ceramic Engineering (AREA)
- Junction Field-Effect Transistors (AREA)
Abstract
Ein
Feldeffekttransistor, umfassend:
einen Kanalbereich, erstellt auf einem Verbindungs-Halbleitersubstrat;
eine Gate-Elektrode, erstellt auf dem Kanalbereich;
eine Source-Elektrode und eine Drain-Elektrode, alternierend angeordnet auf dem Kanalbereich mit einer Gate-Elektrode zwischen der Source-Elektrode und der Drain-Elektrode;
ein mit einer externen Schaltung zu verbindendes Bonding-Pad bzw. Kontaktierflecken; und
eine Luftbrücke, verbunden mit dem Bonding-Pad, wobei die Luftbrücke einen Elektrodenkontaktanschluss aufweist, der zu verbinden ist mit der Source-Elektrode oder der Drain-Elektrode, und eine Antennenkreisleitung zum Verbinden des Elektrodenkontaktanschlusses mit einem Kontaktanschluss des Pads, wobei die Querschnittsfläche des Elektrodenkontaktanschlusses der Breite nach gleich ist oder geringer als die der Antennenkreisleitung.
einen Kanalbereich, erstellt auf einem Verbindungs-Halbleitersubstrat;
eine Gate-Elektrode, erstellt auf dem Kanalbereich;
eine Source-Elektrode und eine Drain-Elektrode, alternierend angeordnet auf dem Kanalbereich mit einer Gate-Elektrode zwischen der Source-Elektrode und der Drain-Elektrode;
ein mit einer externen Schaltung zu verbindendes Bonding-Pad bzw. Kontaktierflecken; und
eine Luftbrücke, verbunden mit dem Bonding-Pad, wobei die Luftbrücke einen Elektrodenkontaktanschluss aufweist, der zu verbinden ist mit der Source-Elektrode oder der Drain-Elektrode, und eine Antennenkreisleitung zum Verbinden des Elektrodenkontaktanschlusses mit einem Kontaktanschluss des Pads, wobei die Querschnittsfläche des Elektrodenkontaktanschlusses der Breite nach gleich ist oder geringer als die der Antennenkreisleitung.
Description
- TECHNISCHES GEBIET
- Die vorliegende Erfindung betrifft einen Feldeffekttransistor, beispielsweise eines Mehrfingertyps.
- STAND DER TECHNIK
- In den letzten Jahren wird bei einem erstaunlichem Fortschritt von Invertiererschaltungen und Schaltgeräten in der Leistungsfähigkeit ferner eine Verbesserung in den Hochfrequenzeigenschaften und Verlässlichkeit benötigt für einen Feldeffekttransistor, hier im Folgenden bezeichnet als FET.
- Deshalb wird beispielsweise ein Mehrfinger-FET bzw. Multifinger-FET verwendet mit einer Gate-Schaltungsleitung, hergestellt parallel zu einem Kanalbereich, verbunden mit einer Vielzahl von Gate-Finger, die derart hergestellt werden, dass sie über den Kanalbereich gehen, und einer Source-Schaltungsleitung oder Drain-Schaltungsleitung zum Verbinden eines Bonding-Pads bzw. Kontaktierfleckens mit einer Source-Elektrode oder einer Drain-Elektrode, die auf dem Kanalbereich erstellt wird. Die Gate-Schaltungsleitung überschneidet die Source-Schaltungsleitung oder die Drain-Schaltungsleitung, jedoch zum Isolieren derselben wird eine Passivierungsschicht von SiN oder ähnlichem erstellt auf der Gate-Schaltungsleitung. Jedoch durch derartiges Bilden der Schaltungsleitung direkt auf der Passivierungsschicht von SiN oder ähnlichem mit hoher dielektrischer Konstante, wird eine Streukapazität bzw. Eigenkapazität erzeugt. Insbesondere ist in einem Hochfrequenzbereich die Streukapazität nicht vernachlässigbar. Demgemäß wurde zum Verringern der Streukapazität eine Luftbrückenstruktur bzw. Air-Bridge-Struktur verwendet, in der eine Obere-Schicht-Schaltungsleitung hergestellt wird über einer Luftlücke (siehe Patentdokument 1).
- In dieser Art von Luftbrückenstruktur sind Source-/Drain-Elektroden zusammengesetzt aus einer Metallschicht aus beispielsweise Pt/AuGe-Schichten, die ohmsche Kontakte mit dem Kanalbereich aufweisen, und einer Metallschicht aus beispielsweise Au/Pt/Ti-Schichten, aufeinandergestapelt auf der Metallschicht mit ohmschen Kontakten. Auf der gesamten Oberfläche der Metallschichten werden Bereiche für Source-/Drain-Bonding-Pads und ein Verbindungsbereich zwischen diesen (eine Luftbrücke), beispielsweise eine einzelne beschichtete Schicht aus Au, hergestellt. Au, das die Luftbrücke darstellt, hat einen höheren Wärmeexpansionskoeffizienten als ein GaAs-Substrat. Demgemäß ändert sich eine Temperatur von einer Plattierungstemperatur bzw. Beschichtungstemperatur (beispielsweise 60°C) zu einer Erregertemperatur (beispielsweise 225°C, was die Einbrenntemperatur ist) oder zu einer Nicht-Erregertemperatur (beispielsweise 25°C, welches die Zimmertemperatur ist), und deshalb wird eine Wärmeexpansion oder Wärmekontraktion hervorgerufen bei der Luftbrücke. Solche eine Wärmeexpansion oder Wärmekontraktion erzeugt eine große innere Spannung, wie zum Beispiel Druckspannung oder Zugspannung in dem Kanalbereich. Deshalb ruft die interne Spannung Probleme der Verschlechterung der Ausgabeleistung oder geringen Verlässlichkeit hervor.
- [Patentdokument 1]
-
- Japanische Patentanmeldung mit Offenlegungsnummer 9-8064
(beispielsweise
1 ) - ZUSAMMENFASSUNG DER ERFINDUNG
- Es ist eine Aufgabe der vorliegenden Erfindung, ein Halbleitergerät für Hochfrequenz bereitzustellen, das in der Lage ist, eine Verschlechterung der Ausgabeleistung zu unterdrücken, und eine hohe Verlässlichkeit zu erreichen.
- Gemäß einem Aspekt der vorliegenden Erfindung wird ein Feldeffekttransistor bereitgestellt, enthaltend einen Kanalbereich, der erstellt wird auf einem Verbindungs-Halbleitersubstrat, eine Gate-Elektrode, hergestellt auf einem Kanalbereich, eine Source-Elektrode und eine Drain-Elektrode, alternierend angeordnet auf dem Kanalbereich mit einer Gate-Elektrode zwischen der Source-Elektrode und der Drain-Elektrode, ein mit einer externen Schaltung zu verbindendes Bonding-Pad bzw. Kontaktierfleck und eine Luftbrücke, die verbunden ist mit dem Bonding-Pad, die einen Elektrodenkontaktanschluss aufweist, der zu verbinden ist mit der Source-Elektrode oder der Drain-Elektrode, und einer Antennenschaltungsleitung bzw. Antennenkreisleitung zum Verbinden des Elektrodenkontaktanschlusses mit einem Kontaktanschluss des Pads, wobei die Querschnittsfläche des Elektrodenkontaktanschlusses der Breite nach gleich ist oder geringer als die der Antennenkreisleitung.
- Gemäß einem anderen Aspekt der vorliegenden Erfindung wird ein Feldeffekttransistor bereitgestellt, enthaltend einen Kanalbereich, erstellt auf einem Verbindungs-Halbleitersubstrat, eine Gate-Elektrode, erstellt auf dem Kanalbereich, eine Source-Elektrode und eine Drain-Elektrode, alternierend angeordnet auf dem Kanalbereich mit einer Gate-Elektrode zwischen der Source-Elektrode und der Drain-Elektrode, ein mit einer externen Schaltung zu verbindendes Bonding-Pad, und eine Luftbrücke, die verbunden ist mit dem Bonding-Pad, die einen Elektrodenkontaktanschluss aufweist, der zu verbinden ist mit der Source-Elektrode oder der Drain-Elektrode, und eine Antennenkreisleitung zum Verbinden des Elektrodenkontaktanschlusses mit einem Kontaktanschluss des Pads, wobei die Breite des Elektrodenkontaktanschlusses enger ist als die der Antennenkreisleitung.
- KURZE BESCHREIBUNG DER ZEICHNUNGEN
-
1 zeigt eine Draufsicht eines FET-Geräts eines Mehrfingertyps gemäß einer Ausführungsform der vorliegenden Erfindung. -
2 zeigt eine Schnittansicht entlang der Linie A-A' der1 . -
2B zeigt eine Schnittansicht entlang der Linie B-B' der1 . -
3 zeigt eine Draufsicht eines Mehrfinger-FET-Geräts gemäß einer Ausführungsform der vorliegenden Erfindung. - DETAILLIERTE BESCHREIBUNG DER AUSFÜHRUNGSFORMEN
- Nun wird Bezug genommen auf die begleitenden Zeichnungen, und eine Ausführungsform der vorliegenden Erfindung wird unten beschrieben.
-
1 ist eine Draufsicht eines FET-Geräts des Mehrfingertyps gemäß der vorliegenden Ausführungsform,2A ist eine Schnittansicht entlang der Linie A-A' von1 , und2B ist eine Schnittansicht entlang der Linie B-B' der1 . Wie dargestellt, wird ein Kanalbereich12 erstellt auf einem Verbindungs-Halbleitersubstrat11 , und Gate-Elektroden13 werden erstellt auf dem Kanalbereich12 . Auf einem Bereich, einschließlich dem Kanalbereich12 , werden eine Vielzahl von Source-Elektroden14 und eine Vielzahl von Drain-Elektroden15 alternierend angeordnet mit den Gate-Elektroden zwischen den Source-Elektroden und den Drain-Elektroden. Die Source-Elektroden14 und die Drain-Elektroden15 werden strukturiert durch sequentielles Übereinanderschichten von ohmschen Kontakten aus beispielsweise Pt/AuGe und einer Metallschicht aus beispielsweise Au/Pt/Ti. Die Gate-Elektrode13 ist verbunden mit einem Gate-Pad17 über eine Gate-Schaltungsleitung16 , wobei das Gate-Pad zum Verbinden mit der Außenseite zum Eingeben und Ausgeben eines Signals dient. Ein Source-Pad18 wird hergestellt auf der Gate-Pad-17-Seite, und ein Drain-Pad19 wird hergestellt auf der entgegengesetzten Seite gegenüber dem Kanalbereich von dem Gate-Pad17 und dem Source-Pad18 . - Eine Luftbrücke bzw. Air-Bridge
20 , konstruiert durch beispielsweise eine Au-beschichtete Schicht, wird derart hergestellt, dass die Source-Elektrode14 mit dem Source-Pad18 verbunden wird, oder die Drain-Elektrode15 entsprechend mit dem Drain-Pad19 . Die Luftbrücke20 ist nicht in Kontakt mit der Gate-Schaltungsleitung16 und einer Passivierungsschicht (nicht gezeigt) der SiN-Schicht oder ähnlichem. Die Luftbrücke20 enthält einen Elektrodenkontaktanschluss20a , der zu verbinden ist mit der Source-Elektrode oder der Drain-Elektrode, einen Pad-Kontaktanschluss20b , der zu verbinden ist mit dem Source-Pad18 oder dem Drain-Pad19 und eine Antennenkreisleitung20c zum Verbinden des Elektrodenkontaktanschlusses20a mit dem Pad-Kontaktanschluss20b . - Wie in den
2A und2B dargestellt, ist eine Breite d1 des Elektrodenkontaktanschlusses20a enger als eine Breite d2 der Antennenkreisleitung20c . In dem Querschnitt der Breite nach von jeder Luftbrücke20 ist eine Fläche S1 des Querschnittsbereichs des Elektrodenkontaktanschlusses20a gleich oder geringer als eine Fläche S2 des Querschnittsbereichs der Antennenkreisleitung20c . Die Summe der Querschnittsflächen S1 des Elektrodenkontaktanschlusses20a und eine Fläche S3 des Querschnittsbereichs der Source-Elektrode14 oder der Drain-Elektrode15 ist gleich oder größer als die Fläche S2 des Querschnittsbereichs der Antennenkreisleitung20c . - Diese Art von Struktur minimiert eine Querschnittsfläche und/oder eine Breite des Elektrodenkontaktanschlusses
20a und kann die große interne Spannung verringern, wie zum Beispiel Druckspannung oder Zugspannung zu einem gewissen Grad in der Source-Elektrode14 , der Drain-Elektrode15 und dem Kanalbereich12 bei der unteren Schicht derselben, selbst wenn eine fluktuierende Temperatur eine Wärmeexpansion oder Wärmekontraktion der Au-Schicht hervorruft. Demgemäß kann diese Art von Struktur eine Verschlechterung der Ausgabeleistung unterdrücken, selbst in einem Hochfrequenzbereich, und kann eine hohe Verlässlichkeit erreichen. - Durch Erreichen, dass die Summe der Fläche des Querschnittsbereichs des Elektrodenkontaktanschlusses
20a und die Fläche des Querschnittbereichs der Source-Elektrode14 oder der Drain-Elektrode15 gleich ist oder größer als die Fläche des Querschnittbereichs der Antennenkreisleitung20c , kann das FET-Gerät sicherstellen, dass ein Stromkapazitätswert in einem Betriebsstrompfad ist. Deshalb widersteht der Strompfad einem Betriebsstrom, ohne dass ein Problem, wie zum Beispiel Ausbrennen, hervorgerufen wird. Dabei kann ein Problem, wie zum Beispiel eine verschlechterte Ausgabeeigenschaft, unterdrückt werden, selbst in einem Hochfrequenzbereich, womit eine hohe Verlässlichkeit erreicht wird. - In der vorliegenden Ausführungsform wird die Breite d1 des Elektrodenkontaktanschlusses
20a derart gesetzt, dass sie enger ist als eine Breite d2 der Antennenkreisleitung20c . Eine Spannung, wie zum Beispiel Druckspannung oder Zugspannung, konzentriert sich bei (innere Seite von) den Kanten der Stufen der Elektrode. Durch Verringern der Breite des Elektrodenkontaktanschlusses20a werden zwei Stufen realisiert zwischen Kontaktanschluss20a und dem GaAs-Substrat. Demgemäß werden diese Spannungen verteilt an jede Kante der Stufen, wodurch eine gegenteilige Wirkung auf die Ausgabeleistungseigenschaft unterdrückt wird. Es ist wünschenswert, dass ein Verhältnis d1/d2 gleich ist oder geringer als 60%, um die Spannung effektiv zu minimieren. Im Gegensatz dazu konzentriert sich, falls der Wert zu klein ist, eine Spannung auf (innere Seite der) die Kanten der Stufen des Elektrodenkontaktanschlusses20a , und dann kann die Au-beschichtete Schicht abgelöst werden. Es ist bevorzugt, dass d1/d2 mindestens 40% ist. - Es wird nicht verlangt, dass die Breite d1 des Elektrodenkontaktanschlusses
20a konstant sein sollte, die Elektrodenkontaktanschlüsse20a können Neigungen in der Nähe eines Grenzteils zu den Antennenkreisleitungen20c oder im ganzen Teil haben. Jedoch wird es nicht benötigt, dass die Fläche S1 des Querschnittsbereichs des Elektrodenkontaktanschlusses20a in der Luftbrücke20 gleich ist oder geringer als die Fläche S2 des Querschnittsbereichs der Antennenkreisleitung20c . - In der vorliegenden Ausführungsform reicht der Elektrodenkontaktanschluss
20a , erstellt auf der Source-Elektrode14 und der Drain-Elektrode15 , die Kanten der Source-Elektrode14 und der Drain-Elektrode15 . Wie dargestellt in einer Draufsicht von3 , ist es nicht immer notwendig, dass der Elektrodenkontaktanschluss hergestellt wird bis zu den Kanten. Durch Stufen bei den Kanten kann eine nachteilige Wirkung der Spannung auf die Passivierungsschicht, aufgetragen auf der oberen Schicht, minimiert werden. - Der Pad-Kontaktanschluss
20b kann in irgendeiner Form vorliegen, solange er verbunden ist mit dem Source-Pad18 oder dem Drain-Pad19 . Das Source-Pad18 und das Drain-Pad19 kann integral mit der Luftbrücke20 hergestellt werden. - Ein Verbindungs-Halbleitersubstrat von GaAs wird angenommen, aber ein Verbindungs-Halbleitersubstrat ist nicht darauf begrenzt, und ein Verbindungs-Halbleitersubstrat aus einem anderen Material, wie zum Beispiel GaN oder SiC, kann verwendet werden. Ein Epitaxie-Wafer kann auch verwendet werden. Ferner kann eine stark dotierte Schicht hergestellt werden als eine untere Schicht des ohmschen Kontakts von jeder Elektrode durch Ionenimplantierung oder Bildung einer stark dotierten Epitaxie-Schicht.
- Diese Strukturen können angewandt werden auf FETs, wie zum Beispiel MESFET (Metallhalbleiter-Feldeffekttransistor) und MOSFET (Metalloxidhalbleiter-Feldeffekttransistor) zusätzlich zu HEMT (HEM-Transistor bzw. High Electron Mobility Transistor).
- Die vorliegende Erfindung ist nicht begrenzt auf die vorhergehende Ausführungsform und verschiedene Änderungen und Modifizierungen können durchgeführt werden, ohne den Geist und Umfang der vorliegenden Erfindung zu verlassen.
- ZUSAMMENFASSUNG
- Offenbart ist ein Feldeffekttransistor, umfassend einen Kanalbereich
12 , gebildet auf einem Verbindungs-Halbleitersubstrat11 , eine Gate-Elektrode13 , gebildet auf dem Kanalbereich12 , eine Source-Elektrode14 und eine Drain-Elektrode15 , alternierend angeordnet auf dem Bereich12 mit einer Gate-Elektrode13 zwischen diesen, Bonding Pads (18 ,19 ), die zu verbinden sind mit einer externen Schaltung, und eine Luftbrücke20 mit einem Elektrodenkontaktanschluss20a , der zu verbinden ist mit der Source-Elektrode14 oder der Drain-Elektrode15 , einen Pad-Kontaktanschluss20b , der zu verbinden ist mit den Bonding-Pads18 ,19 und eine Antennenkreisleitung20c zum Verbinden des Elektrodenkontaktanschlusses20a mit dem Pad-Kontaktanschluss20b . In dem Querschnitt von jeder Luftbrücke20 der Breite nach ist die Querschnittsfläche des Elektrodenkontaktanschlusses20a gleich oder kleiner als die Querschnittsfläche der Antennenkreisleitung20c , und/oder die Breite des Elektrodenkontaktanschlusses ist enger als die von der Antennenkreisleitung.
Claims (14)
- Ein Feldeffekttransistor, umfassend: einen Kanalbereich, erstellt auf einem Verbindungs-Halbleitersubstrat; eine Gate-Elektrode, erstellt auf dem Kanalbereich; eine Source-Elektrode und eine Drain-Elektrode, alternierend angeordnet auf dem Kanalbereich mit einer Gate-Elektrode zwischen der Source-Elektrode und der Drain-Elektrode; ein mit einer externen Schaltung zu verbindendes Bonding-Pad bzw. Kontaktierflecken; und eine Luftbrücke, verbunden mit dem Bonding-Pad, wobei die Luftbrücke einen Elektrodenkontaktanschluss aufweist, der zu verbinden ist mit der Source-Elektrode oder der Drain-Elektrode, und eine Antennenkreisleitung zum Verbinden des Elektrodenkontaktanschlusses mit einem Kontaktanschluss des Pads, wobei die Querschnittsfläche des Elektrodenkontaktanschlusses der Breite nach gleich ist oder geringer als die der Antennenkreisleitung.
- Der Feldeffekttransistor nach Anspruch 1, wobei in dem Querschnitt von jeder Luftbrücke der Breite nach eine Gesamtheit der Querschnittsfläche des Elektrodenkontaktanschlusses und der Querschnittsfläche der Source-Elektrode oder der Drain-Elektrode gleich ist zu oder größer als die Querschnittsfläche der Antennenkreisleitung.
- Der Feldeffekttransistor nach Anspruch 1, wobei die Luftbrücke eine Au-Schicht enthält.
- Der Feldeffekttransistor nach Anspruch 1, wobei das Verbindungs-Halbleitersubstrat ein GaAs-Substrat ist.
- Der Feldeffekttransistor nach Anspruch 1, wobei die Source-Elektrode und die Drain-Elektrode angeordnet sind mit den Gate-Elektroden zwischen der Source-Elektrode und der Drain-Elektrode, und die entsprechende Anzahl der Source-Elektrode, Drain-Elektrode und Gate-Elektrode mindestens zwei ist.
- Der Feldeffekttransistor nach Anspruch 1, wobei das Bonding-Pad ein Source-Pad, ein Drain-Pad und ein Gate-Pad enthält, und die Source-Elektrode verbunden ist mit dem Source-Pad, die Drain-Elektrode verbunden ist mit dem Drain-Pad und die Gate-Elektrode verbunden ist mit dem Gate-Pad.
- Der Feldeffekttransistor nach Anspruch 1, wobei das Source-Pad, das Drain-Pad und das Gate-Pad entsprechend verbunden sind mit der Source-Elektrode, der Drain-Elektrode und der Gate-Elektrode, wobei die entsprechende Anzahl von diesen mindestens zwei ist.
- Ein Feldeffekttransistor, umfassend: einen Kanalbereich, erstellt auf einem Verbindungs-Halbleitersubstrat; eine Gate-Elektrode, erstellt auf dem Kanalbereich; eine Source-Elektrode und eine Drain-Elektrode, alternierend angeordnet auf dem Kanalbereich mit einer Gate-Elektrode zwischen der Source-Elektrode und der Drain-Elektrode, ein Bonding-Pad, das zu verbinden ist mit einer externen Schaltung; und eine Luftbrücke, verbunden mit dem Bonding-Pad, wobei die Luftbrücke einen Elektrodenkontaktanschluss aufweist, der zu verbinden ist mit der Source-Elektrode oder der Drain-Elektrode, und eine Antennenkreisleitung zum Verbinden des Elektrodenkontaktanschlusses mit einem Kontaktanschluss des Pads, wobei die Breite des Elektrodenkontaktanschlusses enger ist als die der Antennenkreisleitung.
- Der Feldeffekttransistor nach Anspruch 8, wobei die Breite des Elektrodenkontaktanschlusses mindestens 40% und höchstens 60% ist von der der Antennenkreisleitung.
- Der Feldeffekttransistor nach Anspruch 8, wobei die Luftbrücke eine Au-Schicht enthält.
- Der Feldeffekttransistor nach Anspruch 8, wobei das Verbindungs-Halbleitersubstrat ein GaAs-Substrat ist.
- Der Feldeffekttransistor nach Anspruch 8, wobei die Source-Elektrode und die Drain-Elektrode angeordnet sind mit der Gate-Elektrode zwischen der Source-Elektrode und der Drain-Elektrode, und die entsprechende Anzahl von der Source-Elektrode, Drain-Elektrode und der Gate-Elektrode mindestens zwei ist.
- Der Feldeffekttransistor nach Anspruch 8, wobei das Bonding-Pad ein Source-Pad, ein Drain-Pad und ein Gate-Pad enthält, und die Source-Elektrode verbunden ist mit dem Source-Pad, die Drain-Elektrode verbunden ist mit dem Drain-Pad und die Gate-Elektrode verbunden ist mit dem Gate-Pad.
- Der Feldeffekttransistor nach Anspruch 8, wobei das Source-Pad, das Drain-Pad oder das Gate-Pad entsprechend verbunden sind mit der Source-Elektrode, der Drain-Elektrode und der Gate-Elektrode, wobei die entsprechende Anzahl von diesen mindestens zwei ist.
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2006191928 | 2006-07-12 | ||
JP2006-191928 | 2006-07-12 | ||
PCT/JP2007/000758 WO2008007467A1 (fr) | 2006-07-12 | 2007-07-12 | Transistor à effet de champ |
Publications (3)
Publication Number | Publication Date |
---|---|
DE112007000175T5 true DE112007000175T5 (de) | 2008-10-30 |
DE112007000175B4 DE112007000175B4 (de) | 2013-05-23 |
DE112007000175B9 DE112007000175B9 (de) | 2013-06-20 |
Family
ID=38923038
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE112007000175T Expired - Fee Related DE112007000175B9 (de) | 2006-07-12 | 2007-07-12 | Feldeffekttransistor eines Mehrfingertyps |
Country Status (5)
Country | Link |
---|---|
US (1) | US7755112B2 (de) |
KR (1) | KR100985807B1 (de) |
CN (1) | CN101371344B (de) |
DE (1) | DE112007000175B9 (de) |
WO (1) | WO2008007467A1 (de) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5712579B2 (ja) * | 2010-11-30 | 2015-05-07 | 富士通セミコンダクター株式会社 | 半導体装置 |
US9331154B2 (en) * | 2013-08-21 | 2016-05-03 | Epistar Corporation | High electron mobility transistor |
CN106252310B (zh) * | 2016-06-02 | 2020-05-05 | 苏州能讯高能半导体有限公司 | 半导体器件及其制造方法 |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2699909B2 (ja) | 1994-02-23 | 1998-01-19 | 日本電気株式会社 | 半導体装置 |
JPH07321342A (ja) * | 1994-05-19 | 1995-12-08 | Ricoh Co Ltd | 接合型電界効果トランジスタ |
JP2757805B2 (ja) * | 1995-01-27 | 1998-05-25 | 日本電気株式会社 | 半導体装置 |
DE19522364C1 (de) * | 1995-06-20 | 1996-07-04 | Siemens Ag | Halbleiter-Bauelement |
JPH1092847A (ja) | 1996-09-11 | 1998-04-10 | Sony Corp | 電界効果トランジスタ |
JP3515886B2 (ja) * | 1997-09-29 | 2004-04-05 | 三菱電機株式会社 | 半導体装置およびその製造方法 |
JP2001028425A (ja) * | 1999-07-15 | 2001-01-30 | Mitsubishi Electric Corp | 半導体装置及びその製造方法 |
JP4217429B2 (ja) * | 2002-06-13 | 2009-02-04 | シャープ株式会社 | 半導体装置 |
JP4190931B2 (ja) * | 2003-03-28 | 2008-12-03 | 三菱電機株式会社 | 半導体装置 |
-
2007
- 2007-07-12 CN CN200780002181XA patent/CN101371344B/zh not_active Expired - Fee Related
- 2007-07-12 WO PCT/JP2007/000758 patent/WO2008007467A1/ja active Application Filing
- 2007-07-12 DE DE112007000175T patent/DE112007000175B9/de not_active Expired - Fee Related
- 2007-07-12 KR KR1020087016350A patent/KR100985807B1/ko not_active IP Right Cessation
-
2008
- 2008-07-17 US US12/174,664 patent/US7755112B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
DE112007000175B4 (de) | 2013-05-23 |
CN101371344B (zh) | 2011-04-20 |
WO2008007467A1 (fr) | 2008-01-17 |
US20080277698A1 (en) | 2008-11-13 |
DE112007000175B9 (de) | 2013-06-20 |
KR100985807B1 (ko) | 2010-10-06 |
US7755112B2 (en) | 2010-07-13 |
CN101371344A (zh) | 2009-02-18 |
KR20080095847A (ko) | 2008-10-29 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE102005048102B4 (de) | Interdigitaler Gleichrichter mit mehrkanaliger Gruppe-III-Nitrit-Heterostruktur | |
DE112014003481B4 (de) | GaN-TRANSISTOREN MIT POLYSILIZIUMSCHICHTEN ZUR BILDUNG VON ZUSÄTZLICHEN KOMPONENTEN UND VERFAHREN ZU DEREN HERSTELLUNG | |
DE69315239T2 (de) | VDMOS-Transistor mit verbesserter Durchbruchsspannungscharakteristik | |
DE102014107318B4 (de) | Gatespannungssteuerung für III-Nitrid-Transistoren | |
DE102016104796B4 (de) | Halbleitervorrichtung | |
DE102015105638B4 (de) | Halbleitervorrichtung mit elektrostatischer Entladungsschutzstruktur | |
DE102016101909A1 (de) | Schaltkreis und Halbleiterbauelement | |
DE102018116843B4 (de) | Selbstsperrender III-Nitrid-Transistor mit hoher Elektronenbeweglichkeit | |
DE102015110737B4 (de) | Halbleitervorrichtung mit einer direkt an einen Mesaabschnitt und eine Feldelektrode angrenzenden Kontaktstruktur | |
DE102012103388A1 (de) | Lateraltransistor mit hoher Elektronenbeweglichkeit | |
DE102019104424A1 (de) | Halbleitervorrichtung | |
DE102016217559A1 (de) | Halbleitervorrichtung und Verfahren zur Herstellung derselben | |
DE112007000161B4 (de) | Multifinger-FET für Hochfrequenz | |
DE112007000175B9 (de) | Feldeffekttransistor eines Mehrfingertyps | |
DE69213032T2 (de) | Halbleiteranordnung zur Verbesserung der Hochfrequenzcharakteristiken und zur Vermeidung von Rissen im Chip | |
DE112005000335T5 (de) | Veritkaler und gemeinsamer Drain für komplementäre Nitridtransistoren | |
DE10252609B4 (de) | Abschluß für ein Halbleiterbauteil mit MOS-Gatesteuerung mit Schutzringen | |
DE102016106314A1 (de) | Integrierte halbleitervorrichtung | |
DE69321966T2 (de) | Leistungs-Halbleiterbauelement | |
DE102020112193A1 (de) | Halbleiterbauelement mit mehrzweigige gatekontaktstruktur | |
DE102019128071B3 (de) | Transistorbauelement | |
DE102020203247B4 (de) | Halbleitervorrichtung | |
DE102017130223A1 (de) | Halbleitervorrichtung mit planarer feldeffekttransistorzelle | |
DE112012003246T5 (de) | Siliziumkarbid-Halbleitervorrichtung | |
DE69520281T2 (de) | Hochgeschwindigkeit-MOS-Technologie-Leistungsanordnung in integrierter Struktur mit reduziertem Gatewiderstand |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
OP8 | Request for examination as to paragraph 44 patent law | ||
8125 | Change of the main classification |
Ipc: H01L 23/48 AFI20070712BHDE |
|
R016 | Response to examination communication | ||
R079 | Amendment of ipc main class |
Free format text: PREVIOUS MAIN CLASS: H01L0021338000 Ipc: H01L0023522000 |
|
R079 | Amendment of ipc main class |
Free format text: PREVIOUS MAIN CLASS: H01L0023480000 Ipc: H01L0023522000 Effective date: 20111104 |
|
R018 | Grant decision by examination section/examining division | ||
R020 | Patent grant now final |
Effective date: 20130824 |
|
R119 | Application deemed withdrawn, or ip right lapsed, due to non-payment of renewal fee |