DE102008057707A1 - Verfahren zum Herstellen eines Bauelements einschließlich des Plazierens eines Halbleiterchips auf einem Substrat - Google Patents
Verfahren zum Herstellen eines Bauelements einschließlich des Plazierens eines Halbleiterchips auf einem Substrat Download PDFInfo
- Publication number
- DE102008057707A1 DE102008057707A1 DE102008057707A DE102008057707A DE102008057707A1 DE 102008057707 A1 DE102008057707 A1 DE 102008057707A1 DE 102008057707 A DE102008057707 A DE 102008057707A DE 102008057707 A DE102008057707 A DE 102008057707A DE 102008057707 A1 DE102008057707 A1 DE 102008057707A1
- Authority
- DE
- Germany
- Prior art keywords
- substrate
- semiconductor chip
- dielectric material
- electrode
- electrically conductive
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 122
- 239000000758 substrate Substances 0.000 title claims abstract description 109
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 7
- 239000003989 dielectric material Substances 0.000 claims description 64
- 238000000034 method Methods 0.000 claims description 61
- 239000000463 material Substances 0.000 claims description 24
- 229910052751 metal Inorganic materials 0.000 claims description 20
- 238000000151 deposition Methods 0.000 claims description 19
- 239000002184 metal Substances 0.000 claims description 18
- 239000004020 conductor Substances 0.000 claims description 16
- 230000008021 deposition Effects 0.000 claims description 13
- 229910001092 metal group alloy Inorganic materials 0.000 claims description 12
- 239000000945 filler Substances 0.000 claims description 8
- 238000007639 printing Methods 0.000 claims description 7
- 238000007641 inkjet printing Methods 0.000 claims description 6
- 229910018072 Al 2 O 3 Inorganic materials 0.000 claims description 4
- 229910017083 AlN Inorganic materials 0.000 claims description 4
- 229910004298 SiO 2 Inorganic materials 0.000 claims description 4
- 239000000919 ceramic Substances 0.000 claims description 4
- 230000008878 coupling Effects 0.000 claims description 4
- 238000010168 coupling process Methods 0.000 claims description 4
- 238000005859 coupling reaction Methods 0.000 claims description 4
- 238000005530 etching Methods 0.000 claims description 4
- 238000007650 screen-printing Methods 0.000 claims description 4
- 229910003460 diamond Inorganic materials 0.000 claims description 3
- 239000010432 diamond Substances 0.000 claims description 3
- 229910044991 metal oxide Inorganic materials 0.000 claims description 3
- 150000004706 metal oxides Chemical class 0.000 claims description 3
- 238000000227 grinding Methods 0.000 claims description 2
- 229910010293 ceramic material Inorganic materials 0.000 claims 1
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 11
- 229910052802 copper Inorganic materials 0.000 description 11
- 239000010949 copper Substances 0.000 description 11
- PXHVJJICTQNCMI-UHFFFAOYSA-N Nickel Chemical compound [Ni] PXHVJJICTQNCMI-UHFFFAOYSA-N 0.000 description 10
- 150000002739 metals Chemical class 0.000 description 9
- 239000012778 molding material Substances 0.000 description 9
- 229910052759 nickel Inorganic materials 0.000 description 5
- 238000005476 soldering Methods 0.000 description 5
- 238000004070 electrodeposition Methods 0.000 description 4
- 210000001654 germ layer Anatomy 0.000 description 4
- UGKDIUIOSMUOAW-UHFFFAOYSA-N iron nickel Chemical compound [Fe].[Ni] UGKDIUIOSMUOAW-UHFFFAOYSA-N 0.000 description 4
- 239000011368 organic material Substances 0.000 description 4
- 229920002120 photoresistant polymer Polymers 0.000 description 4
- 229910052782 aluminium Inorganic materials 0.000 description 3
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 3
- 238000009792 diffusion process Methods 0.000 description 3
- PCHJSUWPFVWCPO-UHFFFAOYSA-N gold Chemical compound [Au] PCHJSUWPFVWCPO-UHFFFAOYSA-N 0.000 description 3
- 229910052737 gold Inorganic materials 0.000 description 3
- 239000010931 gold Substances 0.000 description 3
- 239000007769 metal material Substances 0.000 description 3
- 238000000465 moulding Methods 0.000 description 3
- KDLHZDBZIXYQEI-UHFFFAOYSA-N Palladium Chemical compound [Pd] KDLHZDBZIXYQEI-UHFFFAOYSA-N 0.000 description 2
- BQCADISMDOOEFD-UHFFFAOYSA-N Silver Chemical compound [Ag] BQCADISMDOOEFD-UHFFFAOYSA-N 0.000 description 2
- 238000004026 adhesive bonding Methods 0.000 description 2
- 238000005553 drilling Methods 0.000 description 2
- 238000003801 milling Methods 0.000 description 2
- 238000004080 punching Methods 0.000 description 2
- 229910052709 silver Inorganic materials 0.000 description 2
- 239000004332 silver Substances 0.000 description 2
- 239000004593 Epoxy Substances 0.000 description 1
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 description 1
- 230000006978 adaptation Effects 0.000 description 1
- 239000000853 adhesive Substances 0.000 description 1
- 230000001070 adhesive effect Effects 0.000 description 1
- 238000010923 batch production Methods 0.000 description 1
- 238000005452 bending Methods 0.000 description 1
- 229910052799 carbon Inorganic materials 0.000 description 1
- 238000005229 chemical vapour deposition Methods 0.000 description 1
- 238000000748 compression moulding Methods 0.000 description 1
- 238000004049 embossing Methods 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 230000014509 gene expression Effects 0.000 description 1
- 238000010438 heat treatment Methods 0.000 description 1
- 238000001746 injection moulding Methods 0.000 description 1
- 239000011147 inorganic material Substances 0.000 description 1
- 239000011810 insulating material Substances 0.000 description 1
- 239000012212 insulator Substances 0.000 description 1
- 229910000765 intermetallic Inorganic materials 0.000 description 1
- 239000007788 liquid Substances 0.000 description 1
- 229910052763 palladium Inorganic materials 0.000 description 1
- 239000002245 particle Substances 0.000 description 1
- OFNHPGDEEMZPFG-UHFFFAOYSA-N phosphanylidynenickel Chemical compound [P].[Ni] OFNHPGDEEMZPFG-UHFFFAOYSA-N 0.000 description 1
- 238000005240 physical vapour deposition Methods 0.000 description 1
- 239000004033 plastic Substances 0.000 description 1
- 229920003023 plastic Polymers 0.000 description 1
- 238000007747 plating Methods 0.000 description 1
- 229920000642 polymer Polymers 0.000 description 1
- 229920001296 polysiloxane Polymers 0.000 description 1
- 229920002635 polyurethane Polymers 0.000 description 1
- 239000004814 polyurethane Substances 0.000 description 1
- 238000000926 separation method Methods 0.000 description 1
- 239000007787 solid Substances 0.000 description 1
- 238000004544 sputter deposition Methods 0.000 description 1
- 230000000930 thermomechanical effect Effects 0.000 description 1
- 229920001169 thermoplastic Polymers 0.000 description 1
- 229920001187 thermosetting polymer Polymers 0.000 description 1
- 239000004416 thermosoftening plastic Substances 0.000 description 1
- 229910052719 titanium Inorganic materials 0.000 description 1
- 239000010936 titanium Substances 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/67—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
- H01L21/683—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
- H01L21/6835—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/50—Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
- H01L21/56—Encapsulations, e.g. encapsulation layers, coatings
- H01L21/568—Temporary substrate used as encapsulation process aid
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
- H01L23/31—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
- H01L23/3107—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/18—High density interconnect [HDI] connectors; Manufacturing methods related thereto
- H01L24/23—Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
- H01L24/24—Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of an individual high density interconnect connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L24/82—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by forming build-up interconnects at chip-level, e.g. for high density interconnects [HDI]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2221/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
- H01L2221/67—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
- H01L2221/683—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
- H01L2221/68304—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
- H01L2221/68345—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used as a support during the manufacture of self supporting substrates
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2221/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
- H01L2221/67—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
- H01L2221/683—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
- H01L2221/68304—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
- H01L2221/68377—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support with parts of the auxiliary support remaining in the finished device
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/04105—Bonding areas formed on an encapsulation of the semiconductor or solid-state body, e.g. bonding areas on chip-scale packages
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/06—Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
- H01L2224/0601—Structure
- H01L2224/0603—Bonding areas having different sizes, e.g. different heights or widths
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/06—Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
- H01L2224/061—Disposition
- H01L2224/0618—Disposition being disposed on at least two different sides of the body, e.g. dual array
- H01L2224/06181—On opposite sides of the body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/18—High density interconnect [HDI] connectors; Manufacturing methods related thereto
- H01L2224/23—Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
- H01L2224/24—Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of an individual high density interconnect connector
- H01L2224/2405—Shape
- H01L2224/24051—Conformal with the semiconductor or solid-state device
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/18—High density interconnect [HDI] connectors; Manufacturing methods related thereto
- H01L2224/23—Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
- H01L2224/24—Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of an individual high density interconnect connector
- H01L2224/241—Disposition
- H01L2224/24151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/24221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/24225—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
- H01L2224/24226—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the HDI interconnect connecting to the same level of the item at which the semiconductor or solid-state body is mounted, e.g. the item being planar
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/18—High density interconnect [HDI] connectors; Manufacturing methods related thereto
- H01L2224/23—Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
- H01L2224/24—Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of an individual high density interconnect connector
- H01L2224/241—Disposition
- H01L2224/24151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/24221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/24245—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73251—Location after the connecting process on different surfaces
- H01L2224/73267—Layer and HDI connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/74—Apparatus for manufacturing arrangements for connecting or disconnecting semiconductor or solid-state bodies and for methods related thereto
- H01L2224/76—Apparatus for connecting with build-up interconnects
- H01L2224/7615—Means for depositing
- H01L2224/76151—Means for direct writing
- H01L2224/76155—Jetting means, e.g. ink jet
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/82—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by forming build-up interconnects at chip-level, e.g. for high density interconnects [HDI]
- H01L2224/82001—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by forming build-up interconnects at chip-level, e.g. for high density interconnects [HDI] involving a temporary auxiliary member not forming part of the bonding apparatus
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/82—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by forming build-up interconnects at chip-level, e.g. for high density interconnects [HDI]
- H01L2224/82009—Pre-treatment of the connector or the bonding area
- H01L2224/8203—Reshaping, e.g. forming vias
- H01L2224/82035—Reshaping, e.g. forming vias by heating means
- H01L2224/82039—Reshaping, e.g. forming vias by heating means using a laser
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/82—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by forming build-up interconnects at chip-level, e.g. for high density interconnects [HDI]
- H01L2224/821—Forming a build-up interconnect
- H01L2224/82101—Forming a build-up interconnect by additive methods, e.g. direct writing
- H01L2224/82102—Forming a build-up interconnect by additive methods, e.g. direct writing using jetting, e.g. ink jet
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01006—Carbon [C]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01013—Aluminum [Al]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01015—Phosphorus [P]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01027—Cobalt [Co]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01029—Copper [Cu]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01033—Arsenic [As]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01046—Palladium [Pd]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01047—Silver [Ag]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01068—Erbium [Er]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01078—Platinum [Pt]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01079—Gold [Au]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01082—Lead [Pb]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/12—Passive devices, e.g. 2 terminal devices
- H01L2924/1204—Optical Diode
- H01L2924/12044—OLED
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/13—Discrete devices, e.g. 3 terminal devices
- H01L2924/1304—Transistor
- H01L2924/1305—Bipolar Junction Transistor [BJT]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/13—Discrete devices, e.g. 3 terminal devices
- H01L2924/1304—Transistor
- H01L2924/1305—Bipolar Junction Transistor [BJT]
- H01L2924/13055—Insulated gate bipolar transistor [IGBT]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/13—Discrete devices, e.g. 3 terminal devices
- H01L2924/1304—Transistor
- H01L2924/1306—Field-effect transistor [FET]
- H01L2924/13091—Metal-Oxide-Semiconductor Field-Effect Transistor [MOSFET]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/14—Integrated circuits
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/19—Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
- H01L2924/1901—Structure
- H01L2924/1904—Component type
- H01L2924/19043—Component type being a resistor
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Cooling Or The Like Of Semiconductors Or Solid State Devices (AREA)
- Electrodes Of Semiconductors (AREA)
Abstract
Es wird ein Verfahren zum Herstellen eines Bauelements (100; 200; 300; 400) offenbart. Eine Ausführungsform stellt ein Substrat (10) mit einem von dem Substrat (10) vorstehenden ersten Element (110; 210) bereit. Ein Halbleiterchip (20) besitzt eine erste Elektrode (21) auf einer ersten Oberfläche (20a) und eine zweite Elektrode (22) auf einer zweiten Oberfläche (20b) gegenüber der ersten Oberfläche (20a). Der Halbleiterchip (20) ist über dem ersten Element (110; 210) des Substrats (10) platziert, wobei die erste Oberfläche (20a) des Halbleiterchips (20) dem Substrat (10) zugewandt ist. Die zweite Elektrode (22) des Halbleiterchips (20) ist elektrisch an das Substrat (10) gekoppelt, und das Substrat (10) wird mindestens teilweise entfernt.
Description
- Die vorliegende Erfindung betrifft ein Verfahren zum Herstellen eines Bauelements einschließlich des Platzierens eines Halbleiterchips auf einem Substrat und ein Bauelement einschließlich eines auf einem Substrat platzierten Halbleiterchips.
- Beispielsweise können Leistungshalbleiterchips auf einem Substrat platziert werden. Leistungshalbleiterchips eignen sich für das Schalten oder Steuern von Strömen und/oder Spannungen. Leistungshalbleiterchips können als Leistungstransistoren, Leistungsdioden oder IGBTs (Insulated Gate Bipolar Transistors) konfiguriert sein.
- Die beiliegenden Zeichnungen sind aufgenommen, um ein eingehenderes Verständnis der Ausführungsformen zu vermitteln, und sind in diese Spezifikation aufgenommen und stellen einen Teil dieser dar. Die Zeichnungen veranschaulichen Ausführungsformen und dienen zusammen mit der Beschreibung der Erläuterung von Prinzipien von Ausführungsformen. Andere Ausführungsformen und viele damit einhergehenden Vorteile von Ausführungsformen lassen sich ohne weiteres verstehen, wenn sie unter Bezugnahme auf die folgende ausführliche Beschreibung besser verstanden werden. Die Elemente der Zeichnungen sind relativ zueinander nicht notwendigerweise maßstabsgetreu. Gleiche Bezugszahlen bezeichnen entsprechende ähnliche Teile.
- Die
1A bis1D veranschaulichen schematisch ein Verfahren gemäß eines Ausführungsbeispiels. -
2A bis2D veranschaulichen schematisch ein weiteres Verfahren gemäß einem weiteren Ausführungsbeispiel. -
3A bis3D veranschaulichen schematisch ein weiteres Verfahren gemäß einem weiteren Ausführungsbeispiel. -
4A bis4D veranschaulichen schematisch ein weiteres Verfahren gemäß einem weiteren Ausführungsbeispiel. - In der folgenden ausführlichen Beschreibung wird auf die beiliegenden Zeichnungen Bezug genommen, die einen Teil hiervon bilden und in denen als Veranschaulichung spezifische Ausführungsformen gezeigt sind, in denen die Erfindung praktiziert werden kann. In dieser Hinsicht wird Richtungsterminologie wie etwa „Oberseite", „Unterseite", „Vorderseite", „Rückseite", „vorderer", „hinterer" usw. unter Bezugnahme auf die Orientierung der beschriebenen Figur(en) beschrieben. Da Komponenten von Ausführungsformen in einer Reihe verschiedener Orientierungen positioniert sein können, wird die Richtungsterminologie zu Zwecken der Darstellung verwendet und ist in keinerlei Weise beschränkend. Es versteht sich, dass andere Ausführungsformen genutzt und strukturelle oder logische Änderungen vorgenommen werden können, ohne von dem Schutzbereich der vorliegenden Erfindung abzuweichen. Die folgende ausführliche Beschreibung ist deshalb nicht in einem beschränkenden Sinne zu verstehen, und der Schutzbereich der vorliegenden Erfindung wird durch die beigefügten Ansprüche definiert.
- Es versteht sich, dass die Merkmale der verschiedenen hierin beschriebenen Ausführungsbeispiele miteinander kombiniert werden können, sofern nicht spezifisch etwas anderes angegeben ist.
- Bauelemente mit Halbleiterchips werden unten beschrieben. Die Halbleiterchips können von extrem unterschiedlichen Typen sein und können beispielsweise integrierte elektrische oder elektrooptische Schaltungen enthalten. Die Halbleiterchips können beispielsweise als Leistungs-MOSFETs wie etwa Leis tungstransistoren, Leistungsdioden oder IGBTs (Insulated Gate Bipolar Transistors) konfiguriert sein. Weiterhin können die Halbleiterchips Steuerschaltungen, Mikroprozessoren oder mikroelektromechanische Komponenten enthalten. Bei einer Ausführungsform können Halbleiterchips vom vertikalen Typ involviert sein, die derart hergestellt werden, dass elektrische Ströme in einer Richtung im Wesentlichen senkrecht zu den Hauptoberflächen der Halbleiterchips fließen können. Bei einem Halbleiterchip mit einer vertikalen Struktur sind die Elektroden, durch die der Strom geführt wird, auf mindestens zwei Oberflächen des Halbleiterchips angeordnet, wobei die Oberflächen auf zwei gegenüberliegenden Seiten des Halbleiterchips angeordnet sind. Bei einer Ausführungsform können Leistungstransistoren, Leistungsdioden oder IGBTs eine vertikale Struktur besitzen. Beispielsweise können die Source- und Drain-Elektrode eines Leistungstransistors, die Anoden- und Kathodenelektroden einer Leistungsdiode und die Emitter- und Kollektorelektroden eines IGBT auf gegenüberliegenden Oberflächen des jeweiligen Leistungshalbleiterchips angeordnet sein.
- Die unten beschriebenen Bauelemente können integrierte Schaltungen enthalten, um andere integrierte Schaltungen zu steuern, beispielsweise die integrierten Schaltungen von Leistungstransistoren, Leistungsdioden oder IGBTs. Die Halbleiterchips brauchen nicht aus einem spezifischen Halbleitermaterial hergestellt worden zu sein und können weiterhin anorganische und/oder organische Materialien enthalten, die keine Halbleiter sind, wie etwa beispielsweise Isolatoren, Kunststoffe oder Metalle. Zudem können die Halbleiterchips gekapselt oder ungekapselt sein.
- Die Halbleiterchips können Elektroden (oder Kontaktpads) aufweisen, die das Herstellen eines elektrischen Kontakts mit dem Halbleiterchip gestatten. Die Elektroden können aus einem beliebigen elektrisch leitenden Material bestehen, beispielsweise aus einem Metall wie etwa Kupfer, Aluminium oder Gold, einer Metalllegierung oder einem elektrisch leitenden organischem Material. Die Halbleiterchips können unter Verwendung von Die-Bonding-Technologien an einem Substrat montiert werden, bei einer Ausführungsform Diffusionslöten.
- Substrate wie unten dargelegt können aus einem beliebigen geeigneten Material einschließlich Metallen, Metalllegierungen und organischen Materialien hergestellt sein. Die Substrate können von beliebiger Gestalt, Größe oder aus einem beliebigen Material sein. Während der Fabrikation der Bauelemente kann das Substrat auf eine Weise bereitgestellt werden, dass andere Substrate in der Nähe angeordnet werden und durch Verbindungsmittel mit dem Substrat mit dem Zweck verbunden werden, die Substrate zu trennen. Bei einer Ausführungsform können Substrate wie unten beschrieben als Systemträger konfiguriert sein, die mindestens ein Die-Pad (Chipträger) besitzen und mehrere Zuleitungen aufweisen, die so angeordnet sind, dass sie Elektroden der Halbleiterchips mit den Zuleitungen kontaktieren, um das Bauelement elektrisch mit elektrischen Kontakten außerhalb des Bauelements zu verbinden. Das Substrat kann jedoch auch nur aus einem Die-Pad ohne jegliche Zuleitungen bestehen. Die Substrate können aus Metallen oder Metalllegierungen, Kupfer, Eisen-Nickel oder anderen Materialien hergestellt sein. Weiterhin können die Substrate mit einem elektrisch leitenden Material plattiert sein, beispielsweise Kupfer, Silber oder Nickelphosphor.
- Dielektrische Materialien wie unten dargelegt können ein elektrisch isolierendes oder hauptsächlich isolierendes Material sein. Beispielsweise kann das dielektrische Material ein Formmaterial wie etwa ein thermoplastisches oder wärmehärtendes Material sein. Verschiedene Techniken können eingesetzt werden, um das Formmaterial abzuscheiden, beispielsweise Formpressen oder Spritzgießen. Weiterhin kann das dielektrische Material ein polymeres Material sein, das bei Temperaturen unter 50°C, beispielsweise bei Raumtemperaturen, abgeschieden werden kann. Das polymere Material kann durch Sieb druck abgeschieden werden. Das dielektrische Material kann weiterhin ein beliebiges dielektrisches Füllmaterial enthalten, bei einer Ausführungsform SiO2, Al2O3 oder AlN. Die dielektrischen Materialien können mechanische Eigenschaften besitzen, die unter üblichen Nutzungsbedingungen einen hohen Grad an mechanischer Stabilität für den mit dem dielektrischen Material hergestellten Chipbaustein sicherstellen.
- Verfahren zum Montieren von Halbleiterchipbausteinen wie hierin beschrieben können das gleichzeitige Montieren mehrerer Chipbausteine auf einem größeren Substrat und Vereinzeln individueller Chipbausteine durch Trennen des Substrats an geeigneten Grenzlinien zwischen den Bausteinen beinhalten. Halbleiterchipbausteine, wie hierin beschrieben, können mehr als einen Halbleiterchip enthalten. Weiterhin können Halbleiterchipbausteine wie durch die hierin beschriebenen Verfahren montiert vollständig mit Formmaterial oder teilweise mit Formmaterial bedeckt sein, um Teile des Substrats, des Halbleiterchips und/oder von Elektrodenverbindungsstrukturen freizulegen. Bei einer Ausführungsform können die Halbleiterchipbausteine Elemente besitzen, bei einer Ausführungsform metallische Elemente, die Elektroden von Halbleiterchips elektrisch innerhalb der Bausteine mit dem Substrat koppeln, wobei die Elemente mindestens teilweise von dem Formmaterial freigelegt sind. Solche freigelegten Elemente können dazu verwendet werden, darauf Kühlkörpereinheiten anzubringen, die sich dafür eignen, die innerhalb des Halbleiterbausteins während des Betriebs erzeugte Wärme abzuleiten. Metallische Elemente, die Elektroden von Halbleiterchips innerhalb der Bausteine elektrisch mit dem Substrat koppeln und die von dem Formmaterial freigelegt sind, können während des Betriebs des Bauelements auf Massepotential gehalten werden.
- Ein oder mehrere elektrisch leitende Elemente können verwendet werden, um die Halbleiterchips elektrisch an andere Komponenten wie etwa beispielsweise das Substrat zu koppeln. Die elektrisch leitenden Elemente können Bonddrähte sein, können aber auch andere elektrisch leitende Strukturen sein wie etwa Clips. Die Clips können beispielsweise durch Stanzen oder Prägen von Metallstreifen ausgebildet werden.
- Die unten beschriebenen Bauelemente enthalten externe Kontaktelemente. Die externen Kontaktelemente sind von außerhalb des Bauelements zugänglich und gestatten das Herstellen eines elektrischen Kontakts mit dem Halbleiterchip von außerhalb des Bauelements. Weiterhin können die externen Kontaktelemente wärmeleitend sein und als Kühlkörper zum Ableiten der von den Halbleiterchips erzeugten Wärme dienen. Die externen Kontaktelemente können aus jedem gewünschten elektrisch leitenden Material bestehen, beispielsweise einem Metall wie etwa Kupfer, Aluminium oder Gold, einer Metalllegierung oder einem elektrisch leitenden organischen Material. Die externen Kontaktelemente oder Oberflächen von ihnen können auch Montageebenen bilden zum Montieren des Bauelements auf einem anderen Element oder zum Montieren eines anderen Elements auf dem Bauelement.
- Die
1A bis1D veranschaulichen schematisch ein Verfahren gemäß einem Ausführungsbeispiel. Gemäß1A wird ein Substrat10 mit einem vorstehenden Element110 bereitgestellt. Zusätzlich können auf dem Substrat10 weitere vorstehende Elemente111 ,112 neben dem vorstehenden Element110 bereitgestellt werden. Wenngleich die Anzahl der vorstehenden Elemente der Übersichtlichkeit halber in1 auf drei begrenzt ist, kann auf dem Substrat10 jede Anzahl an vorstehenden Elementen vorgesehen werden. Die vorstehenden Elemente110 ,111 ,112 können durch Drucken hergestellt werden, beispielsweise durch Tintenstrahldrucken, oder sie können kleine vorgeformte Platten sein, die durch einen Platzierungsprozess auf dem Substrat10 aufgebracht sind. Im Fall des Tintenstrahldruckens kann die verwendete Tinte elektrisch leitende Teilchen enthalten. Im Fall des Platzierens von vorgeformten Platten auf dem Substrat10 können die Platten aus Metallen oder Metalllegierungen hergestellt sein, wie etwa Kupfer, A luminium oder Eisen-Nickel. Die Platten können an dem Substrat10 durch Löten angebracht werden, beispielsweise Diffusionslöten oder Kleben. Die Höhe der vorstehenden Elemente110 ,111 ,112 kann im Bereich von 10 nm bis 100 μm liegen. Die vorstehenden Elemente110 ,111 ,112 können entsprechend gemäß einem strukturierten Muster auf dem Substrat10 angeordnet sein. Die vorstehenden Elemente110 ,111 ,112 können derart auf dem Substrat10 aufgebracht sein, dass die Oberflächen der vorstehenden Elemente110 ,111 ,112 gegenüber der oberen Oberfläche des Substrats10 , auf die sie aufgebracht sind, eine im Wesentlichen planare Oberfläche parallel zu der oberen Oberfläche des Substrats10 bilden können. Das Substrat10 selbst kann aus Metallen oder Metalllegierungen hergestellt sein. Bei einer Ausführungsform können andere Materialien als Metalle oder Metalllegierungen verwendet werden, beispielsweise Keramik- oder Papiermaterialien. - Ein Halbleiterchip
20 mit einer ersten Elektrode21 auf einer ersten Oberfläche20a und einer zweiten Elektrode22 auf einer zweiten Oberfläche20b wird derart auf dem Substrat10 platziert, dass die erste Elektrode21 über dem vorstehenden Element110 platziert ist. Bei einer Ausführungsform kann der Halbleiterchip20 ein vertikaler Leistungshalbleiterchip mit einer dritten Elektrode23 auf der ersten Oberfläche20a sein, wobei dann der vertikale Leistungshalbleiterchip derart platziert sein kann, dass die dritte Elektrode23 über dem vorstehenden Element111 platziert ist. Der Halbleiterchip20 kann ein Leistungshalbleiterchip sein, beispielsweise ein Leistungstransistor, eine Leistungsdiode oder IGBT. Bei der vorliegenden Ausführungsform ist der Halbleiterchip ein Leistungs-MOSFET mit einer Drain-Elektrode22 , einer Source-Elektrode21 und einer Gate-Elektrode23 . Das vorstehende Element112 kann derart angeordnet sein, dass der Umriss des durch die Oberfläche20a definierten Halbleiterchips20 das vorstehende Element112 nicht überlappt. Der Bereich der vorstehenden Elemente110 und111 kann größer sein als der Bereich der Elektroden21 bzw.23 , und die vorstehenden Elemen te110 und111 können teilweise über den Umriss des durch die Oberfläche20a definierten Halbleiterchips20 reichen. Die vorstehenden Elemente110 ,111 und112 können als Kontaktpads für die Elektroden21 ,22 bzw.23 des Halbleiterchips20 angeordnet sein. Der Halbleiterchip20 kann durch Aufschmelzlöten, Diffusionslöten oder adhäsives Bonden an den vorstehenden Elementen110 und111 angebracht werden, indem ein elektrisch leitender Kleber verwendet wird. - Gemäß
1B wird ein dielektrischer Film120 auf strukturierte Weise über dem Halbleiterchip20 , Teilen der vorstehenden Elemente111 ,112 und dem Substrat10 abgeschieden. Bei einer Ausführungsform kann der dielektrische Film120 durch eine Drucktechnik oder durch eine Technik der physikalischen oder chemischen Abscheidung aus der Dampfphase abgeschieden werden. Der dielektrische Film120 kann so angeordnet werden, dass Teile der zweiten Elektrode22 des Halbleiterchips20 freigelegt sind. Ein elektrisch leitender Film130 wird dann über dem dielektrischen Film120 und den von dem dielektrischen Film120 freigelegt gelassenen Bereichen abgeschieden. Bei einer Ausführungsform kann der elektrisch leitende Film130 so angeordnet sein, dass er eine elektrische Kopplung zwischen der zweiten Elektrode22 und dem vorstehenden Element112 bildet. Der elektrisch isolierende dielektrische Film120 kann so angeordnet sein, dass er einen elektrischen Kontakt zwischen dem leitenden Film130 und den vorstehenden Elementen110 ,111 verhindert. Der leitende Film130 kann aus einem metallischen Material wie etwa Kupfer, Gold, Silber, Nickel oder einer beliebigen anderen metallischen Verbindung bestehen und kann galvanisch auf dem dielektrischen Film120 abgeschieden werden. - Gemäß
1C sind der Halbleiterchip20 , der dielektrische Film120 , der leitende Film130 und das Substrat10 mit einem Formmaterial30 bedeckt. Das Formmaterial30 kann angeordnet sein, dass es die obere Oberfläche des Substrats20 bedeckt, auf der der Halbleiterchip20 montiert ist, und kann so ange ordnet sein, dass die untere Oberfläche des Substrats10 unbedeckt bleibt. Bei einer Ausführungsform kann das Formmaterial30 so angeordnet sein, dass der leitende Film130 mindestens teilweise freigelegt bleibt. Die freigelegten Teile des leitenden Films130 können zum Koppeln eines Kühlkörpers an den leitenden Film130 verwendet werden, wodurch die Ableitung von während des Betriebs des Halbleiterchips20 erzeugter Wärme verbessert wird. Das Formmaterial30 kann so angeordnet sein, dass es den Raum zwischen den vorstehenden Elementen110 ,111 und der Oberfläche20a des Halbleiterchips20 füllt. - Gemäß
1D wird das Substrat10 dann mindestens teilweise entfernt. Bei einer Ausführungsform kann das Substrat10 derart entfernt werden, dass die vorstehenden Elemente110 ,111 ,112 in dem resultierenden Bauelement100 verbleiben, aber das Formmaterial30 an der Oberfläche freigelegt wird, die ursprünglich das Substrat10 bedeckt. Das Substrat10 kann derart entfernt werden, dass die vorstehenden Elemente110 ,111 ,112 mit der Oberfläche des freigelegten Formmaterials30 eine im Wesentlichen planare Oberfläche bilden. Das Entfernen des Substrats10 kann durchgeführt werden durch Schleifen, Ätzen, Abtragen, Verdünnen, Verbrennen, Verätzen oder jedes andere geeignete Verfahren, das für das Substratmaterial angemessen ist. - Die
2A bis2D veranschaulichen schematisch die Schritte eines weiteren Verfahrens gemäß einem weiteren Ausführungsbeispiel. Gemäß2A ist das Plazieren eines Halbleiterchips20 auf einem Substrat10 ähnlich dem in1A dargestellten Platzierungsprozess. Der Unterschied zwischen1A und2A besteht darin, dass die vorstehenden Elemente210 ,211 ,212 in2A integrale Teile des Substrats10 sind, das heißt, die vorstehenden Elemente210 ,211 ,212 und das Substrat10 sind aus einem Stück hergestellt. Bei einer Ausführungsform können die vorstehenden Elemente210 ,211 ,212 durch Stanz-, Fräs- oder Prägeverfahren erzeugt werden, wenn das Substrat10 aus einem metallischen Material wie etwa Kupfer, Nickel, Eisen-Nickel oder anderen Metallen oder Metalllegierungen hergestellt ist. Für den Fachmann ist klar, dass innerhalb eines Bauelements einige der vorstehenden Elemente210 ,211 ,212 integrale Teile des Substrats10 sein können, während andere vorstehende Elemente als diskrete Elemente aufgebracht werden können, die nicht anfänglich mit dem Substrat10 verbunden sind, wie in1A dargestellt. - Gemäß
2B wird dann ein dielektrisches Material30 auf dem Halbleiterchip20 und dem Substrat10 aufgebracht, das den Halbleiterchip20 und das Substrat10 mindestens teilweise bedeckt. Bei einer Ausführungsform kann das dielektrische Material30 derart aufgebracht werden, dass mindestens ein Durchgangsloch221 über dem vorstehenden Element212 ausgebildet wird. Alternativ kann das Durchgangsloch221 nach der Abscheidung des dielektrischen Materials30 ausgebildet werden, beispielsweise durch Laserstrahlbohren. Das dielektrische Material30 kann so angeordnet sein, dass es die zweite Oberfläche20b des Halbleiterchips20 bedeckt. Das dielektrische Material30 kann auch so angeordnet sein, dass es die zweite Oberfläche20b des Halbleiterchips20 freigelegt lässt. Das dielektrische Material30 kann unter Verwendung von Siebdruck- oder Formprozessen aufgebracht werden, beispielsweise Unterfüllungsformen. Das dielektrische Material30 kann aus Polymeren bestehen und kann beispielsweise Epoxid, Polyurethan oder Silikon enthalten. Weiterhin kann das dielektrische Material Füllmaterialien aus Metallen, Metalloxiden, Halbleitern, Halbleiteroxiden, Keramiken und/oder Diamant enthalten. Bei einer Ausführungsform kann das dielektrische Material30 SiO2, Al2O3 oder AlN enthalten. Ein dielektrisches Material30 , das kein Füllmaterial enthält, kann jedoch auch verwendet werden. Das dielektrische Material30 kann bei Temperaturen unter 50°C flüssig sein, bei einer Ausführungsform bei Raumtemperaturen, so dass das dielektrische Material30 ohne Erhitzen abgeschieden werden kann. Später kann das dielektrische Material30 erhitzt werden, um das dielektrische Material30 zu härten. Alternativ kann ein dielektrisches Material30 verwendet werden, das bei Raumtemperaturen fest ist und vor seiner Abscheidung erhitzt wird. - Gemäß
2C wird eine elektrische Kopplung zwischen der zweiten Elektrode22 des Halbleiterchips20 und dem vorstehenden Element212 bereitgestellt, indem ein elektrisch leitendes Element230 über dem dielektrischen Material30 aufgebracht wird. Das Durchgangsloch221 kann mit dem zum Ausbilden des elektrisch leitenden Elements230 verwendeten Material231 gefüllt werden, bei einer Ausführungsform Kupfer, Nickel oder anderen Metallen oder Metalllegierungen. Das dielektrische Material30 kann vor dem Ausformen des elektrisch leitenden Elements230 teilweise von der zweiten Elektrode22 entfernt werden, wenn die zweite Oberfläche20b vollständig mit dem dielektrischen Material30 gemäß2B bedeckt war. Die von dem Halbleiterchip20 wegweisende Oberfläche des leitenden Elements230 kann von dem dielektrischen Material30 freigelegt sein. Bei einer Ausführungsform kann die freigelegte Oberfläche des leitenden Elements230 an einen nicht dargestellten Kühlkörper gekoppelt sein, um die während des Betriebs des Halbleiterchips20 erzeugte Wärme abzuleiten. Das Aufbringen des elektrisch leitenden Elements230 und das Füllen des Durchgangslochs221 mit leitendem Material231 kann beispielsweise durch galvanische Abscheidungstechniken oder andere Plattierungstechniken bewerkstelligt werden. - Analog zu
1D veranschaulicht2D den Prozess des Entfernens des Substrats von dem resultierenden Bauelement200 . - Es sei angemerkt, dass auch Kombinationen der in
1A bis1D und2A bis2D dargestellten Verfahren möglich sind. Beispielsweise ist es nach dem Plazieren eines Halbleiterchips20 auf einem Substrat10 gemäß2A möglich, das Verfahren gemäß den1B bis1D zu verfolgen. Alternativ ist es beispielsweise möglich, die dielektrische Schicht120 gemäß1B während der Ausführung eines Verfahrens gemäß den2A bis2D abzuscheiden. Andere Kombinationen der oben beschriebenen Verfahren können ebenfalls machbar sein. -
3A bis3D veranschaulichen schematisch Schritte eines weiteren Verfahrens gemäß einem weiteren Ausführungsbeispiel. Gemäß3A wird ein Halbleiterchip20 ähnlich dem Halbleiterchip20 in1 und2 mit einer dem Substrat10 zugewandten ersten Oberfläche20a auf einem Substrat10 platziert. Anders als1 und2 jedoch wird der Halbleiterchip20 in3A derart auf dem Substrat10 platziert, dass die Oberfläche20b , die zwei Elektroden21 und23 besitzt, von dem Substrat10 wegweist. Das Substrat10 weist ein vorstehendes Element11 auf. Die Anzahl der in3 dargestellten vorstehenden Elemente ist aus Gründen der Übersichtlichkeit auf eines begrenzt, doch kann die Anzahl an vorstehenden Elementen größer als eins sein. Das vorstehende Element11 und das Substrat10 können aus einem Stück hergestellt sein. Bei einer Ausführungsform kann die Hauptrichtung des Vorstehens des Elements11 mit der Hauptrichtung des Vorstehens des Halbleiterchips20 bezüglich des Substrats10 übereinstimmen. Das Substrat10 ist aus einem elektrisch leitenden Material wie etwa Kupfer oder Eisen-Nickel hergestellt. Der Halbleiterchip20 wird derart über dem Substrat10 platziert, dass das vorstehende Element11 von dem Substrat außerhalb eines durch die Oberfläche20b des Halbleiterchips20 definierten Umrisses vorsteht. Das vorstehende Element11 kann bei einer Ausführungsform von ähnlicher Höhe sein wie die Dicke des Halbleiterchips20 , so dass die Oberfläche20b des Halbleiterchips20 und die von dem Substrat10 wegweisende obere Oberfläche des vorstehenden Elements11 eine im Wesentlichen planare Oberfläche bilden. Falls die Höhe des vorstehenden Elements11 nicht ähnlich der Höhe des Halbleiterchips20 ist, kann die Höhendifferenz später beispielsweise durch eine dielektrische Schicht oder andere entsprechende Mittel kompensiert werden. Bei einer Ausführungsform kann die Höhe des vorstehenden Elements11 im Bereich von 50 bis 500 μm liegen. - Das vorstehende Element
11 kann durch Stanz-, Fräs- oder Prägetechniken ausgebildet werden oder kann durch Biegen eines Kantenteils des Substrats10 ausgebildet werden. - Gemäß
3B wird ein dielektrisches Material30 über dem Substrat10 abgeschieden. Das dielektrische Material30 kann so angeordnet sein, dass es das Substrat10 bedeckt, aber die Oberfläche20b des Halbleiterchips20 freigelegt lässt. Das dielektrische Material30 kann auch so angeordnet sein, dass es Kantenoberflächen des Substrats10 bedeckt, bei einer Ausführungsform Kantenoberflächen des vorstehenden Elements11 . Die von dem Substrat10 wegweisende obere Oberfläche des vorstehenden Elements11 kann von dem dielektrischen Material30 freigelegt bleiben. Das dielektrische Material30 kann so angeordnet sein, dass es die untere Oberfläche des Substrats10 gegenüber der dem Halbleiterchip20 zugewandten Oberfläche bedeckt. Alternativ kann die untere Oberfläche des Substrats10 freigelegt bleiben. Ein nicht gezeigter Kühlkörper kann an die freigelegte Oberfläche des Substrats10 gekoppelt sein, um die während des Betriebs des Halbleiterchips20 erzeugte Wärme abzuleiten. - Gemäß
3C wird eine dielektrische Schicht320 (oder eine Photolackschicht) über dem dielektrischen Material30 , dem Halbleiterchip20 und dem vorstehenden Element11 abgeschieden. Die dielektrische Schicht320 kann strukturiert werden, um mehrere Öffnungen321 herzustellen, bei einer Ausführungsform Öffnungen321 über der ersten Elektrode21 des Halbleiterchips20 , über der dritten Elektrode23 des Halbleiterchips20 und dem vorstehenden Element11 . Die Öffnungen321 können auch durch selektives Abscheiden der dielektrischen Schicht320 ausgebildet werden. - Gemäß
3D wird ein elektrisch leitender Film330 über der dielektrischen Schicht320 abgeschieden. Bei einer Ausführungsform kann der elektrisch leitende Film330 strukturiert werden, um die Öffnungen321 zu bedecken und um elektrisch leitende Pads über den Öffnungen321 auszubilden. Der elektrisch leitende Film320 kann durch galvanische Abscheidungstechniken abgeschieden werden und kann eine Dicke im Bereich von 5 bis 500 μm aufweisen. Die elektrisch leitenden Pads über den Elektroden21 und23 können sich über den Umriss des Halbleiterchips20 wie durch die Oberfläche20b definiert erstrecken. Alternativ kann der elektrisch leitende Schichtfilm durch Drucktechniken beispielsweise Tintenstrahldrucken hergestellt werden. In diesem Fall kann die dielektrische Schicht320 entfallen. - Die
4A bis4D veranschaulichen schematisch ein weiteres Verfahren gemäß einem weiteren Ausführungsbeispiel. Gemäß4A wird ein Halbleiterchip20 ähnlich dem in3A dargestellten Halbleiterchip20 mit einer ersten Oberfläche20a auf einem Substrat10 platziert. - Gemäß
4B wird ein dielektrisches Material30 auf dem Substrat10 abgeschieden. Das dielektrische Material30 kann derart abgeschieden werden, dass die zweite Oberfläche20b des Halbleiterchips20 freigelegt bleibt. Das dielektrische Material30 kann durch Drucktechniken wie etwa Siebdrucken oder Form- oder Ausformtechniken abgeschieden werden. Bei einer Ausführungsform kann das dielektrische Material30 eine Temperatur unter 50°C aufweisen, wenn es abgeschieden wird, beispielsweise kann das dielektrische Material bei Raumtemperatur abgeschieden werden. Nach seiner Abscheidung kann das dielektrische Material30 bei höheren Temperaturen gehärtet werden. Das dielektrische Material kann die gleichen Eigenschaften wie das dielektrische Material des oben beschriebenen Bauelements300 besitzen. Auch Durchgangslöcher können ausgebildet werden durch teilweises Entfernen des dielektrischen Materials30 durch Ätzen, Laserstrahlbohren oder andere entsprechende Verfahren. Diese Durchgangslöcher können mit einem leitenden Material410 wie etwa beispielsweise Kupfer, Nickel oder irgendeinem anderen Metall oder irgendeiner anderen Metalllegierung gefüllt werden. Die Füllung mit dem lei tenden Material410 kann durch galvanische Abscheidungstechniken erfolgen. Alternativ können vor dem Abscheiden des dielektrischen Materials30 aus dem leitenden Material410 hergestellte vorstehende Strukturen ausgebildet werden. Die vorstehenden Strukturen können hergestellt werden, indem Metallhöcker auf dem Substrat10 hergestellt werden, oder durch galvanische Abscheidung. Nach dem Abscheiden des dielektrischen Materials30 wird das leitende Material410 dann in das dielektrische Material30 eingebettet. Bei einer Ausführungsform kann das Ausmaß des Vorstehens des leitenden Materials410 im Wesentlichen das gleiche sein wie die Dicke des Halbleiterchips20 , so dass die Oberfläche20b des Halbleiterchips20 und die oberen Oberflächen der Strukturen des leitenden Materials410 im Wesentlichen eine planare Oberfläche bilden können. Falls der Halbleiterchip20 und die Strukturen des leitenden Materials410 unterschiedliche Höhen aufweisen, kann diese Höhendifferenz durch entsprechende Mittel kompensiert werden, beispielsweise eine Schicht aus einem entsprechenden Material. Die Höhe der vorstehenden Strukturen kann im Bereich von 50 bis 500 μm liegen. - Das dielektrische Material
30 kann ein Füllmaterial enthalten, bei einer Ausführungsform SiO2. Es können auch andere Füllmaterialien verwendet werden, wie etwa Al2O3 und AlN. Der Anteil des Füllmaterials innerhalb des dielektrischen Materials30 kann auf die gewünschten thermomechanischen Eigenschaften des dielektrischen Materials eingestellt werden, wie etwa die Wärmeleitfähigkeit und der Wärmeausdehnungskoeffizient. Eine größere Menge an Füllmaterial kann verwendet werden, um eine höhere Wärmeleitfähigkeit des dielektrischen Materials30 zu erzeugen. Das dielektrische Material30 kann auch in Schichten über dem Substrat10 abgeschieden werden, wobei jede Schicht aus dielektrischem Material30 einen anderen Anteil an Füllmaterial enthalten kann. Diese Schichten können Schicht für Schicht über dem Substrat10 angeordnet werden. - Gemäß
4C wird eine Photolackschicht420 (oder eine beliebige andere dielektrische Schicht) dann über dem Halbleiterchip20 , dem leitenden Material410 und dem dielektrischen Material30 abgeschieden. Die Photolackschicht420 kann unter Verwendung von photolithographischen Verfahren strukturiert werden, um Öffnungen über den Strukturen410 und den Elektroden21 und23 herzustellen. - Eine metallische Keimschicht
421 , beispielsweise Titan oder Palladium, kann dann über den Öffnungen und Teilen der Photolackschicht420 aufgebracht werden. Die metallische Keimschicht421 kann auf Teile der Oberfläche des Bauelements400 aufgebracht werden, die als Kontaktpad-Oberflächen für die Elektroden21 ,23 und das leitende Material410 dienen können. Die metallische Keimschicht421 kann beispielsweise stromlos oder durch Sputtern abgeschieden werden und kann eine Dicke im Bereich zwischen 20 und 300 nm besitzen. - Gemäß
4D wird dann ein elektrisch leitender Film430 über der metallischen Keimschicht421 abgeschieden. Bei einer Ausführungsform kann das Abscheiden des elektrisch leitenden Films430 durch galvanische Abscheidung erfolgen. Der elektrisch leitende Film430 kann eine Dicke von über 5 μm besitzen. Die Erstreckungsbereiche der durch die elektrisch leitende Schicht ausgebildeten Kontaktpads können bei einer Ausführungsform größer sein als die Bereiche der Oberflächen der Elektroden21 ,23 bzw. der freigelegten Oberflächen des leitenden Materials410 . Die Kontaktpads können sich über den Umriss des durch seine Oberfläche20b definierten Halbleiterchips20 erstrecken. Der elektrisch leitende Film430 kann aus einem metallischen Material ausgebildet sein, bei einer Ausführungsform Kupfer, Nickel oder irgendein anderes angemessenes Metall oder irgendeine andere angemessene Metalllegierung. - Bei einer Alternative zu der galvanischen Abscheidung kann der elektrisch leitende Film
430 durch Drucktechniken herge stellt werden, beispielsweise Tintenstrahldrucken. In diesem Fall können die dielektrische Schicht420 und/oder die Keimschicht421 entfallen. - Es sei angemerkt, dass auch Kombinationen von Prozessen der Verfahren, die in
1 bis4 detailliert sind, möglich sind. Der Fachmann erkennt weiterhin, dass die in1 bis4 dargestellten Verfahren für mehr als einen Halbleiterchip auf einem gemeinsamen Substrat abgeschlossen werden können. Es ist möglich, Bauelemente gemäß den Verfahren von1 bis4 nebeneinander auf einem gemeinsamen Substrat auszubilden und die Bauelemente durch Zertrennen oder irgendeine andere Vereinzelungstechnik zu trennen. Bei einer Ausführungsform ist es für den Fachmann offensichtlich, die in1 bis4 dargestellten Verfahren in einem Chargenprozess zu verwenden, bei dem mindestens zwei Bauelemente gleichzeitig ausgebildet und dann voneinander getrennt werden können. - Wenn außerdem ein bestimmtes Merkmal oder ein bestimmter Aspekt einer Ausführungsform der Erfindung bezüglich nur einer von mehreren Implementierungen offenbart sein mag, kann außerdem ein derartiges Merkmal oder ein derartiger Aspekt mit einem oder mehreren anderen Merkmalen oder Aspekten der anderen Implementierungen kombiniert werden, wie für eine gegebene oder bestimmte Anwendung erwünscht und vorteilhaft sein kann. Weiterhin soll das Ausmaß, in dem die Ausdrücke „enthalten", „haben", „mit" oder andere Varianten davon entweder in der ausführlichen Beschreibung oder den Ansprüchen verwendet werden, solche Ausdrücke auf eine Weise ähnlich dem Ausdruck „umfassen" einschließend sein. Die Ausdrücke „gekoppelt" und „verbunden" können zusammen mit Ableitungen verwendet worden sein. Es versteht sich, dass diese Ausdrücke verwendet worden sein können, um anzugeben, dass zwei Elemente unabhängig davon miteinander kooperieren oder interagieren, ob sie in direktem physischem oder elektrischem Kontakt stehen oder sie nicht in direktem Kontakt miteinander stehen. Weiterhin versteht sich, dass Ausführungsformen der Erfindung in diskreten Schaltungen, teilweise integrierten Schaltungen oder ganz integrierten Schaltungen oder Programmierungsmitteln implementiert sein können. Außerdem ist der Ausdruck „beispielhaft" lediglich als ein Beispiel anstatt das Beste oder Optimale gemeint. Es ist auch zu verstehen, dass hierin dargestellte Merkmale und/oder Elemente mit bestimmten Abmessungen relativ zueinander zum Zweck der Vereinfachung und zum leichten Verständnis dargestellt worden sind und dass tatsächliche Abmessungen von dem hierin Dargestellten wesentlich differieren können.
- Wenngleich hierin spezifische Ausführungsformen dargestellt und beschrieben worden sind, versteht der Durchschnittsfachmann, dass eine Vielzahl alternativer und/oder äquivalenter Implementierungen für die gezeigten und beschriebenen spezifischen Ausführungsformen substituiert werden können, ohne von dem Schutzbereich der vorliegenden Erfindung abzuweichen. Die vorliegende Anmeldung soll alle Adaptationen oder Variationen der hierin erörterten spezifischen Ausführungsformen abdecken. Deshalb soll die vorliegende Erfindung nur durch die Ansprüche und die Äquivalente davon beschränkt werden.
Claims (25)
- Verfahren zum Herstellen eines Bauelements (
100 ;200 ), umfassend: Bereitstellen eines Substrats (10 ) mit einem von dem Substrat (10 ) vorstehenden ersten Element (110 ;210 ); Bereitstellen eines Halbleiterchips (20 ) mit einer ersten Elektrode (21 ) auf einer ersten Oberfläche (20a ) und einer zweiten Elektrode (22 ) auf einer zweiten Oberfläche (20b ) gegenüber der ersten Oberfläche (20a ); Platzieren des Halbleiterchips (20 ) über dem ersten Element (110 ;210 ) des Substrats (10 ), wobei die erste Oberfläche (20a ) des Halbleiterchips (20 ) dem Substrat (10 ) zugewandt ist; elektrisches Koppeln der zweiten Elektrode (22 ) des Halbleiterchips (20 ) an das Substrat (10 ); und mindestens teilweises Entfernen des Substrats (10 ). - Verfahren nach Anspruch 1, umfassend das Nichtentfernen des ersten Elements (
110 ;210 ), wenn das Substrat (10 ) entfernt wird. - Verfahren nach Anspruch 1 oder 2, umfassend das Entfernen des Substrats (
10 ) durch Schleifen oder Ätzen. - Verfahren nach einem der vorhergehenden Ansprüche, wobei das Substrat (
10 ) aus einem Metall oder einer Metalllegierung oder einem Keramikmaterial oder einem Papiermaterial hergestellt wird. - Verfahren nach einem der vorhergehenden Ansprüche, umfassend das Herstellen des ersten Elements (
110 ;210 ) durch Drucken oder Tintenstrahldrucken. - Verfahren nach einem der vorhergehenden Ansprüche, umfassend das Bedecken des Substrats (
10 ) mit einem die lektrischen Material (30 ) nach dem Platzieren des Halbleiterchips (20 ) auf dem Substrat (10 ). - Verfahren nach Anspruch 6, umfassend das Abscheiden des dielektrischen Materials (
30 ) zwischen dem Halbleiterchip (20 ) und dem Substrat (10 ). - Verfahren nach einem der vorhergehenden Ansprüche, umfassend das elektrische Koppeln der zweiten Elektrode (
22 ) des Halbleiterchips (20 ) an ein von dem Substrat (10 ) vorstehendes zweites Element (112 ;212 ). - Verfahren nach einem der vorhergehenden Ansprüche, wobei der Halbleiterchip (
20 ) eine dritte Elektrode (23 ) auf der ersten Oberfläche (20a ) aufweist und die dritte Elektrode (23 ) elektrisch an ein von dem Substrat (10 ) vorstehendes drittes Element (111 ;211 ) gekoppelt ist. - Verfahren nach einem der vorhergehenden Ansprüche, wobei der Halbleiterchip (
20 ) ein Leistungshalbleiterchip ist. - Verfahren, umfassend: Bereitstellen eines Substrats (
10 ) mit einem von dem Substrat (10 ) vorstehenden Element (11 ); Bereitstellen eines Halbleiterchips (20 ) mit einer ersten Elektrode (22 ) auf einer ersten Oberfläche (20a ) und einer zweiten Elektrode (21 ) auf einer zweiten Oberfläche (20b ) gegenüber der ersten Oberfläche (20a ); Plazieren des Halbleiterchips (20 ) über dem Substrat (10 ), wobei die erste Oberfläche (20a ) des Halbleiterchips (20 ) dem Substrat (10 ) zugewandt ist; Bedecken des Substrats (10 ) mit einem dielektrischen Material (30 ), wobei die zweite Oberfläche (20b ) des Halbleiterchips (20 ) und eine Oberfläche des Elements (11 ) freigelegt bleiben; und Abscheiden eines elektrisch leitenden Films (330 ) auf der zweiten Oberfläche (20b ) des Halbleiterchips (20 ) und der freigelegten Oberfläche des Elements (11 ). - Verfahren nach Anspruch 11, wobei die zweite Oberfläche (
20b ) des Halbleiterchips (20 ) und die freigelegte Oberfläche des Elements (11 ) eine im Wesentlichen planare Oberfläche bilden. - Verfahren nach Anspruch 11 oder 12, wobei eine Oberfläche des dielektrischen Materials (
30 ) und die zweite Oberfläche des Halbleiterchips (20 ) nach dem Abscheiden des dielektrischen Materials (30 ) eine im Wesentlichen planare Oberfläche bilden. - Verfahren nach einem der Ansprüche 11 bis 13, umfassend das Abscheiden des elektrisch leitenden Films (
330 ) durch Drucken oder Tintenstrahldrucken. - Verfahren nach einem der Ansprüche 11 bis 14, umfassend das Abscheiden des dielektrischen Materials (
30 ) durch Siebdruck. - Verfahren nach einem der Ansprüche 11 bis 15, wobei das dielektrische Material (
30 ) beim Abscheiden eine Temperatur unter 50°C aufweist. - Verfahren nach einem der Ansprüche 11 bis 16, wobei eine Oberfläche des Substrats (
10 ) gegenüber der dem Halbleiterchip (20 ) zugewandten Oberfläche des Substrats (10 ) von dem dielektrischen Material (30 ) freigelegt bleibt. - Verfahren nach einem der Ansprüche 11 bis 17, wobei das dielektrische Material (
30 ) ein Füllmaterial umfasst und das Füllmaterial aus Metall und/oder Metalloxid und/oder Halbleiter und/oder Halbleiteroxid und/oder Keramik und/oder Diamant besteht. - Verfahren nach Anspruch 18, wobei das Füllmaterial aus SiO2 oder Al2O3 oder AlN besteht.
- Verfahren nach einem der Ansprüche 11 bis 19, wobei der Halbleiterchip (
20 ) ein Leistungshalbleiterchip ist. - Verfahren, umfassend: Bereitstellen eines Halbleiterchips (
20 ) mit einer ersten Elektrode (22 ) auf einer ersten Oberfläche (20a ) und einer zweiten Elektrode (21 ) auf einer zweiten Oberfläche (20b ) gegenüber der ersten Oberfläche (20a ); Platzieren des Halbleiterchips (20 ) über einem Substrat (10 ), wobei die erste Oberfläche (20a ) des Halbleiterchips (20 ) dem Substrat (10 ) zugewandt ist; Bedecken des Substrats (10 ) mit einem dielektrischen Material (30 ); Ausbilden mindestens eines Durchgangslochs in dem dielektrischen Material (30 ); Abscheiden eines elektrisch leitenden Materials (410 ) in dem mindestens einen Durchgangsloch; und Abscheiden eines elektrisch leitenden Films (430 ) auf der zweiten Oberfläche (20b ) des Halbleiterchips (20 ) und dem dielektrischen Material (30 ). - Verfahren nach Anspruch 21, wobei die zweite Oberfläche (
20b ) des Halbleiterchips (20 ) und eine Oberfläche des abgeschiedenen elektrisch leitenden Materials (410 ) eine im Wesentlichen planare Oberfläche bilden. - Verfahren nach Anspruch 21 oder 22, umfassend das Abscheiden des dielektrischen Materials (
30 ) durch Siebdruck. - Verfahren nach einem der Ansprüche 21 bis 23, wobei das dielektrische Material (
30 ) ein Füllmaterial umfasst und das Füllmaterial aus Metall und/oder Metalloxid und/oder Halbleiter und/oder Halbleiteroxid und/oder Keramik und/oder Diamant besteht. - Verfahren nach einem der Ansprüche 21 bis 24, wobei das dielektrische Material (
30 ) beim Abscheiden eine Temperatur unter 50°C aufweist.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US11/944,724 | 2007-11-26 | ||
US11/944,724 US7727813B2 (en) | 2007-11-26 | 2007-11-26 | Method for making a device including placing a semiconductor chip on a substrate |
Publications (2)
Publication Number | Publication Date |
---|---|
DE102008057707A1 true DE102008057707A1 (de) | 2009-06-04 |
DE102008057707B4 DE102008057707B4 (de) | 2018-05-09 |
Family
ID=40586091
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE102008057707.3A Active DE102008057707B4 (de) | 2007-11-26 | 2008-11-17 | Verfahren zum Herstellen eines Bauelements einschließlich des Platzierens eines Halbleiterchips auf einem Substrat |
Country Status (3)
Country | Link |
---|---|
US (1) | US7727813B2 (de) |
CN (1) | CN101447442B (de) |
DE (1) | DE102008057707B4 (de) |
Cited By (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE102013204344A1 (de) * | 2012-03-14 | 2013-09-19 | Kabushiki Kaisha Toshiba | Halbleitervorrichtung und Verfahren zum Herstellen selbiger |
DE102013203350A1 (de) * | 2013-02-28 | 2014-08-28 | Osram Opto Semiconductors Gmbh | Elektronisches Bauelement und Verfahren zu seiner Herstellung |
US9093416B2 (en) | 2011-11-28 | 2015-07-28 | Infineon Technologies Ag | Chip-package and a method for forming a chip-package |
WO2015189062A1 (de) * | 2014-06-12 | 2015-12-17 | Osram Opto Semiconductors Gmbh | Licht emittierendes halbleiterbauelement |
DE102012113012B4 (de) * | 2011-12-30 | 2017-07-27 | Infineon Technologies Ag | Verfahren zum Herstellen einer elektronischen Vorrichtung |
DE102013102893B4 (de) * | 2012-03-21 | 2018-01-25 | Infineon Technologies Ag | Verfahren zum Verkapseln eines elektronischen Schaltkreises |
DE102018104144A1 (de) * | 2018-02-23 | 2019-08-29 | Technische Universität Chemnitz | Verfahren zum Kontaktieren und Paketieren eines Halbleiters und zugehöriger Halbleiter |
DE102014219794B4 (de) | 2014-09-30 | 2020-06-18 | Osram Opto Semiconductors Gmbh | Elektrisches Bauelement und Verfahren zum Erzeugen eines elektrischen Bauelements |
DE102015100011B4 (de) | 2014-01-07 | 2021-08-12 | Infineon Technologies Austria Ag | Chipeinbettungsgehäuse mit rückseitiger Chipverbindung |
DE102013102058B4 (de) | 2012-03-01 | 2024-05-29 | Infineon Technologies Ag | Chipanordnungen und Verfahren zum Bilden einer Chipanordnung |
Families Citing this family (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8021907B2 (en) | 2008-06-09 | 2011-09-20 | Stats Chippac, Ltd. | Method and apparatus for thermally enhanced semiconductor package |
US8441804B2 (en) * | 2008-07-25 | 2013-05-14 | Infineon Technologies Ag | Semiconductor device and method of manufacturing a semiconductor device |
US8138587B2 (en) * | 2008-09-30 | 2012-03-20 | Infineon Technologies Ag | Device including two mounting surfaces |
TWI411073B (zh) * | 2010-08-13 | 2013-10-01 | Unimicron Technology Corp | 嵌埋被動元件之封裝基板及其製法 |
DE102010042567B3 (de) * | 2010-10-18 | 2012-03-29 | Fraunhofer-Gesellschaft zur Förderung der angewandten Forschung e.V. | Verfahren zum Herstellen eines Chip-Package und Chip-Package |
DE102014113697A1 (de) | 2014-09-23 | 2016-04-07 | Infineon Technologies Austria Ag | Verfahren mit Inkjet-Prozessen und deren Anwendung |
US9824976B1 (en) | 2016-08-16 | 2017-11-21 | Infineon Technologies Americas Corp. | Single-sided power device package |
US11367669B2 (en) * | 2016-11-21 | 2022-06-21 | Rohm Co., Ltd. | Power module and fabrication method of the same, graphite plate, and power supply equipment |
JP7025181B2 (ja) * | 2016-11-21 | 2022-02-24 | ローム株式会社 | パワーモジュールおよびその製造方法、グラファイトプレート、および電源装置 |
US11133245B2 (en) | 2019-10-25 | 2021-09-28 | Advanced Semiconductor Engineering, Inc. | Semiconductor package structure and method for manufacturing the same |
US11437247B2 (en) | 2020-07-20 | 2022-09-06 | Advanced Semiconductor Engineering, Inc. | Semiconductor package structure and method for manufacturing the same |
CN112864030B (zh) * | 2021-01-18 | 2022-08-09 | 北京师范大学 | 光电探测芯片的封装方法和封装结构 |
Family Cites Families (24)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5696033A (en) * | 1995-08-16 | 1997-12-09 | Micron Technology, Inc. | Method for packaging a semiconductor die |
JP2891665B2 (ja) * | 1996-03-22 | 1999-05-17 | 株式会社日立製作所 | 半導体集積回路装置およびその製造方法 |
JPH10163368A (ja) * | 1996-12-02 | 1998-06-19 | Fujitsu Ltd | 半導体装置の製造方法及び半導体装置 |
US5830800A (en) * | 1997-04-11 | 1998-11-03 | Compeq Manufacturing Company Ltd. | Packaging method for a ball grid array integrated circuit without utilizing a base plate |
KR20010009350A (ko) * | 1999-07-09 | 2001-02-05 | 윤종용 | 기판이 없는 칩 스케일 패키지 및 그 제조방법 |
US6573123B2 (en) * | 1999-09-07 | 2003-06-03 | Sai Man Li | Semiconductor chip package and manufacturing method thereof |
DE19954941C2 (de) | 1999-11-16 | 2003-11-06 | Fraunhofer Ges Forschung | Verfahren zum Integrieren eines Chips innerhalb einer Leiterplatte |
US6348399B1 (en) * | 2000-07-06 | 2002-02-19 | Advanced Semiconductor Engineering, Inc. | Method of making chip scale package |
JP2002076576A (ja) * | 2000-08-23 | 2002-03-15 | Nec Corp | 配線パターン形成方法およびその方法に用いられる原版 |
CN1265451C (zh) * | 2000-09-06 | 2006-07-19 | 三洋电机株式会社 | 半导体装置及其制造方法 |
US20020175400A1 (en) * | 2001-05-26 | 2002-11-28 | Gerber Mark A. | Semiconductor device and method of formation |
US6569709B2 (en) * | 2001-10-15 | 2003-05-27 | Micron Technology, Inc. | Assemblies including stacked semiconductor devices separated a distance defined by adhesive material interposed therebetween, packages including the assemblies, and methods |
US7061077B2 (en) | 2002-08-30 | 2006-06-13 | Fairchild Semiconductor Corporation | Substrate based unmolded package including lead frame structure and semiconductor die |
US6777800B2 (en) | 2002-09-30 | 2004-08-17 | Fairchild Semiconductor Corporation | Semiconductor die package including drain clip |
US7217594B2 (en) | 2003-02-11 | 2007-05-15 | Fairchild Semiconductor Corporation | Alternative flip chip in leaded molded package design and method for manufacture |
CN100468670C (zh) | 2003-02-28 | 2009-03-11 | 西门子公司 | 带有大面积接线的功率半导体器件的连接技术 |
US6867481B2 (en) | 2003-04-11 | 2005-03-15 | Fairchild Semiconductor Corporation | Lead frame structure with aperture or groove for flip chip in a leaded molded package |
DE102004021054B4 (de) | 2004-04-29 | 2014-09-18 | Infineon Technologies Ag | Halbleiterbauelement und Verfahren zu seiner Herstellung |
TWI249209B (en) * | 2004-12-22 | 2006-02-11 | Siliconware Precision Industries Co Ltd | Semiconductor package with support structure and fabrication method thereof |
DE102005057401B4 (de) * | 2005-11-30 | 2009-10-08 | Infineon Technologies Ag | Halbleiterbauteil und Verfahren zu dessen Herstellung |
DE102005061015B4 (de) * | 2005-12-19 | 2008-03-13 | Infineon Technologies Ag | Verfahren zum Herstellen eines Halbleiterbauteils mit einem vertikalen Halbleiterbauelement |
DE102006021959B4 (de) * | 2006-05-10 | 2011-12-29 | Infineon Technologies Ag | Leistungshalbleiterbauteil und Verfahren zu dessen Herstellung |
TWI316749B (en) * | 2006-11-17 | 2009-11-01 | Siliconware Precision Industries Co Ltd | Semiconductor package and fabrication method thereof |
US20090127682A1 (en) * | 2007-11-16 | 2009-05-21 | Advanced Semiconductor Engineering, Inc. | Chip package structure and method of fabricating the same |
-
2007
- 2007-11-26 US US11/944,724 patent/US7727813B2/en active Active
-
2008
- 2008-11-17 DE DE102008057707.3A patent/DE102008057707B4/de active Active
- 2008-11-25 CN CN2008101763832A patent/CN101447442B/zh active Active
Cited By (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9093416B2 (en) | 2011-11-28 | 2015-07-28 | Infineon Technologies Ag | Chip-package and a method for forming a chip-package |
DE102012111520B4 (de) | 2011-11-28 | 2019-07-25 | Infineon Technologies Ag | Leiterrahmen-freies und Die-Befestigungsprozess-Material-freies Chipgehäuse und Verfahren zum Bilden eines Leiterrahmen-freien und Die-Befestigungsprozess-Material-freien Chipgehäuses |
DE102012113012B4 (de) * | 2011-12-30 | 2017-07-27 | Infineon Technologies Ag | Verfahren zum Herstellen einer elektronischen Vorrichtung |
DE102013102058B4 (de) | 2012-03-01 | 2024-05-29 | Infineon Technologies Ag | Chipanordnungen und Verfahren zum Bilden einer Chipanordnung |
US8975732B2 (en) | 2012-03-14 | 2015-03-10 | Kabushiki Kaisha Toshiba | Semiconductor device and method of manufacturing the same |
DE102013204344A1 (de) * | 2012-03-14 | 2013-09-19 | Kabushiki Kaisha Toshiba | Halbleitervorrichtung und Verfahren zum Herstellen selbiger |
DE102013204344B4 (de) | 2012-03-14 | 2019-04-18 | Kabushiki Kaisha Toshiba | Halbleitervorrichtung und Verfahren zum Herstellen einer Halbleitervorrichtung |
DE102013102893B4 (de) * | 2012-03-21 | 2018-01-25 | Infineon Technologies Ag | Verfahren zum Verkapseln eines elektronischen Schaltkreises |
US11189537B2 (en) | 2012-03-21 | 2021-11-30 | Infineon Technologies Ag | Circuit package, an electronic circuit package, and methods for encapsulating an electronic circuit |
DE102013203350A1 (de) * | 2013-02-28 | 2014-08-28 | Osram Opto Semiconductors Gmbh | Elektronisches Bauelement und Verfahren zu seiner Herstellung |
DE102015100011B4 (de) | 2014-01-07 | 2021-08-12 | Infineon Technologies Austria Ag | Chipeinbettungsgehäuse mit rückseitiger Chipverbindung |
WO2015189062A1 (de) * | 2014-06-12 | 2015-12-17 | Osram Opto Semiconductors Gmbh | Licht emittierendes halbleiterbauelement |
US10305002B2 (en) | 2014-06-12 | 2019-05-28 | Osram Opto Semiconductors Gmbh | Light emitting semiconductor device |
DE102014219794B4 (de) | 2014-09-30 | 2020-06-18 | Osram Opto Semiconductors Gmbh | Elektrisches Bauelement und Verfahren zum Erzeugen eines elektrischen Bauelements |
DE102018104144A1 (de) * | 2018-02-23 | 2019-08-29 | Technische Universität Chemnitz | Verfahren zum Kontaktieren und Paketieren eines Halbleiters und zugehöriger Halbleiter |
DE102018104144B4 (de) | 2018-02-23 | 2022-12-15 | Technische Universität Chemnitz | Verfahren zum Kontaktieren und Paketieren eines Halbleiterchips |
Also Published As
Publication number | Publication date |
---|---|
CN101447442B (zh) | 2011-11-16 |
US20090137086A1 (en) | 2009-05-28 |
CN101447442A (zh) | 2009-06-03 |
US7727813B2 (en) | 2010-06-01 |
DE102008057707B4 (de) | 2018-05-09 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE102008057707B4 (de) | Verfahren zum Herstellen eines Bauelements einschließlich des Platzierens eines Halbleiterchips auf einem Substrat | |
DE102008051965B4 (de) | Bauelement mit mehreren Halbleiterchips | |
DE102012105929B4 (de) | Halbleiter-Bauelement mit einem Kontaktclip mit Vorsprüngen und Herstellung davon | |
DE102009044641B4 (de) | Einrichtung mit einem Halbleiterchip und Metallfolie sowie ein Verfahren zur Herstellung der Einrichtung | |
DE102008039389B4 (de) | Bauelement und Verfahren zur Herstellung | |
DE102008023127B4 (de) | Halbleiterbauelement und Verfahren zur Herstellung | |
DE102009045063B4 (de) | Leistungshalbleitermodul mit angespritztem Kühlkörper, Leistungshalbleitermodulsystem und Verfahren zur Herstellung eines Leistungshalbleitermoduls | |
DE102015115999B4 (de) | Elektronische Komponente | |
DE10392228T5 (de) | Halbleiterplättchenpackung mit Halbleiterplättchen mit seitlichem elektrischen Anschluss | |
DE10003671A1 (de) | Halbleiter-Bauelement | |
DE102009039227B4 (de) | Verfahren zur Herstellung eines Halbleiterbauelements | |
DE102009015722A1 (de) | Halbleitermodul | |
DE102010037439B4 (de) | Bauelement mit einem Halbleiterchip und einem Träger und Fabrikationsverfahren | |
DE112007000832T5 (de) | Dünne Plättchen und Metallsubstrate verwendende Halbleiterplättchengehäuse | |
DE102011113269A1 (de) | Halbleitermodul und Verfahren zu seiner Herstellung | |
DE102008034164A1 (de) | Halbleitermodul | |
DE102008027703A1 (de) | Halbleiterbauelement | |
DE102014114520B4 (de) | Ein elektronisches Modul mit mehreren Einkapselungsschichten und ein Verfahren zu dessen Herstellung | |
DE102014111829A1 (de) | Ein Halbleitermodul und ein Verfahren zu dessen Fabrikation durch erweiterte Einbettungstechnologien | |
DE102008035911A1 (de) | Verfahren zum Herstellen eines integrierten Schaltungsmoduls | |
DE102010017768A1 (de) | Verfahren zum Herstellen eines Halbleiter-Bauelements | |
DE102014112411A1 (de) | Eingekapselte Halbleitervorrichtung | |
DE102014111786A1 (de) | Kühlplatte, Bauelement, das eine Kühlplatte umfasst, und Verfahren zum Herstellen einer Kühlplatte | |
DE102010061573B4 (de) | Verfahren zur Herstellung eines Halbleiterbauelements | |
DE102014107743B4 (de) | Leistungsmodul, das zwei Substrate aufweist, und Verfahren zu seiner Herstellung |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
OP8 | Request for examination as to paragraph 44 patent law | ||
R016 | Response to examination communication | ||
R016 | Response to examination communication | ||
R018 | Grant decision by examination section/examining division | ||
R020 | Patent grant now final | ||
R082 | Change of representative |