CN1637471A - 电阻分压电路以及使用该分压电路的液晶驱动装置和液晶显示装置 - Google Patents

电阻分压电路以及使用该分压电路的液晶驱动装置和液晶显示装置 Download PDF

Info

Publication number
CN1637471A
CN1637471A CN200410011451.1A CN200410011451A CN1637471A CN 1637471 A CN1637471 A CN 1637471A CN 200410011451 A CN200410011451 A CN 200410011451A CN 1637471 A CN1637471 A CN 1637471A
Authority
CN
China
Prior art keywords
resistance
voltage divider
divider circuit
contact
resistor voltage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN200410011451.1A
Other languages
English (en)
Other versions
CN100414353C (zh
Inventor
西和义
村田正嗣
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Publication of CN1637471A publication Critical patent/CN1637471A/zh
Application granted granted Critical
Publication of CN100414353C publication Critical patent/CN100414353C/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/06Continuously compensating for, or preventing, undesired influence of physical parameters
    • H03M1/0617Continuously compensating for, or preventing, undesired influence of physical parameters characterised by the use of methods or means not specific to a particular type of detrimental influence
    • H03M1/0675Continuously compensating for, or preventing, undesired influence of physical parameters characterised by the use of methods or means not specific to a particular type of detrimental influence using redundancy
    • H03M1/0678Continuously compensating for, or preventing, undesired influence of physical parameters characterised by the use of methods or means not specific to a particular type of detrimental influence using redundancy using additional components or elements, e.g. dummy components
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0271Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping
    • G09G2320/0276Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping for the purpose of adaptation to the characteristics of a display device, i.e. gamma correction
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/66Digital/analogue converters
    • H03M1/74Simultaneous conversion
    • H03M1/76Simultaneous conversion using switching tree
    • H03M1/765Simultaneous conversion using switching tree using a single level of switches which are controlled by unary decoded digital signals

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)
  • Semiconductor Integrated Circuits (AREA)

Abstract

本发明涉及为了驱动液晶元件等显示元件而生成灰度电压的灰度电位生成电路内含的电阻分压电路,将提供能高精度形成阻值小的电阻、能生成精细的灰度电位的电阻分压电路作为技术上要解决的课题。为了解决这一课题,本发明的电阻分压电路的构成为,设置三根阻值相等、在相等的位置上有接点12的电阻11,分别连接各电阻11在相等位置上的接点12,并联地连接这些电阻,并将基准电位V1、V2输入并联连接的电阻的两端,利用电阻11的分压作用,在各接点12的连接点上生成灰度电位。本发明能生成精细的灰度电位,能适用于液晶驱动装置、计量及测量仪器、或控制设备等诸多用途。

Description

电阻分压电路以及使用该分压电路 的液晶驱动装置和液晶显示装置
技术领域
本发明涉及灰度电位生成电路内含的电阻分压电路。
背景技术
所述灰度电位生成电路为生成驱动液晶元件等显示元件用的灰度电位的电路。例如,在驱动液晶显示装置中的液晶元件的例子中,首先将两个及两个以上成为基准的电位输入灰度电位生成电路。灰度电位生成电路通过将各基准电位间的电压细化分压,生成液晶元件驱动所需的灰度电位(或γ校正灰度电位)。
另外,最近几年,由于以液晶面板为主流的显示面板实现多灰度、高清晰度化,需要更多的灰度电位。因而,相邻灰度的电位差变小。这也就意味着,在用电阻形成灰度电位生成电路时,更需要电阻值精度高的小电阻。
公知的灰度电位生成电路例如有特开平11-95726号公报揭示的电路。该灰度电位生成电路具有设置串联连接多个基准电阻的电阻组的电阻分压电路。该电阻分压电路是这样构成的,它选择各电阻组的基准电阻的连接点,通过连接选好的基准点,能精细地设定分压电阻的阻值。然后,将基准电压加在电阻组的两端,在连接好的基准点得到所需的灰度电压。另外,该灰度电位生成电路通过层间绝缘膜在各灰度电压布线层上设置电阻布线层,用接点(或通孔)连接灰度电压布线层和电阻布线层,构成各电阻分压电路。
因为所述接点的电阻越低越好,故通常接点用电阻值低的物质制成。这种电阻值低的物质中有一种称为硅化物的硅的金属化合物。由于半导体制造上的限制在想把接点形成硅化物时,其下面的电阻部分也形成硅化物。另一方面,电阻本身为了以更小的面积以高的效率形成电阻分量,大多用不是硅化物的物质(以下称为非硅化物)构成。因此,在用非硅化物的物质构成电阻时,在电阻中就存在硅化物和非硅化物两种物质。这里,人们已知在半导体制造中,在硅化物和非硅化物的界面上产生被称为界面电阻的电阻分量,具有与电阻的宽度无关的一定的值。
想在所述电阻分压电路中生成精细的灰度电位时,必须高精度地生成电阻值小的电阻分量,但在接点附近的电阻和通常的电阻的界面上存在较大的界面电阻分量时,难以制造出低于界面电阻的小的电阻值。
发明内容
本发明为解决这些问题而提出,其目的在于提供一种电阻分压电路,该电阻分压电路用别的物质象硅化物和非硅化物那样地构成接点(或通孔)部分和电阻,即使在其边界上产生界面电阻时,仍能高精度地形成电阻值小的电阻,生成精细的灰度电位,另外并提供一种使用这种电阻分压电路的液晶驱动装置以及液晶显示装置。
为了达到上述目的,本申请的电阻分压电路设置电阻值相等、并在相等的位置上有接点的多个电阻,分别连接各电阻相等位置上的接点,将这些电阻并联连接,在并联连接的电阻的两端输入基准电位,利用电阻分压而在各接点的连接点上生成灰度电压。
采用这样的构成,通过在相等位置上的接点并联连接多根电阻,从而即使是界面电阻大的电阻的场合,也能高精度地制成电阻值小的电阻。因此,能高精度地生成分得更细的灰度电位。
另外,使用本发明的电阻分压电路的液晶驱动装置,包括上述的电阻分压电路、及根据该电阻分压电路输出的灰度电位及输入的数字指令值而输出模拟电位(驱动电位)的DA变换电路。
采用这样的构成,DA变换电路能将电阻分压电路输出的灰度电位作为与数字指令值对应的模拟电位输出,利用高精度的灰度电位驱动液晶元件。因而能提高灰度显示即提高液晶面板等的显示的鲜艳度。
另外,使用本发明的电阻分压电路的液晶显示装置,包括在基板上形成的多个液晶元件、形成于所述基板上并通过多个TFT公共连接所述多个液晶元件的驱动线、及通过连接所述驱动线输出模拟电位而驱动所述驱动线的所述液晶驱动装置。
采用上述构成,能从液晶驱动装置将高精度灰度电位(模拟电位)加在液晶元件的驱动线上。因此,能提高灰度显示即液晶显示装置显示的鲜艳度。
附图说明
图1为本发明实施例1的液晶驱动器用电阻分压电路构成图。
图2为同上的液晶驱动器用电阻分压电路的并联电阻说明图。
图3为本发明实施例2的液晶驱动器用电阻分压电路构成图。
图4为本发明实施例3的液晶驱动器用电阻分压电路构成图。
图5为本发明实施例4的液晶驱动器用电阻分压电路构成图。
图6为本发明的液晶驱动装置构成图。
图7为本发明的液晶显示装置构成图。
具体实施方式
以下,参照附图说明本发明的实施示例。另外,以后所有实施示例的说明中,均以将本发明的电阻分压电路应用于液晶显示装置及液晶驱动装置的情形为例进行说明。
[实施例1]
图1中表示本发明实施例1的液晶驱动器用电阻分压电路(为了驱动液晶元件而生成灰度电位的灰度电位生成电路内所包含的电阻分压电路)的构成图。
如图1所示,设置在图中沿水平方向相等位置上有电阻值近似相等、用于取出灰度电位的多个(图中为7个)接点12的多根(图中为三根)电阻11。即3根电阻11的接点12间的电阻值的关系为,若设电阻11中的第一电阻的接点间电阻值为R11、R12、R13……R16,设第二电阻的接点间电阻值为R21、R22、R23……R26,设第三电阻的接点间电阻值为R31、R32、R33……R36,则R11∶R12∶R13……R16=R21∶22∶23……R26=R31∶R32∶R33……R36。
最理想的实施例为,多个电阻11的电阻值近似相等。这里,近似相等这句话的意义为,只要是半导体制造过程中制造条件的差异为可以忽略不计的程度,则多个电阻11的阻值就视作全部相等。例如,作为最理想的实施例,在半导体制造中,电阻11能以具有近似相等的长度、近似相等的宽度的多晶硅等布线层的形式而形成,电阻11的阻值近似相等。本说明书中所谓近似相等的用语完全依照该用法使用。
然后,利用各灰度电位输出布线13连接各电阻11在相等位置上的接点12,将这些电阻11并联连接。在这些并联连接的电阻11的两端接点12的基准电位供给布线14上输入基准电位V1、V2,利用三根电阻11的分压,在中间5个各接点12的连接点(布线13)上生成灰度电位V51、V52、V53、V54、V55
具体为,图1示出的电阻分压电路如以下那样形成。
先在基板上设置用N+多晶硅电阻形成的电阻11。然后,在电阻11之上隔着层间绝缘膜(未图示)设置和电阻11正交的、用铝等形成的灰度电位输出布线13。接着,用由阻值低的物质(例如称为硅化物的硅的金属化合物)组成的接点12,连接电阻11和灰度电位输出布线13。
试分析如图2所示两根并联电阻的情形,设两根电阻的合成电阻为RA,各电阻值为R1及R2,则1/RA=1/R1+1/R2的关系式成立。这里,如设R1=R2=R,则1/RA=2/R,即变成RA=R/2,变成用电阻的根数除原来的电阻值后的商。这里,设并联连接的电阻的根数为N(N为2及2以上的正整数),则使N根电阻值R的电阻连接时的合成电阻值RN变成RN=R/N。另外,即使R1≠R2时,R1、R2和合成电阻RA的关系满足R1>RA,而且R2>RA。因此,可知并联连接的电阻越多,合成电阻越小。
根据上述实施例1的构成,通过设置三根电阻值近似相等、在相等位置上形成取出灰度电位用的接点12的电阻11,用灰度电位输出布线13连接相等位置的接点12,并联连接电阻11,从而将接点12间的电阻11并联连接,就能减小接点12间的电阻值。因此,即使在接点12附近的电阻11及其以外区域的电阻11的界面上有较大的电阻分量(界面电阻)存在时,仍能高精度地制造出阻值小的电阻,并生成精细的灰度电位V51、V52、V53、V54、V55。另外,由于接点12排成一列,所以能简单地形成从接点12取出灰度电位的布线,也能期盼版面容易配置的效果。
还有,在实施例1中,说明了设置三根电阻11的例子,但从前面所述的合成电阻的效果可知,电阻11只要是设置两根及两根以上的构成即可。另外,说明了电阻11上设置七个接点12的例子,但即使在硅化物(接点12下面部分的电阻11)物质和非硅化物物质(接点12下面部分之外的电阻11)之间上存在边界的情况下,通过用合成电阻构成用非硅化物物质构成的部分电阻11,也能获得本发明的效果。即,接点12如除去和基准电位供给布线14的接点外,则在电阻11上至少存在一个即可,灰度电位输出布线13至少设置1根的构成中,就可以获得本发明的效果。
[实施例2]
图3表示本发明实施例2的液晶驱动器用电阻分压电路的构成图。
如图3所示,将电阻值近似相等的2N(N为大于等于2的正整数)根(图中为四根)电阻21使其长轴方向一致依次平行地配置,各接点22分别设置在上述各电阻21的两端。再在依次配置的各电阻21中,对于从图的上面开始数起第一和第二电阻21,将各接点23设置在沿图的水平方向相等位置上,对于从图的上面开始数起第三和第四电阻21,将各接点24设置在沿图的水平方向相等的位置上。还有,图3示出的实施例中,表示了接点24水平方向的位置和接点23水平方向的位置不同的例子,但是,接点24水平方向的位置和接点23水平方向的位置也可以相同,这些都可以。
然后,利用各灰度电位输出布线25连接从图的上面开始数起第一、第二电阻21上的接点23。又利用各灰度电位输出布线26连接从图的上面开始数起第三、第四电阻21上的接点24。另外,利用各连接用布线27依次连接奇数序号(从图的上面开始数起第一、第三)的电阻21端部的接点22。又利用各连接用布线28依次连接偶数序号(从图的上面开始数起第二、第四)的电阻21端部的接点22。
然后,连接第一和第二电阻21始端的接点22,连接序号(2N-1)和2N(图中为第三和第四)的电阻21终端的接点22。通过基准电位供给用布线(未图示),将基准电位V1、V2输入上述连接后的各端部,通过电阻21的分压,在各接点23的连接点(灰度电位输出布线25)和各接点24的连接点(灰度电位输出布线26)上生成灰度电位V61、V62、V63、V64、V65、V66
图3示出的电阻分压电路具体形成方法如下。
先在基板上设置用N+多晶硅电阻形成的电阻21。接着,在电阻21上,隔着层间绝缘膜(未图示),设置和电阻21正交、用铝等形成的灰度电位输出布线25、26及连接用布线27、28。接着,用电阻值低的物质(例如,称为硅化物的硅和金属化合物)组成的接点22、23、24连接所述电阻布线层和灰度电压布线层。
这样,根据实施例2,通过将多个电阻21并联连接来减小电阻值的原理和实施例1的构成相同,但通过连接奇数序号的电阻21,连接偶数序号的电阻21,即2N根的电阻21每隔一根地连接,能减少电阻制造工艺中电阻值面内误差的影响。
即,通常在半导体制造中制造电阻时,为了控制电阻值,而使杂质在将成为电阻的物质中扩散,以该法来制造。这时形成电阻的布线层的杂质扩散浓度不是一样的,有某些误差。因此,仅如图1的版面配置那样单纯地将电阻并排,第一根电阻和最后(第2N)一根电阻21的电阻值的误差恐怕会变得很大。对于这一点,若如图3所示,第一电阻和第三电阻连接、第二电阻和第四电阻连接那样,一个隔一个地连接电阻21,则能减少电阻面内误差的影响。因此,利用图3的版面配置构成,即使在界面电阻为较大的时候,仍能减轻电阻21面内误差的影响,形成精度更高、阻值小的电阻,生成更精细的灰度电位。
[实施例3]
图4为表示本发明实施例3的液晶驱动器用电阻分压电路的构成图。
如图4所示,设置两端有接点31、中间有多个(图中为四个)接点32-1~32-4的一根第一电阻33。再在只需要小的电阻的部位设置与第一电阻33的接点32-1~32-4对向的第二电阻。图4中,与第一电阻33的接点32-1、32-2间对向、平行地设置两端有接点37的一根第二电阻34,并且与第一电阻33的接点32-3、32-4间对向、平行地设置两端有接点37的两根第二电阻35、36。
然后,利用各灰度电位输出布线38连接第一电阻33的接点32-1、32-2和第二电阻34两端的接点37。又利用各灰度电位输出布线39连接第一电阻33的接点32-3、32-4和两根第二电阻35、36两端的接点37。另外,通过基准电位供给布线(未图示)向第一电阻33的两端(接点31)输入基准电位V1、V2。利用第一电阻33的分压在各接点32-1~32-4、37的连接点(布线38、39)上生成灰度电位V71、V72、V73、V74
图4所示的电阻分压电路具体如以下那样地形成。
先在基板上设置用N+多晶硅电阻形成的电阻33、34、35、36。然后在电阻33、34、35、36上隔着层间绝缘膜(未图示),设置和电阻33、34、35、36正交的用铝等形成的灰度电位输出布线38、39。然后,用由阻值低的物质(例如称为硅化物的硅的金属化合物)组成的接点32-1~32-4、37连接电阻33、34、35、36和灰度电位输出布线38、39。
这样,根据实施例3,用一根第一电阻33构成基本的液晶驱动用电阻分压电路,通过第二电阻34、35、36并联连接,从而能形成精度高、阻值小的电阻,生成精细的灰度电位。另外,通过仅在需要产生精细的灰度电位差的小阻值的部分并联连接第二电阻34、35、36,相比将好几根相同长度的电阻并排在一起而使版面配置面积增大的情况,而今,只要在需要形成这样小的电阻处将电阻并联配置,就能减小版面配置面积。
[实施例4]
图5表示本发明实施例4的液晶驱动器用电阻分压电路构成图。
如图5所示,沿图的垂直方向平行地设置电阻值近似相等、沿图的水平方向在相等的位置上有取出灰度电位用的多个{(n+1)个,n为大于等于2的正整数}的接点42的多根(图中为3根)电阻41。即电阻41的接点42间电阻值的关系为,若设电阻41中第一电阻41-1的接点间电阻值为R11、R12、R13…R1n,第二电阻41-2的接点间电阻值为R21、R22、R23…R2n,第三电阻41-3的接点间电阻值R31、R32、R33…R3n,则R11∶R12∶R13∶…R1n=R21∶R22∶R23∶…∶R2n=R31∶R32∶R33∶…R3n。
另外,通过第一开关45和第二开关46(这些开关45、46均是控制开关的一个例子),利用灰度电位输出布线44分别连接各电阻41的中间相等位置的接点,将这些电阻41并联连接。另外,各电阻41两端的接点42分别连接第三、第四、第五开关47、48、49(这些开关47、48、49均为电源开关的一个例子)。
然后,从第一节点E1将高电平侧基准电位V1及从第二节点E2将低电位侧基准电位V2分别通过第三、第四、第五开关47、48、49供给各电阻41的两端。通过供给高电位侧基准电位V1和低电位侧基准电位V2,利用三根电阻41的分压,从中间的各接点42的连接点通过第一、第二…第(n-1)灰度电位输出布线44,输出灰度电位V81、V82、…V8(n-1)
图5示出的电阻分压电路具体如以下那样地形成。
首先在基板上沿所述第二方向(图中的垂直方向)并排设置具有沿第一方向(图中的水平方向)长度近似相等、沿和所述第一方向成直角的第二方向宽度近似相等、并用N+多晶硅电阻形成的第一电阻41-1、第二电阻41-2、第三电阻41-3,即并排设置电阻值近似相等的电阻41(41-1、41-2、41-3)。然后,在这些电阻41之上,隔着层间绝缘膜(未图示),和电阻41(41-1、41-2、41-3)正交设置由铝等形成的灰度电位输出布线44和P沟道型MOS晶体管形成的第一开关45、第二开关46、第三开关47、第四开关48及第五开关49组成的灰度电位输出部。然后利用阻值低的物质(例如,称为硅化物的硅的金属化合物)形成的接点42连接电阻41和灰度电位输出布线44。
这样,根据实施例4,由于采用将三根电阻值近似相同的电阻41并联连接的构成,连接附图的水平方向上相等位置的接点42,即连接三根电阻的电阻值近似相等的接点42,并连接等电位的节点,将从等电位的节点输出的电位作为灰度电位输出,所以能用较小的电阻值得到高精度的灰度电位。再在输出灰度电位的灰度电位输出布线44上设置第一开关45和第二开关46,通过开关控制,能够择需调整分开的分压电阻R11、R12、R13…R1n、R21、R22、R23…R2n、R31、R32、R33、…R3n的根数。用这样的构成,就能形成可更加精细地设定的小阻值的电阻,在各灰度电位输出布线44上得到所需的分得更精细的灰度电位。另外,在基准电位V1、V2和电阻41之间设置第三开关47、第四开关48、及第五开关49,在不需要灰度电位等时候,择需进行控制,使所述开关47、48、49断开,从而能将电阻41和基准电位V1、V2分开,因此,能防止不需要的电流流过,降低功耗。
实施例1~4中,虽用N+多晶硅电阻形成各电阻,但是也能利用P+多晶硅电阻、或N+扩散电阻、或P+扩散电阻来形成。
另外,实施例4中,第一开关45、第二开关46、第三开关47、第四开关48及第五开关49是用P沟道型MOS晶体管形成,但也可用N沟道型MOS晶体管、或P沟道型MOS晶体管和N沟道型MOS晶体管的两者组合后形成。
还有,通过采用本发明的电阻分压电路能生成高精度的灰度电位,本发明的电阻分压电路能用作为各种各样的形态。例如,能以生成灰度电位并根据灰度电位生成驱动显示元件用的驱动电位的驱动装置的形态、或者以该驱动装置驱动基板上形成的多个显示元件那样一体形成的显示装置等的形态进行实施。
图6为包括多个本发明理想的实施例(实施例1~4)的电阻分压电路的液晶驱动装置的构成图。
如图6所示,液晶驱动装置51由多个电阻分压电路52组成的灰度电位生成电路(灰度电压生成电路)53、和DA变换器(变换电路)54构成,利用灰度电位生成电路53的各电阻分压电路52,根据所给的两个基准电位,生成位于基准电位之间的灰度电位,分别输入DA变换器54。DA变换器54根据输入的灰度电位及输入的数据指令值(未图示),生成驱动多个液晶元件用的驱动电位(模拟电位)。
图7为具有将图6示出的液晶驱动装置51作为信号线驱动电路的液晶显示装置的构成图。
液晶显示装置61除液晶驱动装置51之外,还包括形成于基板上的多个液晶元件62、连接各液晶元件62的多个TFT(Thin FilmTransistor薄膜晶体管)63、连接多个TFT63的栅极的多根扫描线64、和多个TFT63的连接液晶元件62的一端的另外一端连接并利用液晶驱动装置51驱动的多条驱动线65、及驱动多条扫描线64用的扫描线驱动装置66。
根据这样构成的液晶驱动装置51或液晶显示装置61,因能利用高精度的灰度电位来驱动液晶元件62,所以能获得提高灰度显示、即提高以液晶面板等的显示鲜艳度的效果。
还有,在上述实施例的说明中,是以液晶为例进行了说明,但本发明并不限于此。即使是其它的显示元件、例如有机EL元件等,只要是输入灰度电位来驱动的显示形态,应均属于本发明的技术范围。
另外,本发明涉及的电阻分压电路具有能高精度地形成阻值小的电阻、生成精细的灰度电位的效果,也能应用于需要产生高精度的多个基准电压的计量及测量仪器或控制设备等用途上。

Claims (31)

1.一种电阻分压电路,是一种生成驱动显示元件用的灰度电位的电阻分压电路,其特征在于,
设置多根电阻值相等、在相等的位置上有接点的电阻,
分别连接所述多根电阻相等位置上的接点,并联连接这些电阻,并将基准电位输入所述并联连接的电阻的两端,利用所述电阻的分压作用,在所述各接点的连接点上生成灰度电压。
2.如权利要求1所述的电阻分压电路,其特征在于,
所述电阻用N+多晶硅电阻、或P+多晶硅电阻、或N+扩散电阻、或P+扩散电阻构成。
3.一种液晶驱动装置,其特征在于,包括
如权利要求1所述的电阻分压电路;及
根据所述电阻分压电路输出的灰度电位及指令值、输出驱动在基板上形成的多个液晶元件用的驱动电位的变换电路。
4.一种液晶显示装置,其特征在于,包括
如权利要求3所述的液晶驱动装置;
形成于基板的多个液晶元件;及
形成于所述基板上、通过多个TFT与所述多个液晶元件公共连接的驱动线,
所述液晶驱动装置接所述驱动线,通过输出驱动电位来驱动所述驱动线。
5.一种电阻分压电路,是一种生成驱动显示元件用的灰度电位的电阻分压电路,其特征在于,
依序设置2N(N为大于等于2的正整数)根阻值相等的电阻,
在上述各电阻端部的相等位置上设置各连接用接点,
上述各电阻中,除了一对相邻的第(2M-1)的电阻和第2M(M为M≤N的正整数)的电阻的端部外,在各相等位置上设置输出灰度电位用接点,
分别连接所述相邻的一对电阻的相等位置上的灰度电位输出用接点,通过各电阻中第一和第二的一端的连接用接点及各电阻中第(2N-1)和第2N的一端的连接用接点输入基准电位,连接所述连接用接点,使得从所述第一电阻开始至所述第(2N-1)电阻为止的所有奇数号的电阻对于所述基准电位的输入顺序排列连接,还连接所述连接用接点,使得从所述第二电阻开始至所述第2N电阻为止的所有偶数号的电阻对于所述基准电位的输入顺序排列连接,利用所述电阻的分压,在所述各灰度电位输出用接点的连接点上生成灰度电位。
6.如权利要求5所述的电阻分压电路,其特征在于,
用N+多晶硅电阻、或P+多晶硅电阻、或N+扩散电阻、或P+扩散电阻构成所述电阻。
7.一种液晶驱动电路,其特征在于,包括
如权利要求5所述的电阻分压电路;及
根据所述电阻分压电路输出的灰度电位及指令值、输出驱动基板上形成的多个液晶元件用的驱动电位的变换电路。
8.一种液晶显示装置,其特征在于,包括
如权利要求7所述的液晶驱动装置;
形成于基板上的多个液晶元件;及
形成于所述基板上、并通过多个TFT公共连接所述多个液晶元件的驱动线,
所述液晶驱动装置连接所述驱动线,并通过输出驱动电位来驱动所述驱动线。
9.一种电阻分压电路,是一种生成驱动显示元件用的灰度电位的电阻分压电路,其特征在于,
设置有多个接点的第一电阻,
在与所述第一电阻的接点间相向对置规定的部位上设置多个两端有接点的第二电阻,
连接和所述第一电阻的接点对向的所述第二电阻的接点,将基准电位输入所述第一电阻的两端,利用所述电阻的分压,在所述各接点的连接点上生成灰度电位。
10.如权利要求9所述的电阻分压电路,其特征在于,
用N+多晶硅电阻、或P+多晶硅电阻、或N+扩散电阻、或P+扩散电阻构成所述第一电阻及第二电阻。
11.一种液晶驱动装置,其特征在于,包括
如权利要求9所述的电阻分压电路;及
根据所述电阻分压电路输出的灰度电位及指令值、输出驱动形成于基板上的多个液晶元件用的驱动电位的变换电路。
12.一种液晶显示装置,其特征在于,包括
如权利要求11所述的液晶驱动装置;
形成于基板上的多个液晶元件;及
形成于所述基板上、并通过多个TFT公共连接所述多个液晶元件的驱动线,
所述液晶驱动装置连接所述驱动线,通过输出驱动电位来驱动所述驱动线。
13.一种电阻分压电路,是一种生成驱动显示元件用的灰度电位的电阻分压电路,其特征在于,
设置多根电阻值相等、并在相等位置上有接点的电阻,
分别通过多个控制用开关连接所述各电阻相等位置上的接点后并联连接这些电阻,
在所述各电阻的两端分别设置多个电源用开关,分别通过所述多个电源用开关向所述各电阻的两端输入基准电位,利用电阻的分压作用,在所述各接点的连接点上生成灰度电位。
14.如权利要求13所述的电阻分压电路,其特征在于,
用N沟道型MOS晶体管、或P沟道型MOS晶体管、或包含N沟道型MOS晶体管和P沟道型MOS晶体管两者的组合构成所述控制用及电源用开关。
15.如权利要求13所述的电阻分压电路,其特征在于,
用N+多晶硅电阻、或P+多晶硅电阻、或N+扩散电阻、或P+扩散电阻构成所述电阻。
16.一种液晶驱动电路,其特征在于,包括
如权利要求13所述的电阻分压电路;及
根据所述电阻分压电路输出的灰度电位及指令值、输出驱动形成于基板上的多个液晶元件用的驱动电位的变换电路。
17.一种液晶显示装置,其特征在于,包括
如权利要求16所述的液晶驱动装置;
形成于基板上的多个液晶元件;及
形成于所述基板上、并通过多个TFT公共连接所述多个液晶元件的驱动线,
所述液晶驱动装置连接所述驱动线,通过输出驱动电位来驱动所述驱动线。
18.一种电阻分压电路,是一种生成驱动显示元件用的灰度电位的电阻分压电路,其特征在于,包括
设置在供给高电位一侧基准电位的第一节点和供给低电位一侧基准电位的第二节点之间的第一电阻;
第二电阻;及
通过所述第一电阻上的第一接点和所述第二电阻上的第一接点连接所述第一电阻和所述第二电阻的等电位的节点、并将所述等电位节点输出的电位作为灰度电位输出的第一灰度电位输出布线。
19.如权利要求18所述的电阻分压电路,其特征在于,
所述第二电阻和所述第一电阻的一部分平行地并排形成,
还包括通过所述第一电阻上的第二接点和所述第二电阻上的第二接点连接所述第一电阻和所述第二电阻的等电位的节点、并将所述等电位节点输出的电位作为灰度电位输出的第二灰度电位输出布线。
20.如权利要求18所述的电阻分压电路,其特征在于,
所述第二电阻设置在所述第一节点和所述第二节点之间。
21.如权利要求20所述的电阻分压电路,其特征在于,
所述第一电阻和所述第二电阻沿第一方向有近似相等的长度,及沿和所述第一方向成直角的第二方向有近似相等的宽度,沿所述第二方向并排构成。
22.如权利要求21所述的电阻分压电路,其特征在于,
所述第一灰度电位输出布线连接沿所述第一方向位于近似相等位置的所述第一电阻上的第一接点和所述第二电阻上的第一接点,并向所述第二方向输出所述灰度电位。
23.如权利要求22所述的电阻分压电路,其特征在于,
还包括第三电阻,该第三电阻设在所述第一节点和所述第二节点之间,沿第一方向长度有和所述第一电阻及所述第二电阻近似相等的长度,沿和所述第一方向成直角的第二方向有近似相等的宽度,在所述第二方向上和所述第一电阻及所述第二电阻并排构成,
所述第一灰度电位输出布线连接沿所述第一方向位于近似相等位置的所述第一电阻上的第一接点、所述第二电阻上的第一接点、及所述第三电阻上的第一接点。
24.如权利要求23所述的电阻分压电路,其特征在于,还包括
设置在所述第一灰度电位输出布线上的所述第一电阻上的第一接点和所述第二电阻上的第一接点之间的第一开关、及
设置在所述第一灰度电位输出布线上的所述第二电阻上的第一接点和所述第三电阻上的第一接点之间的第二开关,
控制所述第一开关及所述第二开关的接通或断开。
25.如权利要求24所述的电阻分压电路,其特征在于,还包括
设在所述第一节点或所述第二节点和所述第一至第三电阻的连接点之间的第三至第五开关,
在无需输出所述灰度电位时,控制所述第三至第五开关,使其断开。
26.如权利要求25所述的电阻分压电路,其特征在于,
用N沟道型MOS晶体管、或P沟道型MOS晶体管、或包含N沟道型MOS晶体管及P沟道型MOS晶体管两者的组合构成所述第一至第五开关。
27.如权利要求23所述的电阻分压电路,其特征在于,包括
设置在所述第一节点或第二节点和所述第一至第三电阻的连接点之间的第三至第五开关,
在无需输出所述灰度电位时,控制所述第三至第五开关,使其断开。
28.如权利要求27所述的电阻分压电路,其特征在于,
用N沟道型MOS晶体管、或P沟道型MOS晶体管、或包含N沟道型MOS晶体管和P沟道型MOS晶体管两者的组合构成所述第三至第五开关。
29.如权利要求18所述的电阻分压电路,其特征在于,
用N+多晶硅电阻、或P+多晶硅电阻、或N+扩散电阻、或P+扩散电阻构成所述电阻。
30.一种液晶驱动装置,其特征在于,包括如权利要求18所述的电阻分压电路;及
根据所述电阻分压电路输出的灰度电位及指令值、输出驱动形成于基板上的多个液晶元件用的驱动电位的变换电路。
31.一种液晶显示装置,其特征在于,包括
如权利要求30所述的液晶驱动装置;
形成于基板上的多个液晶元件;及
形成于所述基板上、并通过多个TFT公共连接所述多个液晶元件的驱动线,
所述液晶驱动装置连接所述驱动线,通过输出驱动电位来驱动所述驱动线。
CNB2004100114511A 2003-12-25 2004-12-24 电阻分压电路以及使用该分压电路的液晶驱动装置和液晶显示装置 Expired - Fee Related CN100414353C (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP2003428511 2003-12-25
JP2003428511 2003-12-25
JP2004341341 2004-11-26
JP2004341341A JP3955298B2 (ja) 2003-12-25 2004-11-26 抵抗分圧回路、およびこの抵抗分圧回路を使用した液晶駆動装置ならびに液晶表示装置

Publications (2)

Publication Number Publication Date
CN1637471A true CN1637471A (zh) 2005-07-13
CN100414353C CN100414353C (zh) 2008-08-27

Family

ID=34703316

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB2004100114511A Expired - Fee Related CN100414353C (zh) 2003-12-25 2004-12-24 电阻分压电路以及使用该分压电路的液晶驱动装置和液晶显示装置

Country Status (3)

Country Link
US (1) US20050140534A1 (zh)
JP (1) JP3955298B2 (zh)
CN (1) CN100414353C (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1937025B (zh) * 2005-09-23 2011-11-23 奇美电子股份有限公司 用于平面显示器的灰阶电压产生电路及其操作方法

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007109912A (ja) * 2005-10-14 2007-04-26 Sony Corp 半導体装置
KR100671659B1 (ko) * 2005-12-21 2007-01-19 삼성에스디아이 주식회사 데이터 구동부 및 이를 이용한 유기 발광 표시장치와 그의구동방법
CN101000738A (zh) * 2006-01-11 2007-07-18 松下电器产业株式会社 电压产生***
EP2022082A2 (en) * 2006-04-21 2009-02-11 Nxp B.V. Adjustable resistor for use in a resistive divider circuit and method for manufacturing
US8094109B2 (en) * 2006-11-02 2012-01-10 Renesas Electronics Corporation Data driver with multilevel voltage generating circuit, and liquid crystal display apparatus including layout pattern of resistor string of the multilevel generating circuit
JP2008145833A (ja) * 2006-12-12 2008-06-26 Nec Electronics Corp 駆動ドライバ及び表示装置
JP5102568B2 (ja) * 2007-09-11 2012-12-19 ラピスセミコンダクタ株式会社 表示制御装置
TW201017615A (en) * 2008-10-28 2010-05-01 Novatek Microelectronics Corp Driving apparatus
US9252202B2 (en) * 2011-08-23 2016-02-02 Wafertech, Llc Test structure and method for determining overlay accuracy in semiconductor devices using resistance measurement
US9178515B2 (en) * 2012-08-14 2015-11-03 Viasat, Inc. Circuits and methods for sharing bias current

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5021785A (en) * 1984-10-04 1991-06-04 Yamaha Corporation Floating point digital to analog converter with bias to establish range midpoint
JPH042220A (ja) * 1990-04-18 1992-01-07 Mitsubishi Electric Corp 参照電圧発生回路
JP3276725B2 (ja) * 1992-10-07 2002-04-22 株式会社日立製作所 液晶表示装置
US5574475A (en) * 1993-10-18 1996-11-12 Crystal Semiconductor Corporation Signal driver circuit for liquid crystal displays
CN2217859Y (zh) * 1993-11-03 1996-01-17 梁玉文 图象清、伴音好、实用的彩色电视机
KR0149297B1 (ko) * 1995-07-12 1998-12-15 김광호 액정 표시 장치 및 그 구동 방법
JPH0954309A (ja) * 1995-08-11 1997-02-25 Hitachi Ltd 液晶表示装置
JP3578377B2 (ja) * 1997-09-24 2004-10-20 株式会社 日立ディスプレイズ 液晶表示装置およびドレインドライバ
JPH11175027A (ja) * 1997-12-08 1999-07-02 Hitachi Ltd 液晶駆動回路および液晶表示装置
JPH11271708A (ja) * 1998-03-19 1999-10-08 Advanced Display Inc 液晶表示装置のVref電圧生成回路
JP2001067048A (ja) * 1999-08-31 2001-03-16 Hitachi Ltd 液晶表示装置
JP2002175060A (ja) * 2000-09-28 2002-06-21 Sharp Corp 液晶駆動装置およびそれを備えた液晶表示装置
US6552519B1 (en) * 2001-11-20 2003-04-22 Winbond Electronics Corporation Variable impedance network for an integrated circuit
JP3887260B2 (ja) * 2002-04-09 2007-02-28 沖電気工業株式会社 分圧抵抗のレイアウト方法
US6937178B1 (en) * 2003-05-15 2005-08-30 Linear Technology Corporation Gradient insensitive split-core digital to analog converter

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1937025B (zh) * 2005-09-23 2011-11-23 奇美电子股份有限公司 用于平面显示器的灰阶电压产生电路及其操作方法

Also Published As

Publication number Publication date
JP2005208581A (ja) 2005-08-04
US20050140534A1 (en) 2005-06-30
CN100414353C (zh) 2008-08-27
JP3955298B2 (ja) 2007-08-08

Similar Documents

Publication Publication Date Title
CN106875879B (zh) 一种显示面板、电子设备以及测试方法
CN1848232B (zh) 用于驱动液晶显示的半导体集成电路
TWI317112B (en) Pixel circuit board test method, pixel circuit, pixel circuit test method, and test apparatus
CN104424907B (zh) 显示驱动装置及显示装置
JP4779853B2 (ja) ディジタル−アナログ変換器および映像表示装置
CN1637471A (zh) 电阻分压电路以及使用该分压电路的液晶驱动装置和液晶显示装置
KR0163938B1 (ko) 박막 트랜지스터형 액정표시장치의 구동회로
CN109906477B (zh) 用于有源矩阵显示器的电源线压降补偿
US10096374B2 (en) Shift register circuit, array substrate and display device
CN109036238A (zh) 阵列基板、测试方法、显示面板及显示装置
CN1820297A (zh) 显示装置
CN102959610B (zh) 显示装置及其驱动方法
CN1848219A (zh) 有机发光二极管显示器
CN102933960A (zh) 离子传感器、显示装置、离子传感器驱动方法和离子浓度计算方法
US11200864B2 (en) Level voltage generation circuit, data driver, and display apparatus
CN1848218A (zh) 有机发光二极管显示器
CN109767718A (zh) 一种驱动背板及显示装置
CN1577461A (zh) 液晶驱动装置及液晶显示装置
CN1527272A (zh) 液晶显示装置的驱动电路及其驱动方法
CN1783199A (zh) Lcd面板驱动设备和lcd面板的导电图
CN1743858A (zh) Tft阵列试验方法以及试验装置
CN1790109A (zh) 检验阵列衬底的方法和装置
CN1226661C (zh) 液晶显示装置
CN1804983A (zh) 电光装置
CN1573901A (zh) 具备像素阵列的图像显示装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
C17 Cessation of patent right
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20080827

Termination date: 20121224