CN1178237C - 叠层陶瓷电子元件的制造方法以及叠层电感器的制造方法 - Google Patents

叠层陶瓷电子元件的制造方法以及叠层电感器的制造方法 Download PDF

Info

Publication number
CN1178237C
CN1178237C CNB021054894A CN02105489A CN1178237C CN 1178237 C CN1178237 C CN 1178237C CN B021054894 A CNB021054894 A CN B021054894A CN 02105489 A CN02105489 A CN 02105489A CN 1178237 C CN1178237 C CN 1178237C
Authority
CN
China
Prior art keywords
conductor
laminated
green sheet
ceramic green
coil
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
CNB021054894A
Other languages
English (en)
Other versions
CN1380664A (zh
Inventor
达川刚
德田博道
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Murata Manufacturing Co Ltd
Original Assignee
Murata Manufacturing Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Murata Manufacturing Co Ltd filed Critical Murata Manufacturing Co Ltd
Publication of CN1380664A publication Critical patent/CN1380664A/zh
Application granted granted Critical
Publication of CN1178237C publication Critical patent/CN1178237C/zh
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H7/00Multiple-port networks comprising only passive electrical elements as network components
    • H03H7/01Frequency selective two-port networks
    • H03H7/17Structural details of sub-circuits of frequency selective networks
    • H03H7/1741Comprising typical LC combinations, irrespective of presence and location of additional resistors
    • H03H7/175Series LC in series path
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01FMAGNETS; INDUCTANCES; TRANSFORMERS; SELECTION OF MATERIALS FOR THEIR MAGNETIC PROPERTIES
    • H01F41/00Apparatus or processes specially adapted for manufacturing or assembling magnets, inductances or transformers; Apparatus or processes specially adapted for manufacturing materials characterised by their magnetic properties
    • H01F41/02Apparatus or processes specially adapted for manufacturing or assembling magnets, inductances or transformers; Apparatus or processes specially adapted for manufacturing materials characterised by their magnetic properties for manufacturing cores, coils, or magnets
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01FMAGNETS; INDUCTANCES; TRANSFORMERS; SELECTION OF MATERIALS FOR THEIR MAGNETIC PROPERTIES
    • H01F41/00Apparatus or processes specially adapted for manufacturing or assembling magnets, inductances or transformers; Apparatus or processes specially adapted for manufacturing materials characterised by their magnetic properties
    • H01F41/02Apparatus or processes specially adapted for manufacturing or assembling magnets, inductances or transformers; Apparatus or processes specially adapted for manufacturing materials characterised by their magnetic properties for manufacturing cores, coils, or magnets
    • H01F41/04Apparatus or processes specially adapted for manufacturing or assembling magnets, inductances or transformers; Apparatus or processes specially adapted for manufacturing materials characterised by their magnetic properties for manufacturing cores, coils, or magnets for manufacturing coils
    • H01F41/041Printed circuit coils
    • H01F41/043Printed circuit coils by thick film techniques
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES, LIGHT-SENSITIVE OR TEMPERATURE-SENSITIVE DEVICES OF THE ELECTROLYTIC TYPE
    • H01G4/00Fixed capacitors; Processes of their manufacture
    • H01G4/30Stacked capacitors
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H7/00Multiple-port networks comprising only passive electrical elements as network components
    • H03H7/01Frequency selective two-port networks
    • H03H7/0115Frequency selective two-port networks comprising only inductors and capacitors
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/10Apparatus or processes for manufacturing printed circuits in which conductive material is applied to the insulating support in such a manner as to form the desired conductive pattern
    • H05K3/20Apparatus or processes for manufacturing printed circuits in which conductive material is applied to the insulating support in such a manner as to form the desired conductive pattern by affixing prefabricated conductor pattern
    • H05K3/207Apparatus or processes for manufacturing printed circuits in which conductive material is applied to the insulating support in such a manner as to form the desired conductive pattern by affixing prefabricated conductor pattern using a prefabricated paste pattern, ink pattern or powder pattern
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H1/00Constructional details of impedance networks whose electrical mode of operation is not specified or applicable to more than one type of network
    • H03H2001/0021Constructional details
    • H03H2001/0085Multilayer, e.g. LTCC, HTCC, green sheets
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/03Use of materials for the substrate
    • H05K1/0306Inorganic insulating substrates, e.g. ceramic, glass
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/03Conductive materials
    • H05K2201/0332Structure of the conductor
    • H05K2201/0364Conductor shape
    • H05K2201/0379Stacked conductors
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/06Lamination
    • H05K2203/061Lamination of previously made multilayered subassemblies
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4644Manufacturing multilayer circuits by building the multilayer layer by layer, i.e. build-up multilayer circuits
    • H05K3/4664Adding a circuit layer by thick film methods, e.g. printing techniques or by other techniques for making conductive patterns by using pastes, inks or powders
    • H05K3/4667Adding a circuit layer by thick film methods, e.g. printing techniques or by other techniques for making conductive patterns by using pastes, inks or powders characterized by using an inorganic intermediate insulating layer

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing Cores, Coils, And Magnets (AREA)
  • Coils Or Transformers For Communication (AREA)
  • Fixed Capacitors And Capacitor Manufacturing Machines (AREA)

Abstract

一种叠层陶瓷电子元件的制造方法,包含步骤:形成具有大的厚度的导体,此导体包含多个第一线圈导体层和多个第二线圈导体层,将多个第一线圈导体层转移到陶瓷生片的上表面上,其中每个线圈导体层都设置在载体膜上,将每个都保持在载体膜上的多个第二线圈导体层转移到相同的陶瓷生片的下表面上。

Description

叠层陶瓷电子元件的制造方法以及叠层电感器的制造方法
技术领域
本发明涉及叠层陶瓷电子元件的制造方法,例如用作电感器、LC元件、叠层电容器、叠层电路组件和其它合适的电子元件的制造方法。更具体地说,本发明涉及叠层陶瓷电子元件的制造方法,此叠层电子元件具有内导体和内电极(下文统称为内导体),并且涉及这种具有显著增加了厚度的内电极的叠层电感器的制造方法。
背景技术
已知的叠层电感器是利用通过整体烧结金属和陶瓷得到的烧结体形成的。在制造已知的叠层电感器时,在陶瓷生片中形成通孔,用于将设置在陶瓷生片上面的一个内电极电连接到设置在同一个陶瓷生片下面的另一个内电极。然后,在陶瓷生片上印刷用于形成线圈导体的内电极膏。将以上述方式得到的多个陶瓷生片层叠,在其顶和底表面上层叠适当数量的平陶瓷生片。据此,得到了生叠层体,在厚度方向对此叠层体加压。然后,通过烧结压过的生叠层体,得到陶瓷烧结体。在陶瓷烧结体的外表面上设置外电极对,并与线圈导体电连接。
在使用叠层电感器时,可以通过增加层叠的陶瓷生片的数量来增加线圈导体的绕组数。据此,得到大的电感。
为了减小叠层电感器的串联电阻,需要增加线圈导体的厚度或宽度。然而,当采用上述用于形成内电极,例如线圈导体的方法、即在陶瓷生片上丝网印刷内电极膏时,难以通过一个印刷工序形成具有大的厚度的内电极。
此外,当增加线圈导体的宽度以减小串联电阻时,电感变劣。
除了叠层电感器,上述问题对于诸如叠层陶瓷电容器之类的已知叠层陶瓷电子元件都是很普遍的。
发明内容
为了克服上述问题,本发明的优选实施例提供了一种叠层陶瓷电子元件的制造方法,此叠层陶瓷电子元件具有显著增加了厚度的内导体。
本发明的优选实施例提供了一种叠层电感器的制造方法,此叠层电感器具有作为内电极且容易增加其厚度的线圈导体,其中获得了大电感和低串联电阻。
根据本发明的优选实施例,叠层陶瓷电子元件的制造方法包含步骤:准备第一陶瓷生片、至少一个第二陶瓷生片以及转移材料,每个转移材料都具有在载体膜的一个表面上的导体层,将多个导体层从载体膜转移到第一陶瓷生片的上表面和下表面中的至少一个上,使得导体层相互覆盖以形成具有多个导体层的导体,将至少一个第二陶瓷生片层叠到导体上,以形成生叠层体,烧结生叠层体以形成烧结体。
通常,当通过诸如丝网印刷之类已知的方法在载体膜上形成导体时,所得到的导体的厚度大约为200μm。另一方面,根据上述本发明的优选实施例得到的导体包含多个导体层。因此,提供了叠层陶瓷电子元件,该叠层陶瓷电子元件包含具有低串联电阻的导体,且得到了大电感和大载流量。
最好,在叠层陶瓷电子元件的制造方法中,将第一陶瓷生片和第二陶瓷生片之一形成为复合片。此复合片可以具有穿透其两面的连接导体,另一个可以是平的陶瓷生片。利用第一陶瓷生片和第二陶瓷生片,形成了包含多个导体层的导体,此导体与复合片的连接导体电连接。结果,提供了一种叠层陶瓷电子元件,它具有用第二陶瓷生片形成的陶瓷烧结体中的导体。
根据本发明的另一个优选实施例,叠层陶瓷电子元件的制造方法包含步骤:准备至少一个陶瓷生片、具有穿透陶瓷生片两面的连接导体的复合片和转移材料,每个转移材料都具有在载体膜的一个表面上的、将与连接导体连接的导体层,将多个导体层转移到复合片上,使得导体层相互覆盖以形成与连接导体连接且具有多个导体层的导体,将至少一个陶瓷生片层叠到导体上,以形成生叠层体,烧结此生叠层体以形成烧结体。结果,形成了具有大的厚度且与连接导体电连接的导体,如在前面的本发明优选实施例中所描述的。据此,正如前面的优选实施例,提供了一种叠层陶瓷电子元件,它包含具有低串联电阻的导体且得到了大电感和大载流量。
最好,叠层陶瓷电子元件的制造方法还包含步骤:层叠复合片的上表面和下表面上的导体,使得这些导体之一与连接导体的上部电连接,而另一个导体与连接导体的下部电连接。结果,复合片的上和下表面上的导体通过连接导体电连接。
根据本发明的另一个优选实施例,叠层陶瓷电子元件的制造方法包含步骤:准备多个第一陶瓷生片、具有穿透其两面的连接导体的第二陶瓷生片、多个转移材料,每个转移材料都具有在载体膜的一个表面上的导体层,通过施加压力将导体层之一转移到第一陶瓷生片之一的一个表面上,通过施加压力转移其上的另一个导体层,使得导体层相互覆盖,将第二陶瓷生片层叠到转移到第一陶瓷生片上的导体层上,使得连接导体与导体层连接,通过施加压力将另一个导体层转移到第二陶瓷生片上,使得连接导体与导体层连接,并且通过施加压力转移其上的另一个导体层,使得导体层彼此覆盖,将另一个第一陶瓷生片层叠到第四导体层上,以形成生叠层体,烧结此生叠层体以形成烧结体。
根据本发明的另一个优选实施例,叠层电感器的制造方法包含步骤:准备具有穿透陶瓷生片的两个表面的连接导体的复合片、转移材料和至少一个平陶瓷生片,每个转移材料具有在载体膜的一个表面上的、将与连接导体连接的线圈导体层,将多个线圈导体层转移到复合片上,使得线圈导体层彼此覆盖,以形成线圈导体,此线圈导体与连接导体电连接并且具有多个线圈导体层,将至少一个平陶瓷生片层叠到线圈导体上,以形成生叠层体,烧结此生叠层体,以形成烧结体。据此,提供了一种叠层电感器,它包含具有大厚度的线圈导体,实现了低串联电阻和大电感。
最好,叠层电感器的制造方法包含步骤:将转移材料的多个线圈导体层转移到复合片的上表面上,将转移材料的另外的多个线圈导体层转移到复合片的下表面上。结果,在连接导体上形成了第一线圈导体,在连接导体的下面形成了第二线圈导体。由于第一导体和第二导体通过连接导体电连接,所得到的叠层电感器实现了增大的电感。
最好,通过叠层电感器的制造方法,形成了在相同方向卷绕的第一线圈导体和第二线圈导体。据此,所获得的叠层电感器得到了显著增加的电感。
通过下面参考附图对本发明的优选实施例的详细描述,本发明的其它特征、部件、特性和优点将变得更加显而易见。
附图说明
图1是为形成根据本发明第一优选实施例的层叠电感器而制备的陶瓷生片、复合片和线圈导体层的分解透视图,。
图2A是根据本发明第一优选实施例的层叠电感器的透视图,用于说明其中的线圈导体。
图2B是根据本发明第一优选实施例的层叠电感器的透视图。
图3是根据本发明第一优选实施例,包含其上形成了线圈导体层的载体膜的转移材料的平面图。
图4A是根据本发明的第二优选实施例的母载体膜的平面图。
图4B是根据本发明第二优选实施例的形成在母载体膜上的母复合片的平面图。
图5A是根据本发明的第一优选实施例,说明层叠陶瓷生片、线圈导体层和复合片的层叠的工艺步骤的截面图,其中每个陶瓷生片都保持在载体膜上。
图5B是根据本发明的第一优选实施例,说明层叠陶瓷生片、线圈导体层和复合片的工艺步骤的另一个截面图,其中每个导体生片都保持在载体膜上。
图5C是根据本发明的第一优选实施例,说明层叠陶瓷生片、线圈导体层和复合片的工艺步骤的再一个截面图,其中每个陶瓷生片都保持在载体膜上。
图5D是根据本发明的第一优选实施例,说明层叠陶瓷生片、线圈导体层和复合片的工艺步骤的另一个截面图,其中每个陶瓷生片都保持在载体膜上。
图5E是根据本发明的第一优选实施例,说明层叠陶瓷生片、线圈导体层和复合片的工艺步骤的再一个截面图,其中每个陶瓷生片都保持在载体膜上。
图5F是根据本发明的第一优选实施例,说明层叠陶瓷生片、线圈导体层和复合片的工艺步骤的另一个截面图,其中每个陶瓷生片都保持在载体膜上。
图6是根据本发明的第一优选实施例,说明通过层叠工艺而得到的生叠层体的截面图。
图7是根据本发明的第三优选实施例,包含载体膜的转移材料的平面图,在载体膜上层叠了线圈导体层和复合片。
图8是根据本发明的第一、第二和第三优选实施例,说明层叠的电感器的线圈导体形状的平面示意图。
图9是根据本发明的第四优选实施例,说明层叠的电感器的透视示意图。
具体实施方式
现在将参考图1、图2A和2B、图3、图5A、5B、5C、5D、5E和5F以及图6描述根据本发明第一优选实施例的叠层电感器的制造方法。
图2A是表示叠层电感器1的内部结构的透视示意图,图2B是叠层电感器1的外部透视图。
图2A和2B还表示了陶瓷烧结体2、烧结体2的第一端面2a(下文称为第一端面2a)、烧结体2的第二端面2b(下文称为第二端面2b)、烧结体2的上表面2c(下文称为上表面2c)、烧结体2的下表面2d(下文称为下表面2d)、第一外电极3、第二外电极4以及包含第一线圈导体5A和第二线圈导体5B的线圈导体5。
叠层电感器1包含陶瓷烧结体2,陶瓷烧结体2最好基本上是矩形。陶瓷烧结体2包含如铁氧体之类的磁性陶瓷或如玻璃陶瓷之类的绝缘陶瓷。然而,对于本发明的优选实施例来说,最好是磁性陶瓷。
形成第一外电极3和第二外电极4使其覆盖第一端面2a和第二端面2b。在陶瓷烧结体2中形成线圈导体5。如图2A所示,在第一端面2a处露出了与外电极3电连接的线圈导体5的一端。在第二端面2b处露出了与外电极4电连接的线圈导体5的另一端。
在图1中,示出了多个陶瓷生片11、多个第一线圈导体层12、包含连接导体13a和陶瓷生片13b的复合片13、多个第二线圈导体层14和多个陶瓷生片15,它们形成了用于制造叠层电感器1的生叠层体。陶瓷生片11和15是用于形成陶瓷烧结体2的最上层和最下层的平(虚设)陶瓷生片。层叠第一线圈导体层12以便形成作为线圈导体5的上部分的第一线圈导体5A,层叠第二线圈导体14以便形成作为线圈导体5的下部分的第二线圈导体5B。连接导体13a穿透陶瓷生片13b的两面。
确定连接导体13a的位置,使得当层叠复合片13时,连接导体13a的上表面与第一线圈导体层12的一端电连接,连接导体13a的底表面与第二线圈导体层14的一端电连接。
连接导体13a的宽度比第一线圈导体层12和第二线圈导体层14的宽度宽。
接下来,设置在连接导体13a上的第一线圈导体5A和设置在连接导体13a下的第二线圈导体5B通过连接导体13a电连接,这样就形成了图2所示的线圈导体5。
延长第一线圈导体层12以使其一端暴露于生叠层体的一个端面,延长第二线圈导体层14以使其另一端暴露于生叠层体的另一个端面。
然后,烧结生叠层体以便提供图2A和2B所示的陶瓷烧结体2。由第一线圈导体层12所限定的第一线圈导体5A暴露于陶瓷烧结体2的第一端面2a,而由第二线圈导体层14所限定的第二线圈导体5B暴露于第二端面2b。
下面将参考图3和图5A、5B、5C、5D、5E和5F描述陶瓷生片11、第一线圈导体层12、复合片13、第二线圈导体层14和陶瓷生片15的层叠方法。
在这些附图中,为了层叠陶瓷生片15、包含第二线圈导体层14的线圈导体5B以及复合片13,采用载体膜21、23和24以及层叠平台22。
首先,准备多个载体膜21,在每个载体膜上都承载陶瓷生片15,如图5A所示。
然后,将承载在载体膜21上的陶瓷生片15压合在层叠平台22上,如图5B所示。此后,剥离载体膜21。也就是说,通过转移法在层叠平台22上层叠保持在载体膜21上的陶瓷生片15。
将上述陶瓷生片15的层叠步骤重复多次,从而层叠多个陶瓷生片15,如图5C所示。
然后,如图3所示,准备保持在载体膜23上的、包含第二线圈导体层14的转移材料。通过与图5D所示的一样的转移法在层叠的陶瓷生片15上压合保持在载体膜23上的第二线圈导体层14,从而将第二线圈导体层14压入陶瓷生片15中。此后,剥离载体膜23。也就是说,通过转移法层叠第二线圈导体层14,使得其图形在相同的方向上对准。
将第二线圈导体层14的层叠步骤重复多次,从而层叠多个线圈导体层14。结果,形成了如图5E所示的第二线圈导体5B。如在相同的附图中所示的,将线圈导体5B的上部分压入层叠的陶瓷生片15中,并且从其上表面突出。
在图5E中,线圈5B的截面最好基本上是矩形。作为替换,此截面也可以是椭圆形、或者其角可以是圆的、或者可以是其它合适的结构。
在图5F中,通过转移法在包含第二线圈导体层14的线圈导体5B上层叠保持在载体膜24上的复合片13。更具体地说,在线圈导体5B上层叠且压合复合片13,使得连接导体13a覆盖线圈导体5B的一端。此后,剥离载体膜24。
然后,利用与层叠第二线圈导体层14的方法一样的转移法层叠形成线圈导体5A的第一线圈导体层12。此外,利用与上述陶瓷生片15的层叠方法一样的转移法层叠陶瓷生片11。
据此,得到了图6所示的生叠层体31。在生叠层体31中,在连接导体13a上面设置了第一线圈导体5A,在下面设置了第二线圈导体5B。线圈导体5A和5B通过连接导体13a彼此电连接。
通过烧结生叠层体31,得到了如图2A和2B所示的陶瓷烧结体2。
然后,通过适当的工艺,例如涂覆和焙烧导电膏,在陶瓷烧结体2的第一端面2a上形成外电极3,在陶瓷烧结体2的第二端面2b上形成外电极4。这样,形成了叠层电感器1。
根据第一优选实施例,通过层叠多个第一线圈导体层12形成具有大厚度的线圈导体5A,通过层叠多个第二线圈导体层14形成具有大厚度的线圈导体5B。据此,设置了线圈导体5,它具有较厚的厚度、低串联电阻和大电感。
现在将参考图4A和4B描述根据本发明第二优选实施例的叠层电感器的制造方法。在第一优选实施例中,已经描述了得到一个生叠层体31的步骤。然而,实际上,可以通过将形成为许多生叠层体的组合体的母生叠层体分为单个的生叠层体而得到生叠层体31。为了得到母生叠层体,制备图4A所示的多个母载体膜41。然后,制备设置在母载体膜41上的母陶瓷生片、设置在母载体膜41上的母复合片13以及在母载体膜41上的基体中对准的多个第一线圈导体12或多个第二线圈导体14,所述母陶瓷生片作为陶瓷生片11或陶瓷生片15。例如,如图4B所示,在基体中设置并对准多个连接导体13a,以便限定母复合片42。
为了得到母复合片42,通过丝网印刷或其它适当的方法在母载体膜41上印刷多个连接导体13a。然后,在母载体膜41上除了印刷了连接导体13a的位置之外的位置印刷一个陶瓷生片,从而得到母陶瓷生片42b。据此,提供了母复合片42。
另外,可以在母陶瓷生片中将提供连接导体13a的位置提供穿透孔。接着,可以用导电膏填充穿透孔,以形成连接导体13a。
为了将它们层叠,可以按上述方式,通过丝网印刷或其它适当的方法,在母载体膜41上印刷多个第一导体层12和多个第二导体层14。在基体中,对准这些印刷在母载体膜41上的导体层。
现在将参考图7描述根据本发明第三优选实施例的叠层电感器的制造方法。在第一和第二优选实施例中,层叠复合片13之后,层叠第一线圈导体层12。然而,在此优选实施例中,复合片13包含第一线圈导体层12的最下层和其上的连接导体13a。例如,在载体膜51上提供复合片13,复合片13包含彼此连接的第一线圈导体层12的最下层和连接导体13a,如图7所示。这样,在载体膜51上提供了包含最下面的第一线圈导体层12和连接导体13a的复合片13,从而得到转移材料52。利用转移材料52,同时转移了复合片13和一个线圈导体层12。
在这些优选实施例中,一种线圈导体层12和14层叠在连接导体13a的上面和下面。然而,还可以层叠多种线圈导体层以形成具有增加的绕组数的线圈导体。
此外,在这些优选实施例中,提供线圈导体5A和线圈导体5B,使得其线圈部分相对于包含点A的平面对称,其中点A对应于线圈的中心,如图8所示。
而且,在这些优选实施例中,由第一线圈导体层12限定的线圈导体5A的卷绕方向与由第二线圈导体层14限定的线圈导体5B的方向相同,从而得到大的电感。
在这些优选实施例中,层叠到复合片13上面的线圈导体5A和层叠到复合片13下面的线圈导体5B通过连接导体13a连接,所述连接导体13a设置在复合片13上。然而,当以下列方式提供线圈导体5时,复合片不是必须的。首先,层叠多个第二线圈导体层14。然后,通过转移法层叠多个第一线圈导体层12,它以适于电连接到第二线圈导体层14所需要的图形构成。
现在将参考图9描述根据本发明第四优选实施例的层叠电感器的制造方法。在上述优选实施例中,外电极3形成在第一端面2a上,外电极4形成在第二端面2b上。此外,线圈导体5在从上表面2c到下表面2d的向下方向卷绕。然而,在此优选实施例中,提供的层叠电感器71包含具有端面72a和72b的陶瓷烧结体72、外电极73和74以及线圈导体75,如图9所示。外电极73和74分别提供在端面72a和72b上。线圈导体75从端面72a向端面72b卷绕。即,层叠的电感器71包含在水平方向卷绕的线圈导体75。
在上述优选实施例中,已经描述了层叠的电感器的制造方法。然而,可以将本发明应用到其它的层叠陶瓷电子元件的制造上,例如层叠的压敏电阻器、层叠的热敏电阻器、层叠的电容器、层叠的LC滤波器、多层衬底和层叠的电路组件。由于本发明允许内电极的厚度增加,因此任何根据本发明的方法制造的陶瓷电子元件都得到了大电感和增加了载流量。
前面已经描述了本发明的优选实施例,应理解,在不脱离本发明的范围和精神的情况下,对于本领域技术人员来说,修改和变化是显而易见的。因此,将仅通过下面的权利要求来确定本发明的范围。

Claims (16)

1.一种叠层陶瓷电子元件的制造方法,包含步骤:
准备具有上表面和下表面的第一陶瓷生片、至少一个第二陶瓷生片以及转移材料,每个转移材料都具有在载体膜的一个表面上的导体层;
将多个导体层从载体膜转移到第一陶瓷生片的上表面和下表面中的至少一个上,使得导体层相互覆盖以形成具有多个导体层的导体;
将所述至少一个第二陶瓷生片层叠到导体上,以形成生叠层体;和
烧结生叠层体以形成烧结体。
2.根据权利要求1所述的叠层陶瓷电子元件的制造方法,其特征在于第一陶瓷生片和所述至少一个第二陶瓷生片之一是复合片,此复合片具有穿透其两面的连接导体,另一个是平的陶瓷生片。
3.根据权利要求1所述的叠层陶瓷电子元件的制造方法,其特征在于所述至少一个第二陶瓷生片是平的陶瓷生片。
4.根据权利要求1所述的叠层陶瓷电子元件的制造方法,其特征在于所述叠层陶瓷电子元件是叠层陶瓷电感器。
5.根据权利要求1所述的叠层陶瓷电子元件的制造方法,其特征在于所述将第二陶瓷生片层叠到导体上以形成生叠层体的步骤包含步骤:将第一个第二陶瓷生片层叠到第一陶瓷生片的上表面上的导体层上,和将另一个第二陶瓷生片层叠到第一陶瓷生片的下表面上的导体层上。
6.一种叠层陶瓷电子元件的制造方法,包含步骤:
准备至少一个陶瓷生片、具有穿透其两面的连接导体的复合片和转移材料,每个转移材料都具有在载体膜的一个表面上的、将与连接导体连接的导体层;
将多个导体层转移到复合片上,使得导体层相互覆盖以形成与连接导体连接且具有多个导体层的导体;
将所述至少一个陶瓷生片层叠到导体上,以形成生叠层体;和
烧结此生叠层体以形成烧结体。
7.根据权利要求6所述的叠层陶瓷电子元件的制造方法,其特征在于还包括步骤:将导体层叠到复合片的上表面和下表面上,使得所述导体之一与连接导体的上部分电连接,另一个导体与连接导体的下部分电连接,其中与连接导体的上部分连接的导体和与连接导体的下部分连接的另一个导体通过连接导体电连接。
8.根据权利要求6所述的叠层陶瓷电子元件的制造方法,其特征在于所述至少一个陶瓷生片是平的陶瓷生片。
9.根据权利要求6所述的叠层陶瓷电子元件的制造方法,其特征在于所述层叠陶瓷电子元件是层叠陶瓷电感器。
10.一种叠层陶瓷电子元件的制造方法,包含步骤:
准备多个第一陶瓷生片、具有穿透其两面的连接导体的第二陶瓷生片和多个转移材料,每个转移材料都具有在载体膜的一个表面上的导体层;
通过施加压力将这些所述导体层中的第一个转移到所述第一陶瓷生片之一的一个表面上,通过施加压力转移其上的所述导体层中的第二个,使得导体层相互覆盖;
将第二陶瓷生片层叠到转移到第一陶瓷生片上的第一和第二个导体层上,使得连接导体与第一和第二导体层连接;
通过施加压力将所述导体层中的第三个转移到第二陶瓷生片上,使得连接导体与第三导体层连接,通过施加压力转移其上的所述导体层中的第四个,使得第三和第四个导体层彼此覆盖;
将所述多个第一陶瓷生片中的另一个层叠到第四导体层上,以形成生叠层;
烧结此生叠层体以形成烧结体。
11.根据权利要求10所述的叠层陶瓷电子元件的制造方法,其特征在于所述多个第一陶瓷生片中的所述另一个是平的陶瓷生片。
12.根据权利要求10所述的叠层陶瓷电子元件的制造方法,其特征在于所述叠层陶瓷电子元件是叠层陶瓷电感器。
13.一种叠层电感器的制造方法,包含步骤:
准备具有穿透陶瓷生片的两个表面的连接导体的复合片、转移材料和至少一个平的陶瓷生片,每个转移材料具有在载体膜的一个表面上的、将与连接导体连接的线圈导体层;
将多个所述线圈导体层转移到复合片上,使得多个线圈导体层彼此覆盖,以形成线圈导体,此线圈导体与连接导体电连接并且包括多个线圈导体层;
将所述至少一个平陶瓷生片层叠到线圈导体上,以形成生叠层体;
烧结此生叠层体,以形成烧结体。
14.根据权利要求13所述的叠层电感器的制造方法,其特征在于还包括步骤:
将转移材料的多个线圈导体层转移到复合片的上表面上;和
将转移材料的另外的多个所述线圈导体层转移到复合片的下表面上,
其中由多个线圈导体层限定的第一线圈导体形成在连接导体的上面,由所述另外的多个线圈导体层限定的第二线圈导体形成在连接导体的下面。
15.根据权利要求14所述的叠层电感器的制造方法,其中第一线圈导体和第二线圈导体按相同的方向卷绕。
16.根据权利要求13所述的叠层陶瓷电子元件的制造方法,其中所述叠层陶瓷电子元件是叠层陶瓷电感器。
CNB021054894A 2001-04-06 2002-04-05 叠层陶瓷电子元件的制造方法以及叠层电感器的制造方法 Expired - Lifetime CN1178237C (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2001108739 2001-04-06
JP2001-108739 2001-04-06
JP2001108739A JP2002305123A (ja) 2001-04-06 2001-04-06 積層セラミック電子部品の製造方法及び積層インダクタの製造方法

Publications (2)

Publication Number Publication Date
CN1380664A CN1380664A (zh) 2002-11-20
CN1178237C true CN1178237C (zh) 2004-12-01

Family

ID=18960820

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB021054894A Expired - Lifetime CN1178237C (zh) 2001-04-06 2002-04-05 叠层陶瓷电子元件的制造方法以及叠层电感器的制造方法

Country Status (5)

Country Link
US (1) US6627021B2 (zh)
JP (1) JP2002305123A (zh)
KR (1) KR100474947B1 (zh)
CN (1) CN1178237C (zh)
TW (1) TW550608B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102301436B (zh) * 2009-01-30 2013-12-25 株式会社村田制作所 电子部件及其制造方法

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI264969B (en) * 2003-11-28 2006-10-21 Murata Manufacturing Co Multilayer ceramic electronic component and its manufacturing method
US8004381B2 (en) * 2006-07-05 2011-08-23 Hitachi Metals, Ltd. Laminated device
CN102592817A (zh) * 2012-03-14 2012-07-18 深圳顺络电子股份有限公司 一种叠层线圈类器件的制造方法
CN102982987A (zh) * 2012-12-10 2013-03-20 深圳顺络电子股份有限公司 一种叠层线圈元器件制作方法
KR20160000329A (ko) * 2014-06-24 2016-01-04 삼성전기주식회사 적층 인덕터, 적층 인덕터의 제조방법 및 적층 인덕터의 실장 기판
JP7472490B2 (ja) * 2019-12-24 2024-04-23 Tdk株式会社 コイル装置

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4753694A (en) * 1986-05-02 1988-06-28 International Business Machines Corporation Process for forming multilayered ceramic substrate having solid metal conductors
JPH0754780B2 (ja) * 1987-08-10 1995-06-07 株式会社村田製作所 積層セラミックコンデンサの製造方法
JP2504223B2 (ja) * 1989-10-11 1996-06-05 株式会社村田製作所 積層コンデンサの製造方法
US6007652A (en) * 1990-11-05 1999-12-28 Murata Manufacturing Co., Ltd. Method of preparing metal thin film having excellent transferability
US5412865A (en) * 1991-08-30 1995-05-09 Murata Manufacturing Co., Ltd. Method of manufacturing multilayer electronic component
JP3116713B2 (ja) * 1994-03-31 2000-12-11 株式会社村田製作所 インダクタ内蔵電子部品
JP3099640B2 (ja) * 1994-06-14 2000-10-16 株式会社村田製作所 焼結体内蔵抵抗体の製造方法及び積層セラミック電子部品の製造方法
JPH09237955A (ja) * 1995-12-28 1997-09-09 Fuji Elelctrochem Co Ltd 積層部品の導体膜パターン形成方法
JP3551876B2 (ja) * 2000-01-12 2004-08-11 株式会社村田製作所 積層セラミック電子部品の製造方法
JP3933844B2 (ja) * 2000-05-09 2007-06-20 株式会社村田製作所 積層セラミック電子部品の製造方法
JP3449350B2 (ja) * 2000-11-09 2003-09-22 株式会社村田製作所 積層セラミック電子部品の製造方法及び積層セラミック電子部品

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102301436B (zh) * 2009-01-30 2013-12-25 株式会社村田制作所 电子部件及其制造方法

Also Published As

Publication number Publication date
CN1380664A (zh) 2002-11-20
US20020144765A1 (en) 2002-10-10
KR100474947B1 (ko) 2005-03-08
JP2002305123A (ja) 2002-10-18
KR20020090852A (ko) 2002-12-05
TW550608B (en) 2003-09-01
US6627021B2 (en) 2003-09-30

Similar Documents

Publication Publication Date Title
CN1291426C (zh) 多层电子元件的制造方法和多层电子元件
KR100438191B1 (ko) 인덕터 소자 및 그 제조방법
CN1497619A (zh) 堆叠线圈装置及其制造方法
CN1781166A (zh) 层叠式陶瓷电子元件及其制造方法
US6730183B2 (en) Laminated ceramic electronic components and manufacturing method therefor
KR100370670B1 (ko) 인덕터 소자 및 그 제조방법
CN1662116A (zh) 多层陶瓷基板及其制造方法
CN1612272A (zh) 层叠电容器
JP2000277369A (ja) 積層セラミック電子部品とその導電ペースト
JP2008091400A (ja) 積層セラミックコンデンサ及びその製造方法
CN1701397A (zh) 层叠线圈及其生产方法
CN1701399A (zh) 单片陶瓷电子元件和制造其的方法
JP5429376B2 (ja) 積層型セラミック電子部品およびその製造方法
CN1178237C (zh) 叠层陶瓷电子元件的制造方法以及叠层电感器的制造方法
JP2012009679A (ja) セラミック電子部品及びその製造方法
JP2004356333A (ja) 積層型電子部品およびその製法
CN1698143A (zh) 单片陶瓷电子元件及其生产方法和层叠线圈元件
WO2012014692A1 (ja) セラミック多層基板およびその製造方法
JP3554784B2 (ja) 積層セラミック電子部品及びその製造方法
US6551426B2 (en) Manufacturing method for a laminated ceramic electronic component
JP2004179348A (ja) セラミック積層体の製法
JP2000082615A (ja) インダクタ素子およびその製造方法
CN1220994C (zh) 积层电子元件
JP5245645B2 (ja) 積層型コイル部品の製造方法
US20180301277A1 (en) Inductor and method for manufacturing the same

Legal Events

Date Code Title Description
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CX01 Expiry of patent term
CX01 Expiry of patent term

Granted publication date: 20041201