CN117437878A - 显示电路、显示面板与显示装置 - Google Patents
显示电路、显示面板与显示装置 Download PDFInfo
- Publication number
- CN117437878A CN117437878A CN202311606287.8A CN202311606287A CN117437878A CN 117437878 A CN117437878 A CN 117437878A CN 202311606287 A CN202311606287 A CN 202311606287A CN 117437878 A CN117437878 A CN 117437878A
- Authority
- CN
- China
- Prior art keywords
- transistor
- unit
- module
- gate
- signal line
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000003990 capacitor Substances 0.000 claims description 56
- 230000008878 coupling Effects 0.000 claims description 43
- 238000010168 coupling process Methods 0.000 claims description 43
- 238000005859 coupling reaction Methods 0.000 claims description 43
- 230000004044 response Effects 0.000 claims description 31
- 239000010409 thin film Substances 0.000 abstract description 9
- 230000000694 effects Effects 0.000 abstract description 6
- 238000010586 diagram Methods 0.000 description 36
- 101150076592 CST3 gene Proteins 0.000 description 9
- 230000009471 action Effects 0.000 description 7
- 101150037603 cst-1 gene Proteins 0.000 description 7
- 230000001808 coupling effect Effects 0.000 description 4
- 238000000034 method Methods 0.000 description 4
- 230000009977 dual effect Effects 0.000 description 3
- 230000008569 process Effects 0.000 description 3
- 238000007796 conventional method Methods 0.000 description 2
- 230000007423 decrease Effects 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- 238000011160 research Methods 0.000 description 2
- 230000009286 beneficial effect Effects 0.000 description 1
- 230000005540 biological transmission Effects 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 230000007547 defect Effects 0.000 description 1
- 238000011161 development Methods 0.000 description 1
- 230000006870 function Effects 0.000 description 1
- 230000002452 interceptive effect Effects 0.000 description 1
- 239000000463 material Substances 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000004088 simulation Methods 0.000 description 1
- 239000004984 smart glass Substances 0.000 description 1
- 238000012546 transfer Methods 0.000 description 1
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0233—Improving the luminance or brightness uniformity across the screen
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
本申请涉及一种显示电路、显示面板与显示装置,通过将显示电路中所包含的晶体管替换为双栅晶体管以实现其阈值电压补偿,具体为在补偿阶段控制第一阈值补偿模块与第二阈值补偿模块导通,实现双栅晶体管的顶栅和第一极短接,底栅与第二极短接,在补偿节点VDD电压作用下产生经晶体管流向复位信号线的电流,电位逐渐降低至晶体管的阈值电压正偏至阈值电压为0,实现对晶体管的阈值电压补偿。由于可实现对显示电路中所包含的晶体管的阈值电压补偿,可有效消除因显示电路中的薄膜晶体管的特性不稳定对发光电流的影响,即使晶体管的阈值电压漂移的情况下,依然保持流经发光器件的发光电流恒定,提高显示面板的亮度均一性,有效解决显示质量不佳的问题。
Description
技术领域
本申请涉及显示技术领域,特别是涉及一种显示电路、显示面板与显示装置。
背景技术
随着显示技术的发展,显示面板的应用越来越广泛,相应地对显示面板的要求也越来越高。
现有显示面板的显示效果存在缺陷,亟需一种新型的显示电路来改善显示效果。
发明内容
基于此,有必要针对上述技术问题,提供一种显示电路、显示面板与显示装置,以改善显示面板的显示效果。
第一方面,本申请实施例提供了一种显示电路,包括双栅晶体管、第一阈值补偿模块和第二阈值补偿模块,所述第一阈值补偿模块和所述第二阈值补偿模块用于对所述双栅晶体管的阈值电压进行补偿,其中,
所述双栅晶体管的第一栅极和第一极均与所述第一阈值补偿模块连接,所述双栅晶体管的第二栅极和第二极均与所述第二阈值补偿模块连接,所述第一阈值补偿模块还连接第一电源电压端,所述第二阈值补偿模块还连接复位信号线。
在其中一个实施例中,所述第一阈值补偿模块包括第一控制单元、第一导通单元和第一存储单元,其中,
所述第一控制单元的第一端与所述第一存储单元的第一端以及所述第一电源电压端连接,所述第一控制单元的第二端与所述第一导通单元的第一端以及所述双栅晶体管的第一极连接,所述第一控制单元的控制端连接第一控制信号线,所述第一导通单元的第二端与所述双栅晶体管的第一栅极以及所述第一存储单元的第二端连接,所述第一导通单元的控制端连接第一导通信号线;
在第一初始化阶段,所述第一导通单元用于响应于所述第一导通信号线上的第一导通信号导通,所述第一控制单元用于响应于所述第一控制信号线上的第一控制信号导通,将所述第一电源电压端的第一电源电压经所述第一控制单元、所述第一导通单元传输至所述第一存储单元的第二端,以完成对所述第一存储单元的初始化。
在其中一个实施例中,所述第二阈值补偿模块包括第二导通单元与第一复位单元,其中,
所述第二导通单元的第一端与所述双栅晶体管的第二栅极连接,所述第二导通单元的第二端与所述双栅晶体管的第二极和所述第一复位单元的第一端连接,所述第一复位单元的第二端与所述复位信号线连接,所述第二导通单元的控制端以及所述第一复位单元的控制端均连接所述第一导通信号线;
在第一补偿阶段,所述第一导通单元用于响应于所述第一导通信号线上的第一导通信号将所述双栅晶体管的第一栅极与第一极导通,所述第二导通单元用于响应于所述第一导通信号线上的第一导通信号将所述双栅晶体管的第二栅极与第二极导通,所述第一复位单元用于响应于所述第一导通信号线上的第一导通信号导通,将所述第一存储单元的第二端存储的第一电源电压经所述双栅晶体管放电至所述复位信号线,直至实现对所述双栅晶体管的阈值电压的补偿。
在其中一个实施例中,还包括驱动晶体管和电压写入模块,其中,
所述双栅晶体管连接于所述驱动晶体管的栅极和第一极之间,用于在驱动补偿阶段对所述驱动晶体管的阈值电压进行补偿;
所述电压写入模块通过所述双栅晶体管与所述驱动晶体管的栅极连接,所述电压写入模块用于在数据写入阶段将含有数据电压信息的电压经所述双栅晶体管耦合至所述驱动晶体管的栅极;
可选地,还包括第一发光控制模块和发光模块,所述第一发光控制模块的控制端连接第一发光控制信号线,所述第一发光控制模块、所述驱动晶体管和所述发光模块依次串联于所述第一电源电压端和第二电源电压端之间,所述驱动晶体管用于在发光阶段驱动所述发光模块发光。
在其中一个实施例中,还包括补偿开关模块,所述补偿开关模块连接所述双栅晶体管的第二栅极以及第二导通信号线,所述补偿开关模块用于响应于所述第二导通信号线上的第二导通信号至少在所述驱动补偿阶段与所述数据写入阶段将所述双栅晶体管导通;
所述第一发光控制模块还用于响应于所述第一发光控制信号线上的第一发光控制信号至少在所述驱动补偿阶段导通,将所述第一电源电压端的第一电源电压经所述双栅晶体管传输至所述驱动晶体管的栅极;
可选地,所述第一发光控制模块复用所述第一控制单元实现,所述第一发光控制信号线为所述第一控制信号线,所述第一发光控制信号为所述第一控制信号;
可选地,所述补偿开关模块包括第一电容,所述第一电容的第一端连接所述第二导通信号线,所述第一电容的第二端连接所述双栅晶体管的第二栅极;
可选地,所述补偿开关模块包括第一晶体管,所述第一晶体管的栅极与第一极连接所述第二导通信号线,所述第一晶体管的第二极连接所述双栅晶体管的第二栅极;
可选地,所述补偿开关模块包括第一电容与第一晶体管,所述第一晶体管的栅极连接所述第二导通信号线,所述第一晶体管的第一极连接直流电位端,所述第一晶体管的第二极连接所述双栅晶体管的第二栅极,所述第一电容连接于所述第一晶体管的栅极与第二极之间。
在其中一个实施例中,所述电压写入模块包括数据写入单元与耦合单元;
所述数据写入单元的控制端连接第一扫描线,所述数据写入单元的第一端连接数据线,所述数据写入单元的第二端连接所述耦合单元的第一端,所述耦合单元的第二端连接所述驱动晶体管的第一极;
所述数据线被配置为在所述驱动补偿阶段传输固定电压,以对所述耦合单元的第一端的电位进行复位,以及在所述数据写入阶段传输数据电压。
在其中一个实施例中,所述电压写入模块包括数据写入单元、第二复位单元与耦合单元;
所述第二复位单元的第一端接入固定电压,所述第二复位单元的第二端连接所述耦合单元的第一端,所述耦合单元的第二端连接所述驱动晶体管的第一极,所述耦合单元的第一端还与所述数据写入单元的第二端连接,所述数据写入单元的第一端连接数据线,所述数据写入单元的控制端连接第一扫描线,所述第二复位单元的控制端连接第二发光控制信号线,所述第二复位单元用于在所述驱动补偿阶段将所述固定电压传输至所述耦合单元的第一端;
所述数据线被配置为至少在所述数据写入阶段传输数据电压。
在其中一个实施例中,还包括第二发光控制模块、初始化模块和存储模块,其中,
所述第二发光控制模块连接于所述驱动晶体管的第二极和所述发光模块的第一端之间,所述发光模块的第二端与所述第二电源电压端连接,所述第二发光控制模块的控制端与第二发光控制信号线连接;
所述第一发光控制模块用于响应所述第一发光控制信号线上的第一发光控制信号至少在所述驱动补偿阶段以及所述发光阶段导通,所述第二发光控制模块用于响应于所述第二发光控制信号线上的第二发光控制信号至少在所述驱动补偿阶段和所述发光阶段导通。
所述初始化模块的控制端连接所述第二导通信号线,所述初始化模块的第一端连接所述复位信号线,所述初始化模块的第二端连接所述发光模块的第一端,所述存储模块连接于所述驱动晶体管的栅极和所述发光模块的第一端之间;
所述初始化模块用于在所述驱动补偿阶段将所述复位信号线上的复位电压传输至所述发光模块的第一端,所述第一复位单元还用于至少在所述第一初始化阶段与所述第一补偿阶段将所述复位信号线上的复位电压传输至所述存储模块的第一端;
可选地,所述第一复位单元连接的复位信号线与所述初始化模块连接的所述复位信号线为相同的复位信号线;
可选地,所述第一复位单元连接的复位信号线与所述初始化模块连接的所述复位信号线为不同的复位信号线;
可选地,所述存储模块包括第二电容,所述第二电容的第一端连接所述驱动晶体管的栅极,所述第二电容的第二端连接所述发光模块的第一端。
第二方面,本申请实施例提供了一种显示面板,包括如上述任一实施例提供的显示电路。
第三方面,本申请实施例提供了一种显示装置,包括如上述的显示面板。
上述显示电路、显示面板与显示装置,通过将显示电路中所包含的晶体管替换为双栅晶体管,并增加第一阈值补偿模块和第二阈值补偿模块对其实现阈值电压补偿,具体为在补偿阶段控制第一阈值补偿模块与第二阈值补偿模块导通,实现双栅晶体管的第一栅极和第一极连接,第二栅极与第二极连接,连接的两者之间电位差为零,进一步在初始化后的补偿节点的第一电源电压VDD的作用下,产生经双栅晶体管流向复位信号线的电流,补偿节点的电位逐渐降低至双栅晶体管的阈值电压Vth正偏至沟道关断,阈值电压Vth为0,实现对双栅晶体管的阈值电压Vth的补偿。在本方案中,由于可实现对显示电路中所包含的晶体管的阈值电压的补偿,可有效消除因显示电路中的薄膜晶体管的特性不稳定对发光电流的影响,即在显示电路中所包括的晶体管的阈值电压漂移的情况下,依然保持流经发光器件的发光电流恒定,进而提高了显示面板的亮度均一性,有效解决显示面板的显示质量不佳的问题。
附图说明
为了更清楚地说明本申请实施例或传统技术中的技术方案,下面将对实施例或传统技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为一个实施例中显示电路的结构示意图;
图2为另一个实施例中显示电路的结构示意图;
图3为一个实施例中显示电路的电路示意图;
图4为又一个实施例中显示电路的结构示意图;
图5为又一个实施例中显示电路的结构示意图;
图6为又一个实施例中显示电路的结构示意图;
图7为又一个实施例中显示电路的结构示意图;
图8为又一个实施例中显示电路的结构示意图;
图9为又一个实施例中显示电路的结构示意图;
图10为又一个实施例中显示电路的结构示意图;
图11为又一个实施例中显示电路的结构示意图;
图12为又一个实施例中显示电路的结构示意图;
图13为又一个实施例中显示电路的结构示意图;
图14为又一个实施例中显示电路的结构示意图;
图15为另一个实施例中显示电路的电路结构示意图;
图16为一个实施例中显示电路的驱动时序图;
图17为另一个实施例中显示电路的驱动时序图;
图18为一个实施例中显示面板的示意图;
图19为一个实施例中显示装置的示意图。
附图标记说明:
T1:双栅晶体管;110:第一阈值补偿模块;120:第二阈值补偿模块;N1:补偿节点;Vref:复位电压;VDD:第一电源电压;111:第一控制单元;112:第一导通单元;113:第一存储单元;121:第二导通单元;122:第一复位单元;A1:第一导通信号;B:第一控制信号;T2:第二晶体管;T3:第三晶体管;T4:第四晶体管;T5:第五晶体管;Cst3:第三电容;130:电压写入模块;T6:驱动晶体管;Vcom:固定电压;Vdata:数据电压;140:第一发光控制模块;150:发光模块;VSS:第二电源电压;EM1:第一发光控制信号;160:补偿开关模块;A2:第二导通信号;Cst1:第一电容;T7:第一晶体管;VGH:直流电压;170:第二发光控制模块;180:初始化模块;190:存储模块;EM2:第二发光控制信号;Vref1:第一复位电压;Vref2:第二复位电压;131:数据写入单元;133:耦合单元;N2:写入节点;132:第二复位单元;Scan:扫描信号;T8:第八晶体管;T9:第九晶体管;T10:第十晶体管;T11:第十一晶体管;D1:发光二极管;Cst2:第二电容;Cst4:第四电容;100:显示电路;200:显示面板;300:显示装置。
具体实施方式
为了便于理解本申请,下面将参照相关附图对本申请进行更全面的描述。附图中给出了本申请的实施例。但是,本申请可以以许多不同的形式来实现,并不限于本文所描述的实施例。相反地,提供这些实施例的目的是使本申请的公开内容更加透彻全面。
除非另有定义,本文所使用的所有的技术和科学术语与属于本申请的技术领域的技术人员通常理解的含义相同。本文中在本申请的说明书中所使用的术语只是为了描述具体的实施例的目的,不是旨在于限制本申请。
可以理解,本申请所使用的术语“第一”、“第二”等可在本文中用于描述各种元件,但这些元件不受这些术语限制。这些术语仅用于将第一个元件与另一个元件区分。举例来说,在不脱离本申请的范围的情况下,可以将第一电阻称为第二电阻,且类似地,可将第二电阻称为第一电阻。第一电阻和第二电阻两者都是电阻,但其不是同一电阻。
可以理解,以下实施例中的“连接”,如果被连接的电路、模块、单元等相互之间具有电信号或数据的传递,则应理解为“电连接”、“通信连接”等。可以理解,“至少一个”是指一个或多个,“多个”是指两个或两个以上。“元件的至少部分”是指元件的部分或全部。
在此使用时,单数形式的“一”、“一个”和“所述/该”也可以包括复数形式,除非上下文清楚指出另外的方式。还应当理解的是,术语“包括/包含”或“具有”等指定所陈述的特征、整体、步骤、操作、组件、部分或它们的组合的存在,但是不排除存在或添加一个或更多个其他特征、整体、步骤、操作、组件、部分或它们的组合的可能性。同时,在本说明书中使用的术语“和/或”包括相关所列项目的任何及所有组合。
需要说明的是,相关技术中,显示面板因显示电路中的薄膜晶体管的特性不稳定,而存在显示质量不佳的问题。经发明人研究发现,在本领域常用的显示面板的显示电路中,以像素电路为例,一般包括驱动晶体管(Drive Thin Film Transistor,DTFT)以及至少一个开关晶体管(Switch Thin Film Transistor,STFT),驱动晶体管主要用于控制流经发光器件的发光电流,开关晶体管主要用于配置驱动晶体管的栅源电压。其中,根据电路仿真结果显示,当驱动晶体管的阈值电压Vth正偏5V时,屏体电流从64.6nA增大至68.2nA,增大幅度为5.6%;当用于控制对驱动晶体管的栅极进行数据写入的晶体管的阈值电压Vth正偏5V时,屏体电流从64.6nA增大至67.3nA,增大幅度为4.2%;当连接至驱动晶体管的栅极用于对驱动晶体管进行阈值电压补偿的开关晶体管的阈值电压Vth正偏5V时,屏体电流从64.6nA增大至74.6nA,增大幅度高达15.5%。进而可以得知,显示电路中各类晶体管的阈值电压漂移对显示面板的显示质量均存在不同程度的影响。而目前来说,为解决显示面板的显示质量不佳的问题,现有方案中常见的均是对驱动晶体管的阈值电压漂移问题进行补偿,却忽略了上述开关晶体管的阈值电压漂移也会耦合至驱动晶体管,导致屏体亮度变化。
针对上述问题,发明人进一步研究出本申请实施例的技术方案,可将显示电路中所包含的任意晶体管替换为双栅晶体管,并增加第一阈值补偿模块和第二阈值补偿模块与之连接,实现对其阈值电压补偿,有效解决薄膜晶体管的特性不稳定而导致的显示质量不佳的问题。
图1为本申请实施例提供的一种显示电路的结构示意图,参考图1,本申请实施例提供的显示电路,包括双栅晶体管T1、第一阈值补偿模块110和第二阈值补偿模块120,第一阈值补偿模块110和第二阈值补偿模块120用于对双栅晶体管T1的阈值电压进行补偿,其中,双栅晶体管T1的第一栅极和第一极均与第一阈值补偿模块110连接,双栅晶体管T1的第二栅极和第二极均与第二阈值补偿模块120连接,第一阈值补偿模块110还连接第一电源电压端,第二阈值补偿模块120还连接复位信号线。
具体地,第一电源电压端用于接入正向电压,以实现通过第一阈值补偿模块110对补偿节点N1进行初始化,例如,第一电源电压端可以是接入第一电源电压VDD。其中,补偿节点N1具体为第一阈值补偿模块110与双栅晶体管T1的第一栅极(以底栅BG为例)连接的一端。可以理解,在补偿节点N1为正电位的第一电源电压VDD的情况下,与补偿节点N1连接的双栅晶体管T1的第一栅极的电位也为第一电源电压VDD,进而可实现控制双栅晶体管T1的阈值电压Vth<0。
进一步地,在实现补偿节点N1初始化后,可控制第一阈值补偿模块110导通,以使双栅晶体管T1的第一栅极和第一极短接,同时控制第二阈值补偿模块120导通,以使双栅晶体管T1的第二栅极与第二极短接。可以理解,短接后第一栅极和第一极,以及第二栅极与第二极,两两之间的电位差为零,可实现双栅晶体管T1导通。进而,在初始化后的补偿节点N1的第一电源电压VDD的作用下,将产生从补偿节点N1经第一阈值补偿模块110、双栅晶体管T1、第二阈值补偿模块120流向复位信号线Vref的电流,补偿节点N1的电位将逐渐降低,直至双栅晶体管T1的阈值电压Vth正偏至沟道关断,将双栅晶体管T1关断。此时,双栅晶体管T1的阈值电压Vth为0,进而实现对双栅晶体管T1的阈值电压Vth的补偿。
上述显示电路,通过将显示电路中所包含的晶体管替换为双栅晶体管,并增加第一阈值补偿模块和第二阈值补偿模块对其实现阈值电压补偿,可有效消除因显示电路中的薄膜晶体管的特性不稳定对发光电流的影响,即在显示电路中所包括的晶体管的阈值电压漂移的情况下,依然保持流经发光器件的发光电流恒定,进而提高了显示面板的亮度均一性,有效解决显示面板的显示质量不佳的问题。
图2为本申请实施例提供的一种显示电路的结构示意图,参考图2,第一阈值补偿模块110包括第一控制单元111、第一导通单元112和第一存储单元113,其中,第一控制单元111的第一端与第一存储单元113的第一端以及第一电源电压端连接,第一控制单元111的第二端与第一导通单元112的第一端以及双栅晶体管T1的第一极连接,第一控制单元111的控制端连接第一控制信号线,第一导通单元112的第二端与双栅晶体管T1的第一栅极以及第一存储单元113的第二端连接,第一导通单元112的控制端连接第一导通信号线;在第一初始化阶段,第一导通单元112用于响应于第一导通信号线上的第一导通信号A1导通,第一控制单元111用于响应于第一控制信号线上的第一控制信号B导通,将第一电源电压端的第一电源电压经第一控制单元111、第一导通单元112传输至第一存储单元113的第二端,以完成对第一存储单元113的初始化。
请继续参考图2,第二阈值补偿模块120包括第二导通单元121与第一复位单元122,其中,第二导通单元121的第一端与双栅晶体管T1的第二栅极连接,第二导通单元121的第二端与双栅晶体管T1的第二极和第一复位单元122的第一端连接,第一复位单元122的第二端与复位信号线Vref连接,第二导通单元121的控制端以及第一复位单元122的控制端均连接第一导通信号线;在第一补偿阶段,第一导通单元用于响应于第一导通信号线上的第一导通信号A1将双栅晶体管T1的第一栅极与第一极导通,第二导通单元121用于响应于第一导通信号线上的第一导通信号A1将双栅晶体管T1的第二栅极与第二极导通,第一复位单元122用于响应于第一导通信号线上的第一导通信号A1导通,将第一存储单元113的第二端存储的第一电源电压经双栅晶体管T1放电至复位信号线,直至实现对双栅晶体管T1的阈值电压的补偿。
可以理解,以图2所示的显示电路为例,实现对双栅晶体管T1的阈值电压的补偿的工作过程至少包括第一初始化阶段与第一补偿阶段。
具体地,在第一初始化阶段,第一导通单元112响应于第一导通信号A1导通,第一控制单元111响应于第一控制信号B导通,第一电源电压VDD经第一控制单元111与第一导通单元112传输至第一存储单元113的第二端(补偿节点N1),实现对第一存储单元113的初始化(补偿节点N1的电压为第一电源电压VDD)。此时,由于第一存储单元113的第一端连接双栅晶体管T1的第一栅极(以底栅BG为例),使得双栅晶体管T1的阈值电压Vth<0。
随即,进入第一补偿阶段,第一控制单元111响应于第一控制信号B关断,第一导通单元112响应于第一导通信号A1持续导通,使得双栅晶体管T1的底栅与第一极(BGD)短接,电位差为零,同时第二导通单元121响应于第一导通信号A1持续导通,使得双栅晶体管T1的顶栅和第二极(TGS)短接,电位差为零,进一步使得双栅晶体管T1持续处于导通状态。在双栅晶体管T1持续处于导通状态,同时第一复位单元122响应于第一导通信号A1导通的情况下,将产生从补偿节点N1经第一导通单元112、双栅晶体管T1以及第一复位单元122流向复位信号线Vref的第一放电路径,补偿节点N1的电位将逐渐降低,直至双栅晶体管T1的阈值电压Vth逐渐正偏至沟道关断,将双栅晶体管T1关断。此时,双栅晶体管T1的阈值电压Vth为0,进而实现对双栅晶体管T1的阈值电压Vth的补偿。可以理解,补偿完成后,双栅晶体管T1的底栅的电压(BG电压)将存储于第一存储单元113,持续对双栅晶体管T1的阈值电压Vth进行补偿,保证显示面板在后续显示阶段的显示质量。
图3为本申请实施例提供的一种显示电路的结构示意图。
示例性地,参考图3,第一控制单元111包括第二晶体管T2,第二晶体管T2的栅极连接第一控制信号线,第二晶体管T2的第一极与第一存储单元113的第一端以及第一电源电压端连接,第二晶体管T2的第二极与第一导通单元112的第一端以及双栅晶体管T1的第一极D连接。
示例性地,请继续参考图3,第一导通单元112包括第三晶体管T3,第三晶体管T3的栅极连接第一导通信号线,第三晶体管T3的第一极与第二晶体挂T2的第二极以及双栅晶体管T1的第一极D连接,第三晶体管T3的第二极与双栅晶体管T1的底栅BG以及第一存储单元113的第二端连接。
示例性地,请继续参考图3,第一存储单元113包括第三电容Cst3,第三电容Cst3的第一极连接第一电源电压端以及第二晶体管T2的第一极,第三电容Cst3的第二极(补偿节点N1)连接双栅晶体管T1的底栅BG以及第三晶体管T3的第二极。
示例性地,请继续参考图3,第二导通单元121包括第四晶体管T4,第四晶体管T4的栅极连接第一导通信号线,第四晶体管T4的第一极连接双栅晶体管T1的顶栅TG,第四晶体管T4的第二极连接双栅晶体管T1的第二极S以及第一复位单元122的第一端。
示例性地,请继续参考图3,第一复位单元122包括第五晶体管T5,第五晶体管T5的栅极连接第一导通信号线,第五晶体管T5的第一极与双栅晶体管T1的第二极S以及第四晶体管T4的第二极连接,第五晶体管T5的第二极连接复位信号线。
可以理解,上述对晶体管进行阈值电压补偿的方式可以应用于***示电路中,只要显示电路中包含有薄膜晶体管,且薄膜晶体管的特性不稳定可能导致显示电路应用的显示面板存在显示质量不佳的问题。
示例性地,以下以显示电路为像素电路为例,提供一种对像素电路中的开关晶体管进行阈值电压补偿的应用场景说明。其中,实施例中的开关晶体管为连接至驱动晶体管的栅极,用于对驱动晶体管进行阈值电压补偿的开关晶体管。
图4为本申请实施例提供的一种显示电路的结构示意图。参考图4,需将显示电路中用于对驱动晶体管进行阈值电压补偿的开关晶体管替换为双栅晶体管T1,并增加对其进行阈值电压补偿的第一阈值补偿模块110和第二阈值补偿模块120。此外,显示电路还包括驱动晶体管T6以及电压写入模块130,其中,双栅晶体管T1连接于驱动晶体管T6的栅极G和第一极D之间,用于在驱动补偿阶段对驱动晶体管T6的阈值电压进行补偿;电压写入模块130通过双栅晶体管T1与驱动晶体管T6的栅极G连接,电压写入模块130用于在数据写入阶段将含有数据电压信息的电压经双栅晶体管T1耦合至驱动晶体管T6的栅极。
具体地,在完成对双栅晶体管T1的阈值电压补偿后,即可采用双栅晶体管T1实现对驱动晶体管T6进行阈值电压补偿,即进入驱动补偿阶段。
在驱动补偿阶段,首先需控制双栅晶体管T1导通,第一电源电压VDD对驱动晶体管T1的栅极G与第一极D进行初始化,以使驱动晶体管T1的栅极G与第一极D的电位均保持为第一电源电压VDD。进一步,控制双栅晶体管T1持续导通,双栅晶体管T1使得驱动晶体管T6的栅极G和第一极D连通,在驱动晶体管T1的栅极G与第一极D的电位为第一电源电压VDD的作用下,驱动晶体管T6将产生由其第一极D流向第二极S的电流,直到驱动晶体管T6的栅极G和第二极S的压差等于驱动晶体管T6的阈值电压Vth时,驱动晶体管T6关断,因此,驱动晶体管T6的栅极G的电压为与其阈值电压Vth相关联的电压,实现了对驱动晶体管T6的阈值补偿。在此过程中,电压写入模块130可设置为传入固定电压Vcom。
进一步地,在数据写入阶段,控制电压写入模块130将含有数据电压信息的电压Vdata经双栅晶体管T1耦合至驱动晶体管T6的栅极G,使得驱动晶体管T6的栅极G的电压与数据电压Vdata相关联。
图5为本申请实施例提供的一种显示电路的结构示意图。可选地,参考图5,上述显示电路还可包括第一发光控制模块140与发光模块150,第一发光控制模块140的控制端连接第一发光控制信号线,第一发光控制模块140、驱动晶体管T6和发光模块150依次串联于第一电源电压端和第二电源电压端之间,驱动晶体管T6用于在发光阶段驱动发光模块150发光。
其中,第一电源电压端用于接入第一电源电压VDD,第二电源电压端用于接入第二电源电压VSS,其中,第一电源电压VDD可以为正电压,第二电源电压VSS可以为负电压。
具体地,第一发光控制模块140响应于第一发光控制信号线上的第一发光控制信号EM1至少在驱动补偿阶段与发光阶段导通,以使第一电源电压端的第一电源电压VDD经第一发光控制模块140传输至驱动晶体管T6的第一极D,并通过双栅晶体管T1传输至驱动晶体管T6的栅极G。
即在驱动补偿阶段,首先需控制第一发光控制模块140与双栅晶体管T1导通,以实现通过第一电源电压VDD对驱动晶体管T1的栅极G与第一极D进行初始化。进一步,需控制第一发光控制模块140关断并控制双栅晶体管T1持续导通,双栅晶体管T1使得驱动晶体管T6的栅极G和第一极D连通,在驱动晶体管T1的栅极G与第一极D的电位为第一电源电压VDD的作用下,驱动晶体管T6将产生由其第一极D流向第二极S的电流,直到驱动晶体管T6的栅极G和第二极S的压差等于驱动晶体管T6的阈值电压Vth时,驱动晶体管T6关断,因此,驱动晶体管T6的栅极G的电压为与其阈值电压Vth相关联的电压,实现了对驱动晶体管T6的阈值补偿。在发光阶段,控制第一发光控制模块140持续导通,驱动晶体管T6根据其栅极G的电压生成驱动电流,驱动发光模块150发光。
图6为本申请实施例提供的一种显示电路的结构示意图。可选地,第一发光控制模块140可复用第一控制单元111实现,第一发光控制信号线为第一控制信号线,第一发光控制信号EM1为第一控制信号B。
即在驱动补偿阶段,首先需控制第一控制单元111与双栅晶体管T1导通,以实现通过第一电源电压VDD对驱动晶体管T1的栅极G与第一极D进行初始化。进一步,需控制第一控制单元111关断并控制双栅晶体管T1持续导通,双栅晶体管T1使得驱动晶体管T6的栅极G和第一极D连通,在驱动晶体管T1的栅极G与第一极D的电位为第一电源电压VDD的作用下,驱动晶体管T6将产生由其第一极D流向第二极S的电流,直到驱动晶体管T6的栅极G和第二极S的压差等于驱动晶体管T6的阈值电压Vth时,驱动晶体管T6关断,因此,驱动晶体管T6的栅极G的电压为与其阈值电压Vth相关联的电压,实现了对驱动晶体管T6的阈值补偿。在发光阶段,控制第一控制单元111持续导通,驱动晶体管T6根据其栅极G的电压生成驱动电流,驱动发光模块150发光。
图7为本申请实施例提供的一种显示电路的结构示意图。参考图7,在一个示例性的实施例中,显示电路还包括补偿开关模块160,补偿开关模块160连接双栅晶体管T1的第二栅极以及第二导通信号线,补偿开关模块160用于响应于第二导通信号线上的第二导通信号A2至少在驱动补偿阶段与数据写入阶段将双栅晶体管T1导通。
图8为本发明实施例提供的另一种显示电路的结构示意图,参考图8,在一个示例性的实施例中,补偿开关模块160包括第一电容Cst1,第一电容Cst1的第一端连接第二导通信号线,第一电容Cst1的第二端连接双栅晶体管T1的第二栅极。具体地,在驱动补偿阶段与数据写入阶段,第二导通信号线上的第二导通信号A2经第一电容Cst1耦合至双栅晶体管T1的顶栅TG,使得双栅晶体管T1导通。
图9为本发明实施例提供的另一种显示电路的结构示意图,参考图9,在一个示例性的实施例中,补偿开关模块160包括第一晶体管T7,第一晶体管T7的控制端与第一极连接第二导通信号线,第一晶体管T7的第二极连接双栅晶体管T1的第二栅极。具体地,在驱动补偿阶段与数据写入阶段,第一晶体管T7响应于第二导通信号线上的第二导通信号A2导通,将其第一极接入的第二导通信号A2传输至双栅晶体管T1的顶栅TG,使得双栅晶体管T1导通。
图10为本发明实施例提供的另一种显示电路的结构示意图,参考图10,在一个示例性的实施例中,补偿开关模块160包括第一电容Cst1与第一晶体管T7,第一晶体管T7的控制端连接第二导通信号线,第一晶体管T7的第一极连接直流电位端,第一晶体管T7的第二极连接双栅晶体管T1的第二栅极,第一电容Cst1连接于第一晶体管T7的栅极与第二极之间。具体地,在驱动补偿阶段与数据写入阶段,第一晶体管T7响应于第二导通信号线上的第二导通信号A2导通,将其第一极接入的直流电压VGH传输至双栅晶体管T1的顶栅TG,使得双栅晶体管T1导通。
可以理解,在上述实施例中,通过不同控制方式对双栅晶体管的导通方案进行控制,可保证双栅晶体管在驱动补偿阶段与数据写入阶段稳定有效的导通,进而保证显示面板的稳定显示。
图11为本发明实施例提供的另一种显示电路的结构示意图,参考图11,在一个示例性的实施例中,在上述各实施例的基础上,显示电路还包括第二发光控制模块170,第二发光控制模块170连接于驱动晶体管T6的第二极S和发光模块150的第一端之间,发光模块150的第二端与第二电源电压端连接,第二发光控制模块170的控制端与第二发光控制信号线连接;第二发光控制模块170用于响应于第二发光控制信号线上的第二发光控制信号EM2至少在驱动补偿阶段和发光阶段导通。
请继续参考图11,在一个示例性的实施例中,在上述各实施例的基础上,显示电路还包括初始化模块180,初始化模块180的控制端连接第二导通信号线,初始化模块180的第一端连接复位信号线,初始化模块180的第二端连接发光模块150的第一端,初始化模块180用于在驱动补偿阶段将复位信号线上的复位电压传输至发光模块150的第一端。
具体地,初始化模块180用于在驱动补偿阶段将复位电压Vref传输至发光模块150的第一端,以对发光模块150的第一端的电位进行初始化。其中,复位电压Vref低于发光模块150的起亮电压,如,复位电压Vref可以为负压。由于在驱动补偿阶段与数据写入阶段,初始化模块180响应于第二导通信号A2持续导通,发光模块150第一端的电位一直维持复位电压Vref,可以防止发光模块150在非发光阶段出现“偷亮”的现象。
示例性地,驱动补偿阶段可包括初始化子阶段与补偿子阶段,其中,初始化子阶段用于对驱动晶体管T6的栅极G以及发光模块150进行初始化,补偿子阶段用于实现对驱动晶体管T6的阈值电压补偿。
在初始化子阶段,第一控制单元111响应于第一控制信号B导通,第一电源电压VDD经第一控制单元111传输至驱动晶体管T6的第一端D。同时补偿开关模块160将第二导通信号A2传输至双栅晶体管T1的顶栅TG,将双栅晶体管T1导通,使得驱动晶体管T6的栅极G和第一极D连通,驱动晶体管T6的栅极G和第一极D的电位均为第一电源电压VDD,电位差为零,驱动晶体管T6导通。同时,初始化模块180响应于第二导通信号A2导通,将复位电压Vref传输至发光模块150的第一端,对发光模块150的第一端进行初始化。
在补偿子阶段,第一控制单元111响应第一控制信号B关断,初始化模块180与双栅晶体管T1响应于第二导通信号A2持续导通,第二发光控制模块170响应第二发光控制信号EM2导通,在驱动晶体管T6的栅极G的第一电源电压VDD的作用下,将产生从驱动晶体管T6的第一极D经驱动晶体管T6、第二发光控制模块170以及第二初始化单元180流向复位信号线的第二放电路径,驱动晶体管T6的第一极D的电位将逐渐降低,直至下降至Vref+Vth时,驱动晶体管T6关断,此时,驱动晶体管T6的栅极G的电压同样为Vref+Vth,在实现对驱动晶体管T6的阈值电压补偿的同时,还能够将复位电压Vref传输至驱动晶体管T6的栅极G,实现对驱动晶体管T6的栅极初始化。
示例性地,第一复位单元122连接的复位信号线与初始化模块180连接的复位信号线可以是相同的复位信号线,也可以是不同的复位信号线。在本申请实施例中,为了避免双栅晶体管与驱动晶体管的阈值电压补偿均通过同一复位信号线实现,而导致复位信号线上Loading较大,第一复位单元122连接的复位信号线与初始化模块180连接的复位信号线通过不同的复位信号线实现,即如图12所示,第一复位单元122连接第一复位信号线,初始化模块180连接第二复位信号线。
请继续参考图11,在一个示例性的实施例中,在上述各实施例的基础上,显示电路还包括存储模块190,存储模块190连接于驱动晶体管T6的栅极G和发光模块150的第一端之间;第一复位单元122还用于在第一初始化阶段与第一补偿阶段将复位信号线上的复位电压Vref传输至存储模块190的第一端。具体地,在第一初始化阶段与第一补偿阶段,第一复位单元122响应于第一导通信号A1导通,将复位电压Vref传输至存储模块190的第一端(驱动晶体管T6的栅极G),实现存储模块190的初始化。
图13为本发明实施例提供的另一种显示电路的结构示意图,参考图13,在一个示例性的实施例中,在上述各实施例的基础上,电压写入模块130包括数据写入单元131与耦合单元133;数据写入单元131的控制端连接第一扫描线,数据写入单元131的第一端连接数据线,数据写入单元131的第二端连接耦合单元133的第一端,耦合单元131的第二端连接驱动晶体管T6的第一极D;数据线被配置为在驱动补偿阶段传输固定电压Vcom,以对耦合单元133的第一端的电位进行复位,以及在数据写入阶段传输数据电压Vdata。
具体地,在驱动补偿阶段,数据写入单元131响应第一扫描线上传输的扫描信号Scan导通,将数据线上传输的固定电压Vcom输出至耦合单元133的第一端,同时,第一电源电压VDD经第一控制单元111传输至耦合单元133的第二端,以保持耦合单元133两端电压稳定。
在数据写入阶段,数据线上传输的电压变为数据电压Vdata,数据写入单元131响应第一扫描线上传输的扫描信号Scan维持导通,将数据线上传输的数据电压Vdata输出至耦合单元133的第一端,耦合单元133第一端的电压发生跳变,在耦合单元133的耦合作用下,数据电压Vdata与固定电压Vcom的差值(Vdata-Vcom)被耦合至驱动晶体管T6的第一极D,以使驱动晶体管T6的第一极D的电位从驱动补偿阶段结束时的电位Vref+Vth,变化为Vref+Vth+Vdata-Vcom,再经双栅晶体管T1传输至驱动晶体管T6的栅极G,实现数据电压Vdata写入至驱动晶体管T6的栅极G(电位为Vref+Vth+Vdata-Vcom)。可以理解,此时,驱动晶体管T6的第二极S的电位保持为复位电压Vref。
在本实施中,通过复用数据线分时传输固定电压Vcom和数据电压Vdata,有利于节省显示面板的信号线的数量,以实现高PPI。
可以理解,为避免数据电压Vdata和固定电压Vcom之间采用同一信号线传输产生干扰,也可以是采用不同的信号线进行传输。图14为本发明实施例提供的另一种显示电路的结构示意图,参考图14,在一个示例性的实施例中,在上述各实施例的基础上,电压写入模块130包括数据写入单元131、第二复位单元132与耦合单元133;第二复位单元132的第一端接入固定电压Vcom,第二复位单元132的第二端连接耦合单元133的第一端,耦合单元133的第二端连接驱动晶体管T6的第一极,耦合单元133的第一端还与数据写入单元131的第二端连接,数据写入单元131的第一端连接数据线,数据写入单元131的控制端连接第一扫描线,第二复位单元132的控制端连接第二发光控制信号线,第二复位单元132用于在驱动补偿阶段将固定电压Vcom传输至耦合单元133的第一端;数据线被配置为至少在数据写入阶段传输数据电压。
具体地,在驱动补偿阶段,数据写入单元131响应于第一扫描线上传输的扫描信号Scan关断,第二复位单元132响应于第二发光控制信号线的第二发光控制信号EM2导通,将第一端接入的固定电压Vcom输出至耦合单元133的第一端(写入节点N2),同时,第一电源电压VDD经第一控制单元111传输至耦合单元133的第二端,以保持耦合单元133两端电压稳定。
在数据写入阶段,数据写入单元131响应于第一扫描线上传输的扫描信号Scan导通,将数据线上传输的数据电压Vdata输出至耦合单元133的第一端,使得写入节点N2的电位变化为数据电压Vdata与固定电压Vcom的差值(Vdata-Vcom)。然后,在耦合单元133的耦合作用下,写入节点N2的电压被耦合至驱动晶体管T6的第一极D,以使驱动晶体管T6的第一极D的电位从驱动补偿阶段结束时的电位Vref+Vth,变化为Vref+Vth+Vdata-Vcom,再经双栅晶体管T1传输至驱动晶体管T6的栅极G,实现数据电压Vdata写入至驱动晶体管T6的栅极G(电位为Vref+Vth+Vdata-Vcom)。同时,驱动晶体管T6的第二极S的电位保持为复位电压Vref。
图15为本发明实施例提供的另一种显示电路的结构示意图,参考图15,发光模块150为发光二极管D1,第二发光控制模块170包括第八晶体管T8,第八晶体管T8的栅极连接第二发光控制信号线,第八晶体管T8的第一极连接驱动晶体管T6的第二端S,第八晶体管T8的第二极连接发光二极管D1的阳极。
示例性地,请继续参考图15,初始化模块180包括第九晶体管T9,第九晶体管T9的栅极连接第二导通信号线,第九晶体管T9的第一极连接复位信号线,第九晶体管T9的第二极连接发光二极管D1的阳极。
示例性地,请继续参考图15,数据写入单元131包括第十晶体管T10,第二复位单元132包括第十一晶体管T11,耦合单元133包括第四电容Cst4,第十晶体管T10的栅极连接第一扫描线,第十晶体管T10的第一极连接数据线,第十晶体管T10的第二极连接第四电容Cst4的第一极(写入节点N2),第十一晶体管T11的栅极连接第二发光控制信号线,第十一晶体管T11的第一极接入固定电压Vcom,第十一晶体管T11的第二极连接第四电容Cst4的第一极,第四电容Cst4的第二极连接驱动晶体管T1的第一端D。
示例性地,请继续参考图15,存储模块190包括第二电容Cst2,第二电容Cst2的第一极连接驱动晶体管T6的栅极G,第二电容容Cst2的第二极连接发光二极管D1的阳极。
图16为本申请实施例提供的一种显示电路的驱动时序示意图,可适用于图15所示显示电路,以图15所示各晶体管均为N型管为例,对本申请实施例提供的显示电路的具体工作过程进行说明。结合图15和图16,本实施例提供的显示电路的工作过程包括开关补偿阶段t1、驱动补偿阶段t2、数据写入阶段t3和发光阶段t4。其中,开关补偿阶段t1还包括第一初始化阶段t11与第一补偿阶段t12,驱动补偿阶段t2也包括第二初始化阶段t21与第二补偿阶段t22。
在开关补偿阶段t1的第一初始化阶段t11,第一控制信号B为导通电平,如高电平;第二发光控制信号EM2为关断电平,如低电平;第一导通信号A1为导通电平,如高电平;第二导通信号A2为关断电平,如低电平;扫描信号Scan为关断电平,如低电平。因此,第二晶体管T2、第三晶体管T3、第四晶体管T4和第五晶体管T5导通。第一电源电压VDD经第二晶体管T2与第三晶体管T3传输至第三电容Cst3的第二极(补偿节点N1),实现对第三电容Cst3的初始化(补偿节点N1的电压为第一电源电压VDD)。复位电压Vref经第五晶体管T5传输至第二电容Cst2的第一极以及驱动晶体管T6的栅极G,实现对第二电容Cst2的初始化。因此,第三电容Cst3的第一极与第二极的电压均为VDD,第二电容Cst2的第一极的电压为复位电压Vref。驱动晶体管T6的第一端D的电压为第一电源电压VDD,栅极G的电压为复位电压Vref,驱动晶体管T6关断。
在开关补偿阶段t1的第一补偿阶段t21,第一控制信号B为关断电平,如低电平;第二发光控制信号EM2为关断电平,如低电平;第一导通信号A1为导通电平,如高电平;第二导通信号A2为关断电平,如低电平;扫描信号Scan为关断电平,如低电平。因此,第三晶体管T3、第四晶体管T4和第五晶体管T5导通。第二晶体管T2响应于第一控制信号B切换为关断,同时第三电容Cst3的第二极连接双栅晶体管T1的底栅BG,使得双栅晶体管T1的阈值电压Vth<0。第三晶体管T3导通,使得双栅晶体管T1的底栅与第一极(BGD)短接,电位差为零,第四晶体管T4导通,使得双栅晶体管T1的顶栅和第二极(TGS)短接,电位差为零,进一步使得双栅晶体管T1持续处于导通状态。在双栅晶体管T1持续处于导通状态,同时第五晶体管T5导通的情况下,将产生从补偿节点N1经第三晶体管T3、双栅晶体管T1以及第五晶体管T5流向复位信号线的第一放电路径,补偿节点N1的电位将逐渐降低,直至双栅晶体管T1的阈值电压Vth逐渐正偏至沟道关断,阈值电压Vth为0,实现对双栅晶体管T1的阈值电压Vth的补偿。因此,第三电容Cst3存储双栅晶体管T1补偿完成后的底栅电压,第二电容Cst2的第一极的电压为复位电压Vref。驱动晶体管T6的第一极D的电压与第三电容Cst3的第一极的电压一致,栅极G的电压为复位电压Vref,驱动晶体管T6维持关断。
在驱动补偿阶段t2的第二初始化阶段t21,第一控制信号B为导通电平,如高电平;第二发光控制信号EM2为关断电平,如低电平;第一导通信号A1为关断电平,如低电平;第二导通信号A2为导通电平,如高电平;扫描信号Scan为关断电平,如低电平。因此,双栅晶体管T1、第二晶体管T2和第九晶体管T9导通。第一电源电压VDD经第二晶体管T2传输至驱动晶体管T6的第一极D。同时双栅晶体管T1导通,使得驱动晶体管T6的栅极G和第一极D连通,驱动晶体管T6的栅极G和第一极D的电位均为第一电源电压VDD,电位差为零,驱动晶体管T6导通。同时,复位电压Vref经第九晶体管T9传输至发光二极管D1的阳极,对发光二极管D1的阳极进行初始化。因此,驱动晶体管T6的栅极G和第一极D的电压均为VDD,第二电容Cst2的第一极的电压为VDD,第二极的电压为Vref。发光二极管D1的第一极的电压为Vref,防止发光二极管D1偷亮。
在驱动补偿阶段t2的第二补偿阶段t22,第一控制信号B为关断电平,如低电平;第二发光控制信号EM2为导通电平,如高电平;第一导通信号A1为关断电平,如低电平;第二导通信号A2为导通电平,如高电平;扫描信号Scan为关断电平,如低电平。因此,双栅晶体管T1、第八晶体管T8、第九晶体管T9和第十一晶体管T11导通。驱动晶体管T6的栅极G与第一极D短接形成二极管结构,将产生从驱动晶体管T6的第一极D经驱动晶体管T6、第八晶体管T8以及第九晶体管T9流向复位信号线的第二放电路径,驱动晶体管T6的第一极D的电压下降至Vref+Vth时,驱动晶体管T6关断。此时,驱动模块110的栅极G的电压同样为Vref+Vth,在实现对驱动晶体管T6的阈值电压补偿的同时,还能够将复位电压Vref传输至驱动晶体管T6的栅极,实现对驱动晶体管T6的栅极的初始化。第二电容Cst2存储驱动晶体管T6的栅极电压。同时,第十一晶体管T11导通,第四电容Cst4的第一极(写入节点N2)的电压为固定电压Vcom。发光二极管D1的第一极的电压维持为Vref,防止发光二极管D1偷亮。
在数据写入阶段t3,第一控制信号B为关断电平,如低电平;第二发光控制信号EM2为关断电平,如低电平;第一导通信号A1为关断电平,如低电平;第二导通信号A2为导通电平,如高电平;扫描信号Scan为导通电平,如高电平。因此,双栅晶体管T1、第九晶体管T9和第十晶体管T10导通。数据线上传输的数据电压Vdata输出至第四电容Cst4的第一极(写入节点N2),使得写入节点N2的电位变化为数据电压Vdata与固定电压Vcom的差值(Vdata-Vcom),第四电容Cst4的第一极的电压变化量为Vdata-Vcom。由于双栅晶体管T1导通,在第四电容Cst4的耦合作用下,驱动晶体管T6的栅极G的电压从驱动补偿阶段结束时的电位Vref+Vth,变化为Vref+Vth+Vdata-Vcom,并存储于第二电容Cst2上,第二电容Cst2的第二极的电压在第九晶体管T9的保持作用下维持复位电压Vref,第二电容Cst2两端的电压差为Vth+Vdata-Vcom。驱动晶体管T6的第二极S的电压保持为复位电压Vref。
在发光阶段t4,第一控制信号B为导通电平,如高电平;第二发光控制信号EM2为导通电平,如高电平;第一导通信号A1为关断电平,如低电平;第二导通信号A2为关断电平,如低电平;扫描信号Scan为关断电平,如低电平。因此,第二晶体管T2、第八晶体管T8和第十一晶体管T11导通。第一电源电压VDD经第二晶体管T2传输至驱动晶体管T6的第一极D,因此,驱动晶体管T6的第一极D的电压为VDD,第二极S的电压为Voled,栅极G的电压为Vref+Vth+Vdata-Vcom+Voled-Vref=Vth+Vdata-Vcom+Voled。进而驱动晶体管T6的栅源极压差Vgs为Vth+Vdata-Vcom,即第二电容Cst2两端的电压差保持不变。驱动晶体管T6将根据其栅极和D点的电压生成驱动电流I,驱动发光二极管D1发光。其中,驱动电流I可以表示为:
其中,μ为驱动晶体管T6的电子迁移率,Cox为驱动晶体管T6单位面积的沟道电容,W/L为驱动晶体管T6的宽长比。根据驱动电流I的公式可知,驱动电流I与第一电源电压VDD、第二电源电压VSS、双栅晶体管T1以及驱动晶体管T6的阈值电压均无关,因此,本实施例提供的显示电路能够补偿驱动晶体管T6与双栅晶体管T1的阈值电压、第一电源电压VDD和第二电源电压VSS的压降(IR drop)等引起的显示不均的问题,有利于提高显示质量。此外,可以理解,在切换至发光阶段t4,第二导通信号A2由导通电平跳变为关断电平时,会对驱动晶体管T6的栅极G产生耦合作用,拉低驱动晶体管T6的栅极电压,对驱动晶体管T6的栅极保持低电位起到促进作用,不会造成阈值补偿的损失,消除了现有技术中因电位耦合造成驱动晶体管栅极电压损失的问题。
作为本申请实施例提供的另一种可选实施方式,参考图17所示时序图,第二发光控制信号EM2可提前至驱动补偿阶段t2的第二初始化阶段t21内导通,即第一控制信号B与第二发光控制信号EM2可存在重合导通的时段,只要保证第二补偿阶段t22足够完成对驱动晶体管T6的阈值电压补偿即可。
在一个示例性的实施例中,还提供了一种显示面板,包括上述任一实施例提供的显示电路,因此该显示面板同样具备上述任意实施例所描述的显示电路相同的有益效果,相同之处可参照上文对显示电路的解释说明进行理解。图18为本申请实施例提供的一种显示面板200的结构示意图,在本实施例中,该显示面板200包括上述实施方式提供的任一种显示电路100。
在一个示例性的实施例中,还提供了一种显示装置,包括如上述的显示面板。图19为本申请实施例提供的显示装置300的结构示意图,如图19所示,该显示装置300包括上述实施方式提供的任一种显示面板200。示例性的,如图19所示,该显示装置300包括显示面板200。因此,该显示装置300也具有上述实施方式中的显示面板200所具有的有益效果,相同之处可参照上文对显示面板200的解释说明进行理解,下文不再赘述。
示例性地,该显示装置300可以为手机,也可以为任何具有显示功能的电子产品,包括但不限于以下类别:电视机、笔记本电脑、桌上型显示器、平板电脑、数码相机、智能手环、智能眼镜、车载显示器、工控设备、医用显示屏、触摸交互终端等,本申请实施例对此不作特殊限定。
在本说明书的描述中,参考术语“有些实施例”、“其他实施例”等的描述意指结合该实施例或示例描述的具体特征、结构、材料或者特征包含于本申请的至少一个实施例或示例中。在本说明书中,对上述术语的示意性描述不一定指的是相同的实施例或示例。
以上所述实施例的各技术特征可以进行任意的组合,为使描述简洁,未对上述实施例中的各个技术特征所有可能的组合都进行描述,然而,只要这些技术特征的组合不存在矛盾,都应当认为是本说明书记载的范围。
以上所述实施例仅表达了本申请的几种实施方式,其描述较为具体和详细,但并不能因此而理解为对本申请范围的限制。应当指出的是,对于本领域的普通技术人员来说,在不脱离本申请构思的前提下,还可以做出若干变形和改进,这些都属于本申请的保护范围。因此,本申请的保护范围应以所附权利要求为准。
Claims (10)
1.一种显示电路,其特征在于,包括双栅晶体管、第一阈值补偿模块和第二阈值补偿模块,所述第一阈值补偿模块和所述第二阈值补偿模块用于对所述双栅晶体管的阈值电压进行补偿,其中,
所述双栅晶体管的第一栅极和第一极均与所述第一阈值补偿模块连接,所述双栅晶体管的第二栅极和第二极均与所述第二阈值补偿模块连接,所述第一阈值补偿模块还连接第一电源电压端,所述第二阈值补偿模块还连接复位信号线。
2.根据权利要求1所述的显示电路,其特征在于,所述第一阈值补偿模块包括第一控制单元、第一导通单元和第一存储单元,其中,
所述第一控制单元的第一端与所述第一存储单元的第一端以及所述第一电源电压端连接,所述第一控制单元的第二端与所述第一导通单元的第一端以及所述双栅晶体管的第一极连接,所述第一控制单元的控制端连接第一控制信号线,所述第一导通单元的第二端与所述双栅晶体管的第一栅极以及所述第一存储单元的第二端连接,所述第一导通单元的控制端连接第一导通信号线;
在第一初始化阶段,所述第一导通单元用于响应于所述第一导通信号线上的第一导通信号导通,所述第一控制单元用于响应于所述第一控制信号线上的第一控制信号导通,将所述第一电源电压端的第一电源电压经所述第一控制单元、所述第一导通单元传输至所述第一存储单元的第二端,以完成对所述第一存储单元的初始化。
3.根据权利要求2所述的显示电路,其特征在于,所述第二阈值补偿模块包括第二导通单元与第一复位单元,其中,
所述第二导通单元的第一端与所述双栅晶体管的第二栅极连接,所述第二导通单元的第二端与所述双栅晶体管的第二极和所述第一复位单元的第一端连接,所述第一复位单元的第二端与所述复位信号线连接,所述第二导通单元的控制端以及所述第一复位单元的控制端均连接所述第一导通信号线;
在第一补偿阶段,所述第一导通单元用于响应于所述第一导通信号线上的第一导通信号将所述双栅晶体管的第一栅极与第一极导通,所述第二导通单元用于响应于所述第一导通信号线上的第一导通信号将所述双栅晶体管的第二栅极与第二极导通,所述第一复位单元用于响应于所述第一导通信号线上的第一导通信号导通,将所述第一存储单元的第二端存储的第一电源电压经所述双栅晶体管放电至所述复位信号线,直至实现对所述双栅晶体管的阈值电压的补偿。
4.根据权利要求3所述的显示电路,其特征在于,还包括驱动晶体管和电压写入模块,其中,
所述双栅晶体管连接于所述驱动晶体管的栅极和第一极之间,用于在驱动补偿阶段对所述驱动晶体管的阈值电压进行补偿;
所述电压写入模块通过所述双栅晶体管与所述驱动晶体管的栅极连接,所述电压写入模块用于在数据写入阶段将含有数据电压信息的电压经所述双栅晶体管耦合至所述驱动晶体管的栅极;
可选地,还包括第一发光控制模块和发光模块,所述第一发光控制模块的控制端连接第一发光控制信号线,所述第一发光控制模块、所述驱动晶体管和所述发光模块依次串联于所述第一电源电压端和第二电源电压端之间,所述驱动晶体管用于在发光阶段驱动所述发光模块发光。
5.根据权利要求4所述的显示电路,其特征在于,还包括补偿开关模块,所述补偿开关模块连接所述双栅晶体管的第二栅极以及第二导通信号线,所述补偿开关模块用于响应于所述第二导通信号线上的第二导通信号至少在所述驱动补偿阶段与所述数据写入阶段将所述双栅晶体管导通;
所述第一发光控制模块还用于响应于所述第一发光控制信号线上的第一发光控制信号至少在所述驱动补偿阶段导通,将所述第一电源电压端的第一电源电压经所述双栅晶体管传输至所述驱动晶体管的栅极;
可选地,所述第一发光控制模块复用所述第一控制单元实现,所述第一发光控制信号线为所述第一控制信号线,所述第一发光控制信号为所述第一控制信号;
可选地,所述补偿开关模块包括第一电容,所述第一电容的第一端连接所述第二导通信号线,所述第一电容的第二端连接所述双栅晶体管的第二栅极;
可选地,所述补偿开关模块包括第一晶体管,所述第一晶体管的栅极与第一极连接所述第二导通信号线,所述第一晶体管的第二极连接所述双栅晶体管的第二栅极;
可选地,所述补偿开关模块包括第一电容与第一晶体管,所述第一晶体管的栅极连接所述第二导通信号线,所述第一晶体管的第一极连接直流电位端,所述第一晶体管的第二极连接所述双栅晶体管的第二栅极,所述第一电容连接于所述第一晶体管的栅极与第二极之间。
6.根据权利要求4所述的显示电路,其特征在于,所述电压写入模块包括数据写入单元与耦合单元;
所述数据写入单元的控制端连接第一扫描线,所述数据写入单元的第一端连接数据线,所述数据写入单元的第二端连接所述耦合单元的第一端,所述耦合单元的第二端连接所述驱动晶体管的第一极;
所述数据线被配置为在所述驱动补偿阶段传输固定电压,以对所述耦合单元的第一端的电位进行复位,以及在所述数据写入阶段传输数据电压。
7.根据权利要求4所述的显示电路,其特征在于,所述电压写入模块包括数据写入单元、第二复位单元与耦合单元;
所述第二复位单元的第一端接入固定电压,所述第二复位单元的第二端连接所述耦合单元的第一端,所述耦合单元的第二端连接所述驱动晶体管的第一极,所述耦合单元的第一端还与所述数据写入单元的第二端连接,所述数据写入单元的第一端连接数据线,所述数据写入单元的控制端连接第一扫描线,所述第二复位单元的控制端连接第二发光控制信号线,所述第二复位单元用于在所述驱动补偿阶段将所述固定电压传输至所述耦合单元的第一端;
所述数据线被配置为至少在所述数据写入阶段传输数据电压。
8.根据权利要求6或7所述的显示电路,其特征在于,还包括第二发光控制模块、初始化模块和存储模块,其中,
所述第二发光控制模块连接于所述驱动晶体管的第二极和所述发光模块的第一端之间,所述发光模块的第二端与所述第二电源电压端连接,所述第二发光控制模块的控制端与第二发光控制信号线连接;
所述第一发光控制模块用于响应所述第一发光控制信号线上的第一发光控制信号至少在所述驱动补偿阶段以及所述发光阶段导通,所述第二发光控制模块用于响应于所述第二发光控制信号线上的第二发光控制信号至少在所述驱动补偿阶段和所述发光阶段导通。
所述初始化模块的控制端连接所述第二导通信号线,所述初始化模块的第一端连接所述复位信号线,所述初始化模块的第二端连接所述发光模块的第一端,所述存储模块连接于所述驱动晶体管的栅极和所述发光模块的第一端之间;
所述初始化模块用于在所述驱动补偿阶段将所述复位信号线上的复位电压传输至所述发光模块的第一端,所述第一复位单元还用于至少在所述第一初始化阶段与所述第一补偿阶段将所述复位信号线上的复位电压传输至所述存储模块的第一端;
可选地,所述第一复位单元连接的复位信号线与所述初始化模块连接的所述复位信号线为相同的复位信号线;
可选地,所述第一复位单元连接的复位信号线与所述初始化模块连接的所述复位信号线为不同的复位信号线;
可选地,所述存储模块包括第二电容,所述第二电容的第一端连接所述驱动晶体管的栅极,所述第二电容的第二端连接所述发光模块的第一端。
9.一种显示面板,其特征在于,包括如权利要求1至权利要求8中任一项所述的显示电路。
10.一种显示装置,其特征在于,包括如权利要求9所述的显示面板。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202311606287.8A CN117437878A (zh) | 2023-11-24 | 2023-11-24 | 显示电路、显示面板与显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202311606287.8A CN117437878A (zh) | 2023-11-24 | 2023-11-24 | 显示电路、显示面板与显示装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN117437878A true CN117437878A (zh) | 2024-01-23 |
Family
ID=89549955
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202311606287.8A Pending CN117437878A (zh) | 2023-11-24 | 2023-11-24 | 显示电路、显示面板与显示装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN117437878A (zh) |
-
2023
- 2023-11-24 CN CN202311606287.8A patent/CN117437878A/zh active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US11450274B2 (en) | Display panel, driving method of display panel, and display device | |
CN113781964B (zh) | 像素电路及其驱动方法、显示面板 | |
TWI498873B (zh) | 有機發光二極體電路及其驅動方法 | |
CN113192460A (zh) | 一种显示面板和显示装置 | |
CN112509523B (zh) | 一种显示面板、驱动方法及显示装置 | |
CN112820242B (zh) | 像素驱动电路及其驱动方法、显示面板 | |
CN112233621B (zh) | 一种像素驱动电路、显示面板及电子设备 | |
CN114005400A (zh) | 像素电路和显示面板 | |
CN113744683B (zh) | 像素电路、驱动方法和显示装置 | |
CN112102782A (zh) | 像素驱动电路、显示面板和显示装置 | |
CN115101022A (zh) | 一种像素驱动电路、显示面板及显示装置 | |
CN114283739A (zh) | 像素电路及其驱动方法、显示装置 | |
CN112086059A (zh) | 像素电路和显示面板 | |
CN116312421A (zh) | 一种像素电路及其驱动方法、显示面板 | |
CN112802429B (zh) | 像素驱动电路及显示面板 | |
CN115472120A (zh) | 像素电路及其驱动方法、显示面板 | |
CN113077761B (zh) | 像素电路、像素驱动方法和显示装置 | |
CN115841800A (zh) | 像素电路及其驱动方法和显示装置 | |
CN111243492B (zh) | 像素电路、像素驱动方法和显示装置 | |
CN117437878A (zh) | 显示电路、显示面板与显示装置 | |
CN114005396A (zh) | 像素电路和显示面板 | |
CN117059025A (zh) | 一种像素电路及其驱动方法、显示面板 | |
CN117059014A (zh) | 一种像素电路及其驱动方法、显示面板 | |
CN117953826A (zh) | 像素电路及其驱动方法、显示面板及显示装置 | |
CN117037700A (zh) | 像素电路、显示面板和驱动方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |