CN113192460A - 一种显示面板和显示装置 - Google Patents

一种显示面板和显示装置 Download PDF

Info

Publication number
CN113192460A
CN113192460A CN202110536427.3A CN202110536427A CN113192460A CN 113192460 A CN113192460 A CN 113192460A CN 202110536427 A CN202110536427 A CN 202110536427A CN 113192460 A CN113192460 A CN 113192460A
Authority
CN
China
Prior art keywords
transistor
node
sub
capacitor
display panel
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202110536427.3A
Other languages
English (en)
Other versions
CN113192460B (zh
Inventor
赖青俊
朱绎桦
杨金金
安平
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Xiamen Tianma Microelectronics Co Ltd
Original Assignee
Xiamen Tianma Microelectronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Xiamen Tianma Microelectronics Co Ltd filed Critical Xiamen Tianma Microelectronics Co Ltd
Priority to CN202310527867.1A priority Critical patent/CN116580671A/zh
Priority to CN202310527893.4A priority patent/CN116597777A/zh
Priority to CN202110536427.3A priority patent/CN113192460B/zh
Publication of CN113192460A publication Critical patent/CN113192460A/zh
Priority to US17/512,683 priority patent/US11626069B2/en
Priority to US18/182,216 priority patent/US20230215369A1/en
Priority to US18/183,112 priority patent/US20230222979A1/en
Application granted granted Critical
Publication of CN113192460B publication Critical patent/CN113192460B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0814Several active elements per pixel in active matrix panels used for selection purposes, e.g. logical AND for partial update
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • G09G2300/0866Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes by means of changes in the pixel supply voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/061Details of flat display driving waveforms for resetting or blanking
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • G09G2320/045Compensation of drifts in the characteristics of light emitting or modulating elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)

Abstract

本发明实施例公开了一种显示面板和显示装置。该显示面板包括像素电路和发光元件;像素电路中,驱动模块包括驱动晶体管,驱动晶体管的栅极连接于第一节点;复位模块包括第一子晶体管和第二子晶体管,第一子晶体管与第二子晶体管之间的连接节点为第二节点;补偿模块包括第三子晶体管和第四子晶体管,第三子晶体管和第四子晶体管之间的连接节点为第三节点;在第一阶段,第一双栅晶体管与第二双栅晶体管均关断,第一节点、第二节点和第三节点满足(V2‑V1)×(V1‑V3)>0。本发明实施例解决了晶体管漏电流导致的第一节点电位变化的问题,能够保证第一节点电压相对稳定,保持发光元件亮度的稳定性,改善显示面板的显示效果。

Description

一种显示面板和显示装置
技术领域
本发明实施例涉及显示技术领域,尤其涉及一种显示面板和显示装置。
背景技术
有机发光二极管(Organic Light-Emitting Diode,OLED),具有低功耗、低成本、自发光、宽视角以及响应速度快等优点,成为目前显示领域的研究热点之一。电子显示产品在不同的应用场景中会采用不同的刷新率进行显示,比如采用刷新率较高的驱动方式来驱动显示动态画面,以保证显示画面的流畅性;采用刷新率较低的驱动方式来驱动显示静态画面,以降低功耗。
采用有机自发光技术的电子产品在低刷新率下进行显示时,现有的像素电路中驱动晶体管的栅极电位会因为其他开关的漏流问题而产生变化,使得驱动发光元件发光时亮度会出现持续下降之后再上升的问题,导致显示面板的显示亮度不稳定,影响显示效果和用户体验。
发明内容
本发明提供一种显示面板和显示装置,以稳定像素电路中驱动晶体管栅极的电位,保持发光元件亮度的稳定性,改善显示面板的显示效果。
第一方面,本发明实施例提供了一种显示面板,包括:
像素电路和发光元件;
所述像素电路包括驱动模块、复位模块和补偿模块;
所述驱动模块用于为所述发光元件提供驱动电流,所述驱动模块包括驱动晶体管,所述驱动晶体管的栅极连接于第一节点;
所述复位模块用于为所述驱动晶体管的栅极提供复位信号,所述复位模块包括第一双栅晶体管,所述第一双栅晶体管包括第一子晶体管和第二子晶体管,所述第一子晶体管与所述第二子晶体管之间的连接节点为第二节点;
所述补偿模块用于补偿所述驱动晶体管的阈值电压,所述补偿模块包括第二双栅晶体管,所述第二双栅晶体管包括第三子晶体管和第四子晶体管,所述第三子晶体管和第四子晶体管之间的连接节点为第三节点;其中,
所述像素电路的工作过程包括第一阶段,在所述第一阶段,所述第一双栅晶体管与所述第二双栅晶体管均关断,所述第一节点的电压为V1,所述第二节点的电压为V2,所述第三节点的电压为V3,其中,(V2-V1)×(V1-V3)>0。
第二方面,本发明实施例还提供了一种显示装置,包括如第一方面任一项所述的显示装置。
本实施例中,设置第一节点-第三节点的电压满足(V2-V1)×(V1-V3)>0,可以保证第一节点的电压位于第二节点的电压和第三节点的电压之间。此时,即使第一节点分别和第二节点和第三节点之间均存在压差,但两个压差正负值不同,基于该压差导致的节点间子晶体管漏电流的方向不同。对于第一节点而言,漏电流会由第二节点流经第一节点直至流至第三节点,或者由第三节点流经第一节点直至流至第二节点,相较于现有技术第二节点和第三节点均向第一节点流入漏电流而言,本发明实施例可以保证第一节点的电压相对稳定。本发明实施例解决了现有技术中因为扫描信号及电容引起的晶体管漏电流,导致第一节点电位变化的问题,能够通过改变节点压差减少第一节点受漏电流的影响,保证第一节点电压相对稳定,从而保持发光元件亮度的稳定性,改善显示面板尤其在低频驱动下的显示效果。
附图说明
图1是本发明实施例提供的现有显示面板中像素电路的结构示意图;
图2是本发明实施例提供的一种显示面板中像素电路和发光元件的结构示意图;
图3是本发明实施例提供的像素电路的驱动信号时序图;
图4是本发明实施例提供的另一种显示面板中像素电路和发光元件的结构示意图;
图5是本发明实施例提供的又一种显示面板中像素电路和发光元件的结构示意图;
图6是本发明实施例提供的又一种显示面板中像素电路和发光元件的结构示意图;
图7是本发明实施例提供的又一种显示面板中像素电路和发光元件的结构示意图;
图8是本发明实施例提供的又一种显示面板中像素电路和发光元件的结构示意图;
图9是本发明实施例提供的一种显示装置的结构示意图。
具体实施方式
下面结合附图和实施例对本发明作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本发明,而非对本发明的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本发明相关的部分而非全部结构。
图1是本发明实施例提供的现有显示面板中像素电路的结构示意图,参考图1,如背景技术部分所述,现有的像素电路10中第一节点N1分别连接驱动晶体管T3的栅极、第一双栅晶体管T1的一端和第二双栅晶体管T2的一端。本领域技术人员可以理解,该像素电路可包括复位阶段、数据写入阶段和发光阶段,其中,在复位阶段,由第一双栅晶体管T1提供复位信号Vref以将第一节点N1的电位复位;在数据写入阶段,由第二双栅晶体管T2向第一节点N1写入数据信号data同时将驱动晶体管T3的阈值电压补偿至第一节点N1的电位中;在发光阶段,驱动晶体管T3利用栅极即第一节点N1存储的且经过阈值补偿的数据信号驱动发光元件20发光。
需要注意的是,该像素电路的双栅晶体管中包括有两个子晶体管,且两个子晶体管之间连接的节点及其栅极之间同时并联一个电容。可以理解,通过扫描信号控制两个子晶体管导通或关断时,电容的一个极板上也会接收该扫描信号。根据电容极板的充放电原理,电容两个极板上的电荷量会相互影响,也即其中一个极板接收扫描信号时会影响另一极板的电位,导致两个子晶体管之间的连接节点的电位受到影响。以图中所示的第一双栅晶体管T1为P型双栅晶体管为例,第一双栅晶体管T1中的第一子晶体管T11和第二子晶体管T12之间的连接节点为第二节点N2。在发光阶段,第一双栅晶体管T1的栅极接收第一扫描信号S1(高电平信号)而关断。此时,第二电容C2会因为该高电平信号而抬高第二节点N2的电位,导致第二节点N2的电位大于第一节点N1的电位,使得在此阶段第二子晶体管T12发生漏电流,第一节点N1的电位升高。同理,同为P型晶体管的第二双栅晶体管T2在该发光阶段也会对第一节点N1产生相同的影响。其中,第三节点N3的电位由于第三电容C3和第二扫描信号S2(高电平信号)的影响而抬高,导致第三节点N3的电位同样会大于第一节点N1的电位,第二双栅晶体管T2中的第三子晶体管T23也产生漏电流,使得第一节点N1的电位升高。最终,第一节点N1的电位会由于第二节点N2和第三节点N3的电位的影响,而使的子晶体管产生漏电流,从而影响第一节点N1的电位。经实验发现,此阶段驱动晶体管T3在驱动发光元件20点亮时,发光元件20会因为第一节点N1的变化而产生亮度呈现持续降低然后逐渐回升的现象,导致发光元件20的发光亮度不稳定。
基于上述问题,本发明实施例提供了一种显示面板。该显示面板包括:像素电路和发光元件;像素电路包括驱动模块、复位模块和补偿模块;驱动模块用于为发光元件提供驱动电流,驱动模块包括驱动晶体管,驱动晶体管的栅极连接于第一节点;复位模块用于为驱动晶体管的栅极提供复位信号,复位模块包括第一双栅晶体管,第一双栅晶体管包括第一子晶体管和第二子晶体管,第一子晶体管与第二子晶体管之间的连接节点为第二节点;补偿模块用于补偿驱动晶体管的阈值电压,补偿模块包括第二双栅晶体管,第二双栅晶体管包括第三子晶体管和第四子晶体管,第三子晶体管和第四子晶体管之间的连接节点为第三节点;其中,像素电路的工作过程包括第一阶段,在第一阶段,第一双栅晶体管与第二双栅晶体管均关断,第一节点的电压为V1,第二节点的电压为V2,第三节点的电压为V3,其中,(V2-V1)×(V1-V3)>0。
本实施例中设置第一节点-第三节点的电压满足(V2-V1)×(V1-V3)>0,可以保证V2>V1的同时,V3<V1,或者,V3>V1的同时,V2<V1。换言之,本实施例可以保证第一节点的电压位于第二节点的电压和第三节点的电压之间。此时,即使第一节点分别和第二节点和第三节点之间均存在压差,但两个压差正负值不同,基于该压差导致的节点间子晶体管漏电流的方向不同。对于第一节点而言,漏电流会由第二节点流经第一节点直至流至第三节点,或者由第三节点流经第一节点直至流至第二节点。可以理解,相较于现有技术第二节点和第三节点均向第一节点流入漏电流而言,本发明实施例可以保证第一节点的电压相对稳定。因此,本发明实施例提供的像素电路在满足(V2-V1)×(V1-V3)>0的关系式的基础上,第二节点和第三节点的电压即使因为扫描信号及电容引起变化,其对于第一节点的电压也不会产生太大影响,能够保证第一节点电压的相对稳定。
以上是本发明的核心思想,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下,所获得的所有其他实施例,都属于本发明保护的范围。
图2是本发明实施例提供的一种显示面板中像素电路和发光元件的结构示意图,参考图2,该显示面板包括:像素电路10和发光元件20;像素电路10包括驱动模块11、复位模块12和补偿模块13;驱动模块11用于为发光元件20提供驱动电流,驱动模块11包括驱动晶体管T3,驱动晶体管T3的栅极连接于第一节点N1;复位模块12用于为驱动晶体管T3的栅极提供复位信号,复位模块12包括第一双栅晶体管T1,第一双栅晶体管T1包括第一子晶体管T11和第二子晶体管T12,第一子晶体管T11与第二子晶体管T12之间的连接节点为第二节点N2;补偿模块13用于补偿驱动晶体管T3的阈值电压,补偿模块13包括第二双栅晶体管T2,第二双栅晶体管T2包括第三子晶体管T23和第四子晶体管T24,第三子晶体管T23和第四子晶体管T24之间的连接节点为第三节点N3;其中,像素电路10的工作过程包括第一阶段,在第一阶段,第一双栅晶体管T1与第二双栅晶体管T2均关断,第一节点N1的电压为V1,第二节点N2的电压为V2,第三节点N3的电压为V3,其中,(V2-V1)×(V1-V3)>0。
进一步地,该像素电路中,复位模块12连接于复位信号端Vref与驱动晶体管T3的栅极之间,第一双栅晶体管T1的一端连接于复位信号端Vref,另一端连接于驱动晶体管T3的栅极;补偿模块13连接于驱动晶体管T3的栅极与驱动晶体管T3的漏极之间,第二双栅晶体管T2的一端连接于驱动晶体管T3的栅极,另一端连接于驱动晶体管T3的漏极。
此外,该实施例中,像素电路10连接于第一电源电压信号端PVDD,用于接收第一电源电压信号,第一电源电压信号为恒定高电平信号。第一双栅晶体管T1的栅极连接于第一扫描信号线S1,用于接收第一扫描信号;其中,像素电路10包括第二电容C2,第二电容C2的第一极板连接于第一扫描信号线S1,第二极板连接于第二节点N2。第二双栅晶体管T2的栅极连接于第二扫描信号线S2,用于接收第二扫描信号;其中,像素电路10包括第三电容C3,第三电容C3的第一极板连接于第二扫描信号线S2,第二极板连接于第三节点N3。
图3是本发明实施例提供的像素电路的驱动信号时序图,首先参考图2和图3,对本发明实施例中像素电路的功能模块和驱动过程进行介绍。需要说明的是,本实施例的像素电路中晶体管T1-T7示例性地采用P型晶体管,向其栅极提供的控制信号为高电平时晶体管关断,低电平时晶体管导通。除驱动模块11、复位模块12和补偿模块13外,该像素电路中还包括发光控制模块14、初始化模块15和数据写入模块16,其中,发光控制模块14包括第一发光控制模块141和第二发光控制模块142。第一发光控制模块141包括第五晶体管T5,第二发光控制模块142包括第六晶体管T6,初始化模块15包括第七晶体管T7,数据写入模块16包括第四晶体管T4。其中,第五晶体管T5和第六晶体管T6的栅极均连接发光控制信号端EM;第七晶体管T7的一端连接初始化信号端Vini,另一端连接发光元件20的阳极;第四晶体管T4的一端连接数据信号端Vdata,另一端连接驱动模块11即驱动晶体管T3的第一端。此外,各功能模块或晶体管之间的其他连接关系如图2所示,此处不再赘述。
本领域技术人员可以理解,该像素电路的驱动过程包括初始化(复位)阶段ta、数据写入阶段tb和发光阶段tc。在初始化(复位)阶段ta;第一扫描信号S1由高电平跳变为低电平,此时,第一双栅晶体管T1导通,复位信号Vref写入第一节点N1;同时,第四扫描信号S4由高电平跳变为低电平,此时第七晶体管T7导通,初始化信号Vini写入发光元件20的阳极。该初始化(复位)阶段用于将第一节点N1和发光元件20的阳极进行复位或初始化,以避免上一帧写入的电压信号的影响。
在数据写入(阈值抓取)阶段tb:第三扫描信号S3由高电平跳变为低电平,此时第四晶体管T4导通,同时,第二扫描信号S2由高电平跳变为低电平,此时第二双栅晶体管T2导通,数据信号Vdata依次通过第四晶体管T4、驱动晶体管T3和第二双栅晶体管T2流入第一节点N1,并且,由于第四节点N4的电压为Vdata,在第一节点N1的电压达到Vdata-Vth时(Vth为驱动晶体管T3的阈值电压),驱动晶体管T3会关断。也即,在该阶段,第一节点N1写入经过阈值补偿的数据电压信号Vdata-Vth。
发光阶段tc:发光控制信号EM由高电平跳变为低电平,此时第五晶体管T5和第六晶体管T6导通,由第一电源电压信号端PVDD至第二电源电压信号端PVEE之间形成通路,发光元件20发光,且发光电流的大小受驱动晶体管T3栅极电位控制。由于在上一阶段第一节点N1存储的电压为Vdata-Vth,第三节点N3的电压是比第二电源电压信号端PVEE略高的电压,经过驱动晶体管T3的电流I=K(N2-N1-Vth)=K(PVDD-Vdata)。可以理解,第一节点N1存储的电压越大,则发光电流越大,发光元件20的发光亮度越大,第一节点N1的电压会影响发光元件20的发光亮度。
基于上述像素电路的驱动过程,需要说明的是,本发明实施例设置在第一阶段,第一节点N1-第三节点N3的电压满足(V2-V1)×(V1-V3)>0,其中,第一阶段为第一双栅晶体管T1和第二双栅晶体管T2关断时所处的时间段。由上像素电路的驱动过程可知,至少存在发光阶段需要将第一双栅晶体管T1和第二双栅晶体管T2关断。本实施例中设置第一节点N1-第三节点N3的电压满足(V2-V1)×(V1-V3)>0,用于避免第一双栅晶体管T1和第二双栅晶体管T2关断时,关断信号对第二节点N2和第三节点N3产生影响,进而影响第一节点N1的电压。
具体而言,当V2>V1且V3<V1时,此时由于V2>V1,所以第二节点N2和第一节点N1之间的第二子晶体管T12的两端存在压差,第二子晶体管T12如若发生漏电流,其漏电流的流动方向会由第二节点N2流向第一节点N1。而同时,由于V3<V1,所以第三节点N3和第一节点N1之间的第三子晶体管T23的两端存在压差,第三子晶体管T23如若发生漏电流,其漏电流的流动方向会由第一节点N1流向第三节点N3。此时,对于第一节点N1而言,其电压受晶体管漏电流的影响较小,电压基本可保持稳定。当V2<V1且V3>V1时,此时由于V2<V1,所以第二节点N2和第一节点N1之间的第二子晶体管T12的两端存在压差,第二子晶体管T12如若发生漏电流,其漏电流的流动方向会由第一节点N1流向第二节点N2。而同时,由于V3>V1,所以第三节点N3和第一节点N1之间的第三子晶体管T23的两端存在压差,第三子晶体管T23如若发生漏电流,其漏电流的流动方向会由第三节点N3流向第一节点N1。此时,对于第一节点N1而言,其电压受晶体管漏电流的影响较小,电压基本可保持稳定。
基于同样的原理,可以理解,设置第一双栅晶体管T1和第二双栅晶体管T2均为N型晶体管时,第一节点N1的电压同样会受第二节点N2和第三节点N3的影响。具体地,由于第一双栅晶体管T1和第二双栅晶体管T2关断时其栅极为低电平信号,故而通过电容的影响,第二节点N2和第三节点N3的电位会低于第一节点N1的电位,导致第二子晶体管T12和第三子晶体管T23产生漏电流,且漏电流的方向分别为第一节点N1流向第二节点N2和第一节点N1流向第三节点N3,导致第一节点N1的电位降低。在该种情况下,本实施例中设置第一节点N1-第三节点N3的电压满足(V2-V1)×(V1-V3)>0,同样能够保证V2>V1且V3<V1,或者,V2<V1且V3>V1,此时,第一节点N1、第二节点N2和第三节点N3之间的漏电流流向为由第二节点N2经第一节点N1流至第三节点N3,或者,由第三节点N3经第一节点N1流至第二节点N2。显然,此时第一节点N1受晶体管漏电流影响较小,电压同样可基本可保持稳定。
为实现第一节点N1-第三节点N3的电压满足(V2-V1)×(V1-V3)>0,继续参考图2,在本发明的一个实施例中,可选设置第一节点N1-第三节点N3的电压满足V2<V1<V3。具体地,可设置像素电路10包括第一电容C1,第一电容C1的第一极板连接于第一电源电压信号端PVDD,第二极板连接于第二节点N2。
可以理解,由于本实施例像素电路中设置第二节点N2通过第一电容C1与第一电源电压信号端PVDD电连接,且第一电源电压信号端PVDD为恒定高电平信号,在第一阶段第二节点N2的电位同时会受第一电容C1和第二电容C2的电容极板充放电影响。具体而言,在该第一阶段,第一扫描信号S1由低电平VGL跳变为高电平VGH,第一双栅晶体管T1关断;而同时,第一电容C1和第二电容C2为串联结构,且由于第一电容C1连接恒定高电平信号,可知,第二节点N2的电位V2=(VGH-VGL)×C2/(C1+C2)+Vref1。由该公式可知,相较于未设置第一电容C1,此时第二节点N2的电位会适当降低,使得第一节点N1的电位位于第二节点N2和第三节点N3的电位之间,也即V2<V1<V3,从而可避免第二节点N2向第一节点N1流入漏电流,影响第一节点N1的电位产生变化,进而能够保证发光元件20亮度的相对稳定。
进一步可选地,本发明实施例中还可设置第一电容C1与第二电容C2满足:C1>C2。根据上述第二电位N2的电位公式可知,第一电容C1越大,则第二节点N2的电位V2越小,此时能够尽可能降低第二节点N2的电位,使得第二子晶体管T12的漏电流朝向第二节点N2流动,避免第一节点N1的电位变化。
进一步可选地,本发明实施例中还可设置第二电容C2与第三电容C3满足:C2≤C3。如图2所示,示例性地,由于第二双栅晶体管T2为P型晶体管,在第一阶段,第二扫描信号S2由低电平跳变为高电平,第二双栅晶体管T2关断。此时,在第三电容C3的作用下,第二扫描信号S2会抬高第三节点N3的电位,而由于电压U与电容C、电荷量Q之间的关系为:U=Q/C,当电容C越大时,电压U越小。则本实施例中设置C2≤C3,能够保证第三节点N3的电位抬高越高,从而使第一节点N1和第三节点N3满足V1<V3。
综上,在如图2所示实施例中,可选在第一电源电压信号端PVDD和第二节点N2之间设置第一电容C1,并且设置第一电容C1大于第二电容C2,同时设置第二电容C2大于或等于第三电容C3,以实现第一节点N1-第三节点N3的电压满足V2<V1<V3,从而使第一节点N1-第三节点N3之间的漏电流由第三节点N3流经第一节点N1直至流至第二节点N2,避免第一节点N1接受过多漏电流而电位升高,影响发光元件的发光亮度稳定性。
在本发明的另一个实施例中,同样可选设置第一节点N1-第三节点N3的电压满足V2<V1<V3。图4是本发明实施例提供的另一种显示面板中像素电路和发光元件的结构示意图,参考图4,该实施例中,可选设置第一子晶体管T11的一端连接于复位信号端Vref,另一端连接于第二节点N2,在第一阶段,第一子晶体管T11保持开启状态,第二子晶体管T12保持关断状态。
可以理解,设置第一子晶体管T11在第一阶段保持开启状态,则在该阶段第二节点N2始终接收复位信号端Vref的信号,第二节点N2的电位为低电平的复位信号。此时第二节点N2的电位V2小于第一节点N1的电位V1。
具体地,为实现上述第一子晶体管T11在第一阶段保持开启状态,如图4所示,该实施例中可设置第一子晶体管T11的栅极连接于复位信号线Vref,接收复位信号。可以理解,由于第一子晶体管T11为P型晶体管,而复位信号线Vref为低电平信号,在将第一子晶体管T11的栅极与复位信号段Vref连接时,则第一子晶体管T11经该有效的复位信号的控制始终保持开启状态,也即实现了第二节点N2在第一阶段接收复位信号,实现第二节点N2的电位低于第一节点N1电位。
图5是本发明实施例提供的又一种显示面板中像素电路和发光元件的结构示意图,基于同一构思,如图5所示的像素电路中还包括初始化模块15,初始化模块15连接于初始化信号端Vini与发光元件20之间,用于为发光元件20提供初始化信号;其中,可设置第一子晶体管T11的栅极连接于初始化信号线Vini,接收初始化信号。
相同的是,初始化信号线Vini和复位信号Vref的有效信号均为低电平信号,为保证第一阶段第一子晶体管T11处于开启状态,使第二节点N2的接收复位信号Vref,则同样可利用低电平的初始化信号控制第一子晶体管T11保持开启状态,也即如上所述,可设置第一子晶体管T11的栅极与初始化信号端Vini连接。
除上述实施例中可通过改变像素电路结构,以使第一节点N1-第三节点N3的电位满足V2<V1<V3外,本发明的其他实施例中也可设置第一节点N1-第三节点N3的电位满足V2>V1>V3。
图6是本发明实施例提供的又一种显示面板中像素电路和发光元件的结构示意图,参考图6,首先,该像素电路中,第一双栅晶体管T1的栅极连接于第一扫描信号线S1,用于接收第一扫描信号;其中,像素电路10包括第二电容C2,第二电容C2的第一极板连接于第一扫描信号线S1,第二极板连接于第二节点N2。第二双栅晶体管T2的栅极连接于第二扫描信号线S2,用于接收第二扫描信号;其中,像素电路10包括第三电容C3,第三电容C3的第一极板连接于第二扫描线S2,第二极板连接于第三节点N3。其中,可设置像素电路10连接于第一电源电压信号端PVDD,用于接收第一电源电压信号,第一电源电压信号为恒定高电平信号;其中,像素电路10包括第一电容C1,第一电容C1的第一极板连接于第一电源电压信号端PVDD,第二极板连接于第三节点N3。
同理,第一电容C1的两个基板分别连接第一电源电压信号和第三节点N3,使得第一电容C1和第三电容C3形成串联结构,而由于第一电容C1一端连接第一电源电压信号端PVDD(恒定高电平信号),则相较于未设置第一电容C1,此时的第三节点N3的电位会适当降低,并使得第一节点N1的电位位于第三节点N3和第二节点N2的电位之间,也即V2>V1>V3,从而避免第三节点N3向第一节点N1流入漏电流,影响第一节点N1的电位产生变化,进而能够保证发光元件20亮度的相对稳定。
同样地,根据第一电容C1越大,则第三节点N3的电位V3越小的原理,该实施例中可设置第一电容C1与第三电容C3满足:C1>C3。此时能够尽可能降低第三节点N3的电位,使得第三子晶体管T23的漏电流朝向第三节点N3流动,避免第一节点N1的电位变化。
另外,根据U=Q/C,电容C越大时,电压U越小,则进一步可设置第二电容C2与第三电容C3满足:C2≥C3。此时能够保证第二节点N2的电位抬高越高,从而使第一节点N1和第二节点N2满足V1<V2。
在本发明的另一个实施例中,同样可选设置第一节点N1-第三节点N3的电压满足V2>V1>V3。图7是本发明实施例提供的又一种显示面板中像素电路和发光元件的结构示意图,参考图7,该实施例中,可选设置第四子晶体管T24的一端连接于第三节点N3,另一端连接于驱动晶体管T3的漏极,在第一阶段,第四子晶体管T24保持开启状态,第三子晶体管T23保持关断状态。
同理,设置第四子晶体管T24在第一阶段保持开启状态,则在该阶段第三节点N3始终与驱动晶体管T3的漏记电位相等,而因为当第一双栅晶体管T1与第二双栅晶体管T2均关断时,即复位模块12与补偿模块13均关断时,像素电路10在发光阶段,驱动晶体管T3在发光阶段为非饱和状态,使得驱动晶体管T3的漏极电位一般为较低的电位(驱动晶体管为P型晶体管),此时,第三节点N3为较低的电位,实现了第三节点N3的电位低于第一节点N1的电位。
具体地,为实现上述第四子晶体管T24在第一阶段保持开启状态,如图7所示,该实施例中可设置第四子晶体管T24的栅极连接于复位信号线Vref,接收复位信号。可以理解,由于第四子晶体管T24为P型晶体管,而复位信号线Vref为低电平信号,在将第四子晶体管T24的栅极与复位信号段Vref连接时,则第四子晶体管T24经该有效的复位信号的控制始终保持开启状态,也即实现了第三节点N3在第一阶段始终与驱动晶体管T3的漏极电位保持一致,实现了第三节点N3的电位低于第一节点N1的电位。
图8是本发明实施例提供的又一种显示面板中像素电路和发光元件的结构示意图,基于同一构思,如图8所示的像素电路中还包括初始化模块15,初始化模块15连接于初始化信号端Vini与发光元件20之间,用于为发光元件20提供初始化信号;其中,第四子晶体管T24的栅极连接于初始化信号线Vini,接收初始化信号。
相同的是,初始化信号线Vini和复位信号Vref的有效信号均为低电平信号,为保证第一阶段第四子晶体管T24处于开启状态,使第三节点N3的电位与驱动晶体管T3的漏极电位保持一致,则同样可利用低电平的初始化信号Vini控制第四子晶体管T24保持开启状态,也即如上所述,可设置第四子晶体管T24的栅极与初始化信号端Vini连接。
在如上所述的各种实施例的基础上,本发明还对第二节点N2和第三节点N3向第一节点N1流入漏电流的传输时间进行限定。其中具体地,可设置在第一阶段,第二节点N2与第一节点N1之间的漏电流传输时间为t1,第三节点N3与第一节点N1之间的漏电流传输时间为t2;其中,t1与t2中较小的一者为t0,显示面板的帧刷新频率为MHZ,其中,t0≥1/M。
可以理解,显示面板的帧画面刷新频率为MHZ,则该一帧画面的时间为1/M,本实施例中设置第二节点N2向第一节点N1的漏电流传输时间,和第三节点N3向第一节点N1的漏电流传输时间中的较小一个大于或等于显示面板一帧画面的时间,即设置t0≥1/M,则在一帧画面的发光阶段,第一节点N1始终参与第二节点N2的漏电流过程和第三节点N3的漏电流过程。即漏电流由第二节点N2流经第一节点N1然后流入第三节点N3,或者漏电流由第三节点N3流经第一节点N1然后流入第二节点N2。此时,第一节点N1一直处于漏电流的平衡状态,第一节点N1的电位相对变化较小甚至不变,从而可以保证发光元件发光亮度的稳定。
进一步地,本发明实施例中还可设置0≤|t1-t2|≤t0×1/5。此时,t1和t2之间的差值较小,相对而言在整个像素驱动过程中能够保证t0较大,使第一节点N1的漏电流平衡时间较长,相应地,也可使显示面板的帧画面刷新频率MHZ更小,从而有利于显示面板实现低频驱动显示。
本发明实施例还提供了一种显示装置,图9是本发明实施例提供的一种显示装置的结构示意图,参考图9,其中,显示装置2可包括上述实施例提供的任意一种显示面板1。并且,由于该显示装置采用上述的显示面板制成,故而具有上述显示面板的相同或相应的技术效果。需要说明的是,该显示装置还包括其他用于支持显示装置正常工作的器件。具体地,该显示装置可以是手机、平板、电脑、电视、可穿戴智能设备等,本发明实施例不做限制。
注意,上述仅为本发明的较佳实施例及所运用技术原理。本领域技术人员会理解,本发明不限于这里所述的特定实施例,对本领域技术人员来说能够进行各种明显的变化、重新调整、相互结合和替代而不会脱离本发明的保护范围。因此,虽然通过以上实施例对本发明进行了较为详细的说明,但是本发明不仅仅限于以上实施例,在不脱离本发明构思的情况下,还可以包括更多其他等效实施例,而本发明的范围由所附的权利要求范围决定。

Claims (17)

1.一种显示面板,其特征在于,包括:
像素电路和发光元件;
所述像素电路包括驱动模块、复位模块和补偿模块;
所述驱动模块用于为所述发光元件提供驱动电流,所述驱动模块包括驱动晶体管,所述驱动晶体管的栅极连接于第一节点;
所述复位模块用于为所述驱动晶体管的栅极提供复位信号,所述复位模块包括第一双栅晶体管,所述第一双栅晶体管包括第一子晶体管和第二子晶体管,所述第一子晶体管与所述第二子晶体管之间的连接节点为第二节点;
所述补偿模块用于补偿所述驱动晶体管的阈值电压,所述补偿模块包括第二双栅晶体管,所述第二双栅晶体管包括第三子晶体管和第四子晶体管,所述第三子晶体管和第四子晶体管之间的连接节点为第三节点;其中,
所述像素电路的工作过程包括第一阶段,在所述第一阶段,所述第一双栅晶体管与所述第二双栅晶体管均关断,所述第一节点的电压为V1,所述第二节点的电压为V2,所述第三节点的电压为V3,其中,(V2-V1)×(V1-V3)>0。
2.根据权利要求1所述的显示面板,其特征在于,
所述复位模块连接于复位信号端与所述驱动晶体管的栅极之间,所述第一双栅晶体管的一端连接于所述复位信号端,另一端连接于所述驱动晶体管的栅极;
所述补偿模块连接于所述驱动晶体管的栅极与所述驱动晶体管的漏极之间,所述第二双栅晶体管的一端连接于所述驱动晶体管的栅极,另一端连接于所述驱动晶体管的漏极。
3.根据权利要求1所述的显示面板,其特征在于,
所述像素电路连接于第一电源电压信号端,用于接收第一电源电压信号,所述第一电源电压信号为恒定高电平信号;其中,
所述像素电路包括第一电容,所述第一电容的第一极板连接于所述第一电源电压信号端,第二极板连接于所述第二节点。
4.根据权利要求3所述的显示面板,其特征在于,
所述第一双栅晶体管的栅极连接于第一扫描信号线,用于接收第一扫描信号;其中,所述像素电路包括第二电容,所述第二电容的第一极板连接于所述第一扫描信号线,第二极板连接于所述第二节点;其中,
所述第一电容C1与所述第二电容C2满足:C1>C2。
5.根据权利要求4所述的显示面板,其特征在于,
所述第二双栅晶体管的栅极连接于第二扫描信号线,用于接收第二扫描信号;其中,所述像素电路包括第三电容,所述第三电容的第一极板连接于所述第二扫描信号线,第二极板连接于所述第三节点;其中,
所述第二电容C2与所述第三电容C3满足:C2≤C3。
6.根据权利要求1所述的显示面板,其特征在于,
所述第一子晶体管的一端连接于复位信号端,另一端连接于所述第二节点,在所述第一阶段,所述第一子晶体管保持开启状态,所述第二子晶体管保持关断状态。
7.根据权利要求6所述的显示面板,其特征在于,
所述像素电路还包括初始化模块,所述初始化模块连接于初始化信号端与所述发光元件之间,用于为所述发光元件提供初始化信号;其中,
所述第一子晶体管的栅极连接于复位信号线,接收所述复位信号;或者,
所述第一子晶体管的栅极连接于初始化信号线,接收所述初始化信号。
8.根据权利要求3或者6所述的显示面板,其特征在于,
V2<V1<V3。
9.根据权利要求1所述的显示面板,其特征在于,
所述像素电路连接于第一电源电压信号端,用于接收第一电源电压信号,所述第一电源电压信号为恒定高电平信号;其中,
所述像素电路包括第一电容,所述第一电容的第一极板连接于所述第一电源电压信号端,第二极板连接于所述第三节点。
10.根据权利要求9所述的显示面板,其特征在于,
所述第二双栅晶体管的栅极连接于第二扫描信号线,用于接收第二扫描信号;其中,所述像素电路包括第三电容,所述第三电容的第一极板连接于所述第二扫描线,第二极板连接于所述第三节点;其中,
所述第一电容C1与所述第三电容C3满足:C1>C3。
11.根据权利要求10所述的显示面板,其特征在于,
所述第一双栅晶体管的栅极连接于第一扫描信号线,用于接收第一扫描信号;其中,所述像素电路包括第二电容,所述第二电容的第一极板连接于所述第一扫描信号线,第二极板连接于所述第二节点;其中,
所述第二电容C2与所述第三电容C3满足:C2≥C3。
12.根据权利要求1所述的显示面板,其特征在于,
所述第四子晶体管的一端连接于所述第三节点,另一端连接于所述驱动晶体管的漏极,在所述第一阶段,所述第四子晶体管保持开启状态,所述第三子晶体管保持关断状态。
13.根据权利要求12所述的显示面板,其特征在于,
所述像素电路还包括初始化模块,所述初始化模块连接于初始化信号端与所述发光元件之间,用于为所述发光元件提供初始化信号;其中,
所述第四子晶体管的栅极连接于复位信号线,接收所述复位信号;或者,
所述第四子晶体管的栅极连接于初始化信号线,接收所述初始化信号。
14.根据权利要求9或者12所述的显示面板,其特征在于,
V2>V1>V3。
15.根据权利要求1所述的显示面板,其特征在于,
在所述第一阶段,所述第二节点与所述第一节点之间的漏电流传输时间为t1,所述第三节点与所述第一节点之间的漏电流传输时间为t2;其中,
t1与t2中较小的一者为t0,所述显示面板的帧刷新频率为MHZ,其中,t0≥1/M。
16.根据权利要求1所述的显示面板,其特征在于,
0≤|t1-t2|≤t0×1/5。
17.一种显示装置,其特征在于,包括权利要求1-16任意一项所述的显示面板。
CN202110536427.3A 2021-05-17 2021-05-17 一种显示面板和显示装置 Active CN113192460B (zh)

Priority Applications (6)

Application Number Priority Date Filing Date Title
CN202310527867.1A CN116580671A (zh) 2021-05-17 2021-05-17 显示面板和显示装置
CN202310527893.4A CN116597777A (zh) 2021-05-17 2021-05-17 显示面板和显示装置
CN202110536427.3A CN113192460B (zh) 2021-05-17 2021-05-17 一种显示面板和显示装置
US17/512,683 US11626069B2 (en) 2021-05-17 2021-10-28 Display panel and display device
US18/182,216 US20230215369A1 (en) 2021-05-17 2023-03-10 Display panel and display device
US18/183,112 US20230222979A1 (en) 2021-05-17 2023-03-13 Display panel and display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110536427.3A CN113192460B (zh) 2021-05-17 2021-05-17 一种显示面板和显示装置

Related Child Applications (2)

Application Number Title Priority Date Filing Date
CN202310527867.1A Division CN116580671A (zh) 2021-05-17 2021-05-17 显示面板和显示装置
CN202310527893.4A Division CN116597777A (zh) 2021-05-17 2021-05-17 显示面板和显示装置

Publications (2)

Publication Number Publication Date
CN113192460A true CN113192460A (zh) 2021-07-30
CN113192460B CN113192460B (zh) 2023-05-30

Family

ID=76982200

Family Applications (3)

Application Number Title Priority Date Filing Date
CN202310527867.1A Pending CN116580671A (zh) 2021-05-17 2021-05-17 显示面板和显示装置
CN202310527893.4A Pending CN116597777A (zh) 2021-05-17 2021-05-17 显示面板和显示装置
CN202110536427.3A Active CN113192460B (zh) 2021-05-17 2021-05-17 一种显示面板和显示装置

Family Applications Before (2)

Application Number Title Priority Date Filing Date
CN202310527867.1A Pending CN116580671A (zh) 2021-05-17 2021-05-17 显示面板和显示装置
CN202310527893.4A Pending CN116597777A (zh) 2021-05-17 2021-05-17 显示面板和显示装置

Country Status (2)

Country Link
US (3) US11626069B2 (zh)
CN (3) CN116580671A (zh)

Cited By (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113781955A (zh) * 2021-08-20 2021-12-10 上海天马微电子有限公司 显示面板及显示装置
CN113781963A (zh) * 2021-08-20 2021-12-10 武汉天马微电子有限公司 像素电路、显示面板及显示装置
CN114038430A (zh) * 2021-11-29 2022-02-11 武汉天马微电子有限公司 像素电路及其驱动方法、显示面板、显示装置
CN114038420A (zh) * 2021-11-30 2022-02-11 上海天马微电子有限公司 一种显示面板和显示装置
CN114550650A (zh) * 2022-02-28 2022-05-27 湖北长江新型显示产业创新中心有限公司 一种显示面板及显示装置
CN114582287A (zh) * 2022-04-21 2022-06-03 武汉天马微电子有限公司 显示面板及显示装置
CN114708832A (zh) * 2021-11-25 2022-07-05 云谷(固安)科技有限公司 像素电路及其驱动方法和显示面板
CN114724508A (zh) * 2021-11-25 2022-07-08 云谷(固安)科技有限公司 像素电路及其驱动方法和显示面板
CN116682377A (zh) * 2023-06-21 2023-09-01 上海和辉光电股份有限公司 像素电路及其驱动方法、显示面板
WO2024065388A1 (zh) * 2022-09-29 2024-04-04 京东方科技集团股份有限公司 像素电路及其驱动方法、显示基板和显示装置

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20220082178A (ko) * 2020-12-09 2022-06-17 삼성디스플레이 주식회사 화소 및 표시 장치
WO2023274241A1 (zh) * 2021-06-30 2023-01-05 云谷(固安)科技有限公司 像素电路及其驱动方法和显示面板
CN114038409B (zh) * 2021-11-24 2023-03-17 武汉华星光电半导体显示技术有限公司 像素电路及显示面板
CN114758617B (zh) * 2022-03-29 2023-12-08 京东方科技集团股份有限公司 显示基板及其驱动方法、显示装置
CN114863881B (zh) * 2022-04-25 2023-05-23 京东方科技集团股份有限公司 像素电路、驱动方法和显示装置
CN114842806B (zh) * 2022-04-29 2023-12-08 京东方科技集团股份有限公司 像素驱动电路及其驱动方法、显示面板和显示装置
CN115083352A (zh) * 2022-06-22 2022-09-20 厦门天马显示科技有限公司 像素驱动电路及其驱动方法、显示面板
CN115171611A (zh) * 2022-07-29 2022-10-11 武汉天马微电子有限公司 像素电路、其驱动方法、显示面板及显示装置

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107256695A (zh) * 2017-07-31 2017-10-17 上海天马有机发光显示技术有限公司 像素电路、其驱动方法、显示面板及显示装置
CN111613177A (zh) * 2020-06-28 2020-09-01 上海天马有机发光显示技术有限公司 一种像素电路及其驱动方法、显示面板和显示装置
CN111883044A (zh) * 2020-07-31 2020-11-03 昆山国显光电有限公司 像素电路和显示装置
CN112259050A (zh) * 2020-10-30 2021-01-22 上海天马有机发光显示技术有限公司 显示面板及其驱动方法、显示装置
CN112365849A (zh) * 2020-12-03 2021-02-12 武汉华星光电半导体显示技术有限公司 一种像素驱动电路及显示面板
CN112397028A (zh) * 2019-08-16 2021-02-23 三星显示有限公司 像素电路

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106981268B (zh) * 2017-05-17 2019-05-10 京东方科技集团股份有限公司 一种像素电路及其驱动方法、显示装置
CN111489701B (zh) * 2020-05-29 2021-09-14 上海天马有机发光显示技术有限公司 阵列基板及其驱动方法、显示面板和显示装置

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107256695A (zh) * 2017-07-31 2017-10-17 上海天马有机发光显示技术有限公司 像素电路、其驱动方法、显示面板及显示装置
CN112397028A (zh) * 2019-08-16 2021-02-23 三星显示有限公司 像素电路
CN111613177A (zh) * 2020-06-28 2020-09-01 上海天马有机发光显示技术有限公司 一种像素电路及其驱动方法、显示面板和显示装置
CN111883044A (zh) * 2020-07-31 2020-11-03 昆山国显光电有限公司 像素电路和显示装置
CN112259050A (zh) * 2020-10-30 2021-01-22 上海天马有机发光显示技术有限公司 显示面板及其驱动方法、显示装置
CN112365849A (zh) * 2020-12-03 2021-02-12 武汉华星光电半导体显示技术有限公司 一种像素驱动电路及显示面板

Cited By (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113781955A (zh) * 2021-08-20 2021-12-10 上海天马微电子有限公司 显示面板及显示装置
CN113781963A (zh) * 2021-08-20 2021-12-10 武汉天马微电子有限公司 像素电路、显示面板及显示装置
WO2023093103A1 (zh) * 2021-11-25 2023-06-01 云谷(固安)科技有限公司 像素电路及其驱动方法和显示面板
CN114724508A (zh) * 2021-11-25 2022-07-08 云谷(固安)科技有限公司 像素电路及其驱动方法和显示面板
CN114708832A (zh) * 2021-11-25 2022-07-05 云谷(固安)科技有限公司 像素电路及其驱动方法和显示面板
US20220199024A1 (en) * 2021-11-29 2022-06-23 Wuhan Tianma Microelectronics Co., Ltd. Pixel circuit and driving method for same, display panel, and display apparatus
CN114038430A (zh) * 2021-11-29 2022-02-11 武汉天马微电子有限公司 像素电路及其驱动方法、显示面板、显示装置
CN114038430B (zh) * 2021-11-29 2023-09-29 武汉天马微电子有限公司 像素电路及其驱动方法、显示面板、显示装置
CN114038420A (zh) * 2021-11-30 2022-02-11 上海天马微电子有限公司 一种显示面板和显示装置
CN114550650A (zh) * 2022-02-28 2022-05-27 湖北长江新型显示产业创新中心有限公司 一种显示面板及显示装置
CN114550650B (zh) * 2022-02-28 2023-09-19 湖北长江新型显示产业创新中心有限公司 一种显示面板及显示装置
CN114582287A (zh) * 2022-04-21 2022-06-03 武汉天马微电子有限公司 显示面板及显示装置
WO2024065388A1 (zh) * 2022-09-29 2024-04-04 京东方科技集团股份有限公司 像素电路及其驱动方法、显示基板和显示装置
CN116682377A (zh) * 2023-06-21 2023-09-01 上海和辉光电股份有限公司 像素电路及其驱动方法、显示面板
CN116682377B (zh) * 2023-06-21 2024-04-09 上海和辉光电股份有限公司 像素电路及其驱动方法、显示面板

Also Published As

Publication number Publication date
CN116580671A (zh) 2023-08-11
US20220051625A1 (en) 2022-02-17
CN116597777A (zh) 2023-08-15
US20230215369A1 (en) 2023-07-06
US20230222979A1 (en) 2023-07-13
CN113192460B (zh) 2023-05-30
US11626069B2 (en) 2023-04-11

Similar Documents

Publication Publication Date Title
CN113192460B (zh) 一种显示面板和显示装置
CN107358917B (zh) 一种像素电路、其驱动方法、显示面板及显示装置
CN107103878B (zh) 阵列基板、其驱动方法、有机发光显示面板及显示装置
US10297195B2 (en) Pixel circuit and driving method thereof, array substrate, display panel and display device
US20200234633A1 (en) Pixel driving circuit and operating method thereof, and display panel
US9734763B2 (en) Pixel circuit, driving method and display apparatus
CN111613180A (zh) Amoled像素补偿驱动电路、方法及显示面板
US10515590B2 (en) Pixel compensation circuit, driving method, display panel and display device
CN104751804A (zh) 一种像素电路、其驱动方法及相关装置
CN114005400A (zh) 像素电路和显示面板
CN114586091B (zh) 像素驱动电路及显示面板
US11615747B2 (en) Pixel circuit and driving method thereof, array substrate and display apparatus
CN110164375B (zh) 像素补偿电路、驱动方法、电致发光显示面板及显示装置
CN112102784B (zh) 一种像素驱动电路及其制作方法、显示装置
CN214377609U (zh) 像素电路、显示面板及显示装置
CN114023262A (zh) 像素驱动电路及显示面板
CN113066439A (zh) 一种像素电路、驱动方法、电致发光显示面板及显示装置
CN111292694B (zh) 像素驱动电路及其驱动方法、显示面板
JP7011449B2 (ja) 画素回路、表示装置および電子機器
CN115938275A (zh) 像素电路及显示面板
CN115938312A (zh) 一种像素电路及显示面板
WO2022226727A1 (zh) 像素电路、像素驱动方法和显示装置
CN114120907A (zh) 像素电路、显示装置及其驱动方法
CN114005396A (zh) 像素电路和显示面板
CN113948043B (zh) 像素驱动电路及其驱动方法、显示面板和电子设备

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant