CN114203096A - 一种像素驱动电路及其驱动方法和显示装置 - Google Patents

一种像素驱动电路及其驱动方法和显示装置 Download PDF

Info

Publication number
CN114203096A
CN114203096A CN202111615024.4A CN202111615024A CN114203096A CN 114203096 A CN114203096 A CN 114203096A CN 202111615024 A CN202111615024 A CN 202111615024A CN 114203096 A CN114203096 A CN 114203096A
Authority
CN
China
Prior art keywords
transistor
terminal
control
control signal
module
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202111615024.4A
Other languages
English (en)
Inventor
李东华
魏晓丽
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Xiamen Tianma Microelectronics Co Ltd
Original Assignee
Xiamen Tianma Microelectronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Xiamen Tianma Microelectronics Co Ltd filed Critical Xiamen Tianma Microelectronics Co Ltd
Priority to CN202111615024.4A priority Critical patent/CN114203096A/zh
Publication of CN114203096A publication Critical patent/CN114203096A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)

Abstract

本发明提供了一种像素驱动电路及其驱动方法和显示装置,仅需要第一控制信号和第二控制信号两个控制信号,而完成对相应模块的驱动,实现对发光元件的发光控制。本发明通过减少像素驱动电路中信号线路的数量,以缩小像素驱动电路的尺寸,达到提升显示装置的像素密度的目的。

Description

一种像素驱动电路及其驱动方法和显示装置
技术领域
本发明涉及显示技术领域,更为具体地说,涉及一种像素驱动电路及其驱动方法和显示装置。
背景技术
自发光显示装置具有自发光、驱动电压低、发光效率高、响应速度快、轻薄、对比度高等优点,被认为是下一代最具有发展潜力显示装置。自发光显示装置中的像素包括像素驱动电路。像素驱动电路中的驱动晶体管可产生驱动电流,发光元件响应该驱动电流而发光,因而像素驱动电路成为多数自发光显示装置中不可或缺的元件。但是,现有的像素驱动电路的尺寸较大,影响显示装置的像素密度。
发明内容
有鉴于此,本发明提供了一种像素驱动电路及其驱动方法和显示装置,有效解决现有技术存在的技术问题,减少像素驱动电路中信号线路的数量,以缩小像素驱动电路的尺寸,提升显示装置的像素密度。
为实现上述目的,本发明提供的技术方案如下:
一种像素驱动电路,包括:驱动晶体管、发光控制模块、数据写入模块、复位模块及辅助模块;
所述复位模块用于响应第一控制信号而工作,以将所述驱动晶体管的控制端与复位电压端连通;
所述数据写入模块用于响应第二控制信号而工作,以将所述驱动晶体管的第一端与数据电压端连通;
所述辅助模块用于响应所述第一控制信号而工作,以将所述驱动晶体管的控制端与第二端连通,其中,所述复位模块和所述辅助模块非同时工作;
所述发光控制模块用于响应所述第二控制信号而工作,以将所述驱动晶体管的第一端与第一电源电压端连通,同时将发光元件的第一端与所述驱动晶体管的控制端连通,所述发光元件的第二端与第二电源电压端电连接,其中,所述发光控制模块与所述数据写入模块非同时工作。
可选的,所述复位模块包括第一晶体管,所述第一晶体管的控制端接入所述第一控制信号,所述第一晶体管的第一端与所述复位电压端电连接,所述第一晶体管的第二端与所述驱动晶体管的控制端电连接。
可选的,所述辅助模块包括第二晶体管,所述第二晶体管的控制端接入所述第一控制信号,所述第二晶体管的第一端与所述驱动晶体管的第二端电连接,所述第二晶体管的第二端与所述驱动晶体管的控制端电连接;
所述第一晶体管和所述第二晶体管的导通类型不同。
可选的,所述数据写入模块包括第三晶体管,所述第三晶体管的控制端接入所述第二控制信号,所述第三晶体管的第一端与数据电压端电连接,所述第三晶体管的第二端与所述驱动晶体管的第一端电连接。
可选的,所述发光控制模块包括第四晶体管和第五晶体管,所述第四晶体管的控制端和所述第五晶体管的控制端均接入所述第二控制信号,所述第四晶体管的第一端与所述第一电源电压端电连接,所述第四晶体管的第二端与所述驱动晶体管的第一端电连接,所述第五晶体管的第一端与所述驱动晶体管的控制端电连接,所述第五晶体管的第二端与所述发光元件的第一端电连接;
所述第四晶体管和所述第五晶体管的导通类型相同,且所述第四晶体管与所述第三晶体管的导通类型不同。
可选的,所述复位模块用于响应所述第一控制信号而工作,还将所述发光元件的第一端与所述复位电压端连通。
可选的,所述复位模块包括第六晶体管,所述第六晶体管的控制端接入所述第一控制信号,所述第六晶体管的第一端与所述复位电压端电连接,所述第六晶体管的第二端与所述发光元件的第一端电连接。
可选的,所述像素驱动电路还包括存储电容,所述存储电容的第一端与所述第一电源电压端电连接,所述存储电容的第二端与所述驱动晶体管的控制端电连接。
相应的,本发明还提供了一种驱动方法,用于驱动上述的像素驱动电路,所述驱动方法包括依次进行的复位阶段、数据写入阶段和发光阶段;
在所述复位阶段,所述复位模块响应所述第一控制信号而工作,同时所述发光控制模块响应所述第二控制信号而工作;
在所述数据写入阶段,所述辅助模块响应所述第一控制信号而工作,同时所述数据写入模块响应所述第二控制信号而工作;
在所述发光阶段,所述辅助模块响应所述第一控制信号而工作,同时所述发光控制模块响应所述第二控制信号而工作。
相应的,本发明还提供了一种显示装置,所述显示装置包括上述的像素驱动电路。
相较于现有技术,本发明提供的技术方案至少具有以下优点:
本发明提供了一种像素驱动电路及其驱动方法和显示装置,包括:驱动晶体管、发光控制模块、数据写入模块、复位模块及辅助模块;所述复位模块用于响应第一控制信号而工作,以将所述驱动晶体管的控制端与复位电压端连通;所述数据写入模块用于响应第二控制信号而工作,以将所述驱动晶体管的第一端与数据电压端连通;所述辅助模块用于响应所述第一控制信号而工作,以将所述驱动晶体管的控制端与第二端连通,其中,所述复位模块和所述辅助模块非同时工作;所述发光控制模块用于响应所述第二控制信号而工作,以将所述驱动晶体管的第一端与第一电源电压端连通,同时将发光元件的第一端与所述驱动晶体管的控制端连通,所述发光元件的第二端与第二电源电压端电连接,其中,所述发光控制模块与所述数据写入模块非同时工作。
由上述内容可知,本发明提供的技术方案,仅需要第一控制信号和第二控制信号两个控制信号,而完成对相应模块的驱动,实现对发光元件的发光控制。本发明通过减少像素驱动电路中信号线路的数量,以缩小像素驱动电路的尺寸,达到提升显示装置的像素密度的目的。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据提供的附图获得其他的附图。
图1为本发明实施例提供的一种像素驱动电路的结构示意图;
图2为本发明实施例提供的另一种像素驱动电路的结构示意图;
图3为本发明实施例提供的又一种像素驱动电路的结构示意图;
图4为本发明实施例提供的又一种像素驱动电路的结构示意图;
图5为本发明实施例提供的又一种像素驱动电路的结构示意图;
图6为本发明实施例提供的一种驱动方法的流程图;
图7为本发明实施例提供的一种时序图;
图8为本发明实施例提供的一种显示装置的结构示意图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
正如背景技术所述,自发光显示装置具有自发光、驱动电压低、发光效率高、响应速度快、轻薄、对比度高等优点,被认为是下一代最具有发展潜力显示装置。自发光显示装置中的像素包括像素驱动电路。像素驱动电路中的驱动晶体管可产生驱动电流,发光元件响应该驱动电流而发光,因而像素驱动电路成为多数自发光显示装置中不可或缺的元件。但是,现有的像素驱动电路的尺寸较大,影响显示装置的像素密度。
基于此,本发明实施例提供了一种像素驱动电路及其驱动方法和显示装置,有效解决现有技术存在的技术问题,减少像素驱动电路中信号线路的数量,以缩小像素驱动电路的尺寸,提升显示装置的像素密度。
为实现上述目的,本发明实施例提供的技术方案如下,具体结合图1至图8对本发明实施例提供的技术方案进行详细的描述。
参考图1所示,为本发明实施例提供的一种像素驱动电路的结构示意图,其中,像素驱动电路包括:驱动晶体管T0、发光控制模块100、数据写入模块200、复位模块300及辅助模块400。
所述复位模块300用于响应第一控制信号S1而工作,以将所述驱动晶体管T0的控制端与复位电压端Vrt连通。
所述数据写入模块200用于响应第二控制信号S2而工作,以将所述驱动晶体管T0的第一端与数据电压端Vdata连通。
所述辅助模块400用于响应所述第一控制信号S1而工作,以将所述驱动晶体管T0的控制端与所述驱动晶体管T0第二端连通,其中,所述复位模块300和所述辅助模块400非同时工作。
所述发光控制模块100用于响应所述第二控制信号S2而工作,以将所述驱动晶体管T0的第一端与第一电源电压端V1连通,同时将发光元件500的第一端与所述驱动晶体管T0的控制端连通,所述发光元件500的第二端与第二电源电压端V2电连接,其中,所述发光控制模块100与所述数据写入模块200非同时工作。
需要说明的是,本发明实施例所述的“非同时工作”即在同一时间段内相应模块非同时控制相连的端口连通。具体结合图1所示,本发明实施例提供的像素驱动电路的驱动过程可以包括依次进行的复位阶段、数据写入阶段和发光阶段。在复位阶段时,第一控制信号S1控制复位模块300将复位电压端Vrt与驱动晶体管T0的栅极相连通,进而对驱动晶体管T0进行复位处理;同时,由于辅助模块400与复位模块300非同时工作,第一控制信号S1控制辅助模块400将驱动晶体管T0的控制端与驱动晶体管T0的第二端之间断开。以及,第二控制信号S2控制发光控制模块100工作,且控制数据写入模块200不工作,由于驱动晶体管T0的控制端与其第二端之间断开,发光控制模块100是否工作都无法将相应驱动电流传输至发光元件500,发光元件500保持熄灭状态。
在数据写入阶段时,第二控制信号S2控制数据写入模块200将驱动晶体管T0的第一端与数据电压端Vdata相连通,以及,第一控制信号S1控制辅助模块400将驱动晶体管T0的栅极和驱动晶体管T0的第二端相连通,进而能够通过数据写入模块200将数据电压输入至驱动晶体管T0的第一端,经过驱动晶体管T0后,由辅助模块400传输至驱动晶体管T0的控制端,直至驱动晶体管T0的控制端的电位变为Vdata-Vth,其中,Vdata为数据电压端输出的电压,Vth为驱动晶体管T0的阈值电压的绝对值。同时第二控制信号S2控制发光控制模块100不工作,及第一控制信号S1控制复位模块100不工作,保证数据电压的正常写入。
最后在发光阶段,第一控制信号S1控制辅助模块400将驱动晶体管T0的控制端与驱动晶体管T0的第二端相连通;以及,第二控制信号S2控制发光控制模块100将驱动晶体管T0的第一端与第一电源电压端V1相连通,同时将发光元件500的第一端与驱动晶体管T0的控制端相连通,进而形成第一电源电压端V1至发光元件500的通路,驱动晶体管T0产生的驱动电流流入发光元件500而控制其发光;其中驱动电流I=K*(Vgs-Vth)2=K*(V1-Vdata)2,V1为第一电源电压端输出的电压,Vgs=V1-Vdata+Vth。同时,第一控制信号S1控制复位模块300不工作,及第二控制信号S2控制数据写入模块200不工作。
可以理解的,本发明实施例提供的技术方案,仅需要第一控制信号和第二控制信号两个控制信号,而完成对相应模块的驱动,实现对发光元件的发光控制。本发明实施例通过减少像素驱动电路中信号线路的数量,以缩小像素驱动电路的尺寸,达到提升显示装置的像素密度的目的。
下面结合附图对本发明实施例提供的像素驱动电路进行更详细的描述。如图2所示,为本发明实施例提供的另一种像素驱动电路的结构示意图,其中,本发明实施例提供的所述复位模块300包括第一晶体管T1,所述第一晶体管T1的控制端接入所述第一控制信号S1,所述第一晶体管T1的第一端与所述复位电压端Vrt电连接,所述第一晶体管T1的第二端与所述驱动晶体管T0的控制端电连接。
在本发明一实施例中,本发明提供的第一晶体管T1的导通类型可以为P型或者N型,对此本发明不做具体限制。其中,第一晶体管T1为P型晶体管时,第一控制信号S1为低电平时控制第一晶体管T1导通,且在第一控制信号S1为高电平时,控制第一晶体管T1截止;亦即,第一晶体管T1为P型晶体管时,第一控制信号S1为低电平时控制复位模块300工作,第一控制信号S1为高电平时控制复位模块300不工作。或者,第一晶体管T1为N型晶体管时,第一控制信号S1为高电平时控制第一晶体管T1导通,且第一控制信号S1为低电平时控制第一晶体管T1截止;亦即,第一晶体管T1为N型晶体管时,第一控制信号S1为高电平时控制复位模块300工作,第一控制信号S1为低电平时,控制复位模块300不工作。
如图2所示,本发明实施例提供的所述辅助模块400包括第二晶体管T2,所述第二晶体管T2的控制端接入所述第一控制信号S1,所述第二晶体管T2的第一端与所述驱动晶体管T0的第二端电连接,所述第二晶体管T2的第二端与所述驱动晶体管T0的控制端电连接;所述第一晶体管T1和所述第二晶体管T2的导通类型不同。
在本发明一实施例中,本发明提供的第一晶体管T1和第二晶体管T2的控制端均接入第一控制信号S1,且第一晶体管T1和第二晶体管T2为不同时工作,故而第一晶体管T1和第二晶体管T2的导通类型不同;亦即,第一晶体管T1为N型时,第二晶体管T2为P型;或者,第一晶体管T1为P型时,第二晶体管T2为N型。由此,在第一控制信号S1为高电平或低电平时,能够控制第一晶体管T1和第二晶体管T2中之一者导通而另一者截止,达到通过第一控制信号S1控制复位模块300和辅助模块400不同时工作的目的。
如图2所示,本发明实施例提供的所述数据写入模块200包括第三晶体管T3,所述第三晶体管T3的控制端接入所述第二控制信号S2,所述第三晶体管T3的第一端与数据电压端Vdata电连接,所述第三晶体管T3的第二端与所述驱动晶体管T0的第一端电连接。
在本发明一实施例中,本发明提供的第三晶体管T3的导通类型可以为P型或N型。其中,第三晶体管T3为P型晶体管时,第二控制信号S2为低电平时控制第三晶体管T3导通,且在第二控制信号S2为高电平时,控制第三晶体管T3截止;亦即,第三晶体管T3为P型晶体管时,第二控制信号S2为低电平时控制数据写入模块200工作,第二控制信号S2为高电平时控制数据写入模块200不工作。或者,第三晶体管T3为N型晶体管时,第二控制信号S2为高电平时控制第三晶体管T3导通,且第二控制信号S2为低电平时控制第三晶体管T3截止;亦即,第三晶体管T3为N型晶体管时,第二控制信号S2为高电平时控制数据写入模块200工作,第二控制信号S2为低电平时,控制数据写入模块200不工作。
如图2所示,本发明实施例提供的所述发光控制模块100包括第四晶体管T4和第五晶体管T5,所述第四晶体管T4的控制端和所述第五晶体管T5的控制端均接入所述第二控制信号S2,所述第四晶体管T4的第一端与所述第一电源电压端V1电连接,所述第四晶体管T4的第二端与所述驱动晶体管T0的第一端电连接,所述第五晶体管T5的第一端与所述驱动晶体管T0的控制端电连接,所述第五晶体管T5的第二端与所述发光元件500的第一端电连接;所述第四晶体管T4和所述第五晶体管T5的导通类型相同,且所述第四晶体管T4与所述第三晶体管T3的导通类型不同。
在本发明一实施例中,本发明实施例提供的第三晶体管T3、第四晶体管T4和第五晶体管T5的控制端均接入第二控制信号S2,且第四晶体管T4和第五晶体管T5同时工作,而第三晶体管T3与第四晶体管T4和第五晶体管T5不同时工作,故而第三晶体管T3和第四晶体管T4的导通类型不同;亦即,第三晶体管T3为N型时,第四晶体管T4和第五晶体管T5则为P型;或者,第三晶体管T3为P型时,第四晶体管T4和第五晶体管T5则为N型。由此,在第二控制信号S2为高电平或低电平时,能够该控制第三晶体管T3和第四晶体管T4(或第五晶体管T5)中之一者导通而另一者截止,达到通过第二控制信号S2控制发光控制模块100和数据写入模块200不同时工作的目的。
参考图3所示,为本发明实施例提供的另一种像素驱动电路的结构示意图,其中,本发明实施例提供的所述复位模块300用于响应所述第一控制信号S1而工作,还将所述发光元件500的第一端与所述复位电压端Vrt连通。
可以理解的,本发明实施例提供的复位模块300在复位阶段还能够将发光元件500的第一端和复位电压端Vrt相连通,进而能够在复位阶段能够对驱动晶体管T0和发光元件500同时进行复位处理,提高像素驱动电路性能。
具体参考图4所示,为本发明实施例提供的又一种像素驱动电路的结构示意图,其中,本发明实施例提供的所述复位模块300包括第六晶体管T6,所述第六晶体管T6的控制端接入所述第一控制信号S1,所述第六晶体管T6的第一端与所述复位电压端Vrt电连接,所述第六晶体管T6的第二端与所述发光元件500的第一端电连接。其中,第六晶体管T6的导通类型与第一晶体管T1的导通类型相同,进而能够保证第六晶体管T6和第一晶体管T1的工作过程一致性。
参考图5所示,为本发明实施例提供的又一种像素驱动电路的结构示意图,其中,本发明实施例提供的所述像素驱动电路还包括存储电容C,所述存储电容C的第一端与所述第一电源电压端V1电连接,所述存储电容C的第二端与所述驱动晶体管T0的控制端电连接。
可以理解的,本发明实施例提供的存储电容C连接于第一电源电压端V1和驱动晶体管T0的控制端之间,进而能够起到保持和稳定驱动晶体管T0的控制端的电位的目的,提高像素驱动电路的稳定性。
下面结合驱动方法对本发明实施例提供的像素驱动电路进行更详细的描述。其中,本发明实施例还提供了一种驱动方法,用于驱动上述任意一实施例提供的像素驱动电路。如图6所示,为本发明实施例提供的一种驱动方法的流程图,所述驱动方法包括依次进行的复位阶段S101、数据写入阶段S102和发光阶段S103。
S101、在所述复位阶段,所述复位模块响应所述第一控制信号而工作,同时所述发光控制模块响应所述第二控制信号而工作。
S102、在所述数据写入阶段,所述辅助模块响应所述第一控制信号而工作,同时所述数据写入模块响应所述第二控制信号而工作。
S103、在所述发光阶段,所述辅助模块响应所述第一控制信号而工作,同时所述发光控制模块响应所述第二控制信号而工作。
具体结合图5和图7对本发明实施例提供的技术方案进行详细的描述,图7为本发明实施例提供的一种时序图。为了更清楚的对技术方案进行说明,本发明以下实施例以第一晶体管T1、第三晶体管T3、第六晶体管T6和驱动晶体管T0为P型晶体管,及第二晶体管T2、第四晶体管T4和第五晶体管T5为N型晶体管为例进行说明,其中复位电压端Vrt输出的复位电压为低电平电压,第一电源电压端V1输出电压大于第二电源电压端V2输出电压以及,发光元件500可以为发光二极管。其中,驱动方法包括:
在复位阶段S101,第一控制信号S1为低电平信号,进而能够控制第一晶体管T1和第六晶体管T6导通,以将复位电压端Vrt的复位电压传输至驱动晶体管T0的控制端和发光元件500的第一端,以对驱动晶体管T0和发光元件500进行复位。同时,第一控制信号S1控制第二晶体管T2截止。以及,第二控制信号S2为高电平信号,进而控制第四晶体管T4和第五晶体管T5导通,由于第二晶体管T2截止,第一电源电压端V1至第二电源电压端V2之间无法形成通路而保证发光元件500处于熄灭状态。同时,第二控制信号S2控制第三晶体管T3截止。
在数据写入阶段S102,第一控制信号S1为高电平信号,进而控制第二晶体管T2导通,以将驱动晶体管T0的控制端和驱动晶体管T0的第二端之间相连通。同时,第一控制信号S1控制第一晶体管T1和第六晶体管T6截止。以及,第二控制信号S2为低电平信号,进而控制第三晶体管T3导通,以将数据电压端Vdata与驱动晶体管T0的第一端之间相连通,将数据电压传输至驱动晶体管T0,直至驱动晶体管T0的控制端的电位变为Vdata-Vth,其中,Vdata为数据电压端输出的电压,Vth为驱动晶体管T0的阈值电压的绝对值。同时,第二控制信号S2控制第四晶体管T4和第五晶体管T5截止,保证发光元件500处于熄灭状态。
在发光阶段S103,第一控制信号S1保持为高电平信号,进而控制第二晶体管T2导通,以将驱动晶体管T0的控制端和驱动晶体管T0的第二端之间相连通。同时,第一控制信号S1控制第一晶体管T1和第六晶体管T6截止。以及,第二控制信号S2为高电平信号,进而控制第四晶体管T4和第五晶体管T5导通,驱动晶体管T0产生的驱动电流能够通过第二晶体管T2和第五晶体管T5传输至发光元件500,发光元件500响应该驱动电流而发光;其中驱动电流I=K*(Vgs-Vth)2=K*(V1-Vdata)2,V1为第一电源电压端输出的电压,Vgs=V1-Vdata+Vth。同时,第二控制信号S2控制第三晶体管T3截止。由此,完成像素驱动电路的驱动过程。
需要说明的是,图5和图7提供的实施例所示的第一晶体管T1至第六晶体管T6和驱动晶体管T0的导通类型仅仅为本发明所有适用方案之一,对此本发明不做具体限制。
相应的,本发明实施例还提供了一种显示装置,所述显示装置包括上述任意一实施例提供的像素驱动电路。
参考图8所示,为本发明实施例提供的一种显示装置的结构示意图,其中,本发明实施例提供的显示装置1000可以为移动终端,以及,显示装置1000包括上述任意一实施例提供的像素驱动电路。
需要说明的是,本发明实施例提供的显示装置还可以为笔记本、平板电脑、电脑、可穿戴设备等,对此本发明不做具体限制。
本发明实施例提供了一种像素驱动电路及其驱动方法和显示装置,包括:驱动晶体管、发光控制模块、数据写入模块、复位模块及辅助模块;所述复位模块用于响应第一控制信号而工作,以将所述驱动晶体管的控制端与复位电压端连通;所述数据写入模块用于响应第二控制信号而工作,以将所述驱动晶体管的第一端与数据电压端连通;所述辅助模块用于响应所述第一控制信号而工作,以将所述驱动晶体管的控制端与第二端连通,其中,所述复位模块和所述辅助模块非同时工作;所述发光控制模块用于响应所述第二控制信号而工作,以将所述驱动晶体管的第一端与第一电源电压端连通,同时将发光元件的第一端与所述驱动晶体管的控制端连通,所述发光元件的第二端与第二电源电压端电连接,其中,所述发光控制模块与所述数据写入模块非同时工作。
由上述内容可知,本发明实施例提供的技术方案,仅需要第一控制信号和第二控制信号两个控制信号,而完成对相应模块的驱动,实现对发光元件的发光控制。本发明实施例通过减少像素驱动电路中信号线路的数量,以缩小像素驱动电路的尺寸,达到提升显示装置的像素密度的目的。
对所公开的实施例的上述说明,使本领域专业技术人员能够实现或使用本发明。对这些实施例的多种修改对本领域的专业技术人员来说将是显而易见的,本文中所定义的一般原理可以在不脱离本发明的精神或范围的情况下,在其它实施例中实现。因此,本发明将不会被限制于本文所示的这些实施例,而是要符合与本文所公开的原理和新颖特点相一致的最宽的范围。

Claims (10)

1.一种像素驱动电路,其特征在于,包括:驱动晶体管、发光控制模块、数据写入模块、复位模块及辅助模块;
所述复位模块用于响应第一控制信号而工作,以将所述驱动晶体管的控制端与复位电压端连通;
所述数据写入模块用于响应第二控制信号而工作,以将所述驱动晶体管的第一端与数据电压端连通;
所述辅助模块用于响应所述第一控制信号而工作,以将所述驱动晶体管的控制端与第二端连通,其中,所述复位模块和所述辅助模块非同时工作;
所述发光控制模块用于响应所述第二控制信号而工作,以将所述驱动晶体管的第一端与第一电源电压端连通,同时将发光元件的第一端与所述驱动晶体管的控制端连通,所述发光元件的第二端与第二电源电压端电连接,其中,所述发光控制模块与所述数据写入模块非同时工作。
2.根据权利要求1所述的像素驱动电路,其特征在于,所述复位模块包括第一晶体管,所述第一晶体管的控制端接入所述第一控制信号,所述第一晶体管的第一端与所述复位电压端电连接,所述第一晶体管的第二端与所述驱动晶体管的控制端电连接。
3.根据权利要求2所述的像素驱动电路,其特征在于,所述辅助模块包括第二晶体管,所述第二晶体管的控制端接入所述第一控制信号,所述第二晶体管的第一端与所述驱动晶体管的第二端电连接,所述第二晶体管的第二端与所述驱动晶体管的控制端电连接;
所述第一晶体管和所述第二晶体管的导通类型不同。
4.根据权利要求1所述的像素驱动电路,其特征在于,所述数据写入模块包括第三晶体管,所述第三晶体管的控制端接入所述第二控制信号,所述第三晶体管的第一端与数据电压端电连接,所述第三晶体管的第二端与所述驱动晶体管的第一端电连接。
5.根据权利要求4所述的像素驱动电路,其特征在于,所述发光控制模块包括第四晶体管和第五晶体管,所述第四晶体管的控制端和所述第五晶体管的控制端均接入所述第二控制信号,所述第四晶体管的第一端与所述第一电源电压端电连接,所述第四晶体管的第二端与所述驱动晶体管的第一端电连接,所述第五晶体管的第一端与所述驱动晶体管的控制端电连接,所述第五晶体管的第二端与所述发光元件的第一端电连接;
所述第四晶体管和所述第五晶体管的导通类型相同,且所述第四晶体管与所述第三晶体管的导通类型不同。
6.根据权利要求1所述的像素驱动电路,其特征在于,所述复位模块用于响应所述第一控制信号而工作,还将所述发光元件的第一端与所述复位电压端连通。
7.根据权利要求6所述的像素驱动电路,其特征在于,所述复位模块包括第六晶体管,所述第六晶体管的控制端接入所述第一控制信号,所述第六晶体管的第一端与所述复位电压端电连接,所述第六晶体管的第二端与所述发光元件的第一端电连接。
8.根据权利要求1所述的像素驱动电路,其特征在于,所述像素驱动电路还包括存储电容,所述存储电容的第一端与所述第一电源电压端电连接,所述存储电容的第二端与所述驱动晶体管的控制端电连接。
9.一种驱动方法,其特征在于,用于驱动权利要求1-7任意一项所述的像素驱动电路,所述驱动方法包括依次进行的复位阶段、数据写入阶段和发光阶段;
在所述复位阶段,所述复位模块响应所述第一控制信号而工作,同时所述发光控制模块响应所述第二控制信号而工作;
在所述数据写入阶段,所述辅助模块响应所述第一控制信号而工作,同时所述数据写入模块响应所述第二控制信号而工作;
在所述发光阶段,所述辅助模块响应所述第一控制信号而工作,同时所述发光控制模块响应所述第二控制信号而工作。
10.一种显示装置,其特征在于,所述显示装置包括权利要求1-8任意一项所述的像素驱动电路。
CN202111615024.4A 2021-12-27 2021-12-27 一种像素驱动电路及其驱动方法和显示装置 Pending CN114203096A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202111615024.4A CN114203096A (zh) 2021-12-27 2021-12-27 一种像素驱动电路及其驱动方法和显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202111615024.4A CN114203096A (zh) 2021-12-27 2021-12-27 一种像素驱动电路及其驱动方法和显示装置

Publications (1)

Publication Number Publication Date
CN114203096A true CN114203096A (zh) 2022-03-18

Family

ID=80656763

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202111615024.4A Pending CN114203096A (zh) 2021-12-27 2021-12-27 一种像素驱动电路及其驱动方法和显示装置

Country Status (1)

Country Link
CN (1) CN114203096A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN117032333A (zh) * 2023-10-08 2023-11-10 北京中航泰瑞电子技术有限公司 倒计时式两路气阀控制设备、方法、装置及存储介质

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20080197785A1 (en) * 2007-02-19 2008-08-21 Sony Corporation Display apparatus and electronic apparatus
CN104157238A (zh) * 2014-07-21 2014-11-19 京东方科技集团股份有限公司 像素电路、像素电路的驱动方法和显示装置
US20150145902A1 (en) * 2013-11-27 2015-05-28 Japan Display Inc. Display device and method for driving display device
CN107274825A (zh) * 2017-08-18 2017-10-20 上海天马微电子有限公司 显示面板、显示装置、像素驱动电路及其控制方法
WO2019109690A1 (zh) * 2017-12-08 2019-06-13 京东方科技集团股份有限公司 像素驱动电路、有机发光显示面板及像素驱动方法
CN110246459A (zh) * 2019-06-20 2019-09-17 京东方科技集团股份有限公司 像素电路及其驱动方法、显示面板及显示装置

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20080197785A1 (en) * 2007-02-19 2008-08-21 Sony Corporation Display apparatus and electronic apparatus
US20150145902A1 (en) * 2013-11-27 2015-05-28 Japan Display Inc. Display device and method for driving display device
CN104157238A (zh) * 2014-07-21 2014-11-19 京东方科技集团股份有限公司 像素电路、像素电路的驱动方法和显示装置
CN107274825A (zh) * 2017-08-18 2017-10-20 上海天马微电子有限公司 显示面板、显示装置、像素驱动电路及其控制方法
WO2019109690A1 (zh) * 2017-12-08 2019-06-13 京东方科技集团股份有限公司 像素驱动电路、有机发光显示面板及像素驱动方法
CN110246459A (zh) * 2019-06-20 2019-09-17 京东方科技集团股份有限公司 像素电路及其驱动方法、显示面板及显示装置

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN117032333A (zh) * 2023-10-08 2023-11-10 北京中航泰瑞电子技术有限公司 倒计时式两路气阀控制设备、方法、装置及存储介质
CN117032333B (zh) * 2023-10-08 2023-12-08 北京中航泰瑞电子技术有限公司 倒计时式两路气阀控制设备、方法、装置及存储介质

Similar Documents

Publication Publication Date Title
CN109410841B (zh) 像素电路、显示装置和像素驱动方法
WO2021244273A1 (zh) 复位控制信号生成电路、方法、模组和显示装置
CN110689840B (zh) 一种像素电路、短路检测方法和显示面板
CN114758619A (zh) 一种像素电路及其驱动方法、显示面板及显示装置
US11227548B2 (en) Pixel circuit and display device
CN108682385B (zh) 像素电路、像素驱动方法和显示装置
CN111243498B (zh) 像素电路及其驱动方法、显示装置
CN111710297B (zh) 像素驱动电路及其驱动方法、显示面板
CN112397025A (zh) 像素电路及其驱动方法、显示面板
WO2019237756A1 (zh) 像素电路及其驱动方法、显示面板和显示装置
CN110599964A (zh) 像素驱动电路及显示装置
CN107369410B (zh) 像素电路、驱动方法和显示装置
CN110136643B (zh) 像素电路及其驱动方法、显示基板和显示装置
CN113421514B (zh) 像素电路及其驱动方法、显示面板及显示装置
CN111710289B (zh) 一种主动发光器件的像素驱动电路及驱动方法
CN112669765B (zh) 断点自修复像素驱动电路、驱动方法及显示装置
CN107886897B (zh) 一种像素电路及显示装置
CN112164361B (zh) 像素电路及其驱动方法、显示面板
CN110728952A (zh) 像素驱动电路及其驱动方法、显示装置
US11238764B2 (en) Light emitting control circuit, driving method thereof, array substrate and display device
US11341898B2 (en) Pixel driving circuit, pixel driving method and display device
WO2019205728A1 (zh) 像素电路、显示装置
CN110930949A (zh) 像素电路和显示面板
CN114203096A (zh) 一种像素驱动电路及其驱动方法和显示装置
WO2022226727A1 (zh) 像素电路、像素驱动方法和显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination