CN111710297B - 像素驱动电路及其驱动方法、显示面板 - Google Patents
像素驱动电路及其驱动方法、显示面板 Download PDFInfo
- Publication number
- CN111710297B CN111710297B CN202010576087.2A CN202010576087A CN111710297B CN 111710297 B CN111710297 B CN 111710297B CN 202010576087 A CN202010576087 A CN 202010576087A CN 111710297 B CN111710297 B CN 111710297B
- Authority
- CN
- China
- Prior art keywords
- module
- initialization
- terminal
- transistor
- control
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of El Displays (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
本发明公开了一种像素驱动电路及其驱动方法、显示面板。所述像素驱动电路的第一初始化模块的第一端与初始化信号端电连接,第二端与存储模块的第一端电连接,控制端与第一扫描信号端电连接;第二初始化模块的第一端与第一初始化模块的第二端电连接,控制端与第二扫描信号端电连接;数据写入模块的第一端与数据信号端电连接,第二端与所述驱动模块的控制端及第二初始化模块的第二端电连接,控制端与所述第二扫描信号端电连接;发光控制模块连接于存储模块的第二端与第一电源端之间,控制端与使能信号端电连接;阈值补偿模块的控制端与第三扫描信号端电连接,发光模块的第二端与第二电源端电连接。本发明实施例驱动电流与阈值电压无关。
Description
技术领域
本发明实施例涉及显示技术,尤其涉及一种像素驱动电路及其驱动方法、显示面板。
背景技术
随着显示技术的发展,显示面板的应用越来越广泛,相应的对显示面板的要求也越来越高。
现有的显示面板一般通过像素驱动电路驱动发光单元发光显示,然而,现有的像素驱动电路可能产生阈值电压漂移的问题,影响显示效果。
发明内容
本发明提供一种像素驱动电路及其驱动方法、显示面板,像素驱动电路中驱动模块的驱动电流与驱动模块的阈值电压无关。
第一方面,本发明实施例提供了一种像素驱动电路,所述像素驱动电路包括:数据写入模块、驱动模块、发光控制模块、阈值补偿模块、第一初始化模块、第二初始化模块、存储模块和发光模块;所述第一初始化模块的第一端与初始化信号端电连接,所述第一初始化模块的第二端与所述存储模块的第一端电连接,所述第一初始化模块的控制端与第一扫描信号端电连接;所述第二初始化模块的第一端与所述第一初始化模块的第二端电连接,所述第二初始化模块的控制端与第二扫描信号端电连接;所述数据写入模块的第一端与数据信号端电连接,所述数据写入模块的第二端与所述驱动模块的控制端及所述第二初始化模块的第二端电连接,所述数据写入模块的控制端与所述第二扫描信号端电连接;所述数据写入模块与所述第二初始化模块的导通电平相反;所述发光控制模块连接于所述存储模块的第二端与第一电源端之间,所述发光控制模块的控制端与使能信号端电连接;所述驱动模块与所述阈值补偿模块串联成串联结构,所述串联结构的第一端与所述存储模块的第二端电连接,所述串联结构的第二端与所述发光模块的第一端电连接,所述阈值补偿模块的控制端与第三扫描信号端电连接,所述发光模块的第二端与第二电源端电连接。
可选地,所述阈值补偿模块的第一端作为所述串联结构的第一端,所述阈值补偿模块的第二端与所述驱动模块的第一端电连接,所述驱动模块的第二端作为所述串联结构的第二端;或者,所述驱动模块的第一端作为所述串联结构的第一端,所述驱动模块的第二端与所述阈值补偿模块的第一端电连接,所述阈值补偿模块的第二端作为所述串联结构的第二端。
可选地,所述数据信号端输入的数据电压Vdata,所述第一电源端输入的第一电源电压Vdd及所述驱动模块的阈值电压Vth满足以下关系:Vdata-Vth<Vdd。
可选地,所述第一初始化模块包括第一晶体管,所述第一晶体管的第一端作为所述第一初始化模块的第一端,所述第一晶体管的第二端作为所述第一初始化模块的第二端,所述第一晶体管的控制端作为所述第一初始化模块的控制端。
可选地,所述第二初始化模块包括第二晶体管,所述第二晶体管的第一端作为所述第二初始化模块的第一端,所述第二晶体管的第二端作为所述第二初始化模块的第二端,所述第二晶体管的控制端作为所述第二初始化模块的控制端;所述数据写入模块包括第三晶体管,所述第三晶体管的第一端作为所述数据写入模块的第一端,所述第三晶体管的第二端作为所述数据写入模块的第二端,所述第三晶体管的控制端作为所述数据写入模块的控制端;所述第二晶体管与所述第三晶体管的晶体管类型不同。
可选地,所述发光控制模块包括第四晶体管,所述第四晶体管的第一端作为所述发光控制模块的第一端,所述第四晶体管的第二端作为所述发光控制模块的第二端,所述第四晶体管的控制端作为所述发光控制模块的控制端。
可选地,所述阈值补偿模块包括第五晶体管,所述第五晶体管的第一端作为所述阈值补偿模块的第一端,所述第五晶体管的第二端作为所述阈值补偿模块的第二端,所述第五晶体管的控制端作为所述阈值补偿模块的控制端。
可选地,所述驱动模块包括第六晶体管,所述第六晶体管的第一端作为所述驱动模块的第一端,所述第六晶体管的第二端作为所述驱动模块的第二端,所述第六晶体管的控制端作为所述驱动模块的控制端。
第二方面,本发明实施例还提供了一种像素驱动电路的驱动方法,用于驱动第一方面所述的像素驱动电路,其特征在于,所述方法包括:在初始化阶段,所述第一初始化模块、所述数据写入模块及所述发光控制模块导通,所述第二初始化模块、所述阈值补偿模块及所述驱动模块关断,所述存储模块的第一端写入初始化信号,所述驱动模块的控制端写入数据信号,所述存储模块的第二端写入第一电源信号;在阈值补偿阶段,所述第一初始化模块、所述阈值补偿模块及所述数据写入模块导通,所述驱动模块导通,所述发光控制模块关断,所述驱动模块第一端电位下降至所述驱动模块关断;在重置阶段,所述第一初始化模块及所述第二初始化模块导通,所述存储模块的第一端及所述驱动模块的控制端均写入所述初始化信号;在发光阶段,所述第二初始化模块、所述发光控制模块、所述驱动模块及所述阈值补偿模块导通,所述驱动模块驱动所述发光模块发光。
第三方面,本发明实施例还提供了一种显示面板,包括第一方面所述的像素驱动电路。
本发明实施例的技术方案,采用的像素驱动电路包括数据写入模块、驱动模块、发光控制模块、阈值补偿模块、第一初始化模块、第二初始化模块、存储模块和发光模块;像素驱动电路中驱动模块的驱动电流与驱动模块的阈值电压无关,不会受阈值电压漂移的影响,发光稳定,且在发光阶段驱动模块控制端的电位也不会发生跳变,从而进一步提高了发光的稳定性。
附图说明
图1为本发明实施例提供的一种像素驱动电路的电路结构示意图;
图2为本发明实施例提供的一种像素驱动电路的时序图;
图3为本发明实施例提供的又一种像素驱动电路的电路结构示意图;
图4为本发明实施例提供的又一种像素驱动电路的电路结构示意图;
图5为本发明实施例提供的一种像素驱动电路驱动方法的流程图;
图6为本发明实施例提供的一种显示面板的结构示意图;
图7为本发明实施例提供的一种显示装置的结构示意图。
具体实施方式
下面结合附图和实施例对本发明作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本发明,而非对本发明的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本发明相关的部分而非全部结构。
图1为本发明实施例提供的一种像素驱动电路的电路结构示意图,参考图1,像素驱动电路包括:数据写入模块101、驱动模块102、发光控制模块103、阈值补偿模块104、第一初始化模块105、第二初始化模块106、存储模块107和发光模块108;第一初始化模块105的第一端与初始化信号端Vref电连接,第一初始化模块105的第二端与存储模块107的第一端电连接,第一初始化模块105的控制端与第一扫描信号端Scan1电连接;第二初始化模块106的第一端与第一初始化模块105的第二端电连接,第二初始化模块106的控制端与第二扫描信号端Scan2电连接;数据写入模块101的第一端与数据信号端Data电连接,数据写入模块101的第二端与驱动模块102的控制端及第二初始化模块106的第二端电连接,数据写入模块101的控制端与第二扫描信号端Scan2电连接;数据写入模块101与第二初始化模块106的导通电平相反;发光控制模块103连接于存储模块107的第二端与第一电源端VDD之间,发光控制模块103的控制端与使能信号端EM电连接;驱动模块102与阈值补偿模块104串联成串联结构10,串联结构10的第一端与存储模块107的第二端电连接,串联结构10的第二端与发光模块108的第一端电连接,阈值补偿模块104的控制端与第三扫描信号端Scan3电连接,发光模块108的第二端与第二电源端VSS电连接。
具体地,发光模块108例如可以是OLED(Organic Light-Emitting Diode,有机发光二极管),OLED为电流型器件,需要在驱动电流的作用下才能够发光,驱动模块102能够根据数据信号端Data输入的数据信号产生相应的驱动电流,以驱动发光模块显示不同的灰阶。第一电源端VDD和第二电源端VSS输入高低电平不同的电压,典型的如第一电源端VDD输入高电平,而第二电源端VSS输入低电平,从而为发光模块108在发光阶段发光提供所需的电流通路;第一扫描信号端Scan1、第二扫描信号端Scan2及第三扫描信号端Scan3均可与相应的扫描线电连接,以提供相应的扫描信号;图2为本发明实施例提供的一种像素驱动电路的时序图,其可对应于图1中所示的像素驱动电路,结合图1和图2对本发明实施例提供的像素驱动电路进行详细说明;在本实施例中,以第二初始化模块106导通电平为高电平,数据写入模块101、驱动模块102、发光控制模块103、阈值补偿模块104和第一初始化模块105的导通电平为低电平为例进行说明,在其它一些实施方式中,各模块的导通电平类型也可与本实施例的电平相反;
在初始化阶段T1,第一扫描信号端Scan1、第二扫描信号端Scan2输入信号为低电平,第三扫描信号端Scan3及使能信号端EM输入高电平,也即此时第一初始化模块105、发光控制模块103及数据写入模块101导通,第二初始化模块106、阈值补偿模块104及驱动模块102关断,此时第一电源端VDD的电压信号写入节点B,即写入存储模块107的第二端,初始化信号端VREF的电压信号写入节点A,即写入存储模块107的第一端,数据信号端Data的数据信号写入节点G,即写入驱动模块102的控制端,设第一电源端VDD的电压为Vdd,初始化信号端VREF的电压为Vref,数据信号端Data的数据信号电压为Vdata,则此时节点A的电位为Vref,节点B的电位为Vdd,节点G的电位为Vdata;
在阈值补偿阶段T2,第一扫描信号端Scan1、第二扫描信号端Scan2及第三扫描信号端Scan3输入信号为低电平,使能信号端EM输入信号为高电平,此时第一初始化模块105、数据写入模块101及阈值补偿模块104导通,而发光控制模块103和第二初始化模块106关断,节点G写入电位为Vdata,节点B的电位写入节点S,即此时节点S的电位为Vdd,此时驱动模块102在节点G及节点S电位的作用下导通,同时由于节点B与第二电源端VSS之间导通,第二电源端VSS将节点B的电位拉低,直至节点B的电位为Vdata-Vth,其中,Vth为驱动模块102的阈值电压,此时驱动模块102关断,节点B的电位不再下降,也即阈值补偿阶段T2最终使得节点B的电位为Vdata-Vth,节点A的电位为Vref,节点G的电位为Vdata;需要说明的是,虽然此时驱动模块102导通,但是由于发光控制模块103关断,发光模块108中无电流,并不会发光;
在重置阶段T3,此时第一扫描信号端Scan1输入信号为低电平,第二扫描信号端Scan2、第三扫描信号端Scan3及使能信号端EM为高电平,即此时第一初始化模块105及第二初始化模块106导通,数据写入模块101、阈值补偿模块104及发光控制模块103关断,此时节点A及节点G均写入初始化信号Vref,换句话说,此时存储模块107的第一端与驱动模块102控制端的电位相同,均为Vref;需要说明的是,此时虽然驱动模块102也导通,但是由于发光控制模块103关断,发光模块108中无电流,仍然不会发光;
在发光阶段T4,第一扫描信号端Scan1、第二扫描信号端Scan2输入信号为高电平,第三扫描信号端Scan3及使能信号端EM输入信号为低电平,此时发光控制模块EM、阈值补偿模块104、第二初始化模块106及驱动模块102导通,而第一初始化模块105和数据写入模块101关断,存储模块107第二端(节点B)电位由Vdata-Vth跳变为Vdd,而由于存储模块107(如存储模块107采用电容)两端电压压差不能突变,在阈值补偿阶段T3存储模块107第一端与第二端电位差△=Vdd-Vdata+Vth,则在发光阶段T4,节点A与节点G的电位为Vref+△=Vref+Vdd-Vdata+Vth;由于驱动模块102的驱动电流I=K(Vgs-Vth),其中,K为与驱动模块102有关的常数,Vgs为驱动模块控制端与第一端之间的电位差,则I=K(Vref+Vdd-Vdata+Vth-Vdd-Vth)=K(Vref-Vdata),即驱动模块102的驱动电流与驱动模块102的阈值电压无关。
且在本实施例中,通过设置重置阶段T3,保证驱动模块102控制端电位不会发生跳变,进而使得发光模块发光更为稳定。若不设置重置阶段T3,在阈值补偿阶段T2由于节点G电位为Vdata,阈值补偿阶段T2之后直接就是发光阶段T4,此时由于数据写入模块101关断,节点G的Vdata电位由于属于无源信号,并不能保持稳定的状态,由于漏电流等的作用,使得阈值补偿阶段T2与发光阶段T4切换时节点G的电位无法确定,进而使得在发光阶段T4的初始时刻节点G的电位无法确定,会导致发光不稳定。通过设置重置阶段T3,在重置阶段T3将驱动模块102的控制端重置为与存储模块107的第一端相同的电位,在发光阶段T4的初始阶段,驱动模块102的控制端电位仍能够保持稳定,从而提高发光的稳定性。
本实施例的技术方案,采用的像素驱动电路包括数据写入模块、驱动模块、发光控制模块、阈值补偿模块、第一初始化模块、第二初始化模块、存储模块和发光模块;像素驱动电路中驱动模块的驱动电流与驱动模块的阈值电压无关,不会受阈值电压漂移的影响,发光稳定,且在发光阶段驱动模块控制端的电位也不会发生跳变,从而进一步提高了发光的稳定性。
可选地,继续参考图1,阈值补偿模块104的第一端作为串联结构10的第一端,阈值补偿模块104的第二端与驱动模块102的第一端电连接,驱动模块102的第二端作为串联结构10的第二端;
或者,图3为本发明实施例提供的又一种像素驱动电路的电路结构示意图,参考图3,驱动模块102的第一端作为串联结构10的第一端,驱动模块102的第二端与阈值补偿模块104的第一端电连接,阈值补偿模块104的第二端作为串联结构10的第二端。
具体地,在本实施例中,阈值补偿模块104可连接于驱动模块102与存储模块107的第一端之间,即图1中所示的结构,也可以连接于驱动模块102与发光模块108的第一端之间,即图3中所示的结构,只要在阈值补偿阶段T2,能够将存储模块107的第二端与第二电源端VSS之间导通即可,从而能够将存储模块107第一端的电位拉低,进而完成阈值补偿的功能。
可选地,数据信号端Data输入的数据电压Vdata,第一电源端VDD输入的第一电源电压Vdd及驱动模块102的阈值电压Vth满足以下关系:Vdata-Vth<Vdd。数据电压Vdata具有多个数值,分别对应显示不同的灰阶,本实施例中可设置所有的数据电压Vdata均满足Vdata-Vth<Vdd,从而保证驱动模块102能够正常导通。
可选地,图4为本发明实施例提供的又一种像素驱动电路的电路结构示意图,参考图4,第一初始化模块105包括第一晶体管T1,第一晶体管T1的第一端作为第一初始化模块105的第一端,第一晶体管T1的第二端作为第一初始化模块105的第二端,第一晶体管T1的控制端作为第一初始化模块105的控制端。晶体管的结构简单,易于制作,且在显示面板领域,如薄膜晶体管等工艺较为成熟,开关特性良好,有利于降低像素驱动电路的制作成本,保证像素驱动电路工作的稳定性。
可选地,继续参考图4,第二初始化模块106包括第二晶体管T2,第二晶体管T2的第一端作为第二初始化模块106的第一端,第二晶体管T2的第二端作为第二初始化模块106的第二端,第二晶体管T2的控制端作为第二初始化模块106的控制端;数据写入模块101包括第三晶体管T3,第三晶体管T3的第一端作为数据写入模块101的第一端,第三晶体管T3的第二端作为数据写入模块101的第二端,第三晶体管T3的控制端作为数据写入模块T3的控制端;第二晶体管T2与第三晶体管T3的晶体管类型不同。
具体地,像素驱动电路在工作时,数据写入模块101和第二初始化模块106在任意时刻导通状态均相反,即数据写入模块101导通时第二初始化模块106关断,而数据写入模块101关断时第二初始化模块106导通,将第二晶体管T2和第三晶体管T3设置为不同类型的晶体管,如第二晶体管T2为N型晶体管时,第三晶体管T3为P型晶体管,当第二晶体管T2为P型晶体管时,第三晶体管T3为N型晶体管,此时第二晶体管T2和第三晶体管T3可由一个扫描信号端(第二扫描信号端Scan2)提供扫描信号,从而简化电路结构,减少显示面板中扫描线的数量,降低显示面板布线的难度。
可选地,继续参考图4,发光控制模块103包括第四晶体管T4,第四晶体管T4的第一端作为发光控制模块103的第一端,第四晶体管T4的第二端作为发光控制模块103的第二端,第四晶体管T4的控制端作为发光控制模块103的控制端。晶体管具有结构简单,易于制作等优点,从而有利于降低像素驱动电路的成本。示例性的,存储模块可为电容,发光模块可为OLED。
可选地,继续参考图4,阈值补偿模块104包括第五晶体管T5,第五晶体管T5的第一端作为阈值补偿模块104的第一端,第五晶体管T5的第二端作为阈值补偿模块104的第二端,第五晶体管T5的控制端作为阈值补偿模块104的控制端。驱动模块102包括第六晶体管T6,第六晶体管T6的第一端作为驱动模块102的第一端,第六晶体管T6的第二端作为驱动模块102的第二端,第六晶体管T6的控制端作为驱动模块102的控制端。第六晶体管T6为驱动晶体管,而其他晶体管则为开关晶体管,晶体管具有工艺成熟,易于制作,工作稳定性好等优点,晶体管还可采用氧化物薄膜晶体管等,以减少漏电流,进一步提高像素驱动电路工作的稳定性。
图5为本发明实施例提供的一种像素驱动电路驱动方法的流程图,参考图5,驱动方法包括:
步骤S201,在初始化阶段,第一初始化模块、数据写入模块及发光控制模块导通,第二初始化模块、阈值补偿模块及驱动模块关断,存储模块的第一端写入初始化信号,驱动模块的控制端写入数据信号,存储模块的第二端写入第一电源信号;
步骤S202,在阈值补偿阶段,第一初始化模块、阈值补偿模块及数据写入模块导通,驱动模块导通,发光控制模块关断,驱动模块第一端电位下降至驱动模块关断;
步骤S203,在重置阶段,第一初始化模块及第二初始化模块导通,存储模块的第一端及驱动模块的控制端均写入初始化信号;
步骤S204,在发光阶段,第二初始化模块、发光控制模块、驱动模块及阈值补偿模块导通,驱动模块驱动发光模块发光。
本实施例的驱动方法具体工作过程可参考本发明实施例关于像素驱动电路部分的描述,在此不再赘述。像素驱动电路中驱动模块的驱动电流与驱动模块的阈值电压无关,不会受阈值电压漂移的影响,发光稳定,且在发光阶段驱动模块控制端的电位也不会发生跳变,从而进一步提高了发光的稳定性。
图6为本发明实施例提供的一种显示面板的结构示意图,参考图6,显示面板包括多个本发明任意实施例提供的像素驱动电路PX,显示面板可包括多条纵横交错的扫描线(S1~Sk)与数据线(DL1~DLj),像素驱动电路位于扫描线与数据线限定出的区域,扫描线例如可以包括第一扫描线、第二扫描线及第三扫描线,分别与像素驱动电路中的第一扫描信号端、第二扫描信号端及第三扫描信号端电连接,从而为像素驱动电路PX提供扫描信号。因其包括本发明任意实施例提供的像素驱动电路,因而也又有相同的有益效果,在此不再赘述。
图7为本发明实施例提供的一种显示装置的结构示意图,参考图7,显示装置包括本发明任意实施例提供的显示面板,显示装置可为手机、平板、显示器、智能手表、MP3、MP4或其他可穿戴设备等,因其包含本发明任意实施例提供的显示面板,因而也具有相同的有益效果,在此不再赘述。
注意,上述仅为本发明的较佳实施例及所运用技术原理。本领域技术人员会理解,本发明不限于这里所述的特定实施例,对本领域技术人员来说能够进行各种明显的变化、重新调整和替代而不会脱离本发明的保护范围。因此,虽然通过以上实施例对本发明进行了较为详细的说明,但是本发明不仅仅限于以上实施例,在不脱离本发明构思的情况下,还可以包括更多其他等效实施例,而本发明的范围由所附的权利要求范围决定。
Claims (10)
1.一种像素驱动电路,其特征在于,所述像素驱动电路包括:数据写入模块、驱动模块、发光控制模块、阈值补偿模块、第一初始化模块、第二初始化模块、存储模块和发光模块;
所述第一初始化模块的第一端与初始化信号端电连接,所述第一初始化模块的第二端与所述存储模块的第一端电连接,所述第一初始化模块的控制端与第一扫描信号端电连接;所述第二初始化模块的第一端与所述第一初始化模块的第二端电连接,所述第二初始化模块的控制端与第二扫描信号端电连接;
所述数据写入模块的第一端与数据信号端电连接,所述数据写入模块的第二端与所述驱动模块的控制端及所述第二初始化模块的第二端电连接,所述数据写入模块的控制端与所述第二扫描信号端电连接;所述数据写入模块与所述第二初始化模块的导通电平相反;
所述发光控制模块连接于所述存储模块的第二端与第一电源端之间,所述发光控制模块的控制端与使能信号端电连接;
所述驱动模块与所述阈值补偿模块串联成串联结构,所述串联结构的第一端与所述存储模块的第二端电连接,所述串联结构的第二端与所述发光模块的第一端电连接,所述阈值补偿模块的控制端与第三扫描信号端电连接,所述发光模块的第二端与第二电源端电连接;
所述像素驱动电路的驱动阶段包括初始化阶段、阈值补偿阶段、重置阶段和发光阶段;
所述第一初始化模块用于在所述初始化阶段、所述阈值补偿阶段和所述重置阶段导通;所述第二初始化模块用于在所述初始化阶段关断,在所述重置阶段和所述发光阶段导通;所述第一初始化模块用于在所述重置阶段将初始化信号写入所述第二初始化模块和所述存储模块,所述第二初始化模块用于在所述重置阶段将所述初始化信号写入所述驱动模块的控制端;
所述数据写入模块用于在所述初始化阶段、所述阈值补偿阶段导通;
所述发光控制模块用于在所述初始化阶段和所述发光阶段导通,在所述阈值补偿阶段关断;
所述驱动模块用于在所述初始化阶段关断,在所述发光阶段导通;所述阈值补偿模块用于在所述初始化阶段关断,在所述阈值补偿阶段和所述发光阶段导通。
2.根据权利要求1所述的像素驱动电路,其特征在于,
所述阈值补偿模块的第一端作为所述串联结构的第一端,所述阈值补偿模块的第二端与所述驱动模块的第一端电连接,所述驱动模块的第二端作为所述串联结构的第二端;
或者,所述驱动模块的第一端作为所述串联结构的第一端,所述驱动模块的第二端与所述阈值补偿模块的第一端电连接,所述阈值补偿模块的第二端作为所述串联结构的第二端。
3.根据权利要求1所述的像素驱动电路,其特征在于,所述数据信号端输入的数据电压Vdata,所述第一电源端输入的第一电源电压Vdd及所述驱动模块的阈值电压Vth满足以下关系:
Vdata-Vth<Vdd。
4.根据权利要求1所述的像素驱动电路,其特征在于,所述第一初始化模块包括第一晶体管,所述第一晶体管的第一端作为所述第一初始化模块的第一端,所述第一晶体管的第二端作为所述第一初始化模块的第二端,所述第一晶体管的控制端作为所述第一初始化模块的控制端。
5.根据权利要求1所述的像素驱动电路,其特征在于,所述第二初始化模块包括第二晶体管,所述第二晶体管的第一端作为所述第二初始化模块的第一端,所述第二晶体管的第二端作为所述第二初始化模块的第二端,所述第二晶体管的控制端作为所述第二初始化模块的控制端;
所述数据写入模块包括第三晶体管,所述第三晶体管的第一端作为所述数据写入模块的第一端,所述第三晶体管的第二端作为所述数据写入模块的第二端,所述第三晶体管的控制端作为所述数据写入模块的控制端;
所述第二晶体管与所述第三晶体管的晶体管类型不同。
6.根据权利要求1所述的像素驱动电路,其特征在于,所述发光控制模块包括第四晶体管,所述第四晶体管的第一端作为所述发光控制模块的第一端,所述第四晶体管的第二端作为所述发光控制模块的第二端,所述第四晶体管的控制端作为所述发光控制模块的控制端。
7.根据权利要求1所述的像素驱动电路,其特征在于,所述阈值补偿模块包括第五晶体管,所述第五晶体管的第一端作为所述阈值补偿模块的第一端,所述第五晶体管的第二端作为所述阈值补偿模块的第二端,所述第五晶体管的控制端作为所述阈值补偿模块的控制端。
8.根据权利要求1所述的像素驱动电路,其特征在于,所述驱动模块包括第六晶体管,所述第六晶体管的第一端作为所述驱动模块的第一端,所述第六晶体管的第二端作为所述驱动模块的第二端,所述第六晶体管的控制端作为所述驱动模块的控制端。
9.一种像素驱动电路的驱动方法,用于驱动权利要求1-8任一项所述的像素驱动电路,其特征在于,所述方法包括:
在初始化阶段,所述第一初始化模块、所述数据写入模块及所述发光控制模块导通,所述第二初始化模块、所述阈值补偿模块及所述驱动模块关断,所述存储模块的第一端写入初始化信号,所述驱动模块的控制端写入数据信号,所述存储模块的第二端写入第一电源信号;
在阈值补偿阶段,所述第一初始化模块、所述阈值补偿模块及所述数据写入模块导通,所述驱动模块导通,所述发光控制模块关断,所述驱动模块第一端电位下降至所述驱动模块关断;
在重置阶段,所述第一初始化模块及所述第二初始化模块导通,所述存储模块的第一端及所述驱动模块的控制端均写入所述初始化信号;
在发光阶段,所述第二初始化模块、所述发光控制模块、所述驱动模块及所述阈值补偿模块导通,所述驱动模块驱动所述发光模块发光。
10.一种显示面板,其特征在于,包括权利要求1-8任一项所述的像素驱动电路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010576087.2A CN111710297B (zh) | 2020-06-22 | 2020-06-22 | 像素驱动电路及其驱动方法、显示面板 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010576087.2A CN111710297B (zh) | 2020-06-22 | 2020-06-22 | 像素驱动电路及其驱动方法、显示面板 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN111710297A CN111710297A (zh) | 2020-09-25 |
CN111710297B true CN111710297B (zh) | 2022-03-11 |
Family
ID=72542366
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202010576087.2A Active CN111710297B (zh) | 2020-06-22 | 2020-06-22 | 像素驱动电路及其驱动方法、显示面板 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN111710297B (zh) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN112992070B (zh) * | 2021-02-25 | 2023-04-07 | 合肥维信诺科技有限公司 | 像素电路及其驱动方法、显示面板及显示装置 |
CN113808521B (zh) * | 2021-09-22 | 2024-01-16 | 昆山国显光电有限公司 | 像素电路、显示面板及像素电路的驱动方法 |
CN114241978A (zh) * | 2021-12-21 | 2022-03-25 | 昆山国显光电有限公司 | 像素电路及其驱动方法和显示面板 |
CN114255688B (zh) * | 2021-12-23 | 2023-11-21 | 合肥维信诺科技有限公司 | 像素电路及其驱动方法、显示面板 |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104318899B (zh) * | 2014-11-17 | 2017-01-25 | 京东方科技集团股份有限公司 | 像素单元驱动电路和方法、像素单元和显示装置 |
KR102524459B1 (ko) * | 2015-08-27 | 2023-04-25 | 삼성디스플레이 주식회사 | 화소 및 그의 구동방법 |
CN106856087B (zh) * | 2015-12-07 | 2019-03-08 | 昆山工研院新型平板显示技术中心有限公司 | 像素电路及其驱动方法和有机发光显示器 |
CN107945737B (zh) * | 2017-11-27 | 2020-01-31 | 合肥京东方光电科技有限公司 | 像素补偿电路、其驱动方法、显示面板及显示装置 |
CN108231005A (zh) * | 2018-03-29 | 2018-06-29 | 武汉华星光电半导体显示技术有限公司 | Amoled像素驱动电路、驱动方法、显示面板及终端 |
-
2020
- 2020-06-22 CN CN202010576087.2A patent/CN111710297B/zh active Active
Also Published As
Publication number | Publication date |
---|---|
CN111710297A (zh) | 2020-09-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN111710297B (zh) | 像素驱动电路及其驱动方法、显示面板 | |
CN113192460B (zh) | 一种显示面板和显示装置 | |
CN110136650B (zh) | 像素电路、其驱动方法、阵列基板及显示装置 | |
CN112820242B (zh) | 像素驱动电路及其驱动方法、显示面板 | |
CN109801592B (zh) | 像素电路及其驱动方法、显示基板 | |
CN112509517B (zh) | 像素电路的驱动方法、显示面板 | |
CN111223447A (zh) | 一种像素电路和显示面板 | |
CN113299230A (zh) | 像素驱动电路、像素驱动电路的驱动方法和显示面板 | |
CN111223443B (zh) | 像素电路及其驱动方法、显示基板、显示装置 | |
CN114170959A (zh) | 像素驱动电路及显示面板 | |
CN111354308A (zh) | 一种像素驱动电路、有机发光显示面板及显示装置 | |
CN113707089B (zh) | 一种像素驱动电路、显示面板及显示装置 | |
CN113421514B (zh) | 像素电路及其驱动方法、显示面板及显示装置 | |
CN110010076B (zh) | 像素电路及其驱动方法、显示基板、显示装置 | |
CN111489703B (zh) | 一种像素电路及其驱动方法和显示面板 | |
CN112908267B (zh) | 像素电路及驱动方法、显示装置 | |
CN110619851A (zh) | 像素电路、驱动方法及显示装置 | |
CN113516951A (zh) | 像素驱动电路及其驱动方法、显示装置 | |
CN212010325U (zh) | 像素单元、阵列基板与显示终端 | |
CN114708838A (zh) | 像素电路及其驱动方法和显示面板 | |
CN110738964A (zh) | 像素电路及显示装置 | |
CN113870780A (zh) | 像素电路及显示面板 | |
CN109256088B (zh) | 像素电路、显示面板、显示装置和像素驱动方法 | |
CN111833815B (zh) | 像素驱动电路及方法、显示面板及驱动方法 | |
CN111243492B (zh) | 像素电路、像素驱动方法和显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |