CN112927643A - 栅极驱动电路、栅极驱动电路的驱动方法和显示面板 - Google Patents

栅极驱动电路、栅极驱动电路的驱动方法和显示面板 Download PDF

Info

Publication number
CN112927643A
CN112927643A CN202110127450.7A CN202110127450A CN112927643A CN 112927643 A CN112927643 A CN 112927643A CN 202110127450 A CN202110127450 A CN 202110127450A CN 112927643 A CN112927643 A CN 112927643A
Authority
CN
China
Prior art keywords
transistor
pole
module
gate
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202110127450.7A
Other languages
English (en)
Other versions
CN112927643B (zh
Inventor
王玲
盖翠丽
米磊
郭恩卿
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hefei Visionox Technology Co Ltd
Original Assignee
Hefei Visionox Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hefei Visionox Technology Co Ltd filed Critical Hefei Visionox Technology Co Ltd
Priority to CN202110127450.7A priority Critical patent/CN112927643B/zh
Publication of CN112927643A publication Critical patent/CN112927643A/zh
Application granted granted Critical
Publication of CN112927643B publication Critical patent/CN112927643B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0267Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Electronic Switches (AREA)
  • Logic Circuits (AREA)

Abstract

本发明公开了一种栅极驱动电路、栅极驱动电路的驱动方法和显示面板。该栅极驱动电路包括输入模块、节点控制模块、输出模块、开关管和漏流抑制模块;输入模块用于为节点控制模块和漏流抑制模块提供输入信号;节点控制模块用于为输出模块和漏流抑制模块提供节点控制信号;开关管的栅极与第二电源信号输入端连接,开关管的第一极与漏流抑制模块连接,开关管的第二极与输出模块连接;漏流抑制模块用于在开关管漏流时抑制开关管的第二极电位;输出模块用于根据节点控制信号和输入信号输出栅极驱动信号。该栅极驱动电路中通过设置漏流抑制模块,可以抑制开关管的漏流,从而可以保证栅极驱动电路满幅输出低电平信号,提高了栅极驱动电路的稳定性。

Description

栅极驱动电路、栅极驱动电路的驱动方法和显示面板
技术领域
本发明实施例涉及显示技术领域,尤其涉及一种栅极驱动电路、栅极驱动电路的驱动方法和显示面板。
背景技术
显示面板中设置有栅极驱动电路,用于为显示面板中的像素电路提供驱动信号。栅极驱动电路中存在漏电流,使得栅极驱动电路输出的栅极驱动信号异常,从而降低了栅极驱动电路的稳定性。
发明内容
本发明提供一种栅极驱动电路、栅极驱动电路的驱动方法和显示面板,以提高栅极驱动电路的稳定性。
第一方面,本发明实施例提供了一种栅极驱动电路,包括输入模块、节点控制模块、输出模块、开关管和漏流抑制模块;
所述输入模块与输入信号端、时钟信号输入端、节点控制模块和漏流抑制模块连接,用于为所述节点控制模块和所述漏流抑制模块提供输入信号;
所述节点控制模块与所述输入信号端、所述时钟信号输入端、第一电源信号输入端、所述输出模块和所述漏流抑制模块连接,用于为所述输出模块和所述漏流抑制模块提供节点控制信号;
所述开关管的栅极与第二电源信号输入端连接,所述开关管的第一极与所述漏流抑制模块连接,所述开关管的第二极与所述输出模块连接;
所述漏流抑制模块与所述第二电源信号输入端和所述开关管的第二极连接,用于在所述开关管漏流时抑制所述开关管的第二极电位;
所述输出模块与所述第一电源信号输入端和所述第二电源信号输入端连接,用于根据所述节点控制信号和所述输入信号输出栅极驱动信号。
可选地,所述漏流抑制模块包括第一晶体管、第二晶体管和第三晶体管;
所述第一晶体管的栅极与所述节点控制模块的输出端连接,所述第一晶体管的第一极与所述第二电源信号输入端连接,所述第一晶体管的第二极与所述第二晶体管的第二极和所述第三晶体管的栅极连接,所述第二晶体管的第一极和所述第三晶体管的第一极与所述输入模块的输出端连接,所述第二晶体管的栅极与所述开关管的第二极连接,所述第三晶体管的第二极与所述开关管的第一极连接。
可选地,所述输出模块包括第四晶体管、第五晶体管、第一电容和第二电容;
所述第四晶体管的栅极和所述第一电容的第一极与所述节点控制模块的输出端连接,所述第四晶体管的第一极和所述第一电容的第二极与所述第一电源信号输入端连接,所述第四晶体管的第二极与所述第五晶体管的第二极连接,所述第五晶体管的栅极和所述第二电容的第一极与所述开关管的第二极连接,所述第五晶体管的第一极与所述第二电源信号输入端连接,所述第五晶体管的第二极和所述第二电容的第二极连接,并作为所述输出模块的输出端。
可选地,所述输出模块还包括第六晶体管和第七晶体管;
所述第六晶体管的栅极与所述第四晶体管的栅极连接,所述第四晶体管的第一极通过所述第六晶体管与所述第一电源信号输入端连接,所述第七晶体管的栅极与所述输出模块的输出端连接,所述第七晶体管的第一极与所述第二电源信号输入端连接,所述第七晶体管的第二极与所述第四晶体管的第一极连接。
可选地,所述节点控制模块包括第八晶体管、第九晶体管、第十晶体管和第三电容;
所述第八晶体管的栅极与所述输入信号端连接,所述第八晶体管的第一极和所述第十晶体管的第一极与所述第一电源信号输入端连接,所述第八晶体管的第二极与所述第九晶体管的栅极和所述第三电容的第一极连接,所述第九晶体管的第一极和所述第三电容的第二极与所述时钟信号输入端连接,所述第九晶体管的第二极与所述第十晶体管的第二极连接,并作为所述节点控制模块的输出端,所述第十晶体管的栅极与所述输入模块的输出端连接。
可选地,所述输入模块包括第十一晶体管;
所述第十一晶体管的栅极与所述时钟信号输入端连接,所述第十一晶体管的第一极与所述输入信号端连接,所述第十一晶体管的第二极作为所述输入模块的输出端。
可选地,所述第一晶体管至所述第十一晶体管为P型晶体管;所述第一电源信号输入端提供的第一电源信号为高电平,所述第二电源信号输入端提供的第二电源信号为低电平。
第二方面,本发明实施例还提供了一种栅极驱动电路的驱动方法,用于驱动第一方面提供的任意栅极驱动电路;包括:
在第一阶段,所述节点控制模块输出的节点控制信号控制所述输出模块输出的栅极驱动信号为低电平,同时控制所述漏流抑制模块输出所述输入模块提供的输入信号至所述输出模块;
在第二阶段,所述漏流抑制模块传输所述输入模块提供的输入信号,控制所述输出模块输出的栅极驱动信号为低电平;
在第三阶段,所述漏流抑制模块抑制所述输入模块和所述开关管之间的漏电流。
可选地,所述漏流抑制模块包括第一晶体管、第二晶体管和第三晶体管;
所述第一晶体管的栅极与所述节点控制模块的输出端连接,所述第一晶体管的第一极与所述第二电源信号输入端连接,所述第一晶体管的第二极与所述第二晶体管的第二极和所述第三晶体管的栅极连接,所述第二晶体管的第一极和所述第三晶体管的第一极与所述输入模块的输出端连接,所述第二晶体管的栅极与所述开关管的第二极连接,所述第三晶体管的第二极与所述开关管的第一极连接;
所述栅极驱动电路的驱动方法包括;
在所述第三阶段,所述第二晶体管导通,控制所述第三晶体管的栅极、源极和漏极电位相等,所述第三晶体管截止。
第三方面,本发明实施例还提供了一种显示面板,包括第一方面提供的任意栅极驱动电路。
本发明通过在栅极驱动电路中设置漏流抑制模块,输出模块输出低电平信号时,输入信号和节点控制信号控制漏流抑制模块截止,使得输入模块提供的输入信号无法通过漏流抑制模块传输至开关管的第一极,从而可以改善开关管的漏流现象,避免了开关管漏流时抬升了开关管的第二极电位,从而可以避免输出模块的下拉作用受到开关管的第二极电位的影响,保证了栅极驱动电路可以满幅输出低电平信号,提高了栅极驱动电路的稳定性。
附图说明
图1为现有技术提供的一种部分栅极驱动电路的结构示意图;
图2为本发明实施例提供的一种栅极驱动电路的结构示意图;
图3为本发明实施例提供的另一种栅极驱动电路的结构示意图;
图4为本发明实施例提供的另一种栅极驱动电路的结构示意图;
图5为本发明实施例提供的另一种栅极驱动电路的结构示意图;
图6为本发明实施例提供的另一种栅极驱动电路的结构示意图;
图7为本发明实施例提供的另一种栅极驱动电路的结构示意图;
图8为图7提供的栅极驱动电路对应的一种时序示意图;
图9为本发明实施例提供的一种栅极驱动电路的驱动方法的流程示意图;
图10为本发明实施例提供的一种显示面板的结构示意图。
具体实施方式
下面结合附图和实施例对本发明作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本发明,而非对本发明的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本发明相关的部分而非全部结构。
图1为现有技术提供的一种部分栅极驱动电路的结构示意图。如图1所示,栅极驱动电路包括第一P型晶体管M1、第二P型晶体管M2、第三P型晶体管M3和耦合电容Cs。第一P型晶体管M1的栅极与时钟信号线ECK连接,第一P型晶体管M1的第一极作为栅极驱动电路的使能端EIN,第一P型晶体管M1的第二极与第二P型晶体管M2的第一极连接,第二P型晶体管M2的栅极与低电平电源信号线VGL连接,第二P型晶体管M2的第二极与第三P型晶体管M3的栅极和耦合电容Cs的第一极连接,第三P型晶体管M3的第一极与低电平电源信号线VGL连接,第三P型晶体管M3的第二极和耦合电容Cs的第二极连接,并作为栅极驱动电路的输出端VOUT。第二P型晶体管M2持续导通。当时钟信号线ECK提供的时钟信号为低电平,栅极驱动电路的使能端EIN提供的使能信号为低电平时,第一P型晶体管M1导通,使能信号通过第一P型晶体管M1和第二P型晶体管M2传输至第三P型晶体管M3的栅极,控制第三P型晶体管M3导通,低电平电源信号线VGL提供的低电平信号通过第三P型晶体管M3输出,输出的栅极驱动信号的电位为低电平电位与第三P型晶体管M3的阈值之差。此时,耦合电容Cs的耦合作用使得第三P型晶体管M3的栅极电位小于低电平信号,栅极驱动电路可以满幅输出低电平信号。当第三P型晶体管M3的栅极电位小于低电平信号时,第二P型晶体管M2的第一极电位保持为低电平电位,第二P型晶体管M2的第二极电位小于低电平电位,第二P型晶体管M2截止。在后续阶段中,第一P型晶体管M1间歇导通或截止,而第二P型晶体管M2中存在漏电流,使得第三P型晶体管M3的栅极电位在漏电流的作用下逐渐上升。当第三P型晶体管M3的栅极电位上升为低电平电位时,第三P型晶体管M3输出的栅极驱动信号的电位为低电平电位与第三P型晶体管M3的阈值之差,无法满幅输出低电平信号,降低了栅极驱动电路的稳定性。当栅极驱动电路处于低频工作状态时,栅极驱动电路长时间输出低电平信号,第三P型晶体管M3长期处于负压应力,使得第三P型晶体管M3的阈值电压负偏,从而会进一步导致第三P型晶体管M3输出的栅极驱动信号的电平上升,进一步地降低了栅极驱动电路的稳定性。
针对上述技术问题,本发明实施例提供的一种栅极驱动电路。图2为本发明实施例提供的一种栅极驱动电路的结构示意图。如图2所示,该栅极驱动电路包括输入模块110、节点控制模块120、输出模块130、开关管140和漏流抑制模块150;输入模块110与输入信号端STV、时钟信号输入端CK、节点控制模块120和漏流抑制模块150连接,用于为节点控制模块120和漏流抑制模块150提供输入信号;节点控制模块120与输入信号端STV、时钟信号输入端CK、第一电源信号输入端V1、输出模块130和漏流抑制模块150连接,用于为输出模块130和漏流抑制模块150提供节点控制信号;开关管140的栅极与第二电源信号输入端V2连接,开关管140的第一极与漏流抑制模块150连接,开关管140的第二极与输出模块130连接;漏流抑制模块150与第二电源信号输入端V2和开关管140的第二极连接,用于在开关管140漏流时抑制开关管140的第二极电位;输出模块130与第一电源信号输入端V1和第二电源信号输入端V2连接,用于根据节点控制信号和输入信号输出栅极驱动信号。
具体地,开关管140在第二电源信号输入端V2提供的第二电源信号的控制下一直导通。如图2所示,开关管140可以为P型晶体管。第一电源信号输入端V1提供的第一电源信号可以为高电平,第二电源信号输入端V2提供的第二电源信号可以为低电平。时钟信号输入端CK可以提供时钟信号。在栅极驱动电路工作的过程中,时钟信号输入端CK提供的时钟信号可以控制输入信号端STV提供的输入信号通过输入模块110输出至节点控制模块120和漏流抑制模块150,漏流抑制模块150在节点控制信号的作用下将输入信号通过开关管140传输至输出模块130。同时节点控制模块130可以根据输入信号输出与输入信号电平相反的节点控制信号至输出模块130。输出模块130根据输入信号和节点控制信号输出栅极驱动信号。当输入信号为低电平时,输出模块130可以输出低电平的栅极驱动信号,此时输出模块130的下拉作用使得开关管140的第二极电位小于低电平信号的电位,输出模块130可以满幅输出低电平信号,同时开关管140截止。而且输入信号和节点控制信号控制漏流抑制模块150截止,使得输入模块110提供的输入信号无法通过漏流抑制模块150传输至开关管140的第一极,从而可以改善开关管140的漏流现象,避免了开关管140漏流时抬升了开关管140的第二极电位,从而可以避免输出模块130的下拉作用受到开关管140的第二极电位的影响,保证了栅极驱动电路可以满幅输出低电平信号,提高了栅极驱动电路的稳定性。
图3为本发明实施例提供的另一种栅极驱动电路的结构示意图。如图3所示,漏流抑制模块150包括第一晶体管T1、第二晶体管T2和第三晶体管T3;第一晶体管T1的栅极与节点控制模块120的输出端OUT1连接,第一晶体管T1的第一极与第二电源信号输入端V2连接,第一晶体管T1的第二极与第二晶体管T2的第二极和第三晶体管T3的栅极连接,第二晶体管T2的第一极和第三晶体管T3的第一极与输入模块110的输出端OUT2连接,第二晶体管T2的栅极与开关管140的第二极连接,第三晶体管T3的第二极与开关管140的第一极连接。
具体地,图3中示例性地示出了第一晶体管T1、第二晶体管T2和第三晶体管T3为P型晶体管。此时可以设置第一电源信号输入端V1提供的第一电源信号为高电平,第二电源信号输入端V2提供的第二电源信号为低电平。当时钟信号输入端CK提供的时钟信号为低电平,输入信号端STV提供的输入信号为低电平时,输入模块110将输入信号端STV提供的输入信号传输至节点控制模块120,控制节点控制模块120输出的节点控制信号为高电平信号,节点控制信号控制第一晶体管T1截止,第三晶体管T3的栅极电位维持上一阶段的低电平,第三晶体管T3导通,输入信号通过第三晶体管T3传输至开关管140,并通过开关管140传输至输出模块130,输出模块130根据输入信号输出低电平的栅极驱动信号,同时控制第二晶体管T2导通。输出模块130的下拉作用使得开关管140的第二极电位小于低电平信号的电位,输出模块130可以满幅输出低电平信号,同时开关管140截止。在栅极驱动电路持续输出低电平的栅极驱动信号时,第二晶体管T2持续导通时,使得第三晶体管T3为二极管连接方式,即第三晶体管T3的栅极和第一极的电位相等,为输入信号通过输入模块110后产生一定压降的信号。同时第三晶体管T3的第二极电位保持上一阶段输入模块110输出的输入信号,其电位与第三晶体管T3的栅极和第一极的电位相等,即第三晶体管T3的栅极、第一极和第二极的电位相等,使得第三晶体管T3截止的同时漏电流减小,进而改善了开关管140的漏流现象,避免了开关管140漏流时抬升了开关管140的第二极电位,从而可以避免输出模块130的下拉作用受到开关管140的第二极电位的影响,保证了栅极驱动电路可以满幅输出低电平信号,提高了栅极驱动电路的稳定性。
图4为本发明实施例提供的另一种栅极驱动电路的结构示意图。如图4所示,输出模块130包括第四晶体管T4、第五晶体管T5、第一电容C1和第二电容C2;第四晶体管T4的栅极和第一电容C1的第一极与节点控制模块120的输出端OUT1连接,第四晶体管T4的第一极和第一电容C1的第二极与第一电源信号输入端V1连接,第四晶体管T4的第二极与第五晶体管T5的第二极连接,第五晶体管T5的栅极和第二电容C2的第一极与开关管140的第二极连接,第五晶体管T5的第一极与第二电源信号输入端V2连接,第五晶体管T5的第二极和第二电容C2的第二极连接,并作为输出模块130的输出端OUT。
具体地,图4中示例性地示出了第四晶体管T4和第五晶体管T5为P型晶体管,第一电源信号输入端V1提供的第一电源信号为高电平,第二电源信号输入端V2提供的第二电源信号为低电平。当时钟信号输入端CK提供的时钟信号为低电平,输入信号端STV提供的输入信号为低电平时,输入模块110将输入信号端STV提供的输入信号传输至节点控制模块120,控制节点控制模块120输出的节点控制信号为高电平信号,节点控制信号控制第一晶体管T1和第四晶体管T4截止,第一电源信号输入端V1提供的第一电源信号无法通过第四晶体管T4输出。同时第三晶体管T3的栅极电位维持上一阶段的低电平,第三晶体管T3导通,输入信号通过第三晶体管T3传输至开关管140,并通过开关管140传输至第五晶体管T5,控制第五晶体管T5导通,第二电源信号输入端V2提供的第二电源信号通过第五晶体管T5输出,即输出模块130的输出端OUT输出的栅极驱动信号为低电平与第五晶体管T5的阈值电压之差。当栅极驱动信号变为低电平时,第二电容C2的耦合作用使得第五晶体管T5的栅极电位小于低电平信号的电位,即开关管140的第二极电位小于低电平信号的电位,第五晶体管T5可以满幅输出低电平信号,同时开关管140截止。此时第二晶体管T2在低电平的控制下导通。当栅极驱动电路持续输出低电平的栅极驱动信号时,第二晶体管T2持续导通时,使得第三晶体管T3为二极管连接方式,即第三晶体管T3的栅极和第一极的电位相等,为输入信号通过输入模块110后产生一定压降的信号。同时第三晶体管T3的第二极电位保持上一阶段输入模块110输出的输入信号,其电位与第三晶体管T3的栅极和第一极的电位相等,使得第三晶体管T3截止,同时使第三晶体管T3的漏电流降低,进而改善了开关管140的漏流现象,避免了开关管140漏流时抬升了开关管140的第二极电位,从而可以避免第五晶体管T5的栅极电位上升,保证了第五晶体管T5可以满幅输出低电平信号,提高了栅极驱动电路的稳定性。
图5为本发明实施例提供的另一种栅极驱动电路的结构示意图。如图5所示,输出模块130还包括第六晶体管T6和第七晶体管T7;第六晶体管T6的栅极与第四晶体管T4的栅极连接,第四晶体管T4的第一极通过第六晶体管T6与第一电源信号输入端V1连接,第七晶体管T7的栅极与输出模块130的输出端OUT连接,第七晶体管T7的第一极与第二电源信号输入端V2连接,第七晶体管T7的第二极与第四晶体管T4的第一极连接。
具体地,图5中示例性地示出了第六晶体管T6和第七晶体管T7为P型晶体管,第一电源信号输入端V1提供的第一电源信号为高电平,第二电源信号输入端V2提供的第二电源信号为低电平。当时钟信号输入端CK提供的时钟信号为低电平,输入信号端STV提供的输入信号为低电平时,输入模块110将输入信号端STV提供的输入信号传输至节点控制模块120,控制节点控制模块120输出的节点控制信号为高电平信号,节点控制信号控制第一晶体管T1、第四晶体管T4和第六晶体管T6截止,第一电源信号输入端V1提供的第一电源信号无法通过第四晶体管T4和第六晶体管T6输出。同时第三晶体管T3的栅极电位维持上一阶段的低电平,第三晶体管T3导通,输入信号通过第三晶体管T3传输至开关管140,并通过开关管140传输至第五晶体管T5,控制第五晶体管T5导通,第二电源信号输入端V2提供的第二电源信号通过第五晶体管T5输出,即输出模块130的输出端OUT输出低电平信号。此时第七晶体管T7导通,第二电源信号输入端V2提供的第二电源信号通过第七晶体管T7传输至第四晶体管T4的第一极,从而可以避免第四晶体管T4的第一极电位为第一电源信号时,第四晶体管T4的第一极电位和第二极电位的电位差比较大导致的第四晶体管T4漏流的现象,进一步地提高了栅极驱动电路输出栅极驱动信号的稳定性。
图6为本发明实施例提供的另一种栅极驱动电路的结构示意图。如图6所示,节点控制模块120包括第八晶体管T8、第九晶体管T9、第十晶体管T10和第三电容C3;第八晶体管T8的栅极与输入信号端STV连接,第八晶体管T8的第一极和第十晶体管T10的第一极与第一电源信号输入端V1连接,第八晶体管T8的第二极与第九晶体管T9的栅极和第三电容C3的第一极连接,第九晶体管T9的第一极和第三电容C3的第二极与时钟信号输入端CK连接,第九晶体管T9的第二极与第十晶体管T19的第二极连接,并作为节点控制模块120的输出端OUT1,第十晶体管T10的栅极与输入模块110的输出端OUT2连接。
具体地,图6中示例性地示出了第八晶体管T8、第九晶体管T9和第十晶体管T10为P型晶体管。第一电源信号输入端V1提供的第一电源信号为高电平,第二电源信号输入端V2提供的第二电源信号为低电平。当时钟信号输入端CK提供的时钟信号为低电平,输入信号端STV提供的输入信号为低电平时,输入模块110将输入信号端STV提供的输入信号传输至第十晶体管T10的栅极,控制第十晶体管T10导通,第一电源信号输入端V1提供的第一电源信号通过第十晶体管T10输出,即节点控制模块120的输出端OUT1输出高电平信号。同时时钟信号控制第八晶体管T8导通,第一电源信号输入端V1提供的第一电源信号通过第八晶体管T8传输至第九晶体管T9的栅极,避免第九晶体管T9的栅极电位因第三电容C3的耦合作用下降,从而可以控制第九晶体管T9截止。当时钟信号输入端CK提供的时钟信号为低电平,输入信号端STV提供的输入信号为高电平时,输入信号控制第八晶体管T8截止,同时输入模块110将输入信号端STV提供的输入信号传输至第十晶体管T10的栅极,控制第十晶体管T10截止。时钟信号输入端CK提供的时钟信号通过第三电容C3耦合至第九晶体管T9的栅极,控制第九晶体管T9导通,时钟信号输入端CK提供的时钟信号通过第九晶体管T9输出,即节点控制模块120的输出端OUT1输出低电平信号,控制第一晶体管T1、第四晶体管T4和第六晶体管T6导通,第一电源信号输入端V1提供的第一电源信号通过第四晶体管T4和第六晶体管T6输出,输出模块130的输出端OUT输出高电平信号。同时第一电源信号输入端V1提供的第一电源信号通过第一晶体管T1输出至第三晶体管T3的栅极,控制第三晶体管T3导通,输入模块110输出的输入信号通过第三晶体管T3和开关管140传输至第五晶体管T5的栅极,控制第五晶体管T5截止。
图7为本发明实施例提供的另一种栅极驱动电路的结构示意图。如图7所示,输入模块110包括第十一晶体管T11;第十一晶体管T11的栅极与时钟信号输入端CK连接,第十一晶体管T11的第一极与输入信号端STV连接,第十一晶体管T11的第二极作为输入模块110的输出端OUT2。
具体地,图7示例性地示出了第十一晶体管T11为P型晶体管。第一电源信号输入端V1提供的第一电源信号为高电平,第二电源信号输入端V2提供的第二电源信号为低电平。当时钟信号输入端CK提供的时钟信号为低电平,输入信号端STV提供的输入信号通过第十一晶体管T11输出,即输入模块110的输出端OUT2输出输入信号与第十一晶体管T11的阈值电压之差。
可以设置第一电源信号输入端V1提供的第一电源信号为高电平,第二电源信号输入端V2提供的第二电源信号为低电平。图8为图7提供的栅极驱动电路对应的一种时序示意图。其中,stv为输入信号端STV提供的一种输入信号的时序,ck为时钟信号输入端CK提供的一种时钟信号的时序,out为输出模块的输出端OUT提供的一种栅极驱动信号的时序。以下结合图7和图8说明栅极驱动电路的工作过程。
在第一阶段t11,stv为高电平,ck为高电平,第八晶体管T8和第十一晶体管T11截止,时钟信号输入端CK提供的时钟信号通过第三电容C3的耦合作用传输至第九晶体管T9的栅极,控制第九晶体管T9截止。第十一晶体管T11截止,第三晶体管T3的第一极为浮动状态,维持上一阶段的低电平信号,控制第十晶体管T10导通,节点控制模块120输出高电平信号,控制第四晶体管T4和第六晶体管T6截止。同时第五晶体管T5的栅极维持为低电平,控制第五晶体管T5导通,栅极驱动电路输出的栅极驱动信号维持为低电平。栅极驱动信号控制第七晶体管T7导通,第二电源信号输入端V2提供的第二电源信号通过第七晶体管T7传输至第四晶体管T4的第一极,从而可以避免第四晶体管T4的第一极电位为第一电源信号时,第四晶体管T4的第一极电位和第二极电位的电位差比较大导致的第四晶体管T4漏流的现象,进一步地提高了栅极驱动电路输出栅极驱动信号的稳定性。
在第二阶段t12,stv为高电平,ck为低电平,第八晶体管T8截止,第十一晶体管T11导通。输入信号通过第十一晶体管T11输出,控制第十晶体管T10截止。时钟信号输入端CK提供的时钟信号通过第三电容C3耦合至第九晶体管T9的栅极,控制第九晶体管T9导通,时钟信号输入端CK提供的时钟信号通过第九晶体管T9输出,即节点控制模块120的输出端OUT1输出低电平信号,控制第一晶体管T1、第四晶体管T4和第六晶体管T6导通,第一电源信号输入端V1提供的第一电源信号通过第四晶体管T4和第六晶体管T6输出,输出模块130的输出端OUT输出高电平信号,输出的高电平信号控制第七晶体管T7截止。同时第一电源信号输入端V1提供的第一电源信号通过第一晶体管T1输出至第三晶体管T3的栅极,控制第三晶体管T3导通,输入信号通过第十一晶体管T11、第三晶体管T3和开关管140传输至至第五晶体管T5的栅极,控制第五晶体管T5截止。此时开关管140的第二极电位为高电平,控制第二晶体管T2截止。
在第三阶段t13,stv为低电平,ck为高电平,第八晶体管T8导通,第十一晶体管T11截止。第一电源信号输入端V1提供的第一电源信号通过第八晶体管T8传输至第九晶体管T9的栅极,控制第九晶体管T9截止。第十一晶体管T11的第二极为浮动状态,维持上一阶段的高电平电位,第十晶体管T10保持截止状态,节点控制模块120的输出端OUT1为浮动状态,维持上一阶段的低电平电位,输出模块130的输出端OUT输出高电平信号。同时第三晶体管T3导通,输入信号通过第十一晶体管T11、第三晶体管T3和开关管140传输至至第五晶体管T5的栅极,控制第五晶体管T5截止。
在第四阶段t14,stv为低电平,ck为低电平,第八晶体管T8和第十一晶体管T11导通,输入信号通过第十一晶体管T11输出,此时第十一晶体管T11输出的电位为低电平与第十一晶体管T11的阈值电压之差,第十一晶体管T11输出的低电平控制第十晶体管T10导通,节点控制模块120输出高电平信号,控制第一晶体管T1、第四晶体管T4和第六晶体管T6截止,第三晶体管T3的栅极维持上一阶段的低电平电位,第三晶体管T3导通,第十一晶体管T11输出的电平通过第三晶体管T3和开关管140输出至第五晶体管T5的栅极,控制第五晶体管T5导通,第二电源信号输入端V2提供的第二电源信号通过第五晶体管T5输出,此时栅极驱动电路输出的栅极驱动信号为低电平电位与第五晶体管T5的阈值电压之差。然后第二电容C2的耦合作用,使得第五晶体管T5的栅极电位小于低电平信号的电位,从而使得第五晶体管T5可以满幅输出低电平信号。
在上述过程中,第三晶体管的第一极和第二极的电位相等,均为低电平与第十一晶体管T11的阈值电压之差。栅极驱动信号控制第七晶体管T7导通,第二电源信号输入端V2提供的第二电源信号通过第七晶体管T7传输至第四晶体管T4的第一极,从而可以避免第四晶体管T4的第一极电位为第一电源信号时,第四晶体管T4的第一极电位和第二极电位的电位差比较大导致的第四晶体管T4漏流的现象,进一步地提高了栅极驱动电路输出栅极驱动信号的稳定性。
在第五阶段t15,stv为低电平,ck为高电平,第八晶体管T8导通,第十一晶体管T11截止。第一电源信号输入端V1提供的第一电源信号通过第八晶体管T8传输至第九晶体管T9的栅极,控制第九晶体管T9截止。节点控制模块120的输出端OUT1为浮动状态,维持上一阶段的高电平电位,第一晶体管T1、第四晶体管T4和第六晶体管T6截止。第十一晶体管T11的第二极为浮动状态,维持上一阶段的低电平电位。在上一阶段后,开关管140的第二极电位小于低电平信号的电位,使得开关管140截止,第二晶体管T2导通,第三晶体管T3实现二极管连接方式。此时第三晶体管T3的栅极、第一极和第二极电位相等,均为低电平电位与晶体管的阈值电压之差,从而示出第三晶体管T3截止,且第三晶体管T3的漏电流明显减小,进而改善了开关管140的漏流现象,避免了开关管140漏流时抬升了开关管140的第二极电位,从而可以避免输出模块130的下拉作用受到开关管140的第二极电位的影响,保证了栅极驱动电路可以满幅输出低电平信号,提高了栅极驱动电路的稳定性。
在上述各技术方案的基础上,第一晶体管T1至第十一晶体管T11为P型晶体管;第一电源信号输入端V1提供的第一电源信号为高电平,第二电源信号输入端V2提供的第二电源信号为低电平。
具体地,通过保持第一电源信号输入端V1提供的第一电源信号为高电平,第二电源信号输入端V2提供的第二电源信号为低电平后,可以根据输入信号和时钟信号控制各个晶体管的状态,进而可以使得栅极驱动电路能够正常输出栅极驱动信号。
需要说明的是,在其他实施例中,第一晶体管T1至第十一晶体管T11还可以为N型晶体管,适应性的改变第一电源信号输入端V1提供的第一电源信号与第二电源信号输入端V2提供的第二电源信号的高低电平。
本发明实施例还提供一种栅极驱动电路的驱动方法,用于驱动本发明任意实施例提供的栅极驱动电路。图9为本发明实施例提供的一种栅极驱动电路的驱动方法的流程示意图。如图9所示,该栅极驱动电路的驱动方法包括:
S910、在第一阶段,节点控制模块输出的节点控制信号控制输出模块输出的栅极驱动信号为低电平,同时控制漏流抑制模块输出输入模块提供的输入信号至输出模块;
在第一阶段时,输入信号端提供的输入信号为高电平,时钟信号输入端提供的时钟信号为低电平,节点控制模块输出的节点控制信号为低电平,控制输出模块输出高电平信号,同时控制漏流抑制模块输出输入模块提供的输入信号至输出模块。在后续过程中,当输入信号端提供的输入信号为低电平,时钟信号输入端提供的时钟信号为高电平时,栅极驱动电路维持输出高电平信号。
S920、在第二阶段,漏流抑制模块传输输入模块提供的输入信号,控制输出模块输出的栅极驱动信号为低电平;
在第二阶段,输入信号端提供的输入信号为低电平,时钟信号输入端提供的时钟信号为低电平,节点控制模块输出的节点控制信号为高电平。漏流抑制模块输出的输入信号控制输出模块输出低电平信号,且输出模块的下拉作用控制输出模块满幅输出低电平信号,此时开关管截止。
S930、在第三阶段,漏流抑制模块抑制输入模块和开关管之间的漏电流。
在第三阶段,输入信号端提供的输入信号为低电平,时钟信号输入端提供的时钟信号为高电平,开关管持续截止,漏流抑制模块截止,且漏流减小。使得输入模块提供的输入信号无法通过漏流抑制模块传输至开关管的第一极,从而可以改善开关管的漏流现象,避免了开关管漏流时抬升了开关管的第二极电位,从而可以避免输出模块的下拉作用受到开关管的第二极电位的影响,保证了栅极驱动电路可以满幅输出低电平信号,提高了栅极驱动电路的稳定性。
本发明实施例的技术方案,在栅极驱动电路输出的栅极驱动信号为低电平后,输出模块的下拉作用使得开关管的第二极电位小于低电平信号的电位,输出模块可以满幅输出低电平信号,同时开关管截止。而且输入信号和节点控制信号控制漏流抑制模块截止,使得输入模块提供的输入信号无法通过漏流抑制模块传输至开关管的第一极,从而可以改善开关管的漏流现象,避免了开关管漏流时抬升了开关管的第二极电位,从而可以避免输出模块的下拉作用受到开关管的第二极电位的影响,保证了栅极驱动电路可以满幅输出低电平信号,提高了栅极驱动电路的稳定性。
在上述技术方案的基础上,当漏流抑制模块包括第一晶体管、第二晶体管和第三晶体管;第一晶体管的栅极与节点控制模块的输出端连接,第一晶体管的第一极与第二电源信号输入端连接,第一晶体管的第二极与第二晶体管的第二极和第三晶体管的栅极连接,第二晶体管的第一极和第三晶体管的第一极与输入模块的输出端连接,第二晶体管的栅极与开关管的第二极连接,第三晶体管的第二极与开关管的第一极连接时,该栅极驱动电路的驱动方法包括:
在第三阶段,第二晶体管导通,控制第三晶体管的栅极、源极和漏极电位相等,第三晶体管截止。
具体地,在第三阶段,第二晶体管导通,可以控制第三晶体管为二极管连接方式,即第三晶体管的栅极和第一极的电位相等,为输入信号通过输入模块后产生一定压降的信号。同时第三晶体管的第二极电位保持上一阶段输入模块输出的输入信号,其电位与第三晶体管的栅极和第一极的电位相等,即第三晶体管的栅极、第一极和第二极的电位相等,使得第三晶体管截止的同时漏电流减小,进而改善了开关管的漏流现象,避免了开关管漏流时抬升了开关管的第二极电位,从而可以避免输出模块的下拉作用受到开关管的第二极电位的影响,保证了栅极驱动电路可以满幅输出低电平信号,提高了栅极驱动电路的稳定性。
本发明实施例还提供一种显示面板。图10为本发明实施例提供的一种显示面板的结构示意图。如图10所示,该显示面板包括本发明任意实施例提供的栅极驱动电路211。
具体地,如图10所示,显示面板包括显示区AA和非显示区NAA,显示区AA设置有像素单元200,非显示区NAA设置有栅极驱动器210,栅极驱动器210包括多级级联的栅极驱动电路211。每级栅极驱动电路211可以为对应行的像素单元200提供栅极驱动信号。栅极驱动电路的稳定性提高,进而提高了显示面板的显示稳定性。
注意,上述仅为本发明的较佳实施例及所运用技术原理。本领域技术人员会理解,本发明不限于这里所述的特定实施例,对本领域技术人员来说能够进行各种明显的变化、重新调整和替代而不会脱离本发明的保护范围。因此,虽然通过以上实施例对本发明进行了较为详细的说明,但是本发明不仅仅限于以上实施例,在不脱离本发明构思的情况下,还可以包括更多其他等效实施例,而本发明的范围由所附的权利要求范围决定。

Claims (10)

1.一种栅极驱动电路,其特征在于,包括输入模块、节点控制模块、输出模块、开关管和漏流抑制模块;
所述输入模块与输入信号端、时钟信号输入端、节点控制模块和漏流抑制模块连接,用于为所述节点控制模块和所述漏流抑制模块提供输入信号;
所述节点控制模块与所述输入信号端、所述时钟信号输入端、第一电源信号输入端、所述输出模块和所述漏流抑制模块连接,用于为所述输出模块和所述漏流抑制模块提供节点控制信号;
所述开关管的栅极与第二电源信号输入端连接,所述开关管的第一极与所述漏流抑制模块连接,所述开关管的第二极与所述输出模块连接;
所述漏流抑制模块与所述第二电源信号输入端和所述开关管的第二极连接,用于在所述开关管漏流时抑制所述开关管的第二极电位;
所述输出模块与所述第一电源信号输入端和所述第二电源信号输入端连接,用于根据所述节点控制信号和所述输入信号输出栅极驱动信号。
2.根据权利要求1所述的栅极驱动电路,其特征在于,所述漏流抑制模块包括第一晶体管、第二晶体管和第三晶体管;
所述第一晶体管的栅极与所述节点控制模块的输出端连接,所述第一晶体管的第一极与所述第二电源信号输入端连接,所述第一晶体管的第二极与所述第二晶体管的第二极和所述第三晶体管的栅极连接,所述第二晶体管的第一极和所述第三晶体管的第一极与所述输入模块的输出端连接,所述第二晶体管的栅极与所述开关管的第二极连接,所述第三晶体管的第二极与所述开关管的第一极连接。
3.根据权利要求2所述的栅极驱动电路,其特征在于,所述输出模块包括第四晶体管、第五晶体管、第一电容和第二电容;
所述第四晶体管的栅极和所述第一电容的第一极与所述节点控制模块的输出端连接,所述第四晶体管的第一极和所述第一电容的第二极与所述第一电源信号输入端连接,所述第四晶体管的第二极与所述第五晶体管的第二极连接,所述第五晶体管的栅极和所述第二电容的第一极与所述开关管的第二极连接,所述第五晶体管的第一极与所述第二电源信号输入端连接,所述第五晶体管的第二极和所述第二电容的第二极连接,并作为所述输出模块的输出端。
4.根据权利要求3所述的栅极驱动电路,其特征在于,所述输出模块还包括第六晶体管和第七晶体管;
所述第六晶体管的栅极与所述第四晶体管的栅极连接,所述第四晶体管的第一极通过所述第六晶体管与所述第一电源信号输入端连接,所述第七晶体管的栅极与所述输出模块的输出端连接,所述第七晶体管的第一极与所述第二电源信号输入端连接,所述第七晶体管的第二极与所述第四晶体管的第一极连接。
5.根据权利要求4所述的栅极驱动电路,其特征在于,所述节点控制模块包括第八晶体管、第九晶体管、第十晶体管和第三电容;
所述第八晶体管的栅极与所述输入信号端连接,所述第八晶体管的第一极和所述第十晶体管的第一极与所述第一电源信号输入端连接,所述第八晶体管的第二极与所述第九晶体管的栅极和所述第三电容的第一极连接,所述第九晶体管的第一极和所述第三电容的第二极与所述时钟信号输入端连接,所述第九晶体管的第二极与所述第十晶体管的第二极连接,并作为所述节点控制模块的输出端,所述第十晶体管的栅极与所述输入模块的输出端连接。
6.根据权利要求5所述的栅极驱动电路,其特征在于,所述输入模块包括第十一晶体管;
所述第十一晶体管的栅极与所述时钟信号输入端连接,所述第十一晶体管的第一极与所述输入信号端连接,所述第十一晶体管的第二极作为所述输入模块的输出端。
7.根据权利要求6所述的栅极驱动电路,其特征在于,所述第一晶体管至所述第十一晶体管为P型晶体管;所述第一电源信号输入端提供的第一电源信号为高电平,所述第二电源信号输入端提供的第二电源信号为低电平。
8.一种栅极驱动电路的驱动方法,用于驱动权利要求1-7任一项所述的栅极驱动电路;其特征在于,包括:
在第一阶段,所述节点控制模块输出的节点控制信号控制所述输出模块输出的栅极驱动信号为低电平,同时控制所述漏流抑制模块输出所述输入模块提供的输入信号至所述输出模块;
在第二阶段,所述漏流抑制模块传输所述输入模块提供的输入信号,控制所述输出模块输出的栅极驱动信号为低电平;
在第三阶段,所述漏流抑制模块抑制所述输入模块和所述开关管之间的漏电流。
9.根据权利要求8所述的栅极驱动电路的驱动方法,其特征在于,所述漏流抑制模块包括第一晶体管、第二晶体管和第三晶体管;
所述第一晶体管的栅极与所述节点控制模块的输出端连接,所述第一晶体管的第一极与所述第二电源信号输入端连接,所述第一晶体管的第二极与所述第二晶体管的第二极和所述第三晶体管的栅极连接,所述第二晶体管的第一极和所述第三晶体管的第一极与所述输入模块的输出端连接,所述第二晶体管的栅极与所述开关管的第二极连接,所述第三晶体管的第二极与所述开关管的第一极连接;
所述栅极驱动电路的驱动方法包括;
在所述第三阶段,所述第二晶体管导通,控制所述第三晶体管的栅极、源极和漏极电位相等,所述第三晶体管截止。
10.一种显示面板,其特征在于,包括权利要求1-7任一项所述的栅极驱动电路。
CN202110127450.7A 2021-01-29 2021-01-29 栅极驱动电路、栅极驱动电路的驱动方法和显示面板 Active CN112927643B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202110127450.7A CN112927643B (zh) 2021-01-29 2021-01-29 栅极驱动电路、栅极驱动电路的驱动方法和显示面板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110127450.7A CN112927643B (zh) 2021-01-29 2021-01-29 栅极驱动电路、栅极驱动电路的驱动方法和显示面板

Publications (2)

Publication Number Publication Date
CN112927643A true CN112927643A (zh) 2021-06-08
CN112927643B CN112927643B (zh) 2022-04-12

Family

ID=76168629

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110127450.7A Active CN112927643B (zh) 2021-01-29 2021-01-29 栅极驱动电路、栅极驱动电路的驱动方法和显示面板

Country Status (1)

Country Link
CN (1) CN112927643B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114187873A (zh) * 2021-12-10 2022-03-15 武汉华星光电技术有限公司 栅极驱动电路及显示装置
WO2024124414A1 (zh) * 2022-12-13 2024-06-20 京东方科技集团股份有限公司 驱动控制电路、栅极驱动电路及显示面板

Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2011060411A (ja) * 2009-09-04 2011-03-24 Beijing Boe Optoelectronics Technology Co Ltd シフト・レジスタユニットおよび液晶ディスプレーのゲート駆動装置
CN103854587A (zh) * 2014-02-21 2014-06-11 北京大学深圳研究生院 栅极驱动电路及其单元和一种显示器
CN103915074A (zh) * 2014-03-31 2014-07-09 上海天马有机发光显示技术有限公司 一种移位寄存器单元、栅极驱动装置和显示面板
JP2015026051A (ja) * 2013-07-24 2015-02-05 三星ディスプレイ株式會社Samsung Display Co.,Ltd. 走査駆動装置、および有機発光表示装置
CN104900268A (zh) * 2015-06-30 2015-09-09 上海天马有机发光显示技术有限公司 移位寄存器及其驱动方法、栅极驱动电路、显示装置
CN105489156A (zh) * 2016-01-29 2016-04-13 京东方科技集团股份有限公司 移位寄存单元及驱动方法、栅极驱动电路和显示装置
CN105652535A (zh) * 2016-01-21 2016-06-08 武汉华星光电技术有限公司 一种栅极驱动电路及显示面板
CN110322851A (zh) * 2019-05-21 2019-10-11 合肥维信诺科技有限公司 一种扫描驱动电路和显示面板
CN110517620A (zh) * 2019-08-30 2019-11-29 云谷(固安)科技有限公司 一种移位寄存器及显示面板
CN110619858A (zh) * 2019-10-29 2019-12-27 上海中航光电子有限公司 移位寄存器、栅极驱动电路和显示面板

Patent Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2011060411A (ja) * 2009-09-04 2011-03-24 Beijing Boe Optoelectronics Technology Co Ltd シフト・レジスタユニットおよび液晶ディスプレーのゲート駆動装置
JP2015026051A (ja) * 2013-07-24 2015-02-05 三星ディスプレイ株式會社Samsung Display Co.,Ltd. 走査駆動装置、および有機発光表示装置
CN103854587A (zh) * 2014-02-21 2014-06-11 北京大学深圳研究生院 栅极驱动电路及其单元和一种显示器
CN103915074A (zh) * 2014-03-31 2014-07-09 上海天马有机发光显示技术有限公司 一种移位寄存器单元、栅极驱动装置和显示面板
CN104900268A (zh) * 2015-06-30 2015-09-09 上海天马有机发光显示技术有限公司 移位寄存器及其驱动方法、栅极驱动电路、显示装置
CN105652535A (zh) * 2016-01-21 2016-06-08 武汉华星光电技术有限公司 一种栅极驱动电路及显示面板
CN105489156A (zh) * 2016-01-29 2016-04-13 京东方科技集团股份有限公司 移位寄存单元及驱动方法、栅极驱动电路和显示装置
CN110322851A (zh) * 2019-05-21 2019-10-11 合肥维信诺科技有限公司 一种扫描驱动电路和显示面板
CN110517620A (zh) * 2019-08-30 2019-11-29 云谷(固安)科技有限公司 一种移位寄存器及显示面板
CN110619858A (zh) * 2019-10-29 2019-12-27 上海中航光电子有限公司 移位寄存器、栅极驱动电路和显示面板

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114187873A (zh) * 2021-12-10 2022-03-15 武汉华星光电技术有限公司 栅极驱动电路及显示装置
WO2024124414A1 (zh) * 2022-12-13 2024-06-20 京东方科技集团股份有限公司 驱动控制电路、栅极驱动电路及显示面板

Also Published As

Publication number Publication date
CN112927643B (zh) 2022-04-12

Similar Documents

Publication Publication Date Title
CN109166600B (zh) 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
US9208737B2 (en) Shift register circuit and shift register
CN112687229B (zh) 移位寄存器和栅极驱动电路
CN103489484B (zh) 一种移位寄存器单元及栅极驱动电路
KR101944641B1 (ko) Igzo 프로세스 기반인 게이트 전극 구동회로
CN112687230B (zh) 移位寄存器、栅极驱动电路和显示面板
CN112927643B (zh) 栅极驱动电路、栅极驱动电路的驱动方法和显示面板
KR101937063B1 (ko) 저온 폴리 실리콘 반도체 박막 트랜지스터 기반 goa회로
US10043585B2 (en) Shift register unit, gate drive device, display device, and control method
CN107093399B (zh) 移位暂存电路
CN110992871A (zh) 移位寄存器和显示面板
CN102097074B (zh) 栅极驱动电路
CN112102768A (zh) Goa电路及显示面板
CN112863586A (zh) 移位寄存器及其控制方法、栅极驱动电路和显示面板
CN215895935U (zh) 扫描电路和显示面板
CN114974067A (zh) 驱动电路及其驱动方法、显示面板
CN113035109B (zh) 一种内嵌式显示屏的gip驱动电路及其控制方法
CN114360431B (zh) Goa电路及显示面板
CN113593460A (zh) Goa电路
CN112885285B (zh) 一种gip电路及其控制方法
CN215495961U (zh) 一种内嵌式显示屏的gip驱动电路
CN115050413A (zh) 移位寄存器、显示面板及移位寄存器的驱动方法
CN113658539A (zh) Goa电路
CN114333684A (zh) 移位寄存器、栅极驱动电路及移位寄存器的驱动方法
CN112885286A (zh) 一种减少显示缺陷的gip电路及其控制方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant