CN112599520A - 显示装置 - Google Patents

显示装置 Download PDF

Info

Publication number
CN112599520A
CN112599520A CN202010993236.5A CN202010993236A CN112599520A CN 112599520 A CN112599520 A CN 112599520A CN 202010993236 A CN202010993236 A CN 202010993236A CN 112599520 A CN112599520 A CN 112599520A
Authority
CN
China
Prior art keywords
pad
disposed
resistor
display device
substrate
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202010993236.5A
Other languages
English (en)
Inventor
尹宁秀
印闰京
金修京
李元世
张东玄
全裕珍
车眩枝
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Display Co Ltd
Original Assignee
Samsung Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Display Co Ltd filed Critical Samsung Display Co Ltd
Publication of CN112599520A publication Critical patent/CN112599520A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13458Terminal pads
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/0203Particular design considerations for integrated circuits
    • H01L27/0248Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection
    • H01L27/0251Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices
    • H01L27/0288Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices using passive elements as protective elements, e.g. resistors, capacitors, inductors, spark-gaps
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/0203Particular design considerations for integrated circuits
    • H01L27/0248Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection
    • H01L27/0251Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices
    • H01L27/0296Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices involving a specific disposition of the protective devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K9/00Screening of apparatus or components against electric or magnetic fields
    • H05K9/0067Devices for protecting against damage from electrostatic discharge
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0275Details of drivers for data electrodes, other than drivers for liquid crystal, plasma or OLED displays, not related to handling digital grey scale data or to communication of data to the pixels by means of a current
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/04Display protection

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Nonlinear Science (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Optics & Photonics (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Mathematical Physics (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

提供了一种显示装置。所述显示装置包括:基底,包括显示区域和设置在显示区域周围的***区域;垫区域,设置在基底的边缘附近;以及多个垫,设置在垫区域中并且沿着基底的边缘布置。作为所述多个垫之中的最外侧的垫的第一垫的端部连接到电阻器的第一端。第一垫设置在电阻器与基底的边缘之间,并且电阻器的第二端连接到布线。

Description

显示装置
本申请要求于2019年10月1日在韩国知识产权局提交的第10-2019-0121680号韩国专利申请的优先权,该韩国专利申请的公开内容通过引用全部包含于此。
技术领域
本发明涉及一种显示装置。
背景技术
诸如液晶显示(LCD)装置或有机发光二极管(OLED)显示装置的显示装置包括显示面板,显示面板包括多条信号线和用于显示图像的多个像素。每个像素可以包括用于接收数据信号的像素电极,并且像素电极可以连接到至少一个晶体管并且可以接收数据信号。
显示面板可以包括其中显示图像的显示区域和设置在显示区域周围的***区域。用于驱动显示面板的驱动电路可以形成在***区域中,或者印刷电路膜或驱动芯片可以附着在***区域中。其中形成有多个垫(pad,或称为“焊盘”或“焊垫”)的垫区域可以设置在显示面板的***区域的一个边缘上。印刷电路膜或驱动芯片可以附着到垫区域的垫。
发明内容
本发明的示例性实施例防止静电通过显示面板的垫被提供到显示面板中。
根据示例性实施例,显示装置包括:基底,包括显示区域和设置在显示区域周围的***区域;垫区域,设置在基底的边缘附近;以及多个垫,设置在垫区域中并且沿着基底的边缘布置。作为所述多个垫之中的最外侧的垫的第一垫的端部连接到电阻器的第一端。第一垫设置在电阻器与基底的边缘之间,并且电阻器的第二端连接到布线。
在示例性实施例中,显示装置还包括:电阻器图案,设置在基底上;以及绝缘层,设置在电阻器图案上,并且具有使电阻器图案暴露的开口。电阻器包括电阻器图案,第一垫设置在绝缘层上并且通过开口电连接到电阻器图案。
在示例性实施例中,电阻器图案包括半导体材料。
在示例性实施例中,电阻器图案在平面图中具有多边形形状。
在示例性实施例中,显示装置还包括:多条栅极线,设置在显示区域中;以及栅极驱动器,设置在***区域中并且电连接到所述多条栅极线。栅极驱动器包括晶体管,并且布线电连接到晶体管。
在示例性实施例中,显示装置还包括:多条数据线,设置在显示区域中;以及电路部分,设置在***区域中并且电连接到所述多条数据线。电路部分包括晶体管,并且布线电连接到晶体管的栅极端子。
在示例性实施例中,电路部分在平面图中设置在垫区域与显示区域之间。
在示例性实施例中,显示装置还包括:多条数据线,设置在显示区域中;以及连接控制器,设置在***区域中并且电连接到所述多条数据线。连接控制器包括晶体管,并且布线电连接到晶体管的栅极端子。
在示例性实施例中,连接控制器在平面图中设置在垫区域与显示区域之间。
在示例性实施例中,显示装置还包括设置在***区域中并且传输恒定的电压的电压线。所述多个垫还包括电连接到电压线的第二垫。
在示例性实施例中,第二垫设置在比第一垫更外侧的位置。
在示例性实施例中,显示装置包括:基底,包括显示区域和设置在显示区域周围的***区域;垫区域,设置在基底的边缘附近;以及多个垫,设置在垫区域中并且沿着基底的边缘布置。包括在所述多个垫中的垫的端部连接到电阻器,并且电阻器设置在垫的端部与基底的边缘之间。
在示例性实施例中,显示装置还包括:电阻器图案,设置在基底上;以及绝缘层,设置在电阻器图案上,并且具有使电阻器图案暴露的开口。电阻器包括电阻器图案,并且垫设置在绝缘层上并且通过开口电连接到电阻器图案。
在示例性实施例中,电阻器图案包括半导体材料。
在示例性实施例中,电阻器图案与基底的边缘交汇。
在示例性实施例中,电阻器图案以之字形形式弯曲。
在示例性实施例中,电阻器图案包括第一电阻器图案和第二电阻器图案,第一电阻器图案设置在垫与基底的边缘之间,并且第二电阻器图案连接到第一电阻器图案并且在平面图中与垫叠置。
根据示例性实施例,显示装置包括:基底,包括显示区域和设置在显示区域周围的***区域;垫区域,设置在基底的边缘附近;以及多个垫,设置在垫区域中并且沿着基底的边缘布置。包括在所述多个垫中的垫的端部电连接到设置在基底上的电阻器图案,并且电阻器图案包括设置在垫与基底的边缘之间的部分。
在示例性实施例中,电阻器图案包括半导体材料并且以之字形形式弯曲。
在示例性实施例中,电阻器图案与基底的边缘交汇。
根据本发明的示例性实施例,可以防止静电通过显示面板的垫被提供到显示面板中。
附图说明
通过参照附图详细描述本发明的示例性实施例,本发明的以上和其它特征将变得更加清楚,在附图中:
图1示出了包括在根据本发明的示例性实施例的显示装置中的显示面板的平面布局图。
图2示出了包括在根据本发明的示例性实施例的显示装置中的显示面板的边缘部分的平面布局图。
图3示出了包括在根据本发明的示例性实施例的显示装置中的显示面板的边缘部分的放大部分的平面布局图。
图4示出了图3中所示的显示面板相对于线IVa-IVb的剖视图。
图5、图6、图7和图8分别示出了包括在根据本发明的示例性实施例的显示装置中的显示面板的边缘部分的平面布局图。
图9示出了包括在根据本发明的示例性实施例的显示装置中的显示面板的边缘部分的放大部分的平面布局图。
图10示出了图9中所示的显示装置相对于线Xa-Xb的剖视图。
图11示出了包括在根据本发明的示例性实施例的显示装置中的显示面板的边缘部分的放大部分的平面布局图。
图12示出了图11中所示的显示装置相对于线XIIa-XIIb的剖视图。
具体实施方式
在下文中将参照附图更全面地描述本发明的示例性实施例。贯穿附图,同样的附图标记可以指代同样的元件。
将理解的是,当诸如膜、区域、层或元件的组件被称为“在”另一组件“上”、“连接到”另一组件、“结合到”另一组件或“与”另一组件“相邻”时,该组件可以直接在所述另一组件上、直接连接到所述另一组件、直接结合到所述另一组件或直接与所述另一组件相邻,或者可以存在中间组件。还将理解,当组件被称为“在”两个组件“之间”时,该组件可以是所述两个组件之间的唯一组件,或者也可以存在一个或更多个中间组件。用于描述元件之间的关系的其他词语应当以类似的方式来解释。
为了易于描述,在此可以使用诸如“在……之下”、“在……下方”、“下”,“在……下面”、“在……上方”、“上”等的空间相对术语来描述如图中所示的一个元件或特征与另一元件或特征的关系。应当理解的是,空间相对术语意图涵盖装置在使用或操作中除图中所描绘的方位之外的不同方位。例如,如果图中的装置被翻转,则被描述为“在”其他元件或特征“下方”或“之下”或“下面”的元件随后将被定位为“在”其他元件或特征“上方”。因此,示例性术语“在……下方”和“在……下面”可以涵盖上方和下方两种方位。
应当理解的是,术语“第一”、“第二”、“第三”等在此用于将一个元件与另一元件区分开,并且元件不受这些术语限制。因此,示例性实施例中的“第一”元件可以被描述为另一示例性实施例中的“第二”元件。
应当理解的是,每个示例性实施例内的特征或方面的描述通常应当被认为可以用于其他示例性实施例中的其他类似特征或方面,除非上下文另外清楚地指出。
如在此所使用的,单数形式“一”、“一个(种/者)”和“该(所述)”也意图包括复数形式,除非上下文另外清楚地指出。
除非明确地相反描述,否则词语“包括”及其变型将被理解为意指包括所述元件但不排除任何其他元件。
贯穿整个说明书,平面图表示用于观察与彼此交叉的两个方向(例如,第一方向DR1和第二方向DR2)平行的面的视图,并且剖视图表示用于观察在与平行于第一方向DR1和第二方向DR2的面垂直的方向(例如,第三方向DR3)上切割的面的视图。此外,当两个构成元件彼此叠置时,这意味着所述两个构成元件在第三方向DR3上(例如,在与基底的上侧垂直的方向上)彼此叠置。
现在将参照图1至图4描述根据本发明的示例性实施例的显示装置。
图1示出了包括在根据本发明的示例性实施例的显示装置中的显示面板的平面布局图。图2示出了包括在根据本发明的示例性实施例的显示装置中的显示面板的边缘部分的平面布局图。图3示出了包括在根据本发明的示例性实施例的显示装置中的显示面板的边缘部分的放大部分的平面布局图。图4示出图3中所示的显示面板相对于线IVa-IVb的剖视图。
根据本发明的示例性实施例的显示装置包括显示面板1000,显示面板1000包括显示区域DA和***区域PA。显示面板1000包括基底110。
显示区域DA是其中布置有多个像素PX以显示图像的区域。每个像素PX可以包括包含至少一个晶体管(例如,Tb、Tf)和用于显示光的发射器的像素电路。
多条信号线151和171可以设置在显示区域DA中。信号线151和171可以包括用于传输栅极信号的栅极线151和用于传输数据信号的数据线171。栅极线151可以电连接到像素PX的像素电路的一个晶体管Tb的栅极端子Gb。数据线171可以电连接到像素PX的像素电路的一个晶体管Tf的源极端子Sf。晶体管Tf可以与晶体管Tb不同,或者可以是取决于像素电路的结构的等效晶体管。
每条栅极线151可以基本上沿第一方向DR1延伸,并且每条数据线171可以基本上沿与第一方向DR1交叉的第二方向DR2延伸。例如,第一方向DR1和第二方向DR2可以彼此基本上垂直。
***区域PA是其中不显示图像的区域,并且设置在显示区域DA附近。例如,***区域PA可以围绕显示区域DA。***区域PA可以对应于显示装置的边框。然而,本发明不限于此。例如,在示例性实施例中,***区域PA的至少部分可以显示图像。
***区域PA可以包括栅极驱动器400a和400b、连接控制器500、电路部分600和垫区域PADA。根据示例性实施例,栅极驱动器400a和400b、连接控制器500以及电路部分600中的每个可以是电子电路。
栅极驱动器400a和400b可以电连接到多条栅极线151,并且可以向多条栅极线151施加多个栅极信号。图1例示了第一栅极驱动器400a设置在显示区域DA的左边缘DE1上并且第二栅极驱动器400b设置在显示区域DA的右边缘DE2上的情况。栅极驱动器400a和400b可以产生包括栅极导通电压和栅极截止电压的栅极信号,并且可以向沿第一方向DR1延伸并且沿第二方向DR2布置的多条栅极线151施加栅极信号。
栅极驱动器400a和400b可以包括彼此依赖地连接并且顺序地输出栅极信号的多个级ST1、ST2、ST3、……。各个级ST1、ST2、ST3、……可以包括晶体管Ta。晶体管Ta可以包括用于接收用于指示级ST1、ST2、ST3、……的操作的开始的开始信号或来自前一级的进位信号的源极端子Sa。
在形成像素PX的像素电路所包括的晶体管Tb和Tf时,多个晶体管Ta可以在同一工艺中与基底110成为一体。
在示例性实施例中,可以省略第一栅极驱动器400a和第二栅极驱动器400b中的一个。
连接控制器500和电路部分600可以设置在显示区域DA的下边缘DE3的外侧上,并且可以连接到数据线171。在示例性实施例中,连接控制器500和电路部分600可以设置在垫区域PADA与显示区域DA之间。在示例性实施例中,电路部分600可以在显示区域DA下方设置在***区域PA中。
连接控制器500可以包括用于选择数据线171中的一条并且施加从外部输入的数据信号的解复用器。连接控制器500可以包括电连接到多条数据线171的多个晶体管Tc和Te。晶体管Tc和晶体管Te可以电连接到不同的数据线171。例如,晶体管Tc可以包括连接到数据线171的源极端子Sc。晶体管Tc的栅极端子Gc和晶体管Te的栅极端子Ge可以连接到不同的控制线以接收不同的控制信号,从而允许控制晶体管Te和晶体管Tc的导通/截止。根据晶体管Tc和晶体管Te的导通/截止控制,从多条数据线171之中选择向其施加数据信号的数据线171,从而允许施加来自数据驱动电路的数据信号。
电路部分600可以是测试电路部分。例如,电路部分600可以是用于测试显示区域DA的缺陷的发光测试电路部分。电路部分600可以包括电连接到数据线171中的一条的晶体管Td。例如,晶体管Td可以包括连接到数据线171中的一条的源极端子Sd。可以在用于测试显示区域DA的缺陷的阶段中通过晶体管Td向数据线171施加测试信号,并且可以测试显示区域DA以基于连接到数据线171的像素PX的发光状态来确定是否存在缺陷。
垫区域PADA可以包括设置在基底110的边缘EG附近的多个导电的垫PDa和PDf,基底110的边缘EG设置在显示区域DA的下边缘DE3附近。垫PDa和PDf可以沿着基底110的边缘EG基本上在第一方向DR1上平行地布置,并且可以布置成形成至少一行。
根据本发明的示例性实施例的显示装置还可以包括附着到并电连接到多个垫PDa和PDf之中的垫PDf的驱动电路700。驱动电路700可以包括至少一个驱动电路芯片(诸如以数据驱动电路为例)以及电路膜或电路板。至少一个驱动电路芯片可以安装在电路膜或电路板上。
诸如以各向异性导电膜为例的导电粘合膜设置在多个垫PDf上,使得垫PDf可以电连接到驱动电路700。导电粘合膜可以包括粘合材料和导电颗粒。
***区域PA还可以包括沿着显示区域DA的周围部分延伸的电压线173。电压线173可以通过垫PDf从驱动电路700接收恒定的电压。
根据本发明的示例性实施例,多个垫PDf附着到并电连接到驱动电路700,并且多个垫PDa不连接到驱动电路700并且不被驱动电路700和导电粘合膜覆盖。在这种情况下,连接到导电粘合膜或驱动电路700或者被导电粘合膜或驱动电路700覆盖的垫PDf可以设置在垫区域PADA的中心,并且未连接到驱动电路700的多个垫PDa可以设置在垫PDf的右侧或左侧上。例如,如图1中所示,多个垫PDa可以设置在垫区域PADA的右侧和左侧上,与设置在垫区域PADA的中心的多个垫PDf相邻。
未被驱动电路700和导电粘合膜覆盖的垫PDa可以包括当测试显示面板1000以确定是否存在缺陷时用于接触测试针并且输入测试信号的垫。
根据本发明的示例性实施例,与图1不同,垫PDa可以以与垫PDf同样的方式连接到导电粘合膜和驱动电路700。
基底110的边缘可以在四个拐角部分处具有圆形形状。例如,基底110的拐角边缘EG1可以具有如上所述的圆形形状,并且随着拐角边缘EG1的曲率半径增大,拐角边缘EG1与垫PDa之间的距离减小。
参照图2,多个垫PDa可以顺序地包括从设置为与基底110的拐角边缘EG1最接近的垫按顺序设置的第一垫PDa1、第二垫PDa2、第三垫PDa3、第四垫PDa4、第五垫PDa5、……。例如,随着顺序从第一垫PDa1、第二垫PDa2、第三垫PDa3、第四垫PDa4、第五垫PDa5、……前进,垫PDa可以接近多个垫PDf。第一垫PDa1、第二垫PDa2、第三垫PDa3、第四垫PDa4、第五垫PDa5、……可以基本上沿第一方向DR1布置。
图2示出了显示面板1000的右下角部分。显示面板1000的左下角部分可以具有与图2中所示的构造对称的形式和布置。
第一垫PDa1和第二垫PDa2可以通过布线60电连接到电压线173并且可以接收恒定的电压。
除了连接到电压线173的第一垫PDa1和第二垫PDa2之外,第三垫PDa3是多个垫PDa之中相对于拐角边缘EG1最外侧设置的垫。例如,在多个垫PDa之中,仅连接到电压线173的垫(例如,第一垫PDa1和第二垫PDa2)可以设置为比第三垫PDa3接近拐角边缘EG1。
第三垫PDa3的上端串联结合到电阻器R1。例如,在第三垫PDa3的设置在基底110的边缘EG附近的下端和第三垫PDa3的设置在距基底110的边缘EG较远的上端之中,上端连接到电阻器R1。因此,电阻器R1的下端可以连接到第三垫PDa3的上端,并且电阻器R1的上端可以连接到布线61的一端。布线61的另一端可以连接到显示装置的如下面进一步描述的不同组件。电阻器R1可以具有比第三垫PDa3和布线61的电导率低的电导率(例如,较高的电阻)。
电阻器R1可以包括具有比第三垫PDa3和布线61的电阻大的电阻的材料。例如,电阻器R1可以包括诸如非晶硅、多晶硅或氧化物半导体的半导体材料。
参照图3和图4,作为绝缘层的阻挡层111可以设置在基底110上,并且包括在电阻器R1中的电阻器图案132可以设置在阻挡层111上。电阻器图案132可以与有源层设置在同一层上,在有源层上形成晶体管Ta、Tb、Tc、Td、Te和Tf的沟道区、栅极驱动器400a和400b、连接控制器500或者电路部分600。电阻器图案132可以包括半导体材料,半导体材料具有与有源层的沟道区的载流子浓度相似的载流子浓度或者与有源层的导电区的载流子浓度相似的载流子浓度。
如图3中所示,根据示例性实施例的电阻器图案132在平面图中可以呈多边形(诸如以矩形为例)的形状。然而,电阻器图案132的形状不限于此。可以通过控制电阻器图案132在平面图中的长度和/或宽度来以各种方式调节电阻器R1的电阻。根据示例性实施例,电阻器图案132在平面图中可以以蜿蜒形式或之字形形式弯曲。
绝缘层140a和140b可以设置在电阻器图案132上。绝缘层140a和140b可以具有使电阻器图案132的一部分暴露的开口142。绝缘层140a还可以具有使电阻器图案132的另一部分暴露的开口143。
第三垫PDa3可以设置在绝缘层140a和140b上。第三垫PDa3可以通过开口142电连接到电阻器图案132。
布线61在剖视图中可以设置在绝缘层140a与绝缘层140b之间。布线61可以通过开口143电连接到电阻器图案132。
第三垫PDa3和布线61中的至少一者可以包括金属中的至少一种,所述金属包括例如铜、铝、镁、银、金、铂、钯、镍(Ni)、钕、铱、钼、钨、钛、铬、钽及其合金。
与第三垫PDa3相比,多个垫PDa之中的设置为接近垫PDf的至少一个垫(例如,第五垫PDa5)的上端可以串联结合到电阻器R2。电阻器R2可以包括具有比垫PDa的电阻高的电阻的材料。例如,电阻器R2可以包括诸如非晶硅、多晶硅或氧化物半导体的半导体材料。电阻器R2可以具有与上述电阻器R1相似的构造。
在示例性实施例中,可以省略电阻器R2。
在示例性实施例中,可以省略第一垫PDa1和第二垫PDa2中的至少一个。在这种情况下,当省略第一垫PDa1和第二垫PDa2两者时,第三垫PDa3是多个垫PDa之中的最外侧设置的垫(例如,相对于基底110的拐角边缘EG1)。例如,在多个垫PDa的全部之中,最外侧的第三垫PDa3可以设置为与基底110的拐角边缘EG1最接近。在这种情况下,最外侧的第三垫PDa3的第一端连接到电阻器R1的第一端,最外侧的第三垫PDa3设置在电阻器R1与基底110的边缘EG之间,并且电阻器R1的第二端连接到布线61。
从显示面板1000的显示侧或显示面板1000的外侧输入的静电可以通过基底110的边缘EG或拐角边缘EG1输入到垫PDa和PDf,并且输入到垫PDa和PDf的静电可以输入到显示面板1000中,这会损坏电元件或布线。例如,随着显示面板1000的拐角边缘EG1的曲率半径增大,拐角边缘EG1与垫PDa之间的距离减小,结果,作为多个垫PDa(不包括连接到电压线173的垫,诸如垫PDa1和PDa2)之中的最外侧的垫的第三垫PDa3对于静电的输入会较薄弱(例如,与其他垫相比,第三垫PDa3会更易于允许静电的流入)。
然而,根据本发明的示例性实施例,电阻器R1连接到设置到垫区域PADA(不包括电连接到用于传输恒定的电压的电压线173的第一垫PDa1和第二垫PDa2)中的右最外侧部分和左最外侧部分的第三垫PDa3的上端,从而防止静电通过设置为与基底110的拐角边缘EG1最接近的第三垫PDa3输入到显示面板1000中。
当存在第一垫PDa1和第二垫PDa2时,设置为与基底110的拐角边缘EG1最接近的第一垫PDa1和第二垫PDa2连接到用于传输恒定的电压的电压线173,从而分散静电。
与垫PDf不同,当多个垫PDa和PDf之中的垫PDa不连接到导电粘合膜或驱动电路700时,垫PDa暴露于外部。结果,垫PDa对于静电的流入会是薄弱的(例如,与垫PDf相比,垫PDa会更易于允许静电的流入)。然而,根据本发明的示例性实施例,可以防止静电通过设置为与基底110(不包括连接到电压线173的垫,诸如垫PDa1和PDa2)的拐角边缘EG1最接近的第三垫PDa3流入到显示面板1000中。
现在将参照图5至图7连同上述附图来描述根据本发明的示例性实施例的显示装置。
图5至图7分别示出了包括在根据本发明的示例性实施例的显示装置中的显示面板1000的边缘部分的平面布局图。
图5至图7示出了根据本发明的示例性实施例的显示面板1000的右下角部分。显示面板1000的左下角部分可以具有与参照图5至图7描述的构造对称的形状和布置。
参照图5连同图1,在根据示例性实施例的显示装置中,与连接到第三垫PDa3的电阻器R1的上端连接的布线61可以电连接到栅极驱动器400a和400b。例如,布线61可以电连接到包括在栅极驱动器400a和400b中的多个级ST1、ST2、ST3、……之中的第一级ST1中包括的晶体管Ta的源极端子Sa。
当在用于测试显示面板1000的阶段中将开始信号输入到第三垫PDa3时,栅极驱动器400a和400b的第一级ST1可以响应于开始信号向栅极线151输出第一扫描信号。在第一级ST1中输出的第一扫描信号或进位信号可以被施加到第二级ST2作为第二级ST2的开始信号。以上述方式,包括在栅极驱动器400a和400b中的多个级ST1、ST2、ST3、……可以被顺序地驱动以向多条栅极线151顺序地施加扫描信号。
参照图6连同图1,在根据示例性实施例的显示装置中,与连接到第三垫PDa3的电阻器R1的上端连接的布线61可以电连接到电路部分600。例如,布线61可以电连接到包括在电路部分600中的多个晶体管Td的栅极端子Gd。
当在用于测试显示面板1000的阶段中将测试栅极信号输入到第三垫PDa3时,电路部分600的晶体管Td可以响应于测试栅极信号而导通,并且测试信号可以通过导通的晶体管Td被施加到连接到晶体管Td的数据线171。然后可以执行测试以鉴于连接到数据线171的像素PX的发光状态来确定显示面板1000是否具有缺陷。
参照图7连同图1,在根据示例性实施例的显示装置中,与连接到第三垫PDa3的电阻器R1的上端连接的布线61可以电连接到连接控制器500。例如,布线61可以电连接到包括在连接控制器500中的晶体管Tc的栅极端子Gc或晶体管Te的栅极端子Ge。
当在用于测试显示面板1000的阶段中将控制信号输入到第三垫PDa3时,连接控制器500中的被施加控制信号的晶体管Tc或晶体管Te导通,并且数据信号可以通过导通的晶体管Tc和Te被施加到连接到晶体管Tc和Te的数据线171。然后可以测试,以鉴于连接到数据线171的像素PX的发光状态来确定显示面板1000是否具有缺陷。
与施加到多个垫PDa之中的电阻器未连接到其的第四垫PDa4的信号相比,施加到设置在垫区域PADA的右最外侧部分和左最外侧部分上并且未连接到电压线173的第三垫PDa3的信号可以是具有较少的流动电流并且控制是否使晶体管或驱动器导通/截止的信号。因此,当电阻器R1连接到第三垫PDa3的上端时,可以通过第三垫PDa3充分地施加信号。
施加到上述第三垫PDa3的各种信号中的一种可以施加到连接到电阻器R2的第五垫PDa5。
现在将参照图8至图10连同上述附图来描述根据本发明的示例性实施例的显示装置。
图8示出了包括在根据本发明的示例性实施例的显示装置中的显示面板的边缘部分的平面布局图。图9示出了包括在根据本发明的示例性实施例的显示装置中的显示面板的边缘部分的放大部分的平面布局图。图10示出了图9中所示的显示装置相对于线Xa-Xb的剖视图。
参照图8,根据示例性实施例的显示装置可以包括显示面板1000a,显示面板1000a包括设置在基底110的一个边缘EG附近的垫区域PADA。
垫区域PADA包括沿着基底110的边缘EG布置的多个导电的垫PD。多个垫PD可以连接到或者可以不连接到至少一个驱动电路芯片(诸如以包括在根据本发明的示例性实施例的显示装置中的数据驱动电路为例)、电路膜或电路板。例如,多个垫PD可以包括根据上述示例性实施例的垫PDa或垫PDf。
多个垫PD中的至少一个的下端可以串联结合到电阻器R3。例如,在多个垫PD中的其中与上端相比下端设置为更接近基底110的边缘EG的至少一个垫PD的上端和下端之中,下端可以连接到电阻器R3。在示例性实施例中,多个垫PD中的每个可以连接到电阻器R3,如图8中所示。
布线14可以连接在垫PD与电阻器R3之间。在示例性实施例中,可以省略布线14。
电阻器R3可以具有比垫PD和布线14的电导率低的电导率(例如,较高的电阻)。电阻器R3可以形成为直到基底110的边缘EG。
电阻器R3可以包括具有比垫PD和布线14的电阻高的电阻的材料。例如,电阻器R3可以包括诸如非晶硅、多晶硅或氧化物半导体的半导体材料。
根据本发明的示例性实施例,电阻器R3连接到设置在基底110的边缘EG附近的垫区域PADA中的垫PD的下端。结果,可以防止从显示面板1000a的显示侧或显示面板1000a的外部提供的静电的流入通过基底110的边缘EG被提供到垫PD。因此,可以防止静电通过垫PD流入到显示面板1000a中,并且可以防止显示面板1000a的电元件或布线被静电损坏。
参照图8,在用于制造显示装置的工艺期间的显示面板1000a还可以包括在基底110的边缘EG被切割之前设置在母基底1上的布线区域RA。布线区域RA可以是在制造工艺完成时被去除的区域。
布线区域RA可以包括电连接到垫PD的多条布线12和短路棒10。短路棒10可以包括基本上沿第一方向DR1延伸的部分。短路棒10可以传输诸如以接地电压为例的恒定的电压。布线12可以包括与电阻器图案130(参见图9)的材料相同的材料,或者可以包括与电阻器图案130的材料不同的导电材料。
多条布线12可以沿第一方向DR1布置并且沿大致第二方向DR2延伸。
布线12中的每条可以从基底110的边缘EG开始,并且可以延伸直到短路棒10。在用于制造显示面板1000a的工艺期间,布线12可以通过传输来自短路棒10的诸如以接地电压为例的恒定的电压来保护垫PD免受静电的影响。布线12的上端可以在基底110的边缘EG附近电连接到电阻器R3的下端。
对于用于制造显示面板1000a的工艺,在去除布线区域RA之后可以通过电阻器R3防止静电流入到垫PD中。
多个垫PD可以具有或者可以不具有与根据示例性实施例的上述垫PDa等同的特性。
参照图9和图10,作为绝缘层的阻挡层111可以设置在基底110上,并且包括在电阻器R3中的电阻器图案130可以设置在阻挡层111上。电阻器图案130可以与有源层设置在同一层上,在有源层上形成晶体管Ta、Tb、Tc、Td、Te和Tf的沟道区、栅极驱动器400a和400b、连接控制器500或者电路部分600。电阻器图案130可以包括半导体材料,半导体材料包括与有源层的沟道区的载流子浓度相似的载流子浓度或者与有源层的导电区的载流子浓度相似的载流子浓度。
参照图9,可以通过控制电阻器图案130的平面长度和/或宽度来以各种方式控制电阻器R3的电阻。如图9中所示,电阻器图案130可以在平面图中以蜿蜒形式或之字形形式弯曲。可以通过控制电阻器图案130的弯曲程度和弯曲次数来以各种方式控制电阻器R3的电阻。
电阻器图案130的下端可以与基底110的边缘EG交汇。例如,电阻器图案130的下端可以与基底110的边缘EG叠置,并且在基底110的边缘EG处或基底110的边缘EG附近终止。
参照图10,绝缘层140a和140b可以设置在电阻器图案130上。绝缘层140a和140b可以具有使电阻器图案130暴露的开口145。
垫PD可以设置在绝缘层140a和140b上。垫PD可以通过开口145电连接到电阻器图案130。
垫PD可以包括诸如以铜、铝、镁、银、金、铂、钯、镍、钕、铱、钼、钨、钛、铬、钽及其合金为例的金属中的至少一种。
绝缘层160可以设置在垫PD上。绝缘层160可以具有使垫PD的上部暴露的开口165。
可以在用于制造显示装置的工艺中去除在图8和图9中示出的设置在基底110的边缘EG外侧的布线区域RA。因此,可以去除连接到电阻器R3的布线12。然而,在去除布线区域RA之后,电阻器R3连接在垫PD与基底110的边缘EG之间。结果,可以防止从外部输入的静电传输到垫PD。
现在将参照图11和图12来描述根据本发明的示例性实施例的显示装置。
图11示出了包括在根据本发明的示例性实施例的显示装置中的显示面板的边缘部分的放大部分的平面布局图。图12示出图11中所示的显示装置相对于线XIIa-XIIb的剖视图。
参照图11,除了在图11中电阻器R3可以包括电阻器图案130a和130b之外,根据示例性实施例的显示装置可以类似于参照图8至图10描述的根据示例性实施例的显示装置。电阻器图案130a和130b可以以与电阻器图案130同样的方式来与有源层设置在同一层上。
电阻器图案130a可以在平面图中设置在垫PD与基底110的边缘EG之间,并且电阻器图案130b可以包括在平面图中与垫PD叠置的部分。电阻器图案130a电连接到电阻器图案130b。
参照图12,绝缘层140a和140b可以设置在电阻器图案130a和130b上。绝缘层140a和140b可以具有使电阻器图案130b暴露的开口145。
垫PD可以设置在绝缘层140a和140b上。垫PD可以通过开口145电连接到电阻器图案130b。
绝缘层160可以设置在垫PD上。绝缘层160可以具有使垫PD的上部暴露的开口165。
可以通过控制电阻器图案130a和130b的平面长度和/或宽度来以各种方式控制电阻器R3的电阻。如图11中所示,电阻器图案130a和130b可以在平面图中以蜿蜒形式或之字形形式弯曲。可以通过控制电阻器图案130a和130b的弯曲程度和弯曲次数来以各种方式控制电阻器R3的电阻。
可以在用于制造显示装置的工艺期间去除在图11中示出的设置在基底110的边缘EG外侧的布线区域。因此,可以去除连接到电阻器R3的布线12。然而,在去除布线区域之后,电阻器R3连接在垫PD与基底110的边缘EG之间。结果,可以防止从外部提供的静电传输到垫PD。此外,电阻器图案130b可以形成为与垫PD叠置。结果,可以增加控制包括电阻器图案130a和130b的电阻器R3的电阻的能力。
虽然已经参照本发明的示例性实施例具体示出并描述了本发明,但是本领域普通技术人员将理解的是,在不脱离如由权利要求所限定的本发明的精神和范围的情况下,可以在其中做出形式和细节上的各种改变。

Claims (10)

1.一种显示装置,所述显示装置包括:
基底,包括显示区域和设置在所述显示区域周围的***区域;
垫区域,设置在所述基底的边缘附近;以及
多个垫,设置在所述垫区域中并且沿着所述基底的所述边缘布置,
其中,作为所述多个垫之中的最外侧的垫的第一垫的端部连接到电阻器的第一端,
所述第一垫设置在所述电阻器与所述基底的所述边缘之间,并且
所述电阻器的第二端连接到布线。
2.根据权利要求1所述的显示装置,所述显示装置还包括:
电阻器图案,设置在所述基底上;以及
绝缘层,设置在所述电阻器图案上,并且具有使所述电阻器图案暴露的开口,
其中,所述电阻器包括所述电阻器图案,并且
所述第一垫设置在所述绝缘层上并且通过所述开口电连接到所述电阻器图案。
3.根据权利要求2所述的显示装置,其中,
所述电阻器图案包括半导体材料。
4.根据权利要求2所述的显示装置,其中,
所述电阻器图案在平面图中具有多边形形状。
5.根据权利要求1所述的显示装置,所述显示装置还包括:
多条栅极线,设置在所述显示区域中;以及
栅极驱动器,设置在所述***区域中并且电连接到所述多条栅极线,
其中,所述栅极驱动器包括晶体管,并且
所述布线电连接到所述晶体管。
6.根据权利要求1所述的显示装置,所述显示装置还包括:
多条数据线,设置在所述显示区域中;以及
电路部分,设置在所述***区域中并且电连接到所述多条数据线,
其中,所述电路部分包括晶体管,并且
所述布线电连接到所述晶体管的栅极端子。
7.根据权利要求6所述的显示装置,其中,
所述电路部分在平面图中设置在所述垫区域与所述显示区域之间。
8.根据权利要求1所述的显示装置,所述显示装置还包括:
多条数据线,设置在所述显示区域中;以及
连接控制器,设置在所述***区域中并且电连接到所述多条数据线,
其中,所述连接控制器包括晶体管,并且
所述布线电连接到所述晶体管的栅极端子。
9.根据权利要求8所述的显示装置,其中,
所述连接控制器在平面图中设置在所述垫区域与所述显示区域之间。
10.根据权利要求1所述的显示装置,所述显示装置还包括:
电压线,设置在所述***区域中,并且所述电压线传输恒定的电压,
其中,所述多个垫还包括电连接到所述电压线的第二垫。
CN202010993236.5A 2019-10-01 2020-09-21 显示装置 Pending CN112599520A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR10-2019-0121680 2019-10-01
KR1020190121680A KR20210039529A (ko) 2019-10-01 2019-10-01 표시 장치

Publications (1)

Publication Number Publication Date
CN112599520A true CN112599520A (zh) 2021-04-02

Family

ID=75161596

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010993236.5A Pending CN112599520A (zh) 2019-10-01 2020-09-21 显示装置

Country Status (3)

Country Link
US (2) US11195449B2 (zh)
KR (1) KR20210039529A (zh)
CN (1) CN112599520A (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20210039529A (ko) 2019-10-01 2021-04-12 삼성디스플레이 주식회사 표시 장치
WO2022027556A1 (zh) * 2020-08-07 2022-02-10 京东方科技集团股份有限公司 显示基板、显示装置
CN115457912B (zh) * 2021-06-09 2023-07-25 荣耀终端有限公司 显示面板和显示设备

Family Cites Families (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20020088450A (ko) 2001-05-17 2002-11-29 주식회사 현대 디스플레이 테크놀로지 액정표시장치 어레이 기판
JP3794368B2 (ja) * 2002-10-29 2006-07-05 セイコーエプソン株式会社 El表示装置
KR20040085504A (ko) 2003-03-31 2004-10-08 비오이 하이디스 테크놀로지 주식회사 박막 트랜지스터 액정표시장치
KR100539959B1 (ko) 2003-09-08 2005-12-28 주식회사 팬택 이동 통신 단말기에서 엘시디 연결부 관련 피씨비 구조
KR100539960B1 (ko) 2003-09-08 2005-12-28 주식회사 팬택 이동 통신 단말기에서 엘시디 신호 라인 관련 피씨비 구조
KR100649559B1 (ko) 2004-06-29 2006-11-24 삼성에스디아이 주식회사 Esd 방지 장치 및 이를 구비한 유기 전계 발광 표시 장치
KR20060009636A (ko) 2004-07-26 2006-02-01 주식회사 팬택앤큐리텔 Esd에 대한 표시부 제어 기능을 갖는 단말기
KR101140166B1 (ko) 2005-02-28 2012-04-25 엘지디스플레이 주식회사 구동 드라이버와 이를 포함하는 액정표시장치
KR20060125074A (ko) 2005-06-01 2006-12-06 삼성전자주식회사 Esd 개선을 위한 접지 경로가 형성된 액정표시패널어셈블리 및 상기 액정표시패널을 포함하는 액정표시장치
KR20080023466A (ko) * 2006-09-11 2008-03-14 삼성에스디아이 주식회사 평판 표시 장치
KR101332088B1 (ko) 2006-12-07 2013-11-22 엘지디스플레이 주식회사 정전기 차단기 및 이를 구비한 평판표시장치
KR100911962B1 (ko) 2007-10-22 2009-08-13 삼성모바일디스플레이주식회사 유기전계발광 표시 장치
KR100943343B1 (ko) 2008-02-11 2010-02-19 삼성모바일디스플레이주식회사 평판표시장치
KR100903625B1 (ko) 2008-03-25 2009-06-18 삼성모바일디스플레이주식회사 유기발광 표시장치 및 이를 구비한 전자 기기
KR20110024152A (ko) 2009-09-01 2011-03-09 주식회사 동부하이텍 슬루 레이트를 개선시킨 디스플레이 장치
KR101073215B1 (ko) 2010-03-05 2011-10-12 삼성모바일디스플레이주식회사 터치 스크린 패널 일체형 평판표시장치
JP5327256B2 (ja) * 2011-03-30 2013-10-30 ブラザー工業株式会社 入力装置及び画像表示装置
KR102230298B1 (ko) * 2014-02-20 2021-03-22 삼성디스플레이 주식회사 표시 장치 및 그 제조 방법
KR102429388B1 (ko) 2015-12-28 2022-08-03 엘지디스플레이 주식회사 보호회로 및 이를 포함하는 표시장치
KR102590316B1 (ko) * 2016-12-05 2023-10-17 삼성디스플레이 주식회사 표시 장치
KR102356866B1 (ko) 2017-04-10 2022-02-03 삼성디스플레이 주식회사 폴더블 표시 장치 및 이의 제조 방법
KR20200043580A (ko) * 2018-10-17 2020-04-28 삼성디스플레이 주식회사 표시 장치
KR20210039529A (ko) 2019-10-01 2021-04-12 삼성디스플레이 주식회사 표시 장치

Also Published As

Publication number Publication date
US11663954B2 (en) 2023-05-30
US20220093033A1 (en) 2022-03-24
KR20210039529A (ko) 2021-04-12
US11195449B2 (en) 2021-12-07
US20210097928A1 (en) 2021-04-01

Similar Documents

Publication Publication Date Title
US11663954B2 (en) Display device
KR102107383B1 (ko) 디스플레이 장치용 어레이 기판
CN110867139B (zh) 一种阵列基板、显示面板及显示装置
KR102381850B1 (ko) 표시장치
KR101458910B1 (ko) 표시 장치
KR101579853B1 (ko) 정전기 방지 패턴을 가지는 표시 패널
JP2007328346A (ja) 薄膜トランジスタ基板及びこれを含む液晶表示板
KR100800330B1 (ko) 라인 온 글래스형 신호라인 검사를 위한 액정표시패널
US6587176B2 (en) Display device comprises a plurality of first data drive circuits connected to N data lines and second data driving circuit connected to M data lines, wherein M<N
KR20090126052A (ko) 박막 트랜지스터 기판 및 이를 표함하는 표시 장치
JPH0954333A (ja) 表示装置及びこれに使用されるicチップ
US20160300545A1 (en) Display device
EP3654092B1 (en) Display device
JP5053479B2 (ja) マトリクスアレイ基板及びその製造方法
JP2007199492A (ja) 平面表示装置及びその製造方法
EP3021166B1 (en) Display device and method for fabricating the same
CN101276076A (zh) 膜芯片复合体、膜芯片复合体的制造方法及显示装置
CN112436033A (zh) 显示装置和印刷电路板
CN111668257A (zh) 显示装置
JP2007226001A (ja) 電気光学装置
KR100870663B1 (ko) Cog 방식 액정표시패널의 정전기 보호장치
JP2007086110A (ja) 電気光学装置及び電子機器
KR20050006521A (ko) 액정 표시 장치 및 그 검사 방법
US11774822B2 (en) Liquid crystal display device
KR100816335B1 (ko) 박막 트랜지스터 기판 및 이를 이용한 구동 집적회로 부착방법

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination