CN112038381B - 显示面板及显示装置 - Google Patents
显示面板及显示装置 Download PDFInfo
- Publication number
- CN112038381B CN112038381B CN202010947328.XA CN202010947328A CN112038381B CN 112038381 B CN112038381 B CN 112038381B CN 202010947328 A CN202010947328 A CN 202010947328A CN 112038381 B CN112038381 B CN 112038381B
- Authority
- CN
- China
- Prior art keywords
- signal line
- pixel
- display panel
- display
- pixel circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/60—OLEDs integrated with inorganic light-sensitive elements, e.g. with inorganic solar cells or inorganic photodiodes
- H10K59/65—OLEDs integrated with inorganic image sensors
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/121—Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
- H10K59/1213—Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being TFTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/121—Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
- H10K59/1216—Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being capacitors
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/122—Pixel-defining structures or layers, e.g. banks
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/123—Connection of the pixel electrodes to the thin film transistors [TFT]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/131—Interconnections, e.g. wiring lines or terminals
- H10K59/1315—Interconnections, e.g. wiring lines or terminals comprising structures specially adapted for lowering the resistance
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- Geometry (AREA)
- Chemical & Material Sciences (AREA)
- Inorganic Chemistry (AREA)
- Life Sciences & Earth Sciences (AREA)
- Sustainable Development (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
- Electroluminescent Light Sources (AREA)
Abstract
本发明描述了一种显示面板和显示装置。显示面板包括衬底基板、第一显示区和第二显示区,第一像素位于第一显示区,第一像素电路位于第二显示区,第一像素与第一像素电路通过连接信号线电连接,连接信号线包括第一交叠结构,第一交叠结构在衬底基板上的正投影与位于第二显示区的第二像素电路在衬底基板上的正投影至少部分交叠;还包括层叠设置第一金属层、第二金属层、第三金属层和功能层,沿垂直于显示面板所在平面方向上,功能层位于连接信号线和第三金属层之间,功能层包括功能结构,功能结构在衬底基板上的正投影至少部分覆盖第一交叠结构在衬底基板上的正投影,功能结构具有固定电位。本发明实施例可以增大显示面板透光率同时改善显示效果。
Description
技术领域
本发明涉及显示技术领域,特别是涉及一种显示面板、包含该显示面板的显示装置。
背景技术
对于电子产品来说,前置摄像头等光学模组的设置会占据一定显示面板的空间,从而影响屏占比。
为了实现真正的全面屏,研究人员考虑将光学模组等装置设置在显示面板屏下的实现方案。将光学模组比如摄像头设置在显示面板的发光器件的下方,即将光学模组设置在显示区内,光学模组所在的位置能够正常显示,当需要使用光学模组时,光线穿透显示面板到达光学模组最终被光学模组利用。对于屏下光学模组的方案中,通常的设计是减小光学模组所在区域的像素密度,以提升光学模组所在区域的透光率,进而提高光学模组接收的光量。为了保证光学模组的效果,对该区域的透光率要求较高,但是大幅降低该区域的像素密度,则会影响显示面板整体显示效果。
发明内容
有鉴于此,本发明提供一种显示面板、包含该显示面板的显示装置。
本发明提供了一种显示面板,包括:衬底基板;
第一显示区和第二显示区,所述第一显示区包括第一像素,所述第二显示区包括第二像素、第一像素电路和第二像素电路,其中所述第一像素电路与所述第一像素通过连接信号线电连接;沿所述连接信号线的延伸方向,所述第二像素电路位于所述第一显示区和所述第一像素电路之间;所述连接信号线包括第一交叠结构,所述第一交叠结构在所述衬底基板上的正投影与所述第二像素电路在所述衬底基板上的正投影至少部分交叠;
沿垂直于所述衬底基板所在平面方向,所述显示面板包括层叠设置的有源层、第一金属层、第二金属层、第三金属层和功能层,所述功能层位于所述连接信号线与所述第三金属层之间;所述功能层包括功能结构,所述功能结构在所述衬底基板上的正投影至少部分覆盖所述第一交叠结构在所述衬底基板上的正投影;所述功能结构具有固定电位。
本发明还提供了一种包含显示面板的显示装置,包括本发明实施例提供的任何一种显示面板。
本发明实施例提供的显示面板和显示装置,具有如下有益效果:本发明实施例提供的显示面板,将第一显示区中第一像素对应的第一像素电路设置在第二显示区,通过连接信号线将二者电连接,使第一像素电路的驱动信号传输至第一像素,控制第一像素正常显示,保证了第一显示区正常显示,同时避免了第一像素电路在第一显示区中过多的占用空间,可以显著提高第一显示区的透光率。同时,通过在连接信号线和第二像素电路正投影交叠处的功能层中设置具有固定电位的功能结构,可以降低从第二像素电路结构上方经过的连接信号线与第二像素电路结构之间形成耦合电容,抑制耦合电容对第二像素电路的信号串扰,有效改善由于信号耦合造成显示面板出现区域亮暗不均,降低出现显示分屏的风险,实现高画质的全面屏显示。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附.图作一简单地介绍,显而易见地,下面描述中的附图是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1是本发明一种实施例提供的显示面板俯视示意图;
图2是本发明一种实施例提供的显示面板的局部俯视示意图;
图3是本发明实施例图2中B区域的局部放大俯视示意图;
图4是本发明一种实施例提供的又一种显示面板的局部俯视示意图;
图5是本发明实施例图4中C区域的局部放大俯视示意图;
图6是本发明实施例图3中沿A-A’位置的剖面示意图;
图7是本发明一种实施例提供的一种第二像素电路结构示意图;
图8是本发明一种实施例提供的又一种显示面板的结构示意图;
图9是本发明一种实施例图8中沿B-B’位置的剖面示意图;
图10是本发明一种实施例图1中A区域的局部放大俯视示意图;
图11是本发明另一种实施例图1中A区域的局部方法俯视示意图;
图12是本发明一种实施例提供的又一种显示面板的结构示意图;
图13是本发明一种实施例图10中沿C-C’位置的剖面示意图;
图14是本发明一种实施例提供的又一种显示面板的结构示意图;
图15是本发明一种实施例提供的又一种显示面板的结构示意图;
图16是本发明一种实施例提供的又一种显示面板的结构示意图;
图17是本发明一种实施例提供的又一种显示面板的结构示意图;
图18是本发明一种实施例提供的又一种显示面板的局部俯视示意图;
图19是本发明一种实施例图18中沿D-D’和E-E’位置的剖面示意图;
图20是本发明一种实施例图18中沿F-F’位置的剖面示意图;
图21是本发明一种实施例提供的又一种显示面板的局部俯视示意图;
图22是本发明一种实施例提供的显示装置的俯视示意图;
图23是本发明一种实施例图22中Z-Z’位置的剖面示意图。
具体实施方式
为使本发明的实施例的目的、技术方案和优点能够更为清楚易懂,下面将结合本发明实施例中的附图和实施例对本发明中的技术方案进行清楚、完整地描述。显然,所描述的实施例是本发明的一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
需要说明的是,在以下描述中阐述了具体细节以便于充分理解本发明。但是本发明能够以多种不同于在此描述的其它方式来实施,本领域技术人员可以在不违背本发明内涵的情况下做类似推广。因此本发明不受下面公开的具体实施方式的限制。
在本发明实施例中使用的术语是仅仅处于描述特定实施例的目的,而非旨在限制本发明。在本发明实施例和所附权利要求书中所使用的单数形式的“一种”、“所述”和“该”也旨在包括多数形式,除非上下文清楚地表示其他含义。
请参考图1和图2,其中,图1为本发明实施例提供的一种显示面板俯视示意图。如图1所示,显示面板100包括沿第一方向D1排布的第一显示区AA1和第二显示区AA2,图2为本发明一种实施例提供的显示面板局部放大图,第一显示区AA1包括第一像素11,第二显示区包括第二像素12,第一像素电路21和第二像素电路22;第一像素电路21和第一像素11之间通过连接信号线R1电连接,用于将第一像素电路21产生的驱动信号传递至第一像素11,以驱动第一像素11发光显示。沿着第一方向D1,第二像素电路22位于第一显示区AA1和第一像素电路21之间,连接信号线R1的延伸路径经过第二像素电路22上方,与第一像素电路21电连接,即连接信号线R1在衬底基板上的正投影与第二像素电路22在衬底基板上的正投影存在交叠部分。图2仅示出局部示意图,本发明实施例中,第一显示区AA1和第二显示区AA2的形状可以根据具体需求进行设计,可以为圆形、矩形、三角形等任意形状。在显示画面时,第一显示区AA1可以单独用于显示电量图形、消息通知图形、网络状态图形等,还可以与第二显示区AA2共同实现完整地画面显示。本申请不对第一显示区AA1和第二显示区AA2的数量进行限定,在显示面板上,第一显示区AA1和第二显示区AA2的个数可以为一个,也可以为多个,根据具体需求进行设计,例如,当将显示面板100为前置双摄显示面板时,第一显示区AA1的个数可以为两个,第二显示区AA2的个数可以为一个、二个或者更多。本实施例中的“像素电路”为可以驱动像素正常发光的像素电路,指的是驱动对应像素的电路结构的最小重复单元,可以为2T1C电路、7T1C电路、7T2C电路等,其中“7T1C电路”指的是像素电路包括7个薄膜晶体管和1个电容的像素电路。还需要说明的是,图2中相同的填充图案仅仅是为了展示像素电路与像素之间相同的连接状态,不用于对“第一像素电路”和“第二像素电路”进行限制。可选的,参考图4和图5,图4是本发明一种实施例提供的又一种显示面板的局部俯视示意图,图5是图4中C区域的局部放大俯视示意图。第二显示区AA2的数量可以为多个,可以位于第一显示区AA1的左右两侧也可以位于第一显示区AA1的上下两侧,根据实际需求进行设置。即第二像素电路22可以与连接信号线R1电连接,也可以不与连接信号线R1电连接,根据具体显示面板的电路排布确定。
进一步的,参考图3和图6,连接信号线R1包括第一交叠结构RD,第一交叠结构RD在衬底基板10上的正投影与第二像素电路22在衬底基板10上的正投影至少部分交叠。沿着垂直于衬底基板10所在平面的方向上,显示面板100还包括依次绝缘层叠设置的有缘层20、第一金属层30、第二金属层40、第三金属层50和功能层60,为了便于理解各膜层之间的位置关系,请继续参考图6,图6为图3中沿A-A’位置处的剖面示意图,显示面板200还包括有源层20,位于有源层20远离衬底基板10一侧的第一金属层30、位于第一金属层30远离衬底基板10一侧的第二金属层40、位于第二金属层40远离衬底基板10一侧的第三金属层50和位于第三金属层50远离衬底基板10一侧的功能层60。其中,在实际的显示面板中,金属层与金属层之间通常还包括绝缘层,绝缘层隔开金属层之间的信号线,为了便于表达,图6中的剖视图省略了各个金属层与金属层之间的绝缘层的图例。功能层60包括功能结构SL,功能结构SL在衬底基板10上的正投影至少部分覆盖第一交叠结构RD在衬底基板10上的正投影,即,沿着垂直于显示面板所在平面的方向上,功能结构SL位于连接信号线R1与第二像素电路22之间,且功能结构SL至少部分覆盖连接信号线R1与第二像素电路22之间的第一交叠结构RD;且功能结构SL具有固定电位。
可以理解的是,现有的显示面板中常常需要为前置摄像头等光学模组预留一个面积较大的不设置发光像素的避让区,以确保这些光学模组能够接收足够的有效光线从而实现正常工作,避让区的设计会额外增加显示面板非显示区的面积,不利于实现全面屏显示,为了改善避让区占用显示面板空间的问题,已经有人提出了将摄像头等光学模组直接设置在显示面板的显示区下方的想法。但是,以图2提供示意图为例,通常一个可以进行阈值补偿的OLED像素电路包括多个晶体管、多条电路连线和电容结构,走线密集且结构复杂,而显示面板为了实现高画质显示,通常采用高PPI(pixel per inch)设计,像素电路的数量也随之增加,遮光面积增大,因此现有的显示面板设计无法满足光学模组正常工作的透光率需求,若为了提高光学模组设置区的透光率而大面积去除对应的显示区的像素和像素电路,则会导致光学模组设置区在进行画面显示时出现明显的亮暗分区,显示分屏明显,影响显示效果。为了在实现真正的全面屏同时又能保证光学模组的正常运作,本发明实施例对显示面板中的第一显示区进行设计,将驱动第一像素11发光的第一像素电路21置于第二显示区AA2,仅通过连接信号线R1实现第一像素11和第一像素电路11之间的信号传输,从而减小了第一显示区AA1中像素电路21和其他布线结构对光线的遮挡面积,大大提高了第一显示区AA1的透光率,能够确保将光学模组设置在显示面板第一显示区AA1下方时,光学模组工作时能够接收到足够多的有效光学信号,实现其功能,同时还能避免第一显示区的像素个数大幅度减少,保障显示PPI。
可以理解的,OLED像素电路工作时,多个晶体管和电路连接布线以及信号线之间会存在耦合电容,耦合电容的存在会影响像素电路中晶体管之间的连接节点的电压大小,从而导致流向像素的电流值发生变化,最终像素的显示亮度会偏离理论值或者偏离需求亮度,影响显示效果。现有的显示面板为了实现高PPI,已经对显示面板空间利用到了极致,因此,连接信号线R1会从第二像素电路22上方穿过,与下方的第二像素电路22之间产生耦合电容,尤其是当连接信号线R1与驱动晶体管的栅极信号线有交叠时,会影响驱动晶体管的栅极电压,使第二像素电路22输出的电流值偏移变大,第二像素电路22对应的像素实际亮度与理想亮度产生差异。当第二像素数量较多时,还会造成显示分屏,影响目视显示效果。本发明实施例中,通过功能结构SL的设置,使其在衬底基板10上的正投影至少部分覆盖连接信号线R1的第一交叠部RD在衬底基板10上的正投影,且功能结构SL具有固定电位,从而可以起到降低信号走线之间的耦合串扰,提高像素电路的稳定性,从而实现真正的高画质全面屏显示。可以理解的,功能结构SL具有固定电位,即功能结构可以包括金属(如Al、Mo等)、ITO或其他具有导电能力的材料。当功能结构SL具有固定电位时,由于功能结构SL位于第一交叠部RD和第二像素电路22之间,连接信号线R1产生的电场的部分电场线会终止于功能结构SL,即相当于功能结构SL可以截止部分连接信号线R1或者第二像素电路22的信号线产生的电场,从而可以实现抑制连接信号线R1和第二像素电路22的信号线耦合的寄生电容。
可选的,请继续参考图2、图3和图7,第二像素电路22通常包括用于传输恒定电压信号的固定电压信号线,可以为为第二像素电路22提供电源电压信号的第一电源电压信号线PVDD1,也可以为提供初始化信号的初始化信号线vref。可选的,可以将功能结构SL与第一电源电压信号线PVDD1电连接,也可以将功能结构SL与初始化信号线vref电连接,使功能结构SL具有固定的电位,利用显示面板现有的信号走线即可实现,无需额外为了功能结构SL设置单独的固定电压信号线提供固定电压信号,节省面板布线空间,同时节省驱动芯片端口,容易兼容现有的芯片设计。
可选的,请参考图3和图7,图7为一种第二像素电路对应的像素电路结构示意图,第二像素电路22还包括驱动晶体管TD、初始化模块T5和阈值抓取模块T4,第一节点N1位于初始化模块T5和阈值抓取模块T4之间,且第一节点N1通过第一连接走线FN与驱动晶体管TD的栅极电连接,实现信号的导通。第一连接走线FN位于第三金属层50,其材质可以包括铝、钛、钼等。第三金属层50还可以包括晶体管的源漏极,本申请不做限定。初始化模块T5用于在初始化阶段将初始化信号vref传输至第一节点N1,以对第一节点N1进行复位,阈值抓取模块T4用于在数据信号写入阶段,完成对驱动晶体管TD的阈值电压抓取和自补偿。初始化模块T5可以包括由一个或多个晶体管,能够实现其功能即可,或者初始化模块T5也可以由其他具有信号导通/截止功能的结构组成,能够实现将初始化信号传输至驱动晶体管TD的栅极即可,本申请对此亦不做限定。
第二像素电路22还包括用于传输扫描信号的扫描线(第一扫描线S1和第二扫描线S2)、用于传输数据信号data的数据信号线data以及第一电容Cst;可选的,扫描线可以位于第一金属层30,电源线可以位于第三金属层50,第一电容Cst的两个极板可以分别位于第一金属层30和第二金属层40,设置方式视具体情况而定,本实施例对此亦不做限定。驱动晶体管TD产生的驱动电流I是由驱动晶体管TD源极电压和驱动晶体管TD的栅极电压共同决定的,I=K×(VPVDD-Vdata-ΔV)2,其中ΔV为信号线与第一连接走线FN之间耦合的寄生电容大小,在发光阶段,驱动晶体管TD的源极电压为电源电压信号PVDD,栅极与第一节点N1之间通过第一连接走线FN电连接,因此驱动晶体管TD的栅极电位除了自身会受到其他信号线耦合影响外还会受第一连接走线FN的影响,从而影响驱动晶体管TD的驱动电流大小,引起驱动电流值偏移,影响像素发光强度。
可选的,请参考图8,本发明实施例中,沿垂直于衬底基板所在平面的方向上,功能结构SL覆盖第一连接走线FN。
由于功能结构SL具有固定电位,因此,一方面,功能结构SL覆盖第一连接走线FN,能够降低第一连接走线FN与穿过第二像素电路22上方的连接信号线R1之间的耦合电容,从而避免第一连接走线FN的电位发生变化,影响驱动晶体管的栅极电压大小;另一方面,功能结构SL的覆盖第一连接走线FN,还可以截止部分数据信号线data或第一连接走线FN之间产生的电场,减小第二像素电路22自身结构中的信号线和第一连接走线FN之间的耦合电容,从而避免因耦合作用抬高了第一节点N1和驱动晶体管栅极的电位,像素电流降低,影响显示效果。
请参考图9,图9为本发明实施例图8中沿B-B’位置的剖面示意图。功能结构SL与第一电源电压信号线PVDD1电连接,此时功能结构SL具有固定电位PVDD,功能结构SL覆盖第一连接走线FN,且第一连接走线FN与驱动晶体管TD的栅极电连接,因此功能结构SL与第一连接走线FN之间可以形成电容C1。第二像素电路22中的第一电容Cst的作用是为了稳定驱动晶体管栅极的电压,第一电容Cst的第一极板C11位于第一金属层20时,第一电容Cst的第二极板C12可以位于第二金属层30且与第一电源电压线PVDD1电连接,使第二极板C12具有固定电位PVDD。此时,可以增大驱动晶体管TD的栅极电连接的电容量,电容C1和第一电容Cst共同作用,更好的起到稳定栅极节点电压的作用。需要说明的是,本申请中所提到的“电连接”,可以为两个结构/信号线之间通过过孔的方式实现电连接,也可以为直接搭接实现电连接,或者其他可以实现电信号导通或传输的方式,本申请对此不做限定。
可选的,请参考图1和图10,图10为一种实施例图1中A区域的局部放大俯视示意图。显示面板100还包括第三显示区AA3,第三显示区AA3包括阵列排布的多个第三像素13和与第三像素13电连接的第三像素电路23。第三显示区AA3的像素密度大于第一显示区AA1的像素密度,或者在单位面积内,第三像素13在第三显示区AA3的数量大于第一像素11在第一显示区AA1的数量。第三显示区AA3的像素密度大于第二显示区AA2的像素密度,或者在单位面积内,第三像素13在第三显示区AA3的个数大于第二像素12在第二显示区AA2的个数。可以理解的,第三显示区具有最大的像素密度。
请继续参考图7和图10,当功能结构SL与第一电源电压信号线PVDD1电连接,功能结构SL覆盖第一连接走线FN,由于此时功能结构SL与第一连接走线FN之间形成了电容C1,可以与第一电容Cst共同作用,增大了与驱动晶体管TD的栅极电连接的电容的电容量大小,因此,可选的,可以使第二像素电路22在衬底基板10上的正投影面积S1小于第三像素电路23在衬底基板10上的正投影面积S2,能够在保证第二像素电路22性能的前提下,减小第二像素电路22中第一电容Cst的占用空间,节省第二显示区AA2的空间,有利于在第二显示区AA2设置更多的第一像素电路21和第二像素电路22,可以理解的,能够设置更多的第一像素电路21,有利于提高第一显示区AA1中第一像素11的数量,提高第一显示区AA1的像素密度,提高显示效果。
进一步的,当第二显示区AA2有足够的空间放置第一像素电路21时,可以设置第一显示区AA1的像素密度与第三显示区AA3的像素密度之比大于还可以设置第一显示区AA1的像素密度为第三显示区AA3像素密度的可以提高第一显示区AA1的显示效果。如果为了保证第一显示区AA1的透光率而大幅减小第一显示区AA1的像素密度,那么第一显示区AA1的亮度与第三显示区AA3相比会有明显差异。通常为了缓和显示亮度上的差异,会选择增大第一显示区AA1中的第一像素11的发光电流,但是对于OLED显示面板而言,像素的寿命是与其单位密度的电流大小成反比,因此采用增大发光电流提高亮度的方式会显著降低第一显示区AA1的寿命,从而影响整个显示面板的使用寿命。采用本申请实施例的技术方案,提高了空间利用率,可以增加第一显示区AA1的像素密度,既可以提高显示效果同时还可以改善显示面板使用寿命的问题。请参考图11,还可以选择一个第一像素电路21与两个发光颜色相同的第一像素11电连接,同时驱动两个像素发光,在保证第一显示区AA1中的像素能够正常发光时,第二显示区AA2中可以放置更多的第一像素电路21,从而使第一显示区AA1中可以设置更多的第一像素11,进一步提高第一显示区AA1的像素密度,更好的实现全面屏显示。同理,还可以使一个第二像素电路22与两个发光颜色相同的第二像素12电连接,同时驱动两个像素发光,可以节省第二像素电路22的个数,使第二显示区AA2有足够的空间放置下所有的第一像素电路21和第二像素电路22。可以理解的,一个像素电路驱动的像素越多,第一显示区AA1中的像素密度可以提升的越多,本申请对此不作限定。
可选的,当第二显示区中第二像素电路22个数为多个时,例如第二像素电路22的个数为两个,两个功能结构SL之间可以电连接,且分别与各自对应的第二像素电路22中的第一电源电压线PVDD电连接,当第一电源电压线PVDD位于第三金属层时,并联走线,可以降低电源电压线的压降,改善因第一电源电压线PVDD压降引起的显示亮度偏差,提高显示效果。
可选的,请参考图12,第一电源电压线PVDD1位于功能层,即第一电源电压线PVDD1与功能结构SL同层设置。如此,可以减少显示面板100中同一金属层中的走线数量,从而减小第二像素电路22在衬底基板的正投影面积,使空间布线更为紧凑,有利于提高显示面板PPI。
此外,可选的,请继续参考图12和图13,图13为图10中沿C-C’位置的剖面示意图,当功能结构SL具有的固定电位为电源电压信号PVDD,且功能结构SL与第一电源电压线PVDD1同层设置时,可以使二者直接接触,或者,功能结构SL与第一电源电压线PVDD1一体成型,换句话说,即是第一电源电压线PVDD1包括功能结构SL。采用本实施例的设计,相当于增大第一电源电压线PVDD1的线宽,降低第一电源电压线PVDD1的压降,改善因为压降导致的显示亮度偏差。可以理解的,显示面板中的固定电压信号线不仅仅局限于第一电源电压信号线PVDD1,此处仅以功能结构SL连接第一电源电压信号线PVDD1的情况举例进行说明,并非对功能结构SL连接的信号线进行限定。可选的,还可以将功能结构SL与初始化信号线vref电连接,即此时固定电压信号线复用第二像素电路22中的初始化信号线vref,初始化信号线vref同样存在压降的问题,会直接影响到驱动晶体管TD的栅极节点电压的复位情况,进而影响下一帧数据信号写入驱动晶体管TD的效果,采用本申请实施例可以改善初始化信号线vref的压降问题,在此不做赘述。
进一步的,请参考图14,当功能结构SL位于功能层,且与第一电源电压线PVDD1同层设置。数据信号线data位于第三金属层,且第一连接走线FN位于第三金属层,数据信号线data与第一连接走线FN之间绝缘设置。此时由于功能层仅设置了功能结构SL和第一电源电压线PVDD1,因此有足够的布线空间,可以适当增大功能结构的面积,使功能结构SL与第一电源电压线PVDD直接接触,或者此时第一电源电压线PVDD1包括功能结构SL。在垂直于衬底基板10所在平面的方向上,第一电源电压线PVDD1既覆盖第一连接走线FN,同时还覆盖了数据信号线data,在改善连接信号线R1对第二像素电路22产生耦合串扰的基础上,第一电源电压线PVDD1还可以截止部分数据信号线data和第一连接走线FN之间的电场线。采用本实施例的技术方案,既改善了外部走线(连接信号线R1)对第二像素电路22的耦合串扰,同时还可以改善第二像素电路22内部信号线之间的耦合串扰,显著提高显示效果。
进一步的,第二像素电路的数据信号线data位于第三金属层,即数据信号线data和第一电源电压信号线PVDD1不同层。第一电源电压信号线PVDD1在衬底基板10上的正投影与数据信号线data在衬底基板10上正投影至少部分交叠,即沿着垂直于衬底基板10所在平面的方向上,第一电源电压信号线至少部分覆盖数据信号线data。如此设计,可以进一步节省布线空间。
可选的,请参考图15,沿垂直于衬底基板10所在平面的方向上,功能结构SL覆盖第二显示区AA2。当功能结构SL完全覆盖第二显示区AA2时,既可以降低连接信号线R1对第二像素电路22的信号串扰,同时还能减少像素电路内部信号线彼此之间的耦合串扰。
可选的,请参考图16,图16为本发明实施例提供的又一种显示面板的结构示意图。数据信号线data与功能层同层,即,数据信号线data与功能结构SL同层设置,第三金属层50和功能层60之间还包括第一绝缘层(图中未未示出),第一绝缘层可以包括二氧化硅或者等介电常数较小的材料。数据线信号线data与第一连接走线FN位于不同的层,增大了两个信号线之间的空间距离,且二者之间还包括了介电常数较小的第一绝缘层,可大幅度减小数据信号线data和第一连接走线FN耦合的寄生电容,有利于降低信号线之间的相互串扰,避免第一连接走线FN受到干扰而影响第一节点N1和驱动晶体管TD的栅极电压,减小驱动晶体管TD栅极信号受到的干扰,提高显示效果。
可选的,请参照图17,第二像素电路包括第二电源电压线PVDD2,第二电源电压线PVDD2设置在第三金属层,数据信号线data位于功能层,且第二电源电压线PVDD2在衬底基板10上的正投影位于数据信号线data在衬底基板10上的正投影和第一连接走线FN在衬底基板10上的正投影之间。既增加了数据信号线data与第一连接走线FN之间的空间距离,同时数据信号线data或者第一连接走线FN产生的电场线会终止于第二电源电压线PVDD2,可以抑制信号线之间耦合产生的寄生电容。此时连接结构SL可以通过过孔H1与第二电源电压线PVDD2电连接,H1的位置不做限定,能够实现第二电源电压线PVDD2和功能结构SL之间电连接即可。
可选的,请参考图18,图18是本发明一种实施例提供的又一种第一显示区和第二显示区的局部俯视示意图,连接信号线R1包括位于第一显示区AA1的第一子连接信号线R11和位于第二显示区AA2的第二子连接信号线R12,其中,第一子连接信号线R11为透明走线。透明走线的材料可以包括ITO、IZO等,本申请在此不做限定。
进一步的,请参考图19,图19为图18中沿D-D’和E-E’位置的剖面示意图,第一像素11包括第一电极E1,第一电极E1包括第一透明电极E11,第一子连接信号线SL1与第一电极同层。第一电极E1为ITO-Ag-ITO堆叠构成的像素阳极,第一透明电极E11可以与堆叠结构中的任意一层ITO同层设置,可以节省工艺制程和面板厚度,同时实现信号的传递。当然,第一电极E1还可以为由ITO构成的像素阳极,ITO透光率较高,第一电极E1不包括反射电极时,可以进一步提高第一显示区AA1的透光率。第一像素11包括沿垂直于所述衬底基板10方向上设置的第一电极E1、发光层和第二电极E2。通常情况下,如无特殊说明,在OLED显示面板中的像素通常包括阳极、发光层和阴极,各个结构的组成材料视具体情况而定。需要说明的是,为了方便表述各像素和像素电路之间的位置关系和连接关系,图中仅示出了第一像素电路21的部分结构剖面图用以指代像素电路。
可选的,请参考图18和图20,第二像素电路22与第二像素12电连接,为位于第二显示区AA2的第二像素12提供驱动信号。在第一显示区AA1中,第一像素11沿第一方向D1和第二方向D2交错排布,在第二显示区AA2中,沿第一方向D1,第一像素电路21和第二像素电路22依次交替排布,沿第二方向D2,第一像素电路和第二像素电路22依次交替排布,第二像素12沿着第一方向D1和第二方向D2交错排布,其中,第一方向D1和第二方向D2交叉。可选的,第二显示区AA2可以包括多个呈多行多列阵列排布的第二像素电路22,其中第一方向D1可以为阵列排布的行方向,第二方向D2可以为阵列排布的列方向。需要说明的是,为了方便表述各像素和像素电路之间的位置关系和连接关系,图20仅示出了第一像素电路21和第二像素电路22的部分结构剖面图用以指代像素电路。
可选的,请参考图21,第一像素11还可以包括第一发光颜色子像素、第二发光颜色子像素和第三发光颜色子像素,第一像素电路21还可以包括与第一颜色子像素电连接的第一子像素电路、与第二颜色子像素电连接的第而子像素电路和与第三颜色子像素电连接的第三子像素电路。第一发光颜色子像素、第二发光颜色子像素和第三发光颜色子像素可以分别为红色、绿色和蓝色中的一种,也可以为其他三种可以组合发白光的颜色,视具体情况进行选择,本申请对此不作限定。
可选的,请参考图21,第一像素11包括第一像素电极P1,第一像素电极P1在衬底基板10上的正投影形状为圆形,第一像素电极P1可以为第一像素11的阳极或者阴极,本申请对此不作限定。在现有技术中,当光线经过第一显示区AA1中的信号线之间的缝隙以及当第一像素11边缘为直线边时,容易出现衍射和衍射叠加的现象,将会影响第一显示区AA1下方的光学器件的成像效果。在本发明可选的实施例中,将第一像素电极P1设计为圆形,即第一像素电极P1具有弧形的轮廓(弧形边),破坏光线经过直线边缘产生的衍射现象。需要说明的是,本申请实施例所指的圆形为圆形或者近似圆形的形状,在实际工艺生产过程中,由于工艺误差等因素的影响,可能无法得到绝对圆的形状,而形成近似圆形的椭圆等形状。图21中的第一像素电极P1采用不同的图形填充,是为了体现不同的第一像素电极P1对应不同发光颜色的第一子像素11,并非对第一像素电极P1进行其他限定。
可选的,请继续参照图21,连接信号线R1包括第三子连接信号线R13和第四子连接信号线R14,第三子连接信号线R13位于第一显示区AA1,第四子连接信号线位于第二显示区AA2,其中第三子连接信号线R13包括弧形线。将第三子连接信号线R13设计为弧线,避免第一显示区AA1出现直线边,可以降低外界环境光经过第一显示区AA1后发生衍射的程度,从而减弱衍射现象对摄像头等光学器件造成的影响,提升光学器件工作效果。
基于同一发明构思,本申请还提供一种显示装置,图22所示为本申请实施例所提供的显示装置的一种示意图,请参见图22,该显示装置200包括本申请上述任一实施例所提供的显示面板100和光学器件CC;其中,请参见图23,沿着垂直于衬底基板10所在平面的方向上,第一显示区AA1覆盖光学器件CC。本申请实施例所提供的显示装置200的实施例可参见上述显示面板100的实施例,重复之处不再赘述。本申请所提供的显示装置200可以为:手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有现实功能的产品或部件。光学器件CC可以为摄像头、指纹识别模组等感光器件。需要说明的是,本发明提供的上述显示面板的实施例,在不冲突的情况下,其技术特征可以自由组合,本发明不再穷举。
以上内容是结合具体的优选实施方式对本发明所作的进一步详细说明,不能认定本发明的具体实施只局限于这些说明。对于本发明所属技术领域的普通技术人员来说,在不脱离本发明构思的前提下,还可以做出若干简单推演或替换,都应当视为属于本发明的保护范围。
Claims (16)
1.一种显示面板,其特征在于,所述显示面板包括:
衬底基板;
沿第一方向排布的第一显示区和第二显示区,所述第一显示区包括第一像素,所述第二显示区包括第二像素、第一像素电路和第二像素电路,其中所述第一像素电路与所述第一像素通过连接信号线电连接;沿所述第一方向,所述第二像素电路位于所述第一显示区和所述第一像素电路之间;所述连接信号线包括第一交叠结构,所述第一交叠结构在所述衬底基板上的正投影与所述第二像素电路在所述衬底基板上的正投影至少部分交叠;
沿垂直于所述衬底基板所在平面方向,所述显示面板包括层叠设置的有源层、第一金属层、第二金属层、第三金属层和功能层,所述功能层位于所述连接信号线与所述第三金属层之间;所述功能层包括功能结构,所述功能结构在所述衬底基板上的正投影至少部分覆盖所述第一交叠结构在所述衬底基板上的正投影;所述功能结构具有固定电位。
2.如权利要求1所述的显示面板,其特征在于,所述第二像素电路包括用于传输恒定电压信号的固定电压信号线,所述功能结构与所述固定电压信号线电连接。
3.如权利要求1所述的显示面板,其特征在于,所述第二像素电路包括驱动晶体管、初始化模块、阈值抓取模块和第一节点,所述第一节点位于所述初始化模块和所述阈值抓取模块之间,且所述第一节点通过第一连接走线与所述驱动晶体管的栅极电连接;所述第一连接走线位于所述第三金属层;
沿垂直于所述衬底基板所在平面的方向上,所述功能结构覆盖所述第一连接走线。
4.如权利要求3所述的显示面板,其特征在于,所述第二像素电路还包括第一电源电压信号线和第一电容结构;所述功能结构与所述第一电源电压信号线电连接;所述第一电容结构的第一电极板位于所述第一金属层,所述电容结构的第二电极板位于所述第二金属层,所述第二电极板与所述第一电源电压信号线电连接。
5.如权利要求4所述的显示面板,其特征在于,所述第一电源电压信号线位于所述功能层。
6.如权利要求5所述的显示面板,其特征在于,所述第二像素电路还包括数据信号线,所述数据信号线位于所述第三金属层,且所述第一电源电压信号线在所述衬底基板的正投影与所述数据信号线在所述衬底基板的正投影至少部分交叠。
7.如权利要求4所述的显示面板,其特征在于,还包括第三显示区,所述第三显示区包括阵列排布的多个第三像素和与第三像素电连接的第三像素电路,所述第三显示区的像素密度大于所述第一显示区的像素密度,且所述第三显示区的像素密度大于所述第二显示区的像素密度。
9.如权利要求3所述的显示面板,其特征在于,沿垂直于所述衬底基板所在平面的方向上,所述功能结构覆盖所述第二显示区。
10.如权利要求3所述的显示面板,其特征在于,所述第二像素电路还包括数据信号线,所述数据信号线位于所述功能层;
所述第二像素电路还包括第二电源电压线,所述第二电源电压线位于所述第三金属层,所述第二电源电压线在所述衬底基板的正投影位于所述数据信号线在所述衬底基板的正投影和所述第一连接走线在所述衬底基板的正投影之间。
11.如权利要求1所述的显示面板,其特征在于,所述连接信号线包括位于所述第一显示的第一子连接信号线和位于所述第二显示区的第二子连接信号线,其中,所述第一子连接信号线为透明走线。
12.如权利要求11所述的显示面板,其特征在于,所述第一像素包括第一电极,所述第一电极包括第一透明电极,所述第一子连接信号线与所述第一透明电极同层。
13.如权利要求1所述的显示面板,其特征在于,所述第二像素电路与所述第二像素电连接;在所述第一显示区,所述第一像素沿所述第一方向和第二方向交错排布;在所述第二显示区,沿所述第一方向,所述第一像素电路和所述第二像素电路依次交替排布,沿所述第二方向,所述第一像素电路和所述第二像素电路依次交替排布且所述第二像素沿所述第一方向和所述第二方向交错排布;所述第二方向与所述第一方向交叉。
14.如权利要求1所述的显示面板,其特征在于,所述第一像素包括第一像素电极,所述第一像素电极在所述衬底基板的正投影形状为圆形。
15.如权利要求1所述的显示面板,其特征在于,所述连接信号线包括第三子连接信号线和第四子连接信号线,所述第三子连接信号线位于所述第一显示区,所述第四子连接信号线位于所述第二显示区,其中,第三子连接信号线包括弧形线。
16.一种显示装置,其特征在于,所述显示装置包括如权利要求1-15任一所述的显示面板,所述显示装置还包括光学器件,沿垂直于所述衬底基板所在平面的方向上,所述第一显示区覆盖所述光学器件。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010947328.XA CN112038381B (zh) | 2020-09-10 | 2020-09-10 | 显示面板及显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010947328.XA CN112038381B (zh) | 2020-09-10 | 2020-09-10 | 显示面板及显示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN112038381A CN112038381A (zh) | 2020-12-04 |
CN112038381B true CN112038381B (zh) | 2022-09-20 |
Family
ID=73584748
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202010947328.XA Active CN112038381B (zh) | 2020-09-10 | 2020-09-10 | 显示面板及显示装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN112038381B (zh) |
Families Citing this family (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN112271205A (zh) | 2020-11-06 | 2021-01-26 | 武汉华星光电半导体显示技术有限公司 | 显示装置及电子设备 |
US11723249B2 (en) | 2020-12-25 | 2023-08-08 | Chengdu Boe Optoelectronics Technology Co., Ltd. | Array substrate and display apparatus |
CN114863860A (zh) * | 2021-01-29 | 2022-08-05 | 武汉天马微电子有限公司 | 一种显示面板及显示装置 |
US11837142B2 (en) | 2021-02-04 | 2023-12-05 | Boe Technology Group Co., Ltd. | Array substrate and display device |
CN113223409B (zh) * | 2021-02-24 | 2022-07-12 | 合肥维信诺科技有限公司 | 阵列基板、显示面板及显示装置 |
CN113161404B (zh) * | 2021-04-23 | 2023-04-18 | 武汉天马微电子有限公司 | 一种显示面板和显示装置 |
CN116193913A (zh) * | 2021-06-30 | 2023-05-30 | 武汉天马微电子有限公司 | 一种显示面板和显示装置 |
CN113809098B (zh) * | 2021-08-24 | 2024-04-09 | 武汉天马微电子有限公司 | 显示基板、显示面板和显示装置 |
CN113889488A (zh) * | 2021-09-18 | 2022-01-04 | 厦门天马显示科技有限公司 | 显示面板及显示装置 |
CN113809141B (zh) * | 2021-10-22 | 2024-03-19 | 合肥维信诺科技有限公司 | 显示面板及显示装置 |
WO2023070537A1 (zh) * | 2021-10-29 | 2023-05-04 | 京东方科技集团股份有限公司 | 显示基板、显示面板和显示装置 |
WO2023137766A1 (zh) * | 2022-01-24 | 2023-07-27 | 京东方科技集团股份有限公司 | 显示面板、显示模组及显示装置 |
CN117016053A (zh) * | 2022-03-01 | 2023-11-07 | 京东方科技集团股份有限公司 | 显示面板及其制备方法、显示装置 |
CN115148775A (zh) * | 2022-06-30 | 2022-10-04 | 厦门天马显示科技有限公司 | 一种显示面板及显示装置 |
CN115938284A (zh) * | 2022-11-11 | 2023-04-07 | 武汉天马微电子有限公司 | 一种显示面板及显示装置 |
Citations (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106910765A (zh) * | 2017-05-04 | 2017-06-30 | 京东方科技集团股份有限公司 | 一种电致发光显示面板、其制作方法及显示装置 |
CN106932979A (zh) * | 2015-12-31 | 2017-07-07 | 乐金显示有限公司 | 阵列基板和包括其的显示装置 |
CN109524445A (zh) * | 2018-12-20 | 2019-03-26 | 武汉天马微电子有限公司 | 一种显示面板及显示装置 |
CN110046611A (zh) * | 2019-04-29 | 2019-07-23 | 上海天马微电子有限公司 | 一种显示面板和显示装置 |
CN110061044A (zh) * | 2019-04-30 | 2019-07-26 | 上海天马有机发光显示技术有限公司 | 有机发光显示面板和显示装置 |
CN110580872A (zh) * | 2019-09-29 | 2019-12-17 | 武汉天马微电子有限公司 | 一种显示面板和显示装置 |
CN110767694A (zh) * | 2018-12-28 | 2020-02-07 | 云谷(固安)科技有限公司 | 阵列基板、显示面板及显示装置 |
CN110767729A (zh) * | 2019-10-31 | 2020-02-07 | Oppo广东移动通信有限公司 | 显示装置及电子设备 |
CN111028692A (zh) * | 2019-12-26 | 2020-04-17 | 武汉天马微电子有限公司 | 一种显示面板和显示装置 |
CN210429261U (zh) * | 2019-09-12 | 2020-04-28 | 昆山国显光电有限公司 | 显示面板及显示装置 |
-
2020
- 2020-09-10 CN CN202010947328.XA patent/CN112038381B/zh active Active
Patent Citations (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106932979A (zh) * | 2015-12-31 | 2017-07-07 | 乐金显示有限公司 | 阵列基板和包括其的显示装置 |
CN106910765A (zh) * | 2017-05-04 | 2017-06-30 | 京东方科技集团股份有限公司 | 一种电致发光显示面板、其制作方法及显示装置 |
CN109524445A (zh) * | 2018-12-20 | 2019-03-26 | 武汉天马微电子有限公司 | 一种显示面板及显示装置 |
CN110767694A (zh) * | 2018-12-28 | 2020-02-07 | 云谷(固安)科技有限公司 | 阵列基板、显示面板及显示装置 |
CN110046611A (zh) * | 2019-04-29 | 2019-07-23 | 上海天马微电子有限公司 | 一种显示面板和显示装置 |
CN110061044A (zh) * | 2019-04-30 | 2019-07-26 | 上海天马有机发光显示技术有限公司 | 有机发光显示面板和显示装置 |
CN210429261U (zh) * | 2019-09-12 | 2020-04-28 | 昆山国显光电有限公司 | 显示面板及显示装置 |
CN110580872A (zh) * | 2019-09-29 | 2019-12-17 | 武汉天马微电子有限公司 | 一种显示面板和显示装置 |
CN110767729A (zh) * | 2019-10-31 | 2020-02-07 | Oppo广东移动通信有限公司 | 显示装置及电子设备 |
CN111028692A (zh) * | 2019-12-26 | 2020-04-17 | 武汉天马微电子有限公司 | 一种显示面板和显示装置 |
Also Published As
Publication number | Publication date |
---|---|
CN112038381A (zh) | 2020-12-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN112038381B (zh) | 显示面板及显示装置 | |
US11322567B2 (en) | Display panel, manufacture method thereof and display apparatus | |
US11737325B2 (en) | Display panel comprising a data line including electrically-connected sub-data lines and display device having the same | |
JP7329685B2 (ja) | 表示パネル | |
CN111341936B (zh) | 一种显示面板及显示装置 | |
US20210408152A1 (en) | Display panel and display apparatus | |
WO2021036285A1 (zh) | 显示面板及显示装置 | |
US11882743B2 (en) | Display panel and display apparatus | |
KR20210138780A (ko) | 표시 패널 및 표시 장치 | |
CN114762125B (zh) | 显示基板及显示装置 | |
EP4366489A2 (en) | Display substrate and display device | |
US20220093702A1 (en) | Display devices and display panels | |
CN113675247B (zh) | 显示面板、显示面板的制造方法和显示装置 | |
EP4047589A1 (en) | Array substrate and display panel | |
EP3996074A1 (en) | Display panel and manufacturing method therefor, and display device | |
US20240074257A1 (en) | Display panel and electronic device | |
CN114267283A (zh) | 一种显示面板及显示装置 | |
US20240194144A1 (en) | Display panel and display apparatus | |
WO2023150902A1 (zh) | 显示面板及显示装置 | |
US11984079B2 (en) | Display panel and display device | |
US20240078936A1 (en) | Display panel and display device | |
CN110969934B (zh) | 阵列基板及显示面板 | |
US20240237433A1 (en) | Display panel and display device | |
CN116918490A (zh) | 显示基板和显示装置 | |
CN116528614A (zh) | 拼接显示面板和拼接显示设备 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |