CN111785212A - 一种像素电路、其驱动方法及显示装置 - Google Patents
一种像素电路、其驱动方法及显示装置 Download PDFInfo
- Publication number
- CN111785212A CN111785212A CN202010776408.3A CN202010776408A CN111785212A CN 111785212 A CN111785212 A CN 111785212A CN 202010776408 A CN202010776408 A CN 202010776408A CN 111785212 A CN111785212 A CN 111785212A
- Authority
- CN
- China
- Prior art keywords
- data signal
- coupled
- signal terminal
- terminal
- gate
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3233—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Control Of El Displays (AREA)
Abstract
本发明提供了一种像素电路、其驱动方法及显示装置,所述像素电路的驱动方法包括:获取待显示图像;确定所述待显示图像在每个子像素点位置的灰阶;根据灰阶与第一数据信号和第二数据信号间的对应关系,确定输入至对应子像素点位置的所述第一数据信号端的所述第一数据信号,以及输入至所述第二数据信号端的所述第二数据信号;在所述第一数据信号和所述第二数据信号的控制下,显示所述待显示图像。用于在兼顾灰阶深度的同时,降低电流驱动型显示屏的驱动芯片的复杂度。
Description
技术领域
本发明涉及显示技术领域,特别涉及一种像素电路、其驱动方法及显示装置。
背景技术
现有针对电流驱动型显示屏,比如,有机发光二极管((Organic Light EmittingDiode,OLED)显示屏,发光二极管(Light Emitting Diode,LED)显示屏,如果要实现更大的灰阶深度,以此来显示更为复杂的画面,需要数据驱动芯片(Data IC)输出更多不同灰阶(level)的资料电压。对Data IC而言,输出的资料电压的灰阶越多,相邻灰阶之间的压差越小,其集成电路越复杂,成本越高。此外,Data IC输出资料电压的可调控范围较为有限,在该有限范围内细分出更多的资料电压也较为困难。
可见,现有对电流驱动型显示屏的驱动方式存在驱动效率低的技术问题。
发明内容
本发明提供了一种像素电路、其驱动方法及显示装置,用于在兼顾灰阶深度的同时,降低电流驱动型显示屏的驱动芯片的复杂度。
第一方面,本发明实施例提供了一种像素电路,包括:
第一开关晶体管、第二开关晶体管、第一电容、第二电容、驱动晶体管和发光器件;
其中,所述驱动晶体管为双栅型晶体管,所述第一开关晶体管的栅极与第一扫描信号端耦接,所述第一开关晶体管的第一极与第一数据信号端耦接,所述第一开关晶体管的第二极与所述驱动晶体管的第一栅极耦接;
所述第二开关晶体管的栅极与第二扫描信号端耦接,所述第二开关晶体管的第一极与第二数据信号端耦接,所述第二开关晶体管的第二极与所述驱动晶体管的第二栅极耦接;
所述第一电容的第一端与所述驱动晶体管的第一栅极耦接,所述第一电容的第二端与第一恒定电压端或所述驱动晶体管的第一极耦接;
所述第二电容的第一端与所述驱动晶体管的第二栅极耦接,所述第二电容的第二端与第二恒定电压端或所述驱动晶体管的第一极耦接;
所述驱动晶体管的第二极与第一电源端耦接,所述驱动晶体管的第一极与所述发光器件的阳极耦接;
所述发光器件的阴极与第二电源端耦接。
在一种可能的实现方式中,所述第一扫描信号端和所述第二扫描信号端与同一级栅极驱动电路耦接,且所述第一数据信号端和所述第二数据信号端分别与不同的数据线耦接。
在一种可能的实现方式中,所述第一数据信号端和所述第二数据信号端与同一条数据线耦接,且所述第一扫描信号端和所述第二扫描信号端分别与不同级的栅极驱动电路耦接。
在一种可能的实现方式中,所述像素电路还包括与所述第一数据信号端耦接的第一补偿电路,所述第一补偿电路用于对加载至所述第一数据信号端的第一数据信号进行阈值补偿。
在一种可能的实现方式中,所述像素电路还包括与所述第二数据信号端耦接的第二补偿电路,所述第二补偿电路用于对加载至所述第二数据信号端的第二数据信号进行阈值补偿。
第二方面,本发明实施例一种显示装置,包括:
多个子像素;其中,各所述子像素包括如上面所述的像素电路。
第三方面,本发明实施例提供了一种如上面所述的像素电路的驱动方法,包括:
获取待显示图像;
确定所述待显示图像在每个子像素点位置的灰阶;
根据灰阶与第一数据信号和第二数据信号间的对应关系,确定输入至对应子像素点位置的所述第一数据信号端的所述第一数据信号,以及输入至所述第二数据信号端的所述第二数据信号;
在所述第一数据信号和所述第二数据信号的控制下,显示所述待显示图像。
在一种可能的实现方式中,所述在所述第一数据信号和所述第二数据信号的控制下,显示所述待显示图像,包括:
在所述第一数据信号和所述第二数据信号的作用下,控制对应子像素点的发光器件以大于预设阈值的亮度发光;
在所述发光器件以大于所述预设阈值的亮度发光的同时,显示所述待显示图像。
在一种可能的实现方式中,所述在所述第一数据信号和所述第二数据信号的控制下,显示所述待显示图像,包括:
在所述第一数据信号和所述第二数据信号的控制下,确定对应子像素点的所述发光器件的亮度;
在所述发光器件以所述亮度发光的同时,显示所述待显示图像。
在一种可能的实现方式中,在所述根据灰阶与第一数据信号和第二数据信号间的对应关系,确定输入至对应子像素点位置的所述第一数据信号端的所述第一数据信号,以及输入至所述第二数据信号端的所述第二数据信号之后,所述方法还包括:
获取对所述第一数据信号进行阈值补偿的第一阈值补偿电压,以及对所述第二数据信号进行阈值补偿的第二阈值补偿电压;
将所述第一阈值补偿电压和所述第一数据信号输入至所述第一数据信号端,并将所述第二阈值补偿电压和所述第二数据信号输入至所述第二数据信号端。本发明的有益效果如下:
本发明实施例提供了一种像素电路、其驱动方法及显示装置,该像素电路包括第一开关晶体管、第二开关晶体管、第一电容、第二电容、驱动晶体管和发光器件,其中,驱动晶体管为双栅型晶体管,通过上述器件间的相互配合,可以对输入至第一数据信号端和第二数据信号端的信号分别进行调节,进而实现对驱动晶体管的灰阶电压的调整,相较于现有单一数据信号端的调节来说,调节方式更加多样,可以在兼顾灰阶深度的同时,降低数据驱动芯片的复杂度。
附图说明
图1为相关技术中2T1C OLED像素电路的其中一种结构示意图;
图2为图1对应的像素电路在不同驱动电压Vgs下的Id-Vd曲线示意图;
图3为本发明实施例提供的一种像素电路的结构示意图;
图4为本发明实施例提供的一种像素电路的结构示意图;
图5为图4中各晶体管为N型管时对应的其中一种驱动时序图;
图6为本发明实施例提供的一种像素电路的结构示意图;
图7为图6中各晶体管为N型管时对应的其中一种驱动时序图;
图8为本发明实施例提供的一种像素电路包括第一补偿电路的其中一种结构示意图;
图9为本发明实施例提供的一种像素电路包括第二补偿电路的其中一种结构示意图;
图10为本发明实施例提供的一种像素电路包括第一补偿电路和第二补偿电路的其中一种结构示意图;
图11为本发明实施例提供的一种像素电路的其中一种结构示意图;
图12为本发明实施例提供的一种包括图11所示的像素电路的显示面板的其中一种结构示意图;
图13为图11所对应的一种驱动时序图;
图14为本发明实施例提供的一种显示装置的其中一种结构示意图;
图15为本发明实施例提供的一种像素电路的驱动方法的方法流程图;
图16为本发明实施例提供的一种像素电路的驱动方法中步骤S104的方法流程图;
图17为本发明实施例提供的一种像素电路的驱动方法中步骤S104方法流程图;
图18为本发明实施例提供的一种像素电路的驱动方法中步骤S103的方法流程图。
具体实施方式
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例的附图,对本发明实施例的技术方案进行清楚、完整地描述。显然,所描述的实施例是本发明的一部分实施例,而不是全部的实施例。并且在不冲突的情况下,本发明中的实施例及实施例中的特征可以相互组合。基于所描述的本发明的实施例,本领域普通技术人员在无需创造性劳动的前提下所获得的所有其他实施例,都属于本发明保护的范围。
除非另外定义,本发明使用的技术术语或者科学术语应当为本发明所属领域内具有一般技能的人士所理解的通常意义。本发明中使用的“包括”或者“包含”等类似的词语意指出现该词前面的元件或者物件涵盖出现在该词后面列举的元件或者物件及其等同,而不排除其他元件或者物件。
需要注意的是,附图中各图形的尺寸和形状不反映真实比例,目的只是示意说明本发明内容。并且自始至终相同或类似的标号表示相同或类似的元件或具有相同或类似功能的元件。
在现有技术中,对于电流驱动型显示屏,为了保证其显示品质,需要实现对不同位置的子像素的灰阶进行调整。比如,如图1所示的2T1C OLED像素电路,图2所示为图1对应像素电路的驱动晶体管(DTFT)在不同驱动电压Vgs下的Id-Vd曲线示意图。具体来讲,在驱动晶体管(DTFT)工作在饱和区时,通过向数据信号端写入不同的资料电压,进而控制驱动晶体管(DTFT)驱动电流Ids的大小,最终实现对OLED发光亮度的控制。为了实现更大的灰阶深度,比如,灰阶深度为8bit,对应的灰阶范围为0~255,灰阶深度为12bit,对应的灰阶范围为0~4095,相应地,需要Data IC输出更多不同灰阶的资料电压,对于Data IC而言,输出的资料电压的灰阶越多,相邻灰阶之间的压差越小,其集成电路越复杂,成本越高。比如,在V255-V0=3V时,相邻灰阶之间的压差为3V/255=11.76mV,在V255-V0=2V时,相邻灰阶之间的压差为2V/255=7.84mV。比如,1灰阶对应的资料电压是1V,2灰阶对应的资料电压是1.1V,3灰阶对应的资料电压是1.2V。比如,在Data IC规格里,电压可调范围为2V-5V,还有一个步长,比如,步长是0.2mV。对于现有单一数据信号端的控制来说,满足2+0.2mV×N的电压都可以得到。也就是说,仅单一数据信号端输出资料电压的可调控范围较为有限,在该有限的范围内细分出更多的资料电压也较为困难。比如,在0~255灰阶范围内细分出512份资料电压,相较于在0~255灰阶范围内细分出256份资料电压来说,细分程度更精细,Data IC的集成电路越复杂,成本越高。
此外,在现有技术中,由于Data IC输出的电压往往为不连续的,相邻灰阶之间的电压有个差值,部分灰阶使用单一数据信号端的控制无法得到相应的Ids,比如,通过单一数据信号端的控制,输出电压为A,对应的Ids为I+c,灰阶为a,通过单一数据信号端的控制,输出电压为大于A的B,对应的Ids为I+3c,灰阶为a+2,对单一数据信号端的整个控制过程是无法得到为I+2c的Ids。也就是说,在现有技术中,对于较为细化的灰阶,仅使用单一数据信号端的控制是无法得到所需的Ids,从而影响显示装置的显示效果。
鉴于此,本发明实施例提供了一种像素电路、其驱动方法及显示装置,用于兼顾灰阶深度的同时,降低电流驱动型显示屏的驱动芯片的复杂度。
如图3所示为本发明实施例提供的一种像素电路的结构示意图,具体来讲,该像素电路包括:
第一开关晶体管T1、第二开关晶体管T2、第一电容C1、第二电容C2、驱动晶体管DTFT和发光器件L;
其中,驱动晶体管DTFT为双栅型晶体管,第一开关晶体管T1的栅极与第一扫描信号端Scan1耦接,第一开关晶体管T1的第一极与第一数据信号端Data1耦接,第一开关晶体管T1的第二极与驱动晶体管DTFT的第一栅极耦接;在具体实施过程中,第一扫描信号端Scan1可以与栅极驱动电路GOA电连接,还可以与栅极驱动芯片Gate IC电连接,在此不做限定。此外,在具体实施过程中,驱动晶体管DTFT的第一栅极可以是顶栅,还可以是底栅。
第二开关晶体管T2的栅极与第二扫描信号端Scan2耦接,第二开关晶体管T2的第一极与第二数据信号端Data2耦接,第二开关晶体管T2的第二极与驱动晶体管DTFT的第二栅极耦接;在具体实施过程中,第二扫描信号端Scan2可以与栅极驱动电路GOA耦接,还可以与栅极驱动芯片Gate IC耦接。此外,在具体实施过程中,驱动晶体管DTFT的第二栅极可以是顶栅,还可以是底栅。在具体应用中,在第一栅极为顶栅时,第二栅极为底栅;在第一栅极为底栅时,第二栅极为顶栅。在具体实施过程中,可以根据实际应用的需要来设置第一栅极和第二栅极,在此不做限定。
第一电容C1的第一端与驱动晶体管DTFT的第一栅极耦接,第一电容C1的第二端与第一恒定电压端V1或驱动晶体管DTFT第一极耦接;在具体实施过程中,第一恒定电压端V1的电压可以为一恒定电位的电压,第一数据信号端Data1可以通过第一电容C1向驱动晶体管DTFT的第一栅极输入数据信号。
第二电容C2的第一端与驱动晶体管DTFT的第二栅极耦接,第二电容C2的第二端与第二恒定电压端V2或驱动晶体管DTFT的第一极耦接;在具体实施过程中,第二恒定电压端V2的电压可以为一恒定电位的电压,第二数据信号端Data2可以通过第二电容C2向驱动晶体管DTFT的第二栅极输入数据信号。
驱动晶体管DTFT的第二极与第一电源端VDD耦接,驱动晶体管DTFT的第一极与发光器件L的阳极耦接;
发光器件L的阴极与第二电源端VSS耦接。
在本发明实施例中,第一开关晶体管T1、第二开关晶体管T2和驱动晶体管DTFT可以是均为N型晶体管,还可以是均为P型晶体管。在具体实施过程中,在为N型晶体管时,在高电位作用下导通,在低电位作用下截止。在具体实施过程中,在第一开关晶体管T1、第二开关晶体管T2和驱动晶体管DTFT均为N型晶体管时,第一电源端VDD的电压可以为高电位电压,第二电源端VSS的电压可以为低电平电压,第二电源端VSS还可以接地。
在本发明实施例中,第一开关晶体管T1、第二开关晶体管T2和驱动晶体管DTFT可以是薄膜晶体管(Thin Film Transistor,TFT),也可以是金属氧化物半导体场效应管(Metal Oxide Semiconductor Field-Effect Transistor,MOSFET),在此不作限定。
在本发明实施例中,发光器件L可以为OLED,还可以为LED,在具体实施过程中,发光器件L在驱动晶体管DTFT处于饱和状态时的电流Ids的作用下实现发光。具体地,在加载在发光器件L两端的电压大于或者等于阈值电压时,发光器件L在驱动晶体管DTFT处于饱和状态时的电流Ids的作用下实现发光。
在本发明实施例中,第一开关晶体管T1的第一极和第二极可以根据开关晶体管的类型及信号端的信号的不同,其功能可以互换,比如,可以是第一极为源极,相应地第二极为漏极,可以是第一极为漏极,第二极为源极,在此不做限定。
在本发明实施例中,驱动晶体管DTFT的第一极和第二极也可以根据其类型及信号端的信号的不同,其功能可以互换,比如,可以是第一极为源极,相应地第二极为漏极,可以是第一极为漏极,第二极为源极,在此不做限定。
在本发明实施例中,由于驱动晶体管DTFT为双栅型晶体管,可以分别向第一数据信号端Data1输入第一数据信号,向第二数据信号端Data2输入第二数据信号,以此实现通过对驱动晶体管DTFT第一栅极和第二栅极的灰阶电压的调控。比如,在显示待显示图像,需200份灰阶,可以是对第一数据信号端Data1的控制实现100份灰阶的粗分,同时对第二数据信号端Data2的控制实现2份灰阶的细分,还可以是对第一数据信号端Data1的控制实现50份灰阶的粗分,对第二数据信号端Data2的控制实现4份灰阶的细分。相较于现有单一数据信号端需要200份灰阶的细分来说,调节方式更加多样,可以在兼顾灰阶深度的同时,降低数据驱动芯片的复杂度。
在本发明实施例中,由于驱动晶体管DTFT为双栅型晶体管,通过对第一数据信号端Data1输入第一数据信号来实现对M份资料电压的控制,通过对第二数据信号端Data2输入第二数据信号来实现对N份资料电压的控制,从而通过M×N份资料电压,实现对Ids的调节,进而实现M×N份灰阶的效果。相较于现有单一数据信号端的调节来说,调节方式更加多样,可以在兼顾灰阶深度的同时,降低数据驱动芯片的复杂度。其中,在具体实施过程中,存在一些Ids是重复的情况,不一定正好是M×N的关系,其中,M是第一数据信号的份数,N是第二数据信号的份数。
在本发明实施例中,第一扫描信号端Scan1和第二扫描信号端Scan2与同一级栅极驱动电路耦接,且第一数据信号端Data1和第二数据信号端Data2分别与不同的数据线耦接。如图4所示为像素电路的其中一种结构示意图,具体来讲,第一恒定电压端V1、第二恒定电压端V2和第二电源端VSS均接地,第一电容C1的第二端与驱动晶体管DTFT的第一栅极耦接,第二电容C2的第二端与驱动晶体管DTFT的第二栅极耦接。如图5所示为图4中各晶体管为N型管时对应的其中一种驱动时序示意图,具体来讲,第一数据信号端Data1与数据线Data1(N)耦接,第二数据信号端Data2与数据线Data2(N)耦接,在Scan(n+1)为高电位时,第一开关晶体管T1和第二开关晶体管T2导通,将Data IC输入至数据线Data1(N)的第一数据信号经第一数据信号端Data1存储至第一电容C1,经第一电容C1将第一数据信号对应的电压输入驱动晶体管DTFT的第一栅极,将Data IC输入至数据线Data2(N)的第二数据信号经第二数据信号端Data2存储至第二电容C2,经第二电容C2将第二数据信号对应的电压输入驱动晶体管DTFT的第二栅极,通过输入至第一栅极和第二栅极的电压实现对驱动晶体管DTFT充电程度的控制,进而实现了对发光器件L发光电流Ids的控制,从而实现对发光器件L的发光亮度的调整。此外,在具体实施过程中,对于同一条数据线上各像素,按照行扫描频率依次进行充电,进而实现对各像素发光亮度的调整。
在本发明实施例中,第一数据信号端Data1和第二数据信号端Data2与同一条数据线耦接,且第一扫描信号端Scan1和第二扫描信号端Scan2分别与不同级的栅极驱动电路耦接。如图6所示为像素电路的其中一种结构示意图,具体来讲,第一恒定电压端V1、第二恒定电压端V2和第二电源端VSS均接地,第一电容C1的第二端与驱动晶体管DTFT的第一栅极耦接,第二电容C2的第二端与驱动晶体管DTFT的第二栅极耦接。如图7所示为图6中各晶体管为N型管时对应的其中一种驱动时序示意图,具体来讲,第一数据信号端Data1和第二数据信号端Data2均与同一条数据线耦接,在Scan(n)为高电位时,第一开关晶体管T1导通,将Data IC输入至数据线Data1(N)的第一数据信号经第一数据信号端Data1存储至第一电容C1,经第一电容C1将第一数据信号对应的电压输入驱动晶体管DTFT的第一栅极,在Scan(n+1)为高电位时,将Data IC输入至数据线Data1(N)的第二数据信号经第二数据信号端Data2存储至第二电容C2,经第二电容C2将第二数据信号对应的电压输入驱动晶体管DTFT的第二栅极,通过输入至第一栅极和第二栅极的电压实现对驱动晶体管DTFT充电程度的控制,进而实现了对发光器件L发光电流Ids的控制,从而实现对发光器件L的发光亮度的调整。此外,在具体实施过程中,对于同一条数据线上各像素,按照行扫描频率依次进行充电,进而实现对各像素发光亮度的调整。
在本发明实施例中,像素电路还包括与第一数据信号端Data1耦接的第一补偿电路10,第一补偿电路10用于对加载至第一数据信号端Data1的第一数据信号进行阈值补偿。在具体实施过程中,第一补偿电路10可以是设置在Data IC中,具体地,在像素电路进行显示时,从Data IC中的第一补偿电路10中读取对第一数据信号进行阈值补偿的补偿电压,然后,对加载至第一数据信号端Data1的第一数据信号进行阈值补偿,然后,通过阈值补偿后的第一数据信号和加载至第二数据信号端Data2的第二数据信号对发光器件L的发光亮度进行调节。此外,第一补偿电路10还可以是一开关晶体管,在该开关晶体管处于导通状态时,对加载至第一数据信号端Data1的第一数据信号进行阈值补偿,如图8所示为像素电路包括第一补偿电路10的其中一种结构示意图。
在本发明实施例中,如图9所示为像素电路包括第二补偿电路20的其中一种结构示意图,具体来讲,像素电路还包括与第二数据信号端Data2耦接的第二补偿电路20,第二补偿电路20用于对加载至第二数据信号端Data2的第二数据信号进行阈值补偿。在具体实施过程中,第二补偿电路20可以是设置在Data IC中,具体地,在像素电路进行显示时,从Data IC中的第二补偿电路20中读取对第二数据信号进行阈值补偿的补偿电压,然后,对加载至第二数据信号端Data2的第二数据信号进行阈值补偿,然后,通过阈值补偿后的第二数据信号和加载至第一数据信号端Data1的第一数据信号对发光器件L的发光亮度进行调节。此外,第二补偿电路20还可以是一开关晶体管,在该开关晶体管处于导通状态时,对加载至第二数据信号端Data2的第二数据信号进行阈值补偿。
在具体实施过程中,第一补偿电路10和第二补偿电路20具体可以是存储芯片,用于存储对第一数据信号进行阈值补偿的阈值补偿电压,还可以用于存储对第二数据信号进行阈值补偿的阈值补偿电压。在具体实施过程中,可以是通过Data IC来从存储芯片中读取相应的阈值补偿电压来实现对第一数据信号和第二数据信号的阈值补偿。
在本发明实施例中,如图10所示为像素电路包括第一补偿电路10和第二补偿电路20的其中一种结构示意图,具体来讲,像素电路还包括与第一数据信号端Data1耦接的第一补偿电路10,第一补偿电路10用于对加载至第一数据信号端Data1的第一数据信号进行阈值补偿,此外,像素电路还包括与第二数据信号端Data2耦接的第二补偿电路20,第二补偿电路20用于对加载至第二数据信号端Data2的第二数据信号进行阈值补偿。在具体实施过程中,第一补偿电路10和第二补偿电路20可以是设置在Data IC中,具体地,在像素电路进行显示时,从Data IC中的第一补偿电路10中读取对第一数据信号进行阈值补偿的补偿电压,并从Data IC中的第二补偿电路20中读取对第二数据信号进行阈值补偿的补偿电压,然后,对加载至第一数据信号端Data1的第一数据信号进行阈值补偿,并对加载至第二数据信号端Data2的第二数据信号进行阈值补偿,然后,通过阈值补偿后的第一数据信号和阈值补偿后的第二数据信号对发光器件L的发光亮度进行调节。此外,第一补偿电路10和第二补偿电路20均可以是一开关晶体管,在开关晶体管处于导通状态时,对加载至第一数据信号端Data1的第一数据信号进行阈值补偿,并对加载至第二数据信号端Data2的第二数据信号进行阈值补偿。
在具体实施过程中,由于工艺制程以及长时间的使用极易造成驱动晶体管DTFT的阈值电压Vth漂移,进而影响发光器件L的工作电流,从而导致显示的不均匀性,通过将阈值补偿后的第一数据信号加载至第一数据信号端Data1,和/或,将阈值补偿后的第二数据信号加载至第二数据信号端Data2,从而保证了显示的均一性。
在本发明实施例中,在通过对加载至发光器件L上的灰阶电压进行调制之前,可以采用外部补偿技术确定出的各像素的阈值补偿灰阶,然后,将所确定出的各像素的阈值补偿灰阶存储至Data IC中,在显示时,从Data IC中读取相应的阈值补偿灰阶对第一数据信号和/或第二数据信号进行灰阶补偿,以此来提高显示均一性。在具体实施过程中,可以是在显示面板显示同一纯白画面时,控制不同子像素对应的顶栅写入同一电压,底栅为0V,根据IVL特性,确定不同像素的底栅的补偿电压。借助双栅驱动晶体管DTFT可以调节的特性,底栅中可以写入补偿电压,对阈值电压进行补偿,从而保证了显示的均一性。
在具体实施过程中,除了采用图8至图10所示的外部补偿电路来实现对2T1C中双栅驱动电路的阈值电压补偿外,还可以将现有像素电路为7T1C中的驱动晶体管设置为双栅型晶体管,具体可以是采用如图11所示的像素电路,相应地,显示面板对应的俯视图可以是如图12所示,在具体实施过程中,可以采用如图13所示的驱动时序图,具体来讲,M4为驱动晶体管,M1、M2、M3、M5、M6、M7和M8为开关晶体管,图13所示的驱动时序图为驱动晶体管DTFT为P型薄膜晶体管所对应的时序图。在具体实施过程中,在T1阶段,Rest低电平信号到来,M1和M7打开,N1节点写入Vint信号,N1节点复位;在T2阶段,Gate低电平信号到来,M2、M3和M8打开,N1节点写入第一数据信号和对第一数据信号进行阈值补偿的阈值补偿电压,完成对第一数据信号的阈值补偿,N2节点写入第二数据信号;在T3阶段:EM低电平信号到来,M5和M6打开,发光器件L在第一数据信号和第二数据信号的控制下发光,实现灰阶显示。在具体实施过程中,采用如图11所示的像素电路,能够在实现多灰阶调制的同时,利用图11所示的8T2C像素电路自身的内部补偿实现对驱动晶体管阈值电压的补偿,由于灰阶调制的过程具体同图3中2T1C的过程,在此不再详述了。此外,对于其它现有技术的像素电路中的驱动晶体管仍可以采用双栅型晶体管,在此不再赘述。
基于同一发明构思,如图14所示,本发明实施例还提供了一种显示装置,该显示装置包括:多个子像素;其中,各所述子像素包括如上面所述的像素电路100。
该显示装置解决问题的原理与前述像素电路100相似,因此该显示装置的实施可以参见前述像素电路100的实施,重复之处不再赘述。
在具体实施过程中,本发明实施例提供的显示装置可以为如图14所示的手机,当然,本发明实施例提供的显示装置还可以为平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。对于该显示装置的其它必不可少的组成部分均为本领域的普通技术人员应该理解具有的,在此就不做赘述,也不应作为对本发明的限制。
基于同样的发明构思,如图15所示为本发明实施例提供的一种像素电路的驱动方法的方法流程图,具体来讲,该方法包括:
S101:获取待显示图像;
S102:确定所述待显示图像在每个子像素点位置的灰阶;
S103:根据灰阶与第一数据信号和第二数据信号间的对应关系,确定输入至对应子像素点位置的所述第一数据信号端的所述第一数据信号,以及输入至所述第二数据信号端的所述第二数据信号;
S104:在所述第一数据信号和所述第二数据信号的控制下,显示所述待显示图像。
在具体实施过程中,步骤S101至步骤S104的具体实现过程如下:
首先,获取待显示图像,该待显示图像可以是存储至显示装置中的任一图像,还可以是其它电子设备发送至显示装置的图像,在此不做限定。然后,确定该待显示图像在每个子像素点位置的灰阶,比如,该显示装置包括777600个子像素点,则相应地确定该待显示图像在这777600个子像素点位置的灰阶。在待显示图像已知时,其对应的灰阶深度也已知,相应地,每个子像素点的灰阶则已知。比如,待显示图像A在子像素点a的灰阶为100。然后,根据灰阶与第一数据信号和第二数据信号间的对应关系,确定输入至对应子像素点位置的所述第一数据信号端的所述第一数据信号,以及输入至所述第二数据信号端的所述第二数据信号,比如,所述第一数据信号为3V,所述第二数据信号为0.5V。然后,在所述第一数据信号和所述第二数据信号的控制下,显示所述待显示图像。比如,在第一数据信号为3V输入至第一数据信号端,第二数据信号为0.5V输入至第二数据信号端时,显示所述待显示图像。
在本发明实施例中,在采用图12所示的驱动方法控制显示装置对待显示图像进行显示之前,对图3所示的像素电路的相关参数进行调试,以此来确定灰阶与第一数据信号和第二数据信号间的对应关系。具体来讲,根据显示装置的灰阶深度和亮度范围,模拟其在gamma值为2.2下的灰阶和亮度关系,比如,灰阶深度为2bit(8bit),灰阶范围为0~255,亮度范围为0nit~400nit。然后,确定出该显示装置在显示测试图像时每个灰阶对应的亮度,然后,根据该显示装置的IVL特性确定出每个灰阶对应亮度下的电流,然后,根据驱动晶体管DTFT的IV特性,确定出该电流下的第一数据信号和第二数据信号,然后,将第一数据信号输入至第一数据信号端,将第二数据信号输入至第二数据信号端,确定出此时对发光器件L的Ids,从而确定出发光器件L在Ids下的灰阶,从而确定该灰阶与第一数据信号和第二数据信号间的对应关系,同理,建立起各个灰阶与第一数据信号和第二数据信号间的对应关系,在调试过程中,可以将各个灰阶与第一数据信号和第二数据信号间的对应关系存储起来,便于后续显示装置在图15所示的驱动方法的作用下对待显示图像进行显示。
在具体实施过程中,如图16所示,步骤S104:在所述第一数据信号和所述第二数据信号的控制下,显示所述待显示图像,包括:
S201:在所述第一数据信号和所述第二数据信号的作用下,控制对应子像素点的发光器件以大于预设阈值的亮度发光;
S202:在所述发光器件以大于所述预设阈值的亮度发光的同时,显示所述待显示图像。
在具体实施过程中,步骤S201至步骤S202的具体实现过程如下:
首先,在所述第一数据信号和所述第二数据信号的作用下,控制对应子像素点的发光器件L以大于预设阈值的亮度发光,比如,在驱动晶体管DTFT为N型管,驱动电压Vgs和驱动电流Ids间的关系曲线整体上移,此时,在驱动晶体管DTFT处于饱和状态时,驱动电流Ids相较于未平移前得到了相应的提高,从而保证了发光器件L的发光亮度,保证了显示装置的显示效果。尤其是在发光器件L为LED时,仍能保证较好的显示效果。
在本发明实施例中,如图17所示,步骤S104:在所述第一数据信号和所述第二数据信号的控制下,显示所述待显示图像,包括:
S301:在所述第一数据信号和所述第二数据信号的控制下,确定对应子像素点的所述发光器件的亮度;
S302:在所述发光器件以所述亮度发光的同时,显示所述待显示图像。
在具体实施过程中,步骤S301至步骤S302的具体实现过程如下:
首先,在所述第一数据信号和所述第二数据信号的控制下,确定对应子像素点的发光器件L的亮度,比如,第二数据信号为1V,第一数据信号为3V,对应子像素点的灰阶为255,对应子像素点的发光器件L的亮度为500nit。然后,在发光器件L以该亮度发光的同时,显示所述待显示图像。
在本发明实施例中,如图18所示,在步骤S103:根据灰阶与第一数据信号和第二数据信号间的对应关系,确定输入至对应子像素点位置的所述第一数据信号端的所述第一数据信号,以及输入至所述第二数据信号端的所述第二数据信号之后,所述方法还包括:
S401:获取对所述第一数据信号进行阈值补偿的第一阈值补偿电压,以及对所述第二数据信号进行阈值补偿的第二阈值补偿电压;
S402:将所述第一阈值补偿电压和所述第一数据信号输入至所述第一数据信号端,并将所述第二阈值补偿电压和所述第二数据信号输入至所述第二数据信号端。
在具体实施过程中,步骤S401至步骤S402的具体实现过程如下:
首先,在确定输入至对应子像素点位置的第一数据信号端的所述第一数据信号和输入至所述第二数据信号端的所述第二数据信号之后,获取对所述第一数据信号进行阈值补偿的第一阈值补偿电压,以及对所述第二数据信号进行阈值补偿的第二阈值补偿电压,比如,可以是从数据驱动芯片中获取分别对第一数据信号和第二数据信号进行阈值补偿的阈值补偿电压,然后,将所述第一阈值补偿电压和所述第一数据信号输入至所述第一数据信号端,并将所述第二阈值补偿电压和所述第二数据信号输入至所述第二数据信号端,从而确定待显示图像的灰阶。然后,在该灰阶下对该待显示图像进行显示。具体地,将第一数据信号和第一阈值补偿电压一并输入至第一数据信号端,将第二数据信号和第二阈值补偿电压一并输入至第二数据信号端,此外,在具体实施过程中,还可以是确定出驱动晶体管器件老化的补偿电压,将相应的补偿电压一并输入至数据信号端,从而提高了显示装置的显示品质。
尽管已描述了本发明的优选实施例,但本领域内的技术人员一旦得知了基本创造性概念,则可对这些实施例作出另外的变更和修改。所以,所附权利要求意欲解释为包括优选实施例以及落入本发明范围的所有变更和修改。
显然,本领域的技术人员可以对本申请进行各种改动和变型而不脱离本申请的精神和范围。这样,倘若本申请的这些修改和变型属于本申请权利要求及其等同技术的范围之内,则本申请也意图包含这些改动和变型在内。
Claims (10)
1.一种像素电路,其特征在于,包括:
第一开关晶体管、第二开关晶体管、第一电容、第二电容、驱动晶体管和发光器件;
其中,所述驱动晶体管为双栅型晶体管,所述第一开关晶体管的栅极与第一扫描信号端耦接,所述第一开关晶体管的第一极与第一数据信号端耦接,所述第一开关晶体管的第二极与所述驱动晶体管的第一栅极耦接;
所述第二开关晶体管的栅极与第二扫描信号端耦接,所述第二开关晶体管的第一极与第二数据信号端耦接,所述第二开关晶体管的第二极与所述驱动晶体管的第二栅极耦接;
所述第一电容的第一端与所述驱动晶体管的第一栅极耦接,所述第一电容的第二端与第一恒定电压端或所述驱动晶体管的第一极耦接;
所述第二电容的第一端与所述驱动晶体管的第二栅极耦接,所述第二电容的第二端与第二恒定电压端或所述驱动晶体管的第一极耦接;
所述驱动晶体管的第二极与第一电源端耦接,所述驱动晶体管的第一极与所述发光器件的阳极耦接;
所述发光器件的阴极与第二电源端耦接。
2.如权利要求1所述的像素电路,其特征在于,所述第一扫描信号端和所述第二扫描信号端与同一级栅极驱动电路耦接,且所述第一数据信号端和所述第二数据信号端分别与不同的数据线耦接。
3.如权利要求1所述的像素电路,其特征在于,所述第一数据信号端和所述第二数据信号端与同一条数据线耦接,且所述第一扫描信号端和所述第二扫描信号端分别与不同级的栅极驱动电路耦接。
4.如权利要求1所述的像素电路,其特征在于,所述像素电路还包括与所述第一数据信号端耦接的第一补偿电路,所述第一补偿电路用于对加载至所述第一数据信号端的第一数据信号进行阈值补偿。
5.如权利要求1或4所述的像素电路,其特征在于,所述像素电路还包括与所述第二数据信号端耦接的第二补偿电路,所述第二补偿电路用于对加载至所述第二数据信号端的第二数据信号进行阈值补偿。
6.一种显示装置,其特征在于,包括:
多个子像素;其中,各所述子像素包括如权利要求1-5任一项所述的像素电路。
7.一种如权利要求1-5任一项所述的像素电路的驱动方法,其特征在于,包括:
获取待显示图像;
确定所述待显示图像在每个子像素点位置的灰阶;
根据灰阶与第一数据信号和第二数据信号间的对应关系,确定输入至对应子像素点位置的所述第一数据信号端的所述第一数据信号,以及输入至所述第二数据信号端的所述第二数据信号;
在所述第一数据信号和所述第二数据信号的控制下,
显示所述待显示图像。
8.如权利要求7所述的驱动方法,其特征在于,所述在所述第一数据信号和所述第二数据信号的控制下,显示所述待显示图像,包括:
在所述第一数据信号和所述第二数据信号的作用下,控制对应子像素点的发光器件以大于预设阈值的亮度发光;
在所述发光器件以大于所述预设阈值的亮度发光的同时,显示所述待显示图像。
9.如权利要求7所述的驱动方法,其特征在于,所述在所述第一数据信号和所述第二数据信号的控制下,显示所述待显示图像,包括:
在所述第一数据信号和所述第二数据信号的控制下,确定对应子像素点的所述发光器件的亮度;
在所述发光器件以所述亮度发光的同时,显示所述待显示图像。
10.如权利要求7所述的驱动方法,其特征在于,在所述根据灰阶与第一数据信号和第二数据信号间的对应关系,确定输入至对应子像素点位置的所述第一数据信号端的所述第一数据信号,以及输入至所述第二数据信号端的所述第二数据信号之后,所述方法还包括:
获取对所述第一数据信号进行阈值补偿的第一阈值补偿电压,以及对所述第二数据信号进行阈值补偿的第二阈值补偿电压;
将所述第一阈值补偿电压和所述第一数据信号输入至所述第一数据信号端,并将所述第二阈值补偿电压和所述第二数据信号输入至所述第二数据信号端。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010776408.3A CN111785212A (zh) | 2020-08-05 | 2020-08-05 | 一种像素电路、其驱动方法及显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010776408.3A CN111785212A (zh) | 2020-08-05 | 2020-08-05 | 一种像素电路、其驱动方法及显示装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN111785212A true CN111785212A (zh) | 2020-10-16 |
Family
ID=72766803
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202010776408.3A Pending CN111785212A (zh) | 2020-08-05 | 2020-08-05 | 一种像素电路、其驱动方法及显示装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN111785212A (zh) |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN112164369A (zh) * | 2020-10-26 | 2021-01-01 | 京东方科技集团股份有限公司 | 一种驱动电路、显示面板及显示装置 |
CN112201201A (zh) * | 2020-10-28 | 2021-01-08 | 武汉华星光电技术有限公司 | 显示驱动电路及显示装置 |
CN112767882A (zh) * | 2021-03-08 | 2021-05-07 | 东南大学 | 一种有源矩阵有机发光二极管像素补偿电路及其驱动方法 |
WO2022116283A1 (zh) * | 2020-12-02 | 2022-06-09 | Tcl华星光电技术有限公司 | 面板驱动电路和显示面板 |
WO2022141403A1 (zh) * | 2020-12-30 | 2022-07-07 | 深圳市华星光电半导体显示技术有限公司 | 像素驱动电路及显示装置 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103871362A (zh) * | 2012-12-17 | 2014-06-18 | 乐金显示有限公司 | 有机发光显示器 |
US20160260373A1 (en) * | 2015-03-05 | 2016-09-08 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and method for driving the same |
CN107316614A (zh) * | 2017-08-22 | 2017-11-03 | 深圳市华星光电半导体显示技术有限公司 | Amoled像素驱动电路 |
CN110021265A (zh) * | 2019-04-26 | 2019-07-16 | 上海天马微电子有限公司 | 一种像素电路及其驱动方法、显示装置及驱动方法 |
CN110503919A (zh) * | 2018-05-17 | 2019-11-26 | Imec非营利协会 | 有源矩阵显示器和用于驱动有源矩阵显示器的方法 |
CN110853582A (zh) * | 2019-11-07 | 2020-02-28 | 深圳市华星光电半导体显示技术有限公司 | 像素及其控制方法、有机发光二极管显示器 |
-
2020
- 2020-08-05 CN CN202010776408.3A patent/CN111785212A/zh active Pending
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103871362A (zh) * | 2012-12-17 | 2014-06-18 | 乐金显示有限公司 | 有机发光显示器 |
US20160260373A1 (en) * | 2015-03-05 | 2016-09-08 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and method for driving the same |
CN107316614A (zh) * | 2017-08-22 | 2017-11-03 | 深圳市华星光电半导体显示技术有限公司 | Amoled像素驱动电路 |
CN110503919A (zh) * | 2018-05-17 | 2019-11-26 | Imec非营利协会 | 有源矩阵显示器和用于驱动有源矩阵显示器的方法 |
CN110021265A (zh) * | 2019-04-26 | 2019-07-16 | 上海天马微电子有限公司 | 一种像素电路及其驱动方法、显示装置及驱动方法 |
CN110853582A (zh) * | 2019-11-07 | 2020-02-28 | 深圳市华星光电半导体显示技术有限公司 | 像素及其控制方法、有机发光二极管显示器 |
Cited By (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN112164369A (zh) * | 2020-10-26 | 2021-01-01 | 京东方科技集团股份有限公司 | 一种驱动电路、显示面板及显示装置 |
CN112201201A (zh) * | 2020-10-28 | 2021-01-08 | 武汉华星光电技术有限公司 | 显示驱动电路及显示装置 |
WO2022116283A1 (zh) * | 2020-12-02 | 2022-06-09 | Tcl华星光电技术有限公司 | 面板驱动电路和显示面板 |
US11705054B2 (en) | 2020-12-02 | 2023-07-18 | Tcl China Star Optoelectronics Technology Co., Ltd. | Display panel driving circuit and display panel |
WO2022141403A1 (zh) * | 2020-12-30 | 2022-07-07 | 深圳市华星光电半导体显示技术有限公司 | 像素驱动电路及显示装置 |
CN112767882A (zh) * | 2021-03-08 | 2021-05-07 | 东南大学 | 一种有源矩阵有机发光二极管像素补偿电路及其驱动方法 |
CN112767882B (zh) * | 2021-03-08 | 2022-02-08 | 东南大学 | 一种有源矩阵有机发光二极管像素补偿电路及其驱动方法 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN110176213B (zh) | 像素电路及其驱动方法、显示面板 | |
US10923032B2 (en) | Pixel circuit and method of driving the same, display panel, and display apparatus | |
CN113838421B (zh) | 像素电路及其驱动方法、显示面板 | |
US11881164B2 (en) | Pixel circuit and driving method thereof, and display panel | |
US20240038159A1 (en) | Electronic Devices With Low Refresh Rate Display Pixels | |
US20220139321A1 (en) | Pixel circuit and method of driving the same, display device | |
CN110268465B (zh) | 像素电路、显示面板及像素电路的驱动方法 | |
CN114093326B (zh) | 一种像素电路及其驱动方法 | |
KR102611008B1 (ko) | 표시장치와 그 구동 방법 | |
US10978002B2 (en) | Pixel circuit and driving method thereof, and display panel | |
EP3690871A1 (en) | Pixel circuit and driving method thereof, and display device | |
US10733933B2 (en) | Pixel driving circuit and driving method thereof, display panel and display device | |
US10565933B2 (en) | Pixel circuit, driving method thereof, array substrate, display device | |
US9437134B2 (en) | Organic light emitting display and method of driving the same | |
CN109493794B (zh) | 像素电路、像素驱动方法和显示装置 | |
CN111785212A (zh) | 一种像素电路、其驱动方法及显示装置 | |
US20170229070A1 (en) | Pixel driving circuit and associated driving method, display panel and display apparatus | |
US20240062721A1 (en) | Pixel Circuit and Driving Method Thereof, and Display Panel | |
CN109887464B (zh) | 像素电路及其驱动方法、显示面板和显示设备 | |
US11217160B2 (en) | Pixel circuit and method of driving the same, and display device | |
KR102366197B1 (ko) | 표시장치 및 그 구동 방법 | |
KR20210077087A (ko) | 발광 구동부 및 이를 포함하는 표시장치 | |
US20220108655A1 (en) | Pixel circuit and driving method thereof, display device and driving method thereof | |
EP3843071A1 (en) | Pixel unit, display panel and electronic device | |
GB2620507A (en) | Pixel circuit and driving method therefor and display panel |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20201016 |
|
RJ01 | Rejection of invention patent application after publication |