CN110796976A - 一种阵列基板的检测方法及检测*** - Google Patents

一种阵列基板的检测方法及检测*** Download PDF

Info

Publication number
CN110796976A
CN110796976A CN201911278192.1A CN201911278192A CN110796976A CN 110796976 A CN110796976 A CN 110796976A CN 201911278192 A CN201911278192 A CN 201911278192A CN 110796976 A CN110796976 A CN 110796976A
Authority
CN
China
Prior art keywords
sub
voltage
anode
power line
pixel
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201911278192.1A
Other languages
English (en)
Other versions
CN110796976B (zh
Inventor
汪军
王东方
王海涛
李广耀
闫梁臣
苏同上
王庆贺
钱国平
周玉喜
陈皖青
沈忱
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Hefei Xinsheng Optoelectronics Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Hefei Xinsheng Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Hefei Xinsheng Optoelectronics Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN201911278192.1A priority Critical patent/CN110796976B/zh
Publication of CN110796976A publication Critical patent/CN110796976A/zh
Application granted granted Critical
Publication of CN110796976B publication Critical patent/CN110796976B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/006Electronic inspection or testing of displays and display drivers, e.g. of LED or LCD displays

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

本发明实施例提供一种阵列基板的检测方法及检测***,涉及显示技术领域,可以用于检测第一电源线与第一子像素电路是否断开。阵列基板的检测方法包括向第一电源线输入直流电压,向第一扫描信号线输入信号,第一子像素电路打开,第一电源线的直流电压向发光器件的阳极输入;向第二电源线输入交流电压,向第二扫描信号线输入信号,第二子像素电路打开,第二电源线的交流电压向发光器件的阳极输入;检测发光器件的阳极的电压,判断阳极的电压值与直流电压的差值的绝对值是否大于预设电压值,阳极的电压值与直流电压的差值的绝对值大于预设电压值,第一子像素电路与第一电源线断开;直流电压和交流电压在写入阶段的电压的差值的绝对值大于预设电压值。

Description

一种阵列基板的检测方法及检测***
技术领域
本发明涉及显示技术领域,尤其涉及一种阵列基板的检测方法及检测***。
背景技术
电致发光显示装置由于具有自发光、低功耗、宽视角、响应速度快以及高对比度等优点,因而成为目前显示装置的主流发展趋势。
电致发光显示装置包括显示用基板以及用于封装显示用基板的封装层。显示用基板包括阵列基板,阵列基板包括多个亚像素,每个亚像素包括像素电路。
发明内容
本发明的实施例提供一种阵列基板的检测方法及检测***,可以用于检测第一电源线与亚像素中的第一子像素电路是否断开。
为达到上述目的,本发明的实施例采用如下技术方案:
一方面,提供一种阵列基板的检测方法,所述阵列基板包括多个亚像素,每个所述亚像素包括像素电路,所述像素电路包括第一子像素电路、第二子像素电路以及发光器件;所述第一子像素电路与第一电源线、第一扫描信号线、数据信号线以及所述发光器件的阳极电连接;所述第二子像素电路与第二电源线、第二扫描信号线以及所述发光器件的阳极电连接;所述阵列基板的检测方法,包括:在写入阶段,向所述第一电源线输入直流电压,向所述第一扫描信号线输入选通信号,所述第一子像素电路打开,以使所述第一电源线的直流电压向所述发光器件的阳极输入;向所述第二电源线输入交流电压,向所述第二扫描信号线输入选通信号,所述第二子像素电路打开,以使所述第二电源线的交流电压向所述发光器件的阳极输入;在检测阶段,检测所述亚像素中所述发光器件的所述阳极的电压值,并判断所述阳极的电压值与所述直流电压的差值的绝对值是否大于预设电压值,若所述阳极的电压值与所述直流电压的差值的绝对值大于预设电压值,则该所述亚像素中所述第一子像素电路与所述第一电源线断开;其中,所述直流电压和所述交流电压在所述写入阶段的电压的差值的绝对值大于所述预设电压值。
在一些实施例中,所述直流电压为正电压,所述交流电压在所述写入阶段的电压为负电压;或者,所述直流电压为负电压,所述交流电压在所述写入阶段的电压为正电压。
在一些实施例中,在所述写入阶段之前设置有重置阶段,所述的阵列基板的检测方法,还包括:在所述重置阶段,向所述第一电源线、所述第二电源线以及所述数据信号线均输入接地电压;向所述第一扫描信号线输入选通信号,以使所述第一子像素电路打开,所述数据信号线的接地电压向所述发光器件的阳极输入;向所述第二扫描信号线输入选通信号,以使所述第二子像素电路打开,所述第二电源线的接地电压向所述发光器件的阳极输入。
在一些实施例中,在所述重置阶段之后,在所述写入阶段之前设置有充电阶段,所述阵列基板的检测方法还包括:在所述充电阶段,向所述第一扫描信号线输入选通信号,以使所述第一子像素电路断开;向所述第二扫描信号线输入选通信号,以使所述第二子像素电路断开;向所述第一电源线输入直流电压,向所述第二电源线输入交流电压。
在一些实施例中,所述第一子像素电路包括驱动子电路和写入子电路;所述驱动子电路与所述第一电源线、所述写入子电路以及所述发光器件的阳极电连接,用于驱动所述发光器件发光;所述写入子电路与所述数据信号线和所述第一扫描信号线电连接,用于在所述第一扫描信号线的控制下,将所述数据信号线的电压写入到所述驱动子电路。
在一些实施例中,所述驱动子电路包括驱动晶体管和存储电容;所述驱动晶体管的栅极与所述写入子电路电连接,第一极与所述第一电源线电连接,第二极与所述发光器件的阳极电连接;所述存储电容的一端与所述驱动晶体管的栅极电连接,另一端与所述发光器件的阳极电连接。
在一些实施例中,在所述检测所述亚像素中所述发光器件的所述阳极的电压值之前,所述的阵列基板的检测方法还包括:在所述检测阶段,向所述第一扫描信号线输入选通信号,以使所述第一子像素电路断开;向所述第二扫描信号线输入选通信号,以使所述第二子像素电路断开。
在一些实施例中,所述第二子像素电路包括第一晶体管,所述第一晶体管的栅极与第二扫描信号线电连接,第一极与所述第二电源线电连接,第二极与所述发光器件的阳极电连接。
另一方面,提供一种检测***,所述检测***包括检测设备和阵列基板,所述检测设备与所述阵列基板电连接;所述检测设备包括:存储器和处理器;所述存储器配置为存储指令;所述处理器,与所述存储器电连接,当所述指令被所述处理器执行时,使得所述处理器执行上述的阵列基板的检测方法。
在一些实施例中,所述检测设备还包括显示屏;所述显示屏包括多个区域,每个所述区域对应所述阵列基板的一个亚像素;若所述阵列基板的亚像素中阳极的电压值与直流电压的差值的绝对值大于预设电压值,则所述显示屏中与该所述亚像素对应的区域显示第一颜色;若所述阵列基板的亚像素中所述阳极的电压值与所述直流电压的差值的绝对值小于或等于预设电压值,则所述显示屏中与该所述亚像素对应的区域显示第二颜色。
本发明实施例提供一种阵列基板的检测方法及检测***,在写入阶段,向第一电源线输入直流电压,向第一扫描信号线输入选通信号,第一子像素电路打开,以使第一电源线的直流电压向发光器件的阳极输入;向第二电源线输入交流电压,向第二扫描信号线输入选通信号,第二子像素电路打开,以使第二电源线的交流电压向发光器件的阳极输入;在检测阶段,检测亚像素中发光器件的阳极的电压值,并判断阳极的电压值与直流电压的差值的绝对值是否大于预设电压值,若阳极的电压值与直流电压的差值的绝对值大于预设电压值,则阳极写入的是交流电压在写入阶段的电压,从而可以判断出该亚像素中第一子像素电路与第一电源线断开;若阳极的电压值与直流电压的差值的绝对值小于或等于预设电压值,则阳极写入的是直流电压,从而可以判断出该亚像素中第一子像素电路与第一电源线未断开。
附图说明
为了更清楚地说明本发明实施例或相关技术中的技术方案,下面将对实施例或相关技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本发明实施例提供的一种电致发光显示装置的结构示意图;
图2为本发明实施例提供的一种电致发光显示面板的区域划分示意图;
图3为本发明实施例提供的一种电致发光显示面板的结构示意图;
图4为本发明实施例提供的一种阵列基板的结构示意图一;
图5为本发明实施例提供的一种像素电路的结构示意图一;
图6为本发明实施例提供的一种阵列基板的结构示意图二;
图7为本发明实施例提供的一种像素电路的结构示意图二;
图8为本发明实施例提供的一种阵列基板的检测方法的流程示意图;
图9为本发明实施例提供的一种各个信号线的时序图;
图10为本发明实施例提供的一种检测***的结构示意图;
图11为本发明实施例提供的一种显示屏显示第一颜色和第二颜色的示意图。
附图标记:
01-显示区;02-周边区;011-亚像素;1-电致发光显示面板;2-框架;3-盖板玻璃;4-电路板;10-像素电路;11-显示用基板;12-封装层;13-阵列基板;20-连接线;30-检测设备;101-第一子像素电路;102-第二子像素电路;110-衬底;111-晶体管;112-阳极;113-发光功能层;114-阴极;115-像素界定层;116-平坦层;301-存储器;302-处理器;303-显示屏;1011-驱动子电路;1012-写入子电路。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
本发明实施例提供一种电致发光显示装置,如图1所示,电致发光显示装置包括电致发光显示面板1、框架2、盖板玻璃3以及电路板4等其它电子配件。
其中,框架2的纵截面呈U型,电致发光显示面板1、电路板4以及其它电子配件均设置于框架2内,电路板4设置于电致发光显示面板1的下方,盖板玻璃3设置于电致发光显示面板1远离电路板4的一侧。
本发明实施例提供的电致发光显示装置可以是有机电致发光显示装置(OrganicLight-Emitting Diode Display,简称OLED),在此情况下,电致发光显示面板1为有机电致发光显示面板;也可以是量子点电致发光显示装置(Quantum Dot Light Emitting DiodesDisplay,简称QLED),在此情况下,电致发光显示面板1为量子点电致发光显示面板。
如图2所示,电致发光显示面板1包括显示区01和位于显示区01至少一侧的周边区02,附图2以周边区02包围显示区01为例进行示意。显示区01包括多个亚像素011。周边区02用于布线,此外,也可以将栅极驱动电路设置于周边区02。
如图3所示,电致发光显示面板1的主要结构包括显示用基板11以及用于封装显示用基板11的封装层12。此处,封装层12可以为封装薄膜,也可以为封装基板。
如图3所示,显示用基板11包括阵列基板13和设置在阵列基板13上,且位于每个亚像素011的发光器件。阵列基板13包括设置在衬底110上,且位于每个亚像素011的驱动电路,驱动电路包括多个晶体管111。发光器件包括依次层叠设置的阳极112、发光功能层113以及阴极114,阳极112和驱动电路的多个晶体管111中作为驱动晶体管的晶体管111的漏极电连接。显示用基板11还包括像素界定层115,像素界定层115包括多个开口区,一个发光器件设置在一个开口区中。在一些实施例中,发光功能层113包括发光层(Emitting Layer,简称EL)。在另一些实施例中,发光功能层113除包括发光层外,还包括电子传输层(electiontransporting layer,简称ETL)、电子注入层(election injection layer,简称EIL)、空穴传输层(hole transporting layer,简称HTL)以及空穴注入层(hole injection layer,简称HIL)中的一层或多层。此外,在电致发光显示面板1为有机电致发光显示面板的情况下,发光层为有机发光层。在电致发光显示面板1为量子点电致发光显示面板的情况下,发光层为量子点发光层。
如图3所示,阵列基板13还包括设置在驱动电路远离衬底110一侧的平坦层116。
本发明实施例提供一种阵列基板,可以应用于上述的电致发光显示面板1中,阵列基板包括多个亚像素011,每个亚像素011包括像素电路。如图4和图5所示,像素电路10包括第一子像素电路101、第二子像素电路102以及发光器件L;第一子像素电路101与第一电源线S1、第一扫描信号线G1、数据信号线Data以及发光器件L的阳极112电连接,用于在第一扫描信号线G1和数据信号线Data的控制下,将第一电源线S1与发光器件L的阳极112导通;第二子像素电路102与第二电源线S2、第二扫描信号线G2以及发光器件L的阳极112电连接,用于在第二扫描信号线G2的控制下,将第二电源线S2与发光器件L的阳极112导通。
在一些实施例中,第一电源线S1为VDD电源线,第二电源线S2为感应线(Senseline)。
在一些实施例中,如图4所示,阵列基板13上多条第一电源线S1的一端通过一条连接线(busline)20电连接在一起,连接线20与电压输入端(图4中未示意出电压输入端)电连接,电压输入端输入的电压经过连接线20输入至第一电源线S1。在另一些实施例中,如图6所示,阵列基板13上多条第一电源线S1的两端分别通过两条连接线20电连接在一起,多条第一电源线S1的左端通过一条连接线20电连接在一起,多条第一电源线S1的右端通过一条连接线20电连接在一起,每条连接线20都与电压输入端(图6中未示意出电压输入端)电连接。
基于此,在向第一电源线S1输入的电压为直流电压的情况下,由于第一电源线S1上的电阻会导致电压降,因此沿远离连接线20的方向,第一电源线S1的电压会逐渐下降,从而导致沿远离连接线20的方向,第一电源线S1输入至亚像素011的电压逐渐减小。在第一电源线S1的两端分别与两条连接线20电连接的情况下,由于该两条连接线20会同时向一条第一电源线S1输入直流电压,即直流电压由第一电源线S1的两端向中间同时输入,这样一来,沿远离连接线20的方向,第一电源线S1的电压降较小,在一些实施例中,可以忽略第一电源线S1的电压降,近似认为,第一电源线S1输入至每个亚像素011的直流电压都是相同的,且等于连接线20输入至第一电源线S1的直流电压。
应当理解到,如图5所示,发光器件L的阴极114与第三电源线VSS电连接。
此处,对于第二子像素电路102的结构不进行限定,以在第二扫描信号线G2的控制下,能将第二电源线S2与发光器件L的阳极112导通为准。在一些实施例中,如图6和图7所示,第二子像素电路102包括第一晶体管T1,第一晶体管T1的栅极与第二扫描信号线G2电连接,第一极与第二电源线S2电连接,第二极与发光器件L的阳极112电连接。
此处,对于第一晶体管T1的类型不进行限定,可以是第一晶体管T1为N型晶体管,在此情况下,第一晶体管T1的第一极为漏极,第二极为源极;也可以是第一晶体管T1为P型晶体管,在此情况下,第一晶体管T1的第一极为源极,第二极为漏极。
在一些实施例中,第二子像素电路102除了包括第一晶体管T1外,第二子像素电路102还包括至少一个与第一晶体管T1并联的开关晶体管。上述仅仅是对第二子像素电路102的举例说明,其它与第二子像素电路102功能相同的结构在此不再一一赘述,但都应当属于本发明的保护范围。
对于第一子像素电路101的结构不进行限定,以在第一扫描信号线G1和数据信号线Data的控制下,能将第一电源线S1与发光器件L的阳极112导通为准。在一些实施例中,如图7所示,第一子像素电路101包括驱动子电路1011和写入子电路1012;驱动子电路1011与第一电源线S1、写入子电路1012以及发光器件L的阳极112电连接,用于驱动发光器件L发光;写入子电路1012与数据信号线Data和第一扫描信号线G1电连接,用于在第一扫描信号线G1的控制下,将数据信号线Data的电压写入到驱动子电路1011。
此处,对于驱动子电路1011的结构不进行限定,以能驱动发光器件L发光为准。在一些实施例中,如图7所示,驱动子电路1011包括驱动晶体管Td和存储电容Cst;驱动晶体管Td的栅极与写入子电路1012电连接,第一极与第一电源线S1电连接,第二极与发光器件L的阳极112电连接;存储电容Cst的一端与驱动晶体管Td的栅极电连接,另一端与发光器件L的阳极112电连接。
此处,对于驱动晶体管Td的类型不进行限定,可以是驱动晶体管Td为N型晶体管,在此情况下,第一极为漏极,第二极为源极;也可以是驱动晶体管Td为P型晶体管,在此情况下,第一极为源极,第二极为漏极。
在一些实施例中,驱动子电路1011除了包括驱动晶体管Td外,驱动子电路1011还包括至少一个与驱动晶体管Td并联的开关晶体管。上述仅仅是对驱动子电路1011的举例说明,其它与驱动子电路1011功能相同的结构在此不再一一赘述,但都应当属于本发明的保护范围。
对于写入子电路1012的结构不进行限定,以在第一扫描信号线G1的控制下,能将数据信号线Data的电压写入到驱动子电路1011为准。在一些实施例中,如图7所示,写入子电路1012包括第二晶体管T2;第二晶体管T2的栅极与第一扫描信号线G1电连接,第一极与数据信号线Data电连接,第二极与驱动晶体管Td的栅极电连接。
对于第二晶体管T2的类型不进行限定,可以是第二晶体管T2为N型晶体管,在此情况下,第一极为漏极,第二极为源极;也可以是第二晶体管T2为P型晶体管,在此情况下,第一极为源极,第二极为漏极。
在一些实施例中,写入子电路1012除了包括第二晶体管T2外,写入子电路1012还包括至少一个与第二晶体管T2并联的开关晶体管。上述仅仅是对写入子电路1012的举例说明,其它与写入子电路1012功能相同的结构在此不再一一赘述,但都应当属于本发明的保护范围。
基于上述,本发明实施例提供的像素电路10的结构包括但不限于如图6和图7所示的3T1C的像素电路,还可以是6T1C、7T1C或8T1C等其它类型的像素电路。此处,nTmC表示一个像素电路包括n个晶体管(用字母“T”表示)和m个电容(用字母“C”表示)。在此基础上,在一些实施例中,例如在像素电路10的结构为6T1C、7T1C或8T1C等其它类型的像素电路的情况下,第一子像素电路101的结构除了包括驱动子电路1011、写入子电路1012外,还可以包括重置子电路和发光控制子电路等。重置子电路和发光控制子电路的具体结构可以参考相关技术中6T1C、7T1C或8T1C中重置子电路和发光控制子电路的结构,此处不再赘述。
本发明实施例还提供一种阵列基板13的检测方法,可以用于检测上述的阵列基板13上第一电源线S1与亚像素011中的第一子像素电路101是否断开,阵列基板13的检测方法,如图8所示,包括:
S100、在写入阶段t1,向第一电源线S1输入直流电压(Direct Current sourcepower,简称DC source power),向第一扫描信号线G1输入选通信号,第一子像素电路101打开,以使第一电源线S1的直流电压向发光器件L的阳极112输入;向第二电源线S2输入交流电压(Alternating Current source power,简称AC source power),向第二扫描信号线G2输入选通信号,第二子像素电路102打开,以使第二电源线S2的交流电压向发光器件L的阳极112输入;直流电压的电压值和交流电压在写入阶段t1的电压值不相等。
在写入阶段t1,由于第一子像素电路101和第二子像素电路102均打开,因而第一电源线S1的直流电压和第二电源线S2的交流电压会同时向发光器件L的阳极112输入。
本领域技术人员应该明白,在第一电源线S1的直流电压和第二电源线S2的交流电压同时向发光器件L的阳极112输入的情况下,检测发光器件L的阳极112电压时,发光器件L的阳极112电压应为直流电压的电压值。
此处,对于向第二电源线S2输入的交流电压不进行限定,以交流电压的波形为矩形波为准。在一些实施例中,交流电压的高电平为正,低电平为负。在另一些实施例中,交流电压的高电平为正,低电平为零。在另一些实施例中,交流电压的高电平为零,低电平为负。
在此基础上,对于直流电压的电压值和交流电压在写入阶段t1的电压值不进行限定,可以是直流电压的电压值为正,交流电压在写入阶段t1的电压值为负;也可以是直流电压的电压值为负,交流电压在写入阶段t1的电压值为正;当然还可以是直流电压的电压值和交流电压在写入阶段t1的电压值均为正,或者均为负。
S101、在检测阶段t2,检测亚像素011中发光器件L的阳极112的电压值,并判断阳极112的电压值与直流电压的差值的绝对值是否大于预设电压值,若阳极112的电压值与直流电压的差值的绝对值大于预设电压值,则该亚像素011中第一子像素电路101与第一电源线S1断开;若阳极112的电压值与直流电压的差值的绝对值小于或等于预设电压值,则该亚像素011中第一子像素电路101与第一电源线S1未断开;其中,直流电压和交流电压在写入阶段t1的电压的差值的绝对值大于预设电压值。
在第一子像素电路101与第一电源线S1断开(open),第二子像素电路102与第二电源线S2未断开的情况下,由于第一电源线S1的直流电压不能通过第一子像素电路101写入至发光器件L的阳极112,第二电源线S2的交流电压可以通过第二子像素电路102写入至发光器件L的阳极112,因而在检测阶段t2,检测得到发光器件L的阳极112的电压值为第二电源线S2的交流电压在写入阶段t1的电压。在此情况下,阳极112的电压值与直流电压的差值的绝对值即为第二电源线S2的交流电压在写入阶段t1的电压与直流电压的差值的绝对值。
在第一子像素电路101与第一电源线S1未断开,第二子像素电路102与第二电源线S2未断开的情况下,第一电源线S1的直流电压通过第一子像素电路101输入至发光器件L的阳极112,同时第二电源线S2的交流电压通过第二子像素电路102输入至发光器件L的阳极112,因而在检测阶段t2,检测得到发光器件L的阳极112的电压值即为输入至亚像素011的直流电压。在此情况下,阳极112的电压值与直流电压的差值的绝对值即为输入至亚像素011的直流电压与输入至第一电源线S1的直流电压的差值的绝对值。在不考虑第一电源线S1上直流电压的电压降的情况下,输入至亚像素011的直流电压与输入至第一电源线S1的直流电压相等。在考虑第一电源线S1上直流电压的电压降的情况下,输入至亚像素011的直流电压小于输入至第一电源线S1的直流电压。
此处,对于预设电压值不进行限定,可以根据需要进行设置。在第一电源线S1不存在电压降或电压降较小可忽略的情况下,例如,可以将预设电压值设定为0。若阳极112的电压值与向第一电源线S1输入的直流电压的差值的绝对值大于0,即阳极112的电压值与向第一电源线S1输入的直流电压的电压值不相等,在此情况下,阳极112的电压值等于交流电压在写入阶段t1的电压值,基于上述,可以判断出第一电源线S1与第一子像素电路101断开。若阳极112的电压值与向第一电源线S1输入的直流电压的差值的绝对值等于0,即阳极112的电压值与向第一电源线S1输入的直流电压的电压值相等。基于上述,可以判断出第一电源线S1与第一子像素电路101未断开。
又例如,在第一电源线S1存在电压降的情况下,可以将预设电压值设定为使预设电压值大于第一电源线S1上的最大电压降(电压降等于输入至第一电源线S1上的直流电压减去输入至亚像素011的直流电压),且预设电压值小于输入至亚像素011的最小直流电压和交流电压在写入阶段t1的电压的差值的绝对值。
在此基础上,对于直流电压和交流电压在写入阶段t1的电压不进行限定,直流电压和交流电压在写入阶段t1的电压的差值的绝对值越大,若亚像素011中第一子像素电路101与第一电源线S1断开,由于阳极112的电压值为交流电压在写入阶段t1电压值,因此阳极112的电压值与直流电压的差值的绝对值就会越大。这样一来,第一子像素电路101与第一电源线S1未断开的亚像素011中阳极112的电压值与直流电压的差值的绝对值和第一子像素电路101与第一电源线S1断开的亚像素011中阳极112的电压值与直流电压的差值的绝对值的差异会非常明显,更有利于检测出第一子像素电路101与第一电源线S1是否断开。
本发明实施例提供一种阵列基板13的检测方法,在写入阶段t1,向第一电源线S1输入直流电压,向第一扫描信号线G1输入选通信号,第一子像素电路101打开,以使第一电源线S1的直流电压向发光器件L的阳极112输入;向第二电源线S2输入交流电压,向第二扫描信号线G2输入选通信号,第二子像素电路102打开,以使第二电源线S2的交流电压向发光器件L的阳极112输入;在检测阶段t2,检测亚像素011中发光器件L的阳极112的电压值,并判断阳极112的电压值与直流电压的差值的绝对值是否大于预设电压值,若阳极112的电压值与直流电压的差值的绝对值大于预设电压值,则阳极112写入的是交流电压在写入阶段t1的电压,从而可以判断出该亚像素011中第一子像素电路101与第一电源线S1断开;若阳极112的电压值与直流电压的差值的绝对值小于或等于预设电压值,则阳极112写入的是直流电压,从而可以判断出该亚像素011中第一子像素电路101与第一电源线S1未断开。
在一些实施例中,直流电压为正电压,交流电压在写入阶段t1的电压为负电压;或者,直流电压为负电压,交流电压在写入阶段t1的电压为正电压。
本发明实施例,由于直流电压为正电压,交流电压在写入阶段t1的电压为负电压;或者,直流电压为负电压,交流电压在写入阶段t1的电压为正电压,因而直流电压和交流电压在写入阶段t1的电压差值比较大。这样一来,在检测阶段t2,第一子像素电路101与第一电源线S1未断开的亚像素011中阳极112的电压值与直流电压的差值的绝对值和第一子像素电路101与第一电源线S1断开的亚像素011中阳极112的电压值与直流电压的差值的绝对值的差异会发生明显突变,从而能够精确地检测出第一子像素电路101与第一电源线S1是否断开。
在一些实施例中,在写入阶段t1之前设置有重置阶段t3,上述阵列基板13的检测方法还包括:
在重置阶段t3,向第一电源线S1、第二电源线S2以及数据信号线Data均输入接地电压(即GND信号);向第一扫描信号线G1输入选通信号,以使第一子像素电路101打开,数据信号线Data的接地电压向发光器件L的阳极112输入;向第二扫描信号线G2输入选通信号,以使第二子像素电路102打开,第二电源线S2的接地电压向发光器件L的阳极112输入。
本发明实施例,在写入阶段t1之前,在重置阶段t3,通过数据信号线Data和第二电源线S2向发光器件L的阳极112输入接地电压,这样可以消除前一帧发光器件L的阳极112的信号残留,从而确保了当前帧检测的发光器件L的阳极112的电压更准确。
在一些实施例中,在重置阶段t3之后,在写入阶段t1之前设置有充电阶段t4,上述阵列基板的检测方法还包括:
在充电阶段t4,向第一扫描信号线G1输入选通信号,以使第一子像素电路101断开;向第二扫描信号线G2输入选通信号,以使第二子像素电路102断开;向第一电源线S1输入直流电压,向第二电源线S2输入交流电压。
向第一电源线S1输入直流电压的同时,若向第一扫描信号线G1输入选通信号,以使第一子像素电路101打开,考虑到由于第一电源线S1存在信号延迟,因此在第一子像素电路101打开的情况下,第一电源线S1上的直流电压并不能通过第一子像素电路101立刻输入至发光器件L的阳极112。为了避免信号延迟,因此在第一子像素电路101断开的情况下,先向第一电源线S1输入直流电压进行预充电。同样的,为了避免第二电源线S2存在信号延迟,在第二子像素电路102打开的情况下,第二电源线S2上的交流电压不能通过第二子像素电路102立刻输入至发光器件L的阳极112,因此在第二子像素电路102断开的情况下,先向第二电源线S2输入交流电压进行预充电。
在本发明实施例提供的第一子像素电路101包括驱动子电路1011,驱动子电路1011包括存储电容Cst的情况下,由于存储电容Cst与发光器件L的阳极112的电连接,因此在写入阶段t1,向发光器件L的阳极112输入电压后,存储电容Cst会存储发光器件L的阳极112的电压。基于此,在一些实施例中,在检测阶段t2,在检测亚像素011中发光器件L的阳极112的电压值之前,上述阵列基板13的检测方法还包括:
在检测阶段t2,向第一扫描信号线G1输入选通信号,以使第一子像素电路101断开;向第二扫描信号线G2输入选通信号,以使第二子像素电路102断开。
本发明实施例,在检测阶段t2,在检测亚像素011中发光器件L的阳极112的电压值之前,向第一扫描信号线G1输入选通信号,以使第一子像素电路101断开,这样第一电源线S1上的直流电压便不能通过第一子像素电路101向发光器件L的阳极112输入。向第二扫描信号线G2输入选通信号,以使第二子像素电路102断开,这样第二电源线S2上的交流电压便不能通过第二子像素电路102向发光器件L的阳极112输入。由于发光器件L的阳极112与存储电容Cst电连接,因此存储电容Cst在写入阶段t1存储的电压在检测阶段t2会输入至发光器件L的阳极112,从而可以在检测阶段t2对发光器件L的阳极112电压进行检测。
以下以图7所示的像素电路10为例,结合图9所示的时序图对阵列基板13的检测过程进行详细说明。
在重置阶段t3,向第一电源线S1、第二电源线S2以及数据信号线Data均输入GND信号,向第一扫描信号线G1输入高电平信号,以使第二晶体管T2导通,数据信号线Data上的GND信号经过第二晶体管T2输入至存储电容Cst的一端,使存储电容Cst残留的电荷通过数据信号线Data释放。向第二扫描信号线G2输入高电平信号,以使第一晶体管T1导通,第二电源线S2的GND信号通过第一晶体管T1输入至存储电容Cst的另一端,使存储电容Cst残留的电荷通过第二电源线S2释放。在此阶段,存储电容Cst放电,消除了前一帧发光器件L的阳极112的信号残留。
在充电阶段t4,向第一扫描信号线G1输入低电平信号,第二晶体管T2截止,向第二扫描信号线G2输入低平信号,第一晶体管T1截止。向数据信号线Data输入高电平信号,向第一电源线S1输入直流电压,直流电压为正电压,向第二电源线S2输入交流电压。在此阶段,对数据信号线Data、第一电源线S1以及第二电源线S2进行预充电。
在写入阶段t1,向第一扫描信号线G1输入高电平信号,第二晶体管T2导通,第二晶体管T2的栅极电压等于第一扫描信号线G1的电压,即Vg=VG1。由于第二晶体管T2导通,向数据信号线Data输入高电平信号后,数据信号线Data的信号经过第二晶体管T2输入至驱动晶体管Td的栅极,驱动晶体管Td的栅极电压等于数据信号线Data上的电压,即Vg=VData。向第一电源线S1输入直流电压,直流电压为正电压,驱动晶体管Td的源极电压等于第一电源线S1的直流电压,即Vd=VS1。由于驱动晶体管Td的Vgs>Vth,因此驱动晶体管Td导通,第一电源线S1上的直流电压经过驱动晶体管Td向发光器件L的阳极112输入。向第二扫描信号线G2输入高电平信号,第一晶体管T1导通。向第二电源线S2输入交流电压,交流电压在写入阶段t1的电压为负电压,第二电源线S2上的交流电压经过第一晶体管T1向发光器件L的阳极112输入。
由于向第一电源线S1输入直流电压,向第二电源线S2输入交流电压,因此在第一电源线S1与第一子像素电路101未断开的情况下,发光器件L的阳极112的电压为直流电压。参考图6,V1=V2=…=Vn-2=Vn-1=Vn=…=Vn+m=Vn+m+1=Vn+m+2=VS1。在第一电源线S1与第一子像素电路101断开的情况下,第一电源线S1的直流电压不能写入发光器件L的阳极112,亚像素011中发光器件L的阳极112的电压为第二电源线S2在写入阶段t1输入的交流电压,因此在第n个亚像素中第一子像素电路101与第一电源线S1断开的情况下,V1=V2=…=Vn-2=Vn-1=VS1≠Vn=VS2≠Vn+m=…Vn+m+1=Vn+m+2=VS1。由于直流电压为正电压,交流电压在写入阶段t1的电压为负电压,因此第一电源线S1与第一子像素电路101断开的亚像素011中发光器件L的阳极112的电压与第一电源线S1与第一子像素电路101未断开的亚像素011中发光器件L的阳极112的电压会产生较大的电压突变。
在检测阶段t2,向第一扫描信号线G1输入低电平信号,第二晶体管T2截止,向第二扫描信号线G2输入低电平信号,第一晶体管T1截止,存储电容Cst保持充电阶段t1,发光器件L的阳极112的电压。检测每个亚像素011中发光器件L的阳极112的电压,便可以判断出该亚像素011中第一电源线S1与第一子像素电路101是否断开,即可以判断出该亚像素011是否异常。若阳极112的电压值与直流电压的差值的绝对值大于预设电压值,则阳极112的电压为第二电源线S2的交流电压,因此可以判断出该亚像素011中第一子像素电路101与第一电源线S1断开。若阳极112的电压值与直流电压的差值的绝对值小于或等于预设电压值,则阳极112的电压值为第一电源线S1输入至该亚像素011的直流电压,因此可以判断出该亚像素011中第一子像素电路101与第一电源线S1未断开。
本发明实施例还提供一种检测***,如图10所示,检测***包括检测设备30和阵列基板13,检测设备30与阵列基板13电连接;检测设备30包括:存储器301和处理器302;存储器301配置为存储指令;处理器302,与存储器301电连接,当指令被处理器302执行时,使得处理器302执行上述的阵列基板13的检测方法。
此处,对于检测设备30不进行限定,以能根据上述阵列基板13的检测方法对阵列基板13进行检测即可。在一些实施例中,检测设备30为AT(Array Test)设备。
在一些实施例中,如图11所示,检测设备30还包括显示屏303;显示屏303包括多个区域,每个区域对应阵列基板13的一个亚像素011;若阵列基板13的亚像素011中阳极112的电压值与直流电压的差值的绝对值大于预设电压值,则显示屏303中与该亚像素011对应的区域显示第一颜色;若阵列基板13的亚像素011中阳极112的电压值与直流电压的差值的绝对值小于或等于预设电压值,则显示屏303中与该亚像素011对应的区域显示第二颜色。
此处,在一些实施例中,电压图像光学***(Voltage Image Optical System,简称VIOS)包括显示屏,电压图像光学***可以根据阳极112的电压值和直流电压的差值的绝对值与预设电压值的关系,控制显示屏中与该亚像素011对应的区域显示第一颜色或第二颜色。
此外,对于第一颜色和第二颜色不进行限定,以第一颜色和第二颜色不相同为准。例如,第一颜色为红色,第二颜色为绿色。
应当理解到,若显示屏中与阵列基板13的亚像素011对应的区域显示第一颜色,则第一电源线S1与该亚像素011中的第一子像素电路101断开。若显示屏中与阵列基板13的亚像素011对应的区域显示第二颜色,则第一电源线S1与该亚像素011中的第一子像素电路101未断开。
本发明实施例,由于检测设备30包括显示屏303,若阳极112的电压值与直流电压的差值的绝对值大于预设电压值,则显示屏中与该亚像素011对应的区域显示第一颜色;若阳极112的电压值与直流电压的差值的绝对值小于或等于预设电压值,则显示屏中与该亚像素011对应的区域显示第二颜色,因而可以根据显示屏显示的颜色直观、快速地判断出阵列基板13上各个亚像素011的第一子像素电路101与第一电源线S1是否断开,以及第一电源线S1发生断裂的亚像素011的位置,以便于对第一电源线S1进行修补。
以上所述,仅为本发明的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到的变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应以所述权利要求的保护范围为准。

Claims (10)

1.一种阵列基板的检测方法,其特征在于,所述阵列基板包括多个亚像素,每个所述亚像素包括像素电路,所述像素电路包括第一子像素电路、第二子像素电路以及发光器件;所述第一子像素电路与第一电源线、第一扫描信号线、数据信号线以及所述发光器件的阳极电连接;所述第二子像素电路与第二电源线、第二扫描信号线以及所述发光器件的阳极电连接;
所述阵列基板的检测方法,包括:
在写入阶段,向所述第一电源线输入直流电压,向所述第一扫描信号线输入选通信号,所述第一子像素电路打开,以使所述第一电源线的直流电压向所述发光器件的阳极输入;向所述第二电源线输入交流电压,向所述第二扫描信号线输入选通信号,所述第二子像素电路打开,以使所述第二电源线的交流电压向所述发光器件的阳极输入;
在检测阶段,检测所述亚像素中所述发光器件的所述阳极的电压值,并判断所述阳极的电压值与所述直流电压的差值的绝对值是否大于预设电压值,若所述阳极的电压值与所述直流电压的差值的绝对值大于预设电压值,则该所述亚像素中所述第一子像素电路与所述第一电源线断开;
其中,所述直流电压和所述交流电压在所述写入阶段的电压的差值的绝对值大于所述预设电压值。
2.根据权利要求1所述的阵列基板的检测方法,其特征在于,所述直流电压为正电压,所述交流电压在所述写入阶段的电压为负电压;
或者,所述直流电压为负电压,所述交流电压在所述写入阶段的电压为正电压。
3.根据权利要求1所述的阵列基板的检测方法,其特征在于,在所述写入阶段之前设置有重置阶段,所述的阵列基板的检测方法,还包括:
在所述重置阶段,向所述第一电源线、所述第二电源线以及所述数据信号线均输入接地电压;向所述第一扫描信号线输入选通信号,以使所述第一子像素电路打开,所述数据信号线的接地电压向所述发光器件的阳极输入;向所述第二扫描信号线输入选通信号,以使所述第二子像素电路打开,所述第二电源线的接地电压向所述发光器件的阳极输入。
4.根据权利要求3所述的阵列基板的检测方法,其特征在于,
在所述重置阶段之后,在所述写入阶段之前设置有充电阶段,所述阵列基板的检测方法还包括:
在所述充电阶段,向所述第一扫描信号线输入选通信号,以使所述第一子像素电路断开;向所述第二扫描信号线输入选通信号,以使所述第二子像素电路断开;向所述第一电源线输入直流电压,向所述第二电源线输入交流电压。
5.根据权利要求1所述的阵列基板的检测方法,其特征在于,所述第一子像素电路包括驱动子电路和写入子电路;
所述驱动子电路与所述第一电源线、所述写入子电路以及所述发光器件的阳极电连接,用于驱动所述发光器件发光;
所述写入子电路与所述数据信号线和所述第一扫描信号线电连接,用于在所述第一扫描信号线的控制下,将所述数据信号线的电压写入到所述驱动子电路。
6.根据权利要求5所述的阵列基板的检测方法,其特征在于,所述驱动子电路包括驱动晶体管和存储电容;
所述驱动晶体管的栅极与所述写入子电路电连接,第一极与所述第一电源线电连接,第二极与所述发光器件的阳极电连接;
所述存储电容的一端与所述驱动晶体管的栅极电连接,另一端与所述发光器件的阳极电连接。
7.根据权利要求6所述的阵列基板的检测方法,其特征在于,在所述检测所述亚像素中所述发光器件的所述阳极的电压值之前,所述的阵列基板的检测方法还包括:
在所述检测阶段,向所述第一扫描信号线输入选通信号,以使所述第一子像素电路断开;向所述第二扫描信号线输入选通信号,以使所述第二子像素电路断开。
8.根据权利要求1所述的阵列基板的检测方法,其特征在于,所述第二子像素电路包括第一晶体管,所述第一晶体管的栅极与第二扫描信号线电连接,第一极与所述第二电源线电连接,第二极与所述发光器件的阳极电连接。
9.一种检测***,其特征在于,所述检测***包括检测设备和阵列基板,所述检测设备与所述阵列基板电连接;
所述检测设备包括:存储器和处理器;所述存储器配置为存储指令;所述处理器,与所述存储器电连接,当所述指令被所述处理器执行时,使得所述处理器执行如权利要求1-8任一项所述的阵列基板的检测方法。
10.根据权利要求9所述的检测***,其特征在于,所述检测设备还包括显示屏;
所述显示屏包括多个区域,每个所述区域对应所述阵列基板的一个亚像素;若所述阵列基板的亚像素中阳极的电压值与直流电压的差值的绝对值大于预设电压值,则所述显示屏中与该所述亚像素对应的区域显示第一颜色;若所述阵列基板的亚像素中所述阳极的电压值与所述直流电压的差值的绝对值小于或等于预设电压值,则所述显示屏中与该所述亚像素对应的区域显示第二颜色。
CN201911278192.1A 2019-12-12 2019-12-12 一种阵列基板的检测方法及检测*** Active CN110796976B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201911278192.1A CN110796976B (zh) 2019-12-12 2019-12-12 一种阵列基板的检测方法及检测***

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201911278192.1A CN110796976B (zh) 2019-12-12 2019-12-12 一种阵列基板的检测方法及检测***

Publications (2)

Publication Number Publication Date
CN110796976A true CN110796976A (zh) 2020-02-14
CN110796976B CN110796976B (zh) 2022-12-30

Family

ID=69448146

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201911278192.1A Active CN110796976B (zh) 2019-12-12 2019-12-12 一种阵列基板的检测方法及检测***

Country Status (1)

Country Link
CN (1) CN110796976B (zh)

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006133542A (ja) * 2004-11-08 2006-05-25 Sony Corp 画素回路及び表示装置
US20130241562A1 (en) * 2012-03-14 2013-09-19 Guang hai Jin Array test device, method for testing an organic light emitting display device, and method for manufacturing the organic light emitting display device
EP2866219A2 (en) * 2013-10-28 2015-04-29 Samsung Display Co., Ltd. Organic light emitting display device and driving method thereof
CN106486041A (zh) * 2017-01-03 2017-03-08 京东方科技集团股份有限公司 一种像素电路、其驱动方法及相关显示装置
CN206672606U (zh) * 2017-05-04 2017-11-24 成都晶砂科技有限公司 单晶硅晶体管cmos驱动显示的像素补偿电路及显示设备
US10085333B1 (en) * 2017-03-21 2018-09-25 Macroblock, Inc. LED failure detecting device
US20180330668A1 (en) * 2017-05-12 2018-11-15 Boe Technology Group Co., Ltd. Drive compensation circuit, display panel and driving method thereof

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006133542A (ja) * 2004-11-08 2006-05-25 Sony Corp 画素回路及び表示装置
US20130241562A1 (en) * 2012-03-14 2013-09-19 Guang hai Jin Array test device, method for testing an organic light emitting display device, and method for manufacturing the organic light emitting display device
EP2866219A2 (en) * 2013-10-28 2015-04-29 Samsung Display Co., Ltd. Organic light emitting display device and driving method thereof
CN106486041A (zh) * 2017-01-03 2017-03-08 京东方科技集团股份有限公司 一种像素电路、其驱动方法及相关显示装置
US10085333B1 (en) * 2017-03-21 2018-09-25 Macroblock, Inc. LED failure detecting device
CN206672606U (zh) * 2017-05-04 2017-11-24 成都晶砂科技有限公司 单晶硅晶体管cmos驱动显示的像素补偿电路及显示设备
US20180330668A1 (en) * 2017-05-12 2018-11-15 Boe Technology Group Co., Ltd. Drive compensation circuit, display panel and driving method thereof

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
陈文彬,刁庚秀,吴琦: "《基于Alq3的有机发光器件的发光特性》", 《发光学报》 *

Also Published As

Publication number Publication date
CN110796976B (zh) 2022-12-30

Similar Documents

Publication Publication Date Title
KR102370381B1 (ko) 픽셀 회로, 픽셀 회로의 구동 방법 및 표시 장치
KR102324653B1 (ko) 디스플레이 패널과 그 균열 검출 방법, 디스플레이 장치
CN109523956B (zh) 像素电路及其驱动方法、显示装置
US20220309970A1 (en) Pixel circuit, driving method thereof and display device
CN107452334B (zh) 像素电路及其驱动方法、显示基板及其驱动方法、显示装置
US10854137B2 (en) Display device
US9589505B2 (en) OLED pixel circuit, driving method of the same, and display device
CN107665663B (zh) 显示面板、显示装置、驱动电路、控制器和驱动方法
EP2674932B1 (en) Organic light emitting diode display with lighting test circuit
US9767732B2 (en) Display device
CN107170400B (zh) 一种电致发光显示面板及其检测方法、显示装置
US20160035276A1 (en) Oled pixel circuit, driving method of the same, and display device
US11328668B2 (en) Pixel circuit and driving method thereof, and display panel
US11145230B2 (en) Method and device for detecting a threshold voltage drift of a transistor in a pixel circuit
JP2020519912A (ja) 画素回路及びその駆動方法、ディスプレイパネル
CN110047437B (zh) 一种像素电路、显示面板和显示面板的驱动方法
CN110570820B (zh) Amoled显示装置及其驱动方法
CN111613178A (zh) 像素电路及其驱动方法、显示基板和显示装置
KR102468659B1 (ko) 유기 발광 표시 장치의 검사 방법 및 이를 수행하는 유기 발광 표시 장치
CN111063306A (zh) 一种像素电路及其驱动方法、显示面板
CN110796976B (zh) 一种阵列基板的检测方法及检测***
JP2013057726A (ja) 表示パネル、表示装置および電子機器
KR20200113089A (ko) 표시 패널 및 표시 패널의 검사 방법
JP2008083529A (ja) アクティブマトリクス基板、アクティブマトリクス基板の検査方法および電気光学装置
JP2009058781A (ja) 画像表示装置、画像表示装置における電流計測方法および電子機器の駆動方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant