CN110707044B - 形成半导体装置布局的方法 - Google Patents
形成半导体装置布局的方法 Download PDFInfo
- Publication number
- CN110707044B CN110707044B CN201811130141.XA CN201811130141A CN110707044B CN 110707044 B CN110707044 B CN 110707044B CN 201811130141 A CN201811130141 A CN 201811130141A CN 110707044 B CN110707044 B CN 110707044B
- Authority
- CN
- China
- Prior art keywords
- patterns
- pattern
- forming
- opening
- layer
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000000034 method Methods 0.000 title claims abstract description 52
- 239000004065 semiconductor Substances 0.000 title claims abstract description 49
- 239000000758 substrate Substances 0.000 claims abstract description 27
- 239000000463 material Substances 0.000 claims abstract description 22
- 230000004888 barrier function Effects 0.000 claims abstract description 12
- 238000005530 etching Methods 0.000 description 13
- 238000013461 design Methods 0.000 description 12
- 238000004519 manufacturing process Methods 0.000 description 12
- 230000008569 process Effects 0.000 description 12
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 11
- 239000011295 pitch Substances 0.000 description 11
- 229910052710 silicon Inorganic materials 0.000 description 11
- 239000010703 silicon Substances 0.000 description 11
- 238000010586 diagram Methods 0.000 description 9
- 230000003667 anti-reflective effect Effects 0.000 description 7
- 230000003287 optical effect Effects 0.000 description 4
- 229910052581 Si3N4 Inorganic materials 0.000 description 3
- 239000003990 capacitor Substances 0.000 description 3
- 230000010354 integration Effects 0.000 description 3
- 230000000149 penetrating effect Effects 0.000 description 3
- 238000000206 photolithography Methods 0.000 description 3
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 3
- 238000012546 transfer Methods 0.000 description 3
- 229910021417 amorphous silicon Inorganic materials 0.000 description 2
- 230000015572 biosynthetic process Effects 0.000 description 2
- 239000005380 borophosphosilicate glass Substances 0.000 description 2
- 238000012937 correction Methods 0.000 description 2
- 238000000059 patterning Methods 0.000 description 2
- 230000002093 peripheral effect Effects 0.000 description 2
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 1
- 230000000903 blocking effect Effects 0.000 description 1
- 238000011161 development Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 239000012212 insulator Substances 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 1
- 229920005591 polysilicon Polymers 0.000 description 1
- 238000013404 process transfer Methods 0.000 description 1
- 238000012545 processing Methods 0.000 description 1
- 230000004044 response Effects 0.000 description 1
- LIVNPJMFVYWSIS-UHFFFAOYSA-N silicon monoxide Chemical compound [Si-]#[O+] LIVNPJMFVYWSIS-UHFFFAOYSA-N 0.000 description 1
- 229910052814 silicon oxide Inorganic materials 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G03—PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
- G03F—PHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
- G03F1/00—Originals for photomechanical production of textured or patterned surfaces, e.g., masks, photo-masks, reticles; Mask blanks or pellicles therefor; Containers specially adapted therefor; Preparation thereof
- G03F1/36—Masks having proximity correction features; Preparation thereof, e.g. optical proximity correction [OPC] design processes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B12/00—Dynamic random access memory [DRAM] devices
- H10B12/01—Manufacture or treatment
- H10B12/02—Manufacture or treatment for one transistor one-capacitor [1T-1C] memory cells
-
- G—PHYSICS
- G03—PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
- G03F—PHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
- G03F1/00—Originals for photomechanical production of textured or patterned surfaces, e.g., masks, photo-masks, reticles; Mask blanks or pellicles therefor; Containers specially adapted therefor; Preparation thereof
- G03F1/38—Masks having auxiliary features, e.g. special coatings or marks for alignment or testing; Preparation thereof
-
- G—PHYSICS
- G03—PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
- G03F—PHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
- G03F7/00—Photomechanical, e.g. photolithographic, production of textured or patterned surfaces, e.g. printing surfaces; Materials therefor, e.g. comprising photoresists; Apparatus specially adapted therefor
- G03F7/0035—Multiple processes, e.g. applying a further resist layer on an already in a previously step, processed pattern or textured surface
-
- G—PHYSICS
- G03—PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
- G03F—PHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
- G03F7/00—Photomechanical, e.g. photolithographic, production of textured or patterned surfaces, e.g. printing surfaces; Materials therefor, e.g. comprising photoresists; Apparatus specially adapted therefor
- G03F7/70—Microphotolithographic exposure; Apparatus therefor
- G03F7/70425—Imaging strategies, e.g. for increasing throughput or resolution, printing product fields larger than the image field or compensating lithography- or non-lithography errors, e.g. proximity correction, mix-and-match, stitching or double patterning
- G03F7/70433—Layout for increasing efficiency or for compensating imaging errors, e.g. layout of exposure fields for reducing focus errors; Use of mask features for increasing efficiency or for compensating imaging errors
-
- G—PHYSICS
- G03—PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
- G03F—PHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
- G03F7/00—Photomechanical, e.g. photolithographic, production of textured or patterned surfaces, e.g. printing surfaces; Materials therefor, e.g. comprising photoresists; Apparatus specially adapted therefor
- G03F7/70—Microphotolithographic exposure; Apparatus therefor
- G03F7/70425—Imaging strategies, e.g. for increasing throughput or resolution, printing product fields larger than the image field or compensating lithography- or non-lithography errors, e.g. proximity correction, mix-and-match, stitching or double patterning
- G03F7/70433—Layout for increasing efficiency or for compensating imaging errors, e.g. layout of exposure fields for reducing focus errors; Use of mask features for increasing efficiency or for compensating imaging errors
- G03F7/70441—Optical proximity correction [OPC]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/027—Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34
- H01L21/033—Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers
- H01L21/0334—Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers characterised by their size, orientation, disposition, behaviour, shape, in horizontal or vertical plane
- H01L21/0337—Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers characterised by their size, orientation, disposition, behaviour, shape, in horizontal or vertical plane characterised by the process involved to create the mask, e.g. lift-off masks, sidewalls, or to modify the mask, e.g. pre-treatment, post-treatment
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/302—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
- H01L21/306—Chemical or electrical treatment, e.g. electrolytic etching
- H01L21/308—Chemical or electrical treatment, e.g. electrolytic etching using masks
- H01L21/3083—Chemical or electrical treatment, e.g. electrolytic etching using masks characterised by their size, orientation, disposition, behaviour, shape, in horizontal or vertical plane
- H01L21/3086—Chemical or electrical treatment, e.g. electrolytic etching using masks characterised by their size, orientation, disposition, behaviour, shape, in horizontal or vertical plane characterised by the process involved to create the mask, e.g. lift-off masks, sidewalls, or to modify the mask, e.g. pre-treatment, post-treatment
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/31—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
- H01L21/3105—After-treatment
- H01L21/311—Etching the insulating layers by chemical or physical means
- H01L21/31144—Etching the insulating layers by chemical or physical means using masks
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/538—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
- H01L23/5386—Geometry or layout of the interconnection structure
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B12/00—Dynamic random access memory [DRAM] devices
- H10B12/01—Manufacture or treatment
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B12/00—Dynamic random access memory [DRAM] devices
- H10B12/01—Manufacture or treatment
- H10B12/02—Manufacture or treatment for one transistor one-capacitor [1T-1C] memory cells
- H10B12/03—Making the capacitor or connections thereto
- H10B12/033—Making the capacitor or connections thereto the capacitor extending over the transistor
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B12/00—Dynamic random access memory [DRAM] devices
- H10B12/01—Manufacture or treatment
- H10B12/09—Manufacture or treatment with simultaneous manufacture of the peripheral circuit region and memory cells
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B12/00—Dynamic random access memory [DRAM] devices
- H10B12/01—Manufacture or treatment
- H10B12/02—Manufacture or treatment for one transistor one-capacitor [1T-1C] memory cells
- H10B12/03—Making the capacitor or connections thereto
- H10B12/038—Making the capacitor or connections thereto the capacitor being in a trench in the substrate
- H10B12/0383—Making the capacitor or connections thereto the capacitor being in a trench in the substrate wherein the transistor is vertical
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B12/00—Dynamic random access memory [DRAM] devices
- H10B12/30—DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
- H10B12/34—DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells the transistor being at least partially in a trench in the substrate
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Power Engineering (AREA)
- Chemical & Material Sciences (AREA)
- Inorganic Chemistry (AREA)
- Geometry (AREA)
- Semiconductor Memories (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Abstract
本发明公开一种形成半导体装置布局的方法,其包含以下步骤。首先,建立多个第一图案,以在一基底上形成一材料层,该些第一图案规则地沿着一第一方向排列形成多列并呈现一阵列排列。然后,建立多个第二图案,该些第二图案环绕该些第一图案。接着,建立一第三图案以在该材料层上形成一阻挡层,该第三图案重叠于一部分的该些第二图案,且该些第二图案中的至少一个自该第三图案部分暴露出来。最后,利用该些第一图案于该基底上的一堆叠结构内形成多个第一开口,以分别暴露出一部分的该基底。
Description
技术领域
本发明涉及一种形成半导体装置布局的方法,特别是用来形成一随机动态处理存储器元件的半导体装置布局的方法。
背景技术
随着各种电子产品朝小型化发展的趋势,动态随机存取存储器(dynamic randomaccess memory,DRAM)的设计也必须符合高集成度及高密度的要求。对于具备凹入式栅极结构的动态随机存取存储器而言,由于其可以在相同的半导体基底内获得更长的载流子通道长度,以减少电容结构的漏电情形产生,因此在目前主流发展趋势下,其已逐渐取代仅具备平面栅极结构的动态随机存取存储器。
一般来说,具备凹入式栅极结构的动态随机存取存储器是由数目庞大的存储单元(memory cell)聚集形成一阵列区,用来存储数据,而每一存储单元可由一晶体管元件与一电荷贮存装置串联组成,以接收来自于字符线(word line,WL)及位线(bit line,BL)的电压信号。因应产品需求,阵列区中的存储单元密度需持续提升,造成相关制作工艺与设计上的困难度与复杂度不断增加。因此,现有技术还待进一步改良以有效提升相关存储器元件的效能及可靠度。
发明内容
本发明的一目的在于提供一种形成半导体装置布局的方法,其是先建立该半导体装置的布局设计图,以便模拟出各元件图案之间的对应关系,在于该半导体装置上形成实际的半导体结构。因此,本发明的布局方法可有效形成线宽及元件间距日益缩小的微小元件,避免上述元件的距离在曝光制作工艺中会因为光学特性的影响而有其物理上的限制。
为达上述目的,本发明的一实施例提供一种形成半导体装置布局的方法,其包含以下步骤。首先,建立多个第一图案,以在一基底上形成一材料层,该些第一图案规则地沿着一第一方向排列形成多列并呈现一阵列排列。然后,建立多个第二图案,该些第二图案环绕该些第一图案。接着,建立一第三图案以在该材料层上形成一阻挡层,该第三图案重叠于一部分的该些第二图案,且该些第二图案中的至少一个自该第三图案部分暴露出来。最后,利用该些第一图案于该基底上的一堆叠结构内形成多个第一开口,以分别暴露出一部分的该基底。
整体来说,本发明形成半导体装置布局的方法是利用一光掩模布局设计分别建立一半导体装置的开口图案与一阻挡层的开口图案,以同时定义出具有高集成度与高密度的半导体结构,并且进一步区分出该半导体装置的核心区与周边区。由此,本发明形成半导体装置布局的方法有利于在制作工艺简化的前提下,形成结构更为优化的半导体装置,例如可应用在一随机动态处理存储器(dynamic random access memory,DRAM)元件制作工艺,以形成该随机动态处理存储器元件的存储节点(storage node,SN)。
附图说明
图1至图5为本发明第一优选实施例中形成半导体装置布局的方法的步骤示意图,其中:
图1为形成半导体装置的布局设计示意图;
图2为形成一半导体结构后的平面示意图;
图3为图2沿着切线A-A’的剖面示意图;
图4为该半导体结构于形成通孔与盲孔后的剖面示意图;以及
图5为该半导体结构于形成开口后的剖面示意图;
图6为本发明另一优选实施例中的半导体结构于形成开口后的剖面示意图;
图7为本发明第二优选实施例中的形成半导体装置布局的方法示意图。
主要元件符号说明
111 第一图案
121 第二图案
121a、121b 第二图案
131 第三图案
131a、131b、131c、131d 边缘
300 基底
310 材料层
311 第一开口图案
312、312a 第二开口图案
330 阻挡层
331 第三开口图案
350 掩模结构
351 抗反射层
352 通孔
353 牺牲层
354 盲孔
355 硬掩模层
370 堆叠结构
371 第一层
372、374 开口
373 第二层
375 第三层
377 第四层
C11、C12、C13、C14、C15、C16、C17、C18、C19 列
C21、C22 列
CD 尺寸
D1、D2 方向
P 间距
具体实施方式
为使熟悉本发明所属技术领域的一般技术者能更进一步了解本发明,下文特列举本发明的数个优选实施例,并配合所附的附图,详细说明本发明的构成内容及所欲达成的功效。
请参照图1至图5,所绘示者为本发明第一优选实施例中,形成半导体装置布局的方法示意图。本实施例的形成方法例如是应用在一半导体制作工艺中,例如是一随机动态处理存储器(dynamic random access memory,DRAM)元件制作工艺,以形成一半导体结构,如该随机动态处理存储器元件的存储节点(storage node,SN),但并不以此为限。请先参考图2、图3所示,其分别绘示本实施例的方法所形成的半导体结构的平面与剖面示意图,包含多个第一开口图案311、多个第二开口图案312与一第三开口图案331。在本实施例中,第一开口图案311、第二开口图案312形成在同一层材料层310中,而第三开口图案331则形成在材料层310上方的一阻挡层330中,但不以此为限。
关于第一开口图案311、第二开口图案312与第三开口图案331之间的布局关系,则需一并参考图1所示的布局设计图。详细来说,图1为利用光学邻近修正(opticalproximity correction,OPC)技术所建立的布局设计图,其通过一电脑***(未绘示)的存储媒介(未绘示)来调整各元件图案之间的匹配性,以用于形成图2、图3所示半导体结构。该布局设计图首先建立多个具有相同的尺寸(dimension)CD与间距(pitch)P的图案,并使该些图案相互交替排列而呈现一阵列(array),如图1所示。接着,自该些图案中定义出多个第一图案111与多个第二图案121,使得第二图案121可环绕于第一图案111之外。并且,各第一图案111与各第二图案121相互规则沿着一方向D1(例如是y方向)而排列成多列(columns)C11、C12、C13、C14、C15、C16、C17、C18、C19,或者各第二图案121也可独立排列于第一图案111两侧而形成多列C21、C22,使得所有的第一图案111与第二图案121于图1所示的示意图上可呈现一阵列排列(array arrangement),但不以此为限。详细来说,排列于各奇数列C11、C13、C15、C17、C19中的第一图案111、第二图案121在垂直于方向D1的另一方向D2(例如是x方向)相互对位排列(aligned arrangement),排列于各偶数列C12、C14、C16、C18中的第一图案111、第二图案121在方向D2上也相互对位排列,但排列于奇数列C11、C13、C15、C17、C19与偶数列C12、C14、C16、C18中的第一图案111、第二图案121在方向D1与方向D2上则是错位排列(misaligned arrangement),例如是如图1所示错位约二分之一至三分之一的间距P,但不以此为限。
第一开口图案311、第二开口图案312的形成方式,则包含以下步骤。首先,提供一基底300,基底300可以为一硅基底,或者位于硅基底上的介电层,但并不以此为限。基底300上还依序形成有由上而下依序堆叠的一掩模结构350与一堆叠结构370,并且,掩模结构350与堆叠结构370都具有一复合层结构(multilayer structure),如图3所示。然后,依据图1的布局设计图,利用至少一光掩模(未绘示),在掩模结构350上的材料层310中形成第一开口图案311与第二开口图案312。在本实施例中,第一开口图案311与第二开口图案312例如是利用至少两张光掩模(未绘示),配合两次自对准双重图案化(self-aligned doublepatterning,SADP)制作工艺形成相互交错的多个条状图案(未绘示),再通过该些条状图案的重叠区来形成,但不以此为限。在另一实施例中,也可直接通过一般的光刻及蚀刻(photo-etching-process,PEP)制作工艺,一次性的形成阵列排列的该些开口图案;或者是通过双重图案化与双重蚀刻(double patterning-double etching,2P2E)制作工艺等,分次地形成阵列排列的该些开口图案。如此,形成在材料层310中的第一开口图案311与第二开口图案312也具有相同的尺寸CD、间距P与排列方式。
然而,本领域者也可轻易理解,在本实施例中,虽是建立并形成尺寸、间距与排列方式都相同的第一图案111与第二图案121,但不以此为限。在实际制作工艺中,也可因应产品需求而调整该布局设计图与该半导体结构制作工艺,使得各第二图案121的尺寸、间距或排列方式不同于各第一图案111,而使得所形成的该第一开口图案与该第二开口图案可具有不同的尺寸、间距或排列方式。
另一方面,该布局设计图还进一步建立一第三图案131,第三图案131所定义的位置较佳可以覆盖所有的第一图案111与至少部分的第二图案121a,并且,使得第三图案131在方向D1的一边缘131a可位于第一图案111与第二图案121之间,而在方向D2的另一边缘131b则刚好位于部分的第二图案121a上,如图1所示。换言之,第三图案131的边缘131a并未直接位于任一个第二图案121上,而第三图案131的边缘131b则会位于部分的第二图案121a上,例如是仅位于排列于偶数列C12、C14、C16、C18的部分的第二图案121a上,如图1所示。然而,在另一实施例中,也可依据实际元件布局,而使得第三图案131的边缘131b仅会位于排列于奇数列C11、C13、C15、C17、C19的部分的第二图案121上(未绘示),但不以此为限。在此情况下,部分的第二图案121a例如是约有一半尺寸CD的范围被第三图案131覆盖(意即,另一半尺寸CD的范围暴露于第三图案131之外)。然后,利用另一光掩模(未绘示)进行另一光刻及蚀刻制作工艺,以在材料层310上的阻挡层330内形成第三开口图案331,重叠于第一开口图案311与部分的第二开口图案312a,如图2、图3所示。如此,即可使得所形成的第三开口图案331与第一开口图案311、第二开口图案312之间也可具有前述的对应关系,例如是使部分的第二开口图案312a以及所有的第一开口图案311自所形成的第三开口图案331暴露出,如图2、图3所示。
然后,即可利用图2、图3所示半导体结构继续进行本实施例的半导体制作工艺,例如是进行一蚀刻制作工艺,而将阻挡层330内的第三开口图案331,以及材料层310内的第一开口图案311与第二开口图案312a一并转移至下方的掩模结构350内。在本实施例中,掩模结构350包含由上而下依序堆叠的一抗反射层351例如是一先进曝光图样薄膜(advancedpatterning film,APF),一牺牲层353例如包含氧化硅(SiO2)等材质,以及一硬掩模层355例如是一含硅硬掩模(silicon-containing hard mask,SHB),而该蚀刻制作工艺是先将第三开口图案331与第一开口图案311、第二开口图案312同时转移至掩模结构350的抗反射层351与牺牲层353内,形成多个贯穿抗反射层351与牺牲层353的通孔352,再完全移除上方的阻挡层330与材料层310,如图4所示。
需注意的是,部分的第二开口图案312a仅部分重叠于第三开口图案331,而使得其余部分被阻挡层330覆盖,因此,部分的第二开口图案312a相对于完全重叠于第三开口图案331的第一开口图案311而具有较小的孔径,例如是明显小于其尺寸CD。在此情形下,该蚀刻制作工艺所使用的蚀刻剂将受限于较小的孔径,而无法有效移除下方的抗反射层351与牺牲层353,因而形成不完全贯穿牺牲层353的盲孔354,如图4所示。
之后,进行另一蚀刻制作工艺,将抗反射层351与牺牲层353内的通孔352与盲孔354继续转移至下方的硬掩模层355与堆叠结构370内。在本实施例中,堆叠结构370是由蚀刻选择各不相同的不同膜层堆叠而成,其例如是包含由上而下依序堆叠的第一层371例如包含氮化硅(SiN)等材质,第二层373例如包含氧化硅等材质,第三层375例如包含氮化硅等材质,第四层377例如包含硼磷硅玻璃(borophosphosilicate glass,BPSG)等材质,而堆叠结构370上方的硬掩模层355则例如是包含非晶硅(amorphous silicon,a-Si)、纯硅(puresilicon)或多晶硅(polysilicon,p-Si)等材质,但不以此为限。需注意的是,在进行该另一蚀刻制作工艺时,由于硬掩模层355与掩模结构350的其他膜层之间具有较大的蚀刻选择,因此,未贯穿抗反射层351与牺牲层353的盲孔354将无法被继续转移至下方的硬掩模层355与堆叠结构370,其图案仅能停留在抗反射层351与牺牲层353内。另一方面,贯穿抗反射层351与牺牲层353的通孔352则被继续转移至下方的硬掩模层355内,并于堆叠结构370内形成多个开口372,暴露出下方的基底300,如图5所示。在此情况下,后续若完全移除掩模结构350,堆叠结构370内仅有对应于各通孔352的开口372,而不会形成可对应于盲孔354的图案。然而,在其他实施例中,也可选择调整该另一蚀刻制作工艺的蚀刻条件,如蚀刻时间或蚀刻剂等,使得盲孔354的图案仍可被转移至硬掩模层355与部分的堆叠结构370(例如是第一层371内)内。如此,在完全移除掩模结构350后,堆叠结构370内除了形成有对应于各通孔352的开口372外,还可形成可对应于盲孔354的开口374,如图6所示。开口374仅会形成在堆叠结构370顶部(即第一层371的顶部),而不会暴露出下方的基底300,并且,具有小于开口372的孔径。
由此,即完成本发明第一优选实施例中形成半导体装置布局的方法。根据本实施例的方法,是先将该半导体装置的电路图案利用光学邻近修正技术而设计于如图1所示的布局设计图上,由此模拟出各元件图案之间的对应关系,以便能修正该些元件图案及其对应关系,并使曝光后的图形能够符合预期的目标。之后,在依据该布局设计图,利用至少一光掩模进行合适的光刻技术,将该布局设计图上的各图案111、121、131以一定的比例转移到该半导体装置上,形成如图2、图3所示的半导体结构。在本实施例中,各图案111、121、131分别对应于该半导体装置上的第一、第二开口图案311、312与阻挡层330的第三开口图案331,如此,使得第一、第二开口图案311、312与第三开口图案331中仅有第一开口图案311可被转移至后续形成的半导体结构中,形成具体的开口372。因此,本实施例的布局方法可有效形成线宽及元件间距日益缩小的微小元件,避免上述元件的距离在曝光制作工艺中会因为光学特性的影响而有其物理上的限制。
此外,本实施例的布局方法例如是应用在一随机动态处理存储器元件制作工艺,以形成该随机动态处理存储器元件的存储节点。详细来说,本实施例的基底300例如包含该随机动态处理存储器元件的一硅基底(未绘示,如一含硅基底或硅覆绝缘基底等),该硅基底内形成有多个埋藏式栅极(未绘示),以作为该随机动态处理存储器元件的埋藏式字符线(buried word line,BWL,未绘示),并且该硅基底上则形成有多个位线(未绘示)与多个插塞(未绘示),其是相互交替地位于该硅基底上,以分别作为该随机动态处理存储器元件的该位线与存储节点插塞(storage node contact,SNC)。
而本实施例的堆叠结构370、掩模结构350、材料层310及阻挡层330等则依序形成在该硅基底上,并且通过前述实施例所述的形成半导体装置布局的方法,利用如图1所示的光掩模布局先在材料层310上形成第一开口图案311、第二开口图案312,再形成阻挡层330与第三开口图案331等。如此操作,即可在堆叠结构370内形成对应于各第一开口图案311的开口372,以分别暴露出形成在该硅基底上的各插塞。由此,即可利用形成在堆叠结构370内的开口372作为后续存储节点形成所需的鳍片(SN fins)依序于各开口372内形成电容结构,至少包含一底电极层(未绘示)、一电容介电层(未绘示)与一顶电极层(未绘示),以构成该随机动态处理存储器的存储节点。而与第三开口图案331重叠的部份第二开口图案312则在图案转移的制作工艺中选择性地停留在掩模结构350内或是在堆叠结构370顶层(即第一层371内)的上半部,而不形成开口。由此,不仅可通过该半导体装置的布局设计定义出具有高集成度与高密度的存储节点结构,还可进一步区分出该半导体装置的存储器区与周边区,进而在制作工艺简化的前提下,形成结构更为优化的半导体装置。
需注意的是,前述实施例中掩模结构350、堆叠结构370所堆叠的膜层数量为因应该随机动态处理存储器元件的制作工艺而设计,但不限于是三层或四层。在本发明的其他实施例中,也可以依据产品需求而调整该掩模结构或该堆叠结构的堆叠层数、各堆叠层的材质与堆叠顺序等。
此外,本领域者应可轻易了解,为能满足实际产品需求的前提下,本发明形成半导体装置布局的方法也可能有其它态样,而不限于前述。因此,下文将进一步针对形成半导体装置布局的方法的其他实施例或变化型进行说明。且为简化说明,以下说明主要针对各实施例不同之处进行详述,而不再对相同之处作重复赘述。此外,本发明的各实施例中相同的元件以相同的标号进行标示,以利于各实施例间互相对照。
请参照图7所示,其绘示本发明第二优选实施例中形成半导体装置布局的方法。本实施例的步骤大体上与前述第一优选实施例相同,于此不在赘述,而本实施例与前述第一优选实施例主要差异在于,该半导体结构的布局设计也可配合实际元件的配置而调整各图案111、121、131的尺寸、间距或相对位置。举例来说,第三图案131在方向D1的边缘131c也可选择位于部分的第二图案121b上,如图7所示。或者,第三图案131在方向D2的边缘131d也可选择不规则的延伸,并位于部分的第二图案121a上,如图7所示。由此,通过第三图案131所建立的半导体结构的区域分界也可有更多的变化,而能符合各元件的实际设计需求。
以上所述仅为本发明的优选实施例,凡依本发明权利要求所做的均等变化与修饰,都应属本发明的涵盖范围。
Claims (14)
1.一种形成半导体装置布局的方法,其特征在于,包含:
建立多个第一图案,以在基底上形成材料层,该些第一图案规则地沿着第一方向排列形成多列并呈现一阵列排列;
建立多个第二图案,该些第二图案环绕该些第一图案;以及
建立第三图案以在该材料层上形成阻挡层,该第三图案重叠于一部分的该些第二图案,且该些第二图案中的至少一个自该第三图案部分暴露出来;以及
利用该些第一图案于该基底上的一堆叠结构内形成多个第一开口,以分别暴露出一部分的该基底,
其中所述方法还包括:
在该堆叠结构上形成一掩模结构;
利用该些第一图案于该掩模结构内形成多个通孔;以及
利用该些第二图案中的该至少一个于该掩模结构内形成至少一个盲孔。
2.依据权利要求1所述的形成半导体装置布局的方法,其特征在于,该些第二图案与该些第一图案相互对位排列。
3.依据权利要求1所述的形成半导体装置布局的方法,其特征在于,该第三图案包含朝着该第一方向延伸的第一边缘,该第一边缘设置在该些第一图案与该些第二图案之间。
4.依据权利要求1所述的形成半导体装置布局的方法,其特征在于,该第三图案包含朝向第二方向延伸的第二边缘,该第二方向垂直于该第一方向且该第二边缘仅设置在该些第二图案中的该至少一个上。
5.依据权利要求4所述的形成半导体装置布局的方法,其特征在于,该第二边缘不规则地延伸。
6.依据权利要求4所述的形成半导体装置布局的方法,其特征在于,该第二边缘规则地延伸。
7.依据权利要求6所述的形成半导体装置布局的方法,其特征在于,该些第二图案中的该至少一个仅与排列在偶数列中的该些第一图案对位排列。
8.依据权利要求6所述的形成半导体装置布局的方法,其特征在于,该些第二图案中的该至少一个仅与排列在奇数列中的该些第一图案对位排列。
9.依据权利要求1所述的形成半导体装置布局的方法,其特征在于,还包含:
通过该至少一个盲孔于该掩模结构内形成至少一个第二开口,该第二开口仅形成在该堆叠结构的上半部而不会暴露出该基底。
10.依据权利要求1所述的形成半导体装置布局的方法,其特征在于,各该第一图案与各该第二图案包含相同的尺寸与间距。
11.依据权利要求10所述的形成半导体装置布局的方法,其特征在于,该些第二图案中的该至少一个约一半尺寸暴露于该第三图案之外。
12.依据权利要求1所述的形成半导体装置布局的方法,其特征在于,排列于偶数列中的该些第一图案相互对位排列。
13.依据权利要求1所述的形成半导体装置布局的方法,其特征在于,排列于奇数列中的该些第一图案相互对位排列。
14.依据权利要求1所述的形成半导体装置布局的方法,其特征在于,排列于偶数列与奇数列中的该些第一图案相互错位排列。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201811130141.XA CN110707044B (zh) | 2018-09-27 | 2018-09-27 | 形成半导体装置布局的方法 |
US16/175,858 US10795255B2 (en) | 2018-09-27 | 2018-10-31 | Method of forming layout definition of semiconductor device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201811130141.XA CN110707044B (zh) | 2018-09-27 | 2018-09-27 | 形成半导体装置布局的方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN110707044A CN110707044A (zh) | 2020-01-17 |
CN110707044B true CN110707044B (zh) | 2022-03-29 |
Family
ID=69192610
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201811130141.XA Active CN110707044B (zh) | 2018-09-27 | 2018-09-27 | 形成半导体装置布局的方法 |
Country Status (2)
Country | Link |
---|---|
US (1) | US10795255B2 (zh) |
CN (1) | CN110707044B (zh) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP3998627B1 (en) | 2020-09-17 | 2024-06-26 | Changxin Memory Technologies, Inc. | Manufacturing method for a semiconductor structure |
CN113506772B (zh) | 2021-07-08 | 2023-10-24 | 长鑫存储技术有限公司 | 电容阵列的形成方法及半导体结构 |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106711146A (zh) * | 2015-11-16 | 2017-05-24 | 爱思开海力士有限公司 | 半导体器件及其制造方法 |
Family Cites Families (74)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5326659A (en) * | 1992-03-05 | 1994-07-05 | Regents Of The University Of California | Method for making masks |
JP3934719B2 (ja) * | 1995-12-22 | 2007-06-20 | 株式会社東芝 | 光近接効果補正方法 |
US5962173A (en) * | 1997-03-27 | 1999-10-05 | Vlsi Technology, Inc. | Method for measuring the effectiveness of optical proximity corrections |
US5902703A (en) * | 1997-03-27 | 1999-05-11 | Vlsi Technology, Inc. | Method for measuring dimensional anomalies in photolithographed integrated circuits using overlay metrology, and masks therefor |
JP4268233B2 (ja) * | 1998-02-25 | 2009-05-27 | 富士通マイクロエレクトロニクス株式会社 | 半導体装置の製造方法 |
US6499003B2 (en) * | 1998-03-03 | 2002-12-24 | Lsi Logic Corporation | Method and apparatus for application of proximity correction with unitary segmentation |
TW498440B (en) * | 1998-03-30 | 2002-08-11 | Hitachi Ltd | Manufacture method of semiconductor device |
JPH11345946A (ja) * | 1998-06-01 | 1999-12-14 | Mitsubishi Electric Corp | 半導体装置およびその製造方法 |
JP3275863B2 (ja) * | 1999-01-08 | 2002-04-22 | 日本電気株式会社 | フォトマスク |
TW479157B (en) * | 2000-07-21 | 2002-03-11 | Asm Lithography Bv | Mask for use in a lithographic projection apparatus and method of making the same |
US20050136340A1 (en) * | 2000-07-21 | 2005-06-23 | Asml Netherlands B.V. | Lithographic apparatus and methods, patterning structure and method for making a patterning structure, device manufacturing method, and device manufactured thereby |
JP3768794B2 (ja) * | 2000-10-13 | 2006-04-19 | 株式会社ルネサステクノロジ | 半導体集積回路装置の製造方法 |
EP1450206B1 (en) * | 2003-02-21 | 2016-04-20 | Canon Kabushiki Kaisha | Mask and its manufacturing method, exposure, and semiconductor device fabrication method |
JP4504633B2 (ja) * | 2003-05-29 | 2010-07-14 | パナソニック株式会社 | 半導体集積回路装置 |
JP4229829B2 (ja) * | 2003-12-26 | 2009-02-25 | Necエレクトロニクス株式会社 | ホールパターン設計方法、およびフォトマスク |
CN101194362B (zh) * | 2005-06-13 | 2011-11-16 | 富士通半导体股份有限公司 | 半导体器件 |
JP2007080965A (ja) * | 2005-09-12 | 2007-03-29 | Matsushita Electric Ind Co Ltd | 半導体装置の製造方法、これに用いられるライブラリ、記録媒体および半導体製造装置 |
JP4625779B2 (ja) * | 2006-03-15 | 2011-02-02 | 株式会社東芝 | パターン形成方法、レチクル補正方法及びレチクルパターンデータ補正方法 |
US7767570B2 (en) | 2006-03-22 | 2010-08-03 | Taiwan Semiconductor Manufacturing Company, Ltd. | Dummy vias for damascene process |
US7488685B2 (en) * | 2006-04-25 | 2009-02-10 | Micron Technology, Inc. | Process for improving critical dimension uniformity of integrated circuit arrays |
JP4825060B2 (ja) * | 2006-06-14 | 2011-11-30 | 富士通セミコンダクター株式会社 | 露光方法 |
JP4352068B2 (ja) * | 2006-09-08 | 2009-10-28 | 株式会社東芝 | 露光方法及び半導体装置の製造方法 |
TWI334163B (en) * | 2007-03-30 | 2010-12-01 | Nanya Technology Corp | Method of pattern transfer |
US7838200B2 (en) * | 2007-12-13 | 2010-11-23 | International Business Machines Corporation | Photoresist compositions and method for multiple exposures with multiple layer resist systems |
US8039195B2 (en) * | 2008-02-08 | 2011-10-18 | Taiwan Semiconductor Manufacturing Company, Ltd. | Si device making method by using a novel material for packing and unpacking process |
JP5158370B2 (ja) * | 2008-02-14 | 2013-03-06 | 信越化学工業株式会社 | ダブルパターン形成方法 |
JP4635085B2 (ja) * | 2008-03-03 | 2011-02-16 | 株式会社東芝 | 半導体装置の製造方法 |
US7855776B2 (en) * | 2008-03-26 | 2010-12-21 | Qimonda Ag | Methods of compensating lens heating, lithographic projection system and photo mask |
KR100961204B1 (ko) * | 2008-06-18 | 2010-06-09 | 주식회사 하이닉스반도체 | 혼합 보조 패턴을 이용한 반도체 소자의 패턴 형성 방법 |
KR100934865B1 (ko) * | 2008-07-17 | 2009-12-31 | 주식회사 하이닉스반도체 | 설계 패턴 레이아웃의 분리 방법 및 이를 이용한 노광마스크 제조 방법 |
KR101420907B1 (ko) * | 2009-02-16 | 2014-07-17 | 다이니폰 인사츠 가부시키가이샤 | 포토마스크, 포토마스크의 제조 방법 및 수정 방법 |
KR101096987B1 (ko) * | 2009-02-17 | 2011-12-20 | 주식회사 하이닉스반도체 | 노광마스크 및 이를 이용한 반도체소자의 형성방법 |
KR101057192B1 (ko) * | 2009-04-30 | 2011-08-16 | 주식회사 하이닉스반도체 | 노광 과정으로 웨이퍼 상에 패턴을 형성하는 방법 |
KR101096263B1 (ko) * | 2009-12-29 | 2011-12-22 | 주식회사 하이닉스반도체 | 스페이서 패터닝 기술을 이용한 반도체 소자의 형성방법 |
KR101077304B1 (ko) * | 2010-03-08 | 2011-10-26 | 주식회사 하이닉스반도체 | 반도체 소자의 제조 방법 |
KR101096163B1 (ko) * | 2010-03-10 | 2011-12-19 | 주식회사 하이닉스반도체 | 반도체장치 제조 방법 |
KR20120062385A (ko) * | 2010-12-06 | 2012-06-14 | 에스케이하이닉스 주식회사 | 반도체 메모리 소자의 형성방법 |
US8597860B2 (en) * | 2011-05-20 | 2013-12-03 | United Microelectronics Corp. | Dummy patterns and method for generating dummy patterns |
KR101751476B1 (ko) * | 2011-10-17 | 2017-06-28 | 삼성전자주식회사 | 반도체 기억 소자의 형성 방법 |
WO2013101108A1 (en) * | 2011-12-29 | 2013-07-04 | Intel Corporation | Pattern decomposition lithography techniques |
US8846273B2 (en) * | 2012-06-04 | 2014-09-30 | Micron Technology, Inc. | Photomasks, methods of forming a photomask, and methods of photolithographically patterning a substrate |
JP6161903B2 (ja) * | 2013-01-21 | 2017-07-12 | ルネサスエレクトロニクス株式会社 | パワーmosfetの製造方法 |
US20150171008A1 (en) | 2013-12-17 | 2015-06-18 | GLOBAL FOUNDRIES Singapore Ptd. Ltd. | Integrated circuits with dummy contacts and methods for producing such integrated circuits |
US9054113B1 (en) * | 2013-12-30 | 2015-06-09 | Nanya Technology Corporation | Box-in-box overlay mark |
US9256709B2 (en) * | 2014-02-13 | 2016-02-09 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method for integrated circuit mask patterning |
CN105023911B (zh) * | 2014-04-15 | 2018-05-25 | 联华电子股份有限公司 | 标记分段方法及应用其的半导体结构制造方法 |
KR102135181B1 (ko) * | 2014-05-12 | 2020-07-17 | 삼성전자주식회사 | 반도체 장치 및 이의 제조 방법 |
US9285673B2 (en) | 2014-07-10 | 2016-03-15 | Taiwan Semiconductor Manufacturing Company, Ltd. | Assist feature for a photolithographic process |
KR102270752B1 (ko) * | 2014-08-11 | 2021-07-01 | 삼성전자주식회사 | 반도체 소자의 미세 패턴 형성 방법 |
KR20160105660A (ko) * | 2015-02-27 | 2016-09-07 | 에스케이하이닉스 주식회사 | 서로 다른 형상의 패턴들 형성 방법 |
KR102337409B1 (ko) * | 2015-03-02 | 2021-12-10 | 삼성전자주식회사 | 컨택 홀들을 형성하는 방법 |
KR102329895B1 (ko) * | 2015-04-06 | 2021-11-24 | 에스케이하이닉스 주식회사 | 패턴 형성 방법 |
TW201640228A (zh) * | 2015-05-12 | 2016-11-16 | 聯華電子股份有限公司 | 疊對標記與疊對誤差的校正方法 |
KR102317785B1 (ko) * | 2015-05-12 | 2021-10-26 | 삼성전자주식회사 | 패턴 형성 방법 및 이를 이용한 집적회로 소자의 제조 방법 |
KR102353280B1 (ko) * | 2015-08-17 | 2022-01-19 | 삼성전자주식회사 | 반도체 장치의 패턴 형성 방법 |
KR102420150B1 (ko) * | 2015-08-19 | 2022-07-13 | 삼성전자주식회사 | 반도체 소자의 제조 방법 |
KR102452290B1 (ko) * | 2015-09-04 | 2022-12-01 | 에스케이하이닉스 주식회사 | 반도체구조물 및 그 제조 방법 |
US9812364B2 (en) * | 2015-10-28 | 2017-11-07 | Samsung Electronics Co., Ltd. | Method of fabricating semiconductor device with an overlay mask pattern |
KR102311186B1 (ko) * | 2015-11-19 | 2021-10-08 | 삼성전자주식회사 | 반도체 소자의 패턴 형성 방법 |
KR102471620B1 (ko) * | 2016-02-22 | 2022-11-29 | 에스케이하이닉스 주식회사 | 패턴 형성 방법 및 그를 이용한 반도체장치 제조 방법 |
CN107863377B (zh) * | 2016-09-22 | 2019-10-25 | 联华电子股份有限公司 | 半导体元件及其制造方法 |
KR20180065425A (ko) * | 2016-12-07 | 2018-06-18 | 삼성전자주식회사 | 반도체 소자 |
US10068900B1 (en) * | 2017-02-21 | 2018-09-04 | United Microelectronics Corp. | Semiconductor device with dummy pattern in high-voltage region and method of forming the same |
TWI745351B (zh) * | 2017-02-24 | 2021-11-11 | 聯華電子股份有限公司 | 半導體佈局圖案分割方法 |
KR102315273B1 (ko) * | 2017-05-25 | 2021-10-20 | 삼성전자 주식회사 | 위상 반전 마스크 및 반도체 소자의 제조 방법 |
KR102411071B1 (ko) * | 2017-05-29 | 2022-06-21 | 삼성전자주식회사 | 반도체 장치 |
CN109148269B (zh) * | 2017-06-27 | 2021-05-04 | 联华电子股份有限公司 | 半导体装置的形成方法 |
US10361080B2 (en) * | 2017-07-04 | 2019-07-23 | United Microelectronics Corp. | Patterning method |
CN109309091A (zh) * | 2017-07-28 | 2019-02-05 | 联华电子股份有限公司 | 图案化方法 |
US10199359B1 (en) * | 2017-08-04 | 2019-02-05 | Sandisk Technologies Llc | Three-dimensional memory device employing direct source contact and hole current detection and method of making the same |
JP2019035874A (ja) * | 2017-08-17 | 2019-03-07 | キヤノン株式会社 | 半導体装置の製造方法 |
CN109872993B (zh) * | 2017-12-04 | 2021-09-14 | 联华电子股份有限公司 | 半导体结构的布局、半导体装置及其形成方法 |
TWI753152B (zh) * | 2018-04-12 | 2022-01-21 | 聯華電子股份有限公司 | 光罩以及形成圖案的方法 |
CN110391133B (zh) * | 2018-04-17 | 2021-07-20 | 联华电子股份有限公司 | 图案化方法 |
-
2018
- 2018-09-27 CN CN201811130141.XA patent/CN110707044B/zh active Active
- 2018-10-31 US US16/175,858 patent/US10795255B2/en active Active
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106711146A (zh) * | 2015-11-16 | 2017-05-24 | 爱思开海力士有限公司 | 半导体器件及其制造方法 |
Also Published As
Publication number | Publication date |
---|---|
CN110707044A (zh) | 2020-01-17 |
US10795255B2 (en) | 2020-10-06 |
US20200105764A1 (en) | 2020-04-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US20130062675A1 (en) | Pillars for vertical transistors | |
CN111799261B (zh) | 具有电容连接垫的半导体结构与电容连接垫的制作方法 | |
US7250335B2 (en) | Methods of fabricating integrated circuit devices including self-aligned contacts with increased alignment margin | |
JP4536314B2 (ja) | 半導体記憶装置及び半導体記憶装置の製造方法 | |
WO2022205739A1 (zh) | 一种图案化方法及半导体结构 | |
CN110707085B (zh) | 半导体装置及其形成方法 | |
CN109326596A (zh) | 具有电容连接垫的半导体结构与电容连接垫的制作方法 | |
US11889676B2 (en) | Method for manufacturing capacitor, capacitor array structure and semiconductor memory | |
US8372748B2 (en) | Method for forming semiconductor device | |
CN110707044B (zh) | 形成半导体装置布局的方法 | |
KR100464860B1 (ko) | 포토레지스트 패턴 형성 방법, 이를 이용한 캐패시터 형성방법 및 캐패시터 | |
US11545547B2 (en) | Method of forming semiconductor device | |
JP3367460B2 (ja) | 半導体装置の製造方法およびこれに用いるフォトマスク | |
CN112447582B (zh) | 在衬底中形成沟槽隔离结构的方法 | |
KR0179806B1 (ko) | 반도체 메모리셀 제조방법 | |
CN111341725B (zh) | 半导体图案的制作方法 | |
CN110707005B (zh) | 半导体装置及其形成方法 | |
CN109427686B (zh) | 隔离结构及其形成方法 | |
JP2841058B2 (ja) | 半導体メモリ素子のメモリセル構造及びメモリセル製造方法 | |
CN116171041A (zh) | 半导体结构的制造方法 | |
KR20100076317A (ko) | 반도체 소자의 패턴 형성방법 | |
KR20000009275A (ko) | 반도체 메모리 장치의 제조방법 | |
KR980012482A (ko) | 반도체 메모리 소자 제조방법 | |
KR20100129544A (ko) | 네가티브 스페이서 패터닝 공정을 위한 패턴 형성 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |