CN110326180B - 电子式电路断路器 - Google Patents
电子式电路断路器 Download PDFInfo
- Publication number
- CN110326180B CN110326180B CN201780087338.7A CN201780087338A CN110326180B CN 110326180 B CN110326180 B CN 110326180B CN 201780087338 A CN201780087338 A CN 201780087338A CN 110326180 B CN110326180 B CN 110326180B
- Authority
- CN
- China
- Prior art keywords
- circuit
- microcomputer
- trip
- reset
- power supply
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02H—EMERGENCY PROTECTIVE CIRCUIT ARRANGEMENTS
- H02H3/00—Emergency protective circuit arrangements for automatic disconnection directly responsive to an undesired change from normal electric working condition with or without subsequent reconnection ; integrated protection
- H02H3/08—Emergency protective circuit arrangements for automatic disconnection directly responsive to an undesired change from normal electric working condition with or without subsequent reconnection ; integrated protection responsive to excess current
- H02H3/083—Emergency protective circuit arrangements for automatic disconnection directly responsive to an undesired change from normal electric working condition with or without subsequent reconnection ; integrated protection responsive to excess current for three-phase systems
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/24—Resetting means
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02H—EMERGENCY PROTECTIVE CIRCUIT ARRANGEMENTS
- H02H1/00—Details of emergency protective circuit arrangements
- H02H1/04—Arrangements for preventing response to transient abnormal conditions, e.g. to lightning or to short duration over voltage or oscillations; Damping the influence of dc component by short circuits in ac networks
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02H—EMERGENCY PROTECTIVE CIRCUIT ARRANGEMENTS
- H02H1/00—Details of emergency protective circuit arrangements
- H02H1/06—Arrangements for supplying operative power
- H02H1/063—Arrangements for supplying operative power primary power being supplied by fault current
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02H—EMERGENCY PROTECTIVE CIRCUIT ARRANGEMENTS
- H02H3/00—Emergency protective circuit arrangements for automatic disconnection directly responsive to an undesired change from normal electric working condition with or without subsequent reconnection ; integrated protection
- H02H3/08—Emergency protective circuit arrangements for automatic disconnection directly responsive to an undesired change from normal electric working condition with or without subsequent reconnection ; integrated protection responsive to excess current
- H02H3/093—Emergency protective circuit arrangements for automatic disconnection directly responsive to an undesired change from normal electric working condition with or without subsequent reconnection ; integrated protection responsive to excess current with timing means
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02H—EMERGENCY PROTECTIVE CIRCUIT ARRANGEMENTS
- H02H3/00—Emergency protective circuit arrangements for automatic disconnection directly responsive to an undesired change from normal electric working condition with or without subsequent reconnection ; integrated protection
- H02H3/08—Emergency protective circuit arrangements for automatic disconnection directly responsive to an undesired change from normal electric working condition with or without subsequent reconnection ; integrated protection responsive to excess current
- H02H3/093—Emergency protective circuit arrangements for automatic disconnection directly responsive to an undesired change from normal electric working condition with or without subsequent reconnection ; integrated protection responsive to excess current with timing means
- H02H3/0935—Emergency protective circuit arrangements for automatic disconnection directly responsive to an undesired change from normal electric working condition with or without subsequent reconnection ; integrated protection responsive to excess current with timing means the timing being determined by numerical means
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02H—EMERGENCY PROTECTIVE CIRCUIT ARRANGEMENTS
- H02H3/00—Emergency protective circuit arrangements for automatic disconnection directly responsive to an undesired change from normal electric working condition with or without subsequent reconnection ; integrated protection
- H02H3/006—Calibration or setting of parameters
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02H—EMERGENCY PROTECTIVE CIRCUIT ARRANGEMENTS
- H02H3/00—Emergency protective circuit arrangements for automatic disconnection directly responsive to an undesired change from normal electric working condition with or without subsequent reconnection ; integrated protection
- H02H3/02—Details
- H02H3/04—Details with warning or supervision in addition to disconnection, e.g. for indicating that protective apparatus has functioned
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Power Engineering (AREA)
- Emergency Protection Circuit Devices (AREA)
- Breakers (AREA)
Abstract
电子式电路断路器构成为搭载:第1微型计算机(50a),其被输入对电路的电流进行检测的电流检测装置的输出信号;以及第2微型计算机(50b),其从第1微型计算机取得流过电路的电流信息,第1微型计算机(50a)输出瞬时跳闸信号,第2微型计算机(50b)输出时限跳闸信号,将重置电路(14a、14b)的重置输出向各个微型计算机(50a、50b)的重置端子及不足电压动作禁止电路的输入端子连接。
Description
技术领域
本发明涉及搭载有多个微型计算机的电子式电路断路器。
背景技术
图6是在例如日本特开昭63-274321号公报(专利文献1)中公开的现有的断路器的电路图。
在图6中,标号101、102、103为与3相电源连接的电源侧端子,该电源侧端子101、102、103经由各个电路111、112、113及开闭触点201、202、203而与对应的负载侧端子301、302、303连接。标号21、22、23为对在电路111、112、113各自中流动的负载电流进行检测的变流器,在该变流器21、22、23的次级侧连接有将各变流器21、22、23的次级输出电流改变为单一方向的整流电路3。
从整流电路3得到的变流器21、22、23的次级输出电流向电源电路4供给,例如除了生成对后面记述的时限电路5及不足电压动作禁止电路6进行驱动的正电源401以外,还同时生成不足电压动作禁止电路6的基准电压402、在时限电路5及信号变换电路7中使用的负电源403。信号变换电路7与电源电路4连接,具有将与从各变流器21、22、23的次级侧输出的负载电流相对应的次级输出电流,变换为能够向时限电路5输入的电压信号的差动放大器。
从电源电路4供给正电源401,由该时限电路5启动,同时由信号变换电路7将与在电路111、112、113中流动的负载电流相对应的电压信号向时限电路5输入。时限电路5具有最大相选择电路501、有效值变换电路502、峰值变换电路503、长时限跳闸电路504、短时限跳闸电路505、瞬时跳闸电路506,向时限电路5输入的模拟信号,通过最大相选择电路501而在流过电路111、112、113的负载电流之中,对流过最大电流的电路的模拟信号进行选择,向有效值变换电路502输入。有效值变换电路502的DC输出信号向长时限跳闸电路504输入,在如图7所示的超过长时限跳闸电流区域时,从长时限跳闸电路504输出作为时限电路5的跳闸信号S1。
另外,从信号变换电路7输出的电压信号向峰值变换电路503输入,将模拟信号的最大电压作为DC信号而输出,向短时限跳闸电路505输入。在DC信号超过如图7所示的短时限跳闸电流区域时,从短时限跳闸电路505输出作为时限电路5的跳闸信号S1。向瞬时跳闸电路506,将从信号变换电路7输出的模拟信号不经由运算电路而是直接输入,根据其瞬时值而超过如图7所示的瞬时跳闸电流区域时,从瞬时跳闸电路506输出作为时限电路5的跳闸信号S1。
如上所述从时限电路5输出的跳闸信号S1向开闭电路9输入。开闭电路9由例如晶闸管构成,通过跳闸信号S1而导通,对作为跳闸装置的释放型过电流跳闸装置10进行驱动,处于闭合状态的开闭触点201、202、203构成为经由切断机构11而机械地成为开放状态。
不足电压动作禁止电路6通过由电阻体构成的电压分割电路601和具有迟滞特性的比较器602构成。如果开闭触点201、202、203成为闭合状态,则流过负载电流,变流器21、22、23的次级输出电流经由整流电路3向电源电路4流入。将通过电压分割电路601分压后的电源电路4的正电源401与基准电压402相比较,具有如果从接通电平起正电源401变大,则将输出开关8关闭,如果从断开电平起正电源401变小,则将输出开关8打开的功能,将处于作为正常的动作而不充分的电源状态的情况下的开闭电路9的驱动设为无效,防止释放型过电流跳闸装置10的误动作。
上述电路断路器的不足电压动作禁止电路6是从电源电路4生成基准电压402,使用比较器602对正电源401是否处于充分的电压值进行判定的方式,但例如在日本特开平6-245362号公报(专利文献2)所公开的搭载有微型计算机的电路断路器中,如图8所示,由具有与在图6中说明的时限电路5同等的作用的微型计算机50及从外部进行微型计算机50的重置控制的重置电路14和AND电路15构成。通过作为时限电路的微型计算机50的跳闸信号S1和来自重置电路14的重置信号S3的逻辑与而对开闭电路9进行控制,由此在流过电路111、112、113的负载电流小的情况下,或由于开闭触点201、202、203接通时的电源电路4的不稳定而从微型计算机50输出错误的跳闸信号S1,也会将开闭电路9的驱动设为无效,与图6同样地防止释放型过电流跳闸装置10的误动作。
除此以外,作为图8所示的电路断路器的结构,标号12表示特性设定部,该特性设定部12具有对在微型计算机50的内部的RAM等中存储的时限特性的参数进行设定的作用。特性设定部12由例如调整器等可变电阻器构成,将可变的电压信号输入至微型计算机50,由此使用者能够对期望的过电流时限特性进行设定。另外,显示部13具有根据来自作为时限电路的微型计算机50的输出信号,对超过设定值进行警告的事先警报显示灯、以及在过电流区域对正在通电中进行显示的超过额定值显示灯。
此外,在图8中,长时限跳闸部514、短时限跳闸部515、瞬时跳闸部516分别相当于图6的长时限跳闸电路504、短时限跳闸电路505、瞬时跳闸电路506,有效值运算部512、峰值运算部513分别相当于图6的有效值变换电路502、峰值变换电路503。另外,A/D变换电路511将从信号变换电路7输出的模拟信号进行A/D变换,分别输出至有效值运算部512、峰值运算部513、瞬时跳闸部516。
进一步作为上述的应用,在图9示出由重置电路和伪负载电流电路及AND电路构成的不足电压动作禁止电路的一个例子。
在图9中,电源电路4是根据从变流器输出的次级输出电流I而生成恒定的正电源401的电路,正电源401向重置电路14及微型计算机50供给电源。重置电路14的重置信号S3经由电阻体R1与正电源401连接,构成为在所监视的正电源401超越规定的电压的情况下,成为与正电源401相同电位。
在正电源401低于规定的电压的情况下从重置信号S3输出L电平。重置电路14的重置信号S3向微型计算机50的重置输入端子即RST端子和伪负载电流电路17的晶体管Tr1输入,对微型计算机50的重置控制和向与晶体管Tr1的集电极连接的电阻体R2流动的电流同时地进行控制。AND电路15的晶体管Tr2的基极向电阻体R2的一端连接,集电极向输出微型计算机50的跳闸信号S1的端子连接,在电流流过电阻体R2的情况下对晶体管Tr2的基极-发射极间施加电压,成为在微型计算机50将跳闸信号S1进行H电平输出的情况下电流从集电极向发射极流过的结构。
对上述结构的动作进行说明。
如果负载电流流过电路,则变流器的次级输出电流经由整流电路而电流I向电源电路4流入。由于流入的电流I,电源电路4的正电源401逐渐地升高,如果达到重置电路14的驱动电压(例如0.7V),则从重置电路14以L电平输出重置信号S3,微型计算机50维持为重置状态。同时在伪负载电流电路17的晶体管Tr1的基极-发射极间产生电位差,集电极电流向电阻体R2流过。此外,该电阻体R2对电阻值进行调整,以使得与稳态状态下的电路整体的消耗电流同等。
如果正电源401进一步升高,达到重置电路14的解除电压(例如2.8V),则从重置电路14以H电平输出重置信号S3,如果微型计算机50的重置状态被解除,则伪负载电流电路17的晶体管Tr1的基极-发射极间的电位差同时地消失,集电极电流成为0。微型计算机50的重置状态被解除,由此运算处理开始,因此电路整体的消耗电流急剧地增加,但在重置状态解除前在电阻体R2流过与稳态状态下的电路整体的消耗电流同等的电流,由此能够进行稳定的正电源的升高。
在正电源401小于重置电路14的解除电压的情况下,如上所述电流向伪负载电流电路17的电阻体R2流过。在电阻体R2的一端连接有AND电路15中的晶体管Tr2的基极,由于产生的电压,在晶体管Tr2的基极-发射极间产生电位差。在该状态下,即使从微型计算机50以H电平输出跳闸信号S1,晶体管Tr2也会驱动,从微型计算机50流入电流,因此开闭电路9中的晶闸管SCR1不会进行驱动。
如上所述,成为将用于提高微型计算机50的动作可靠性的重置电路14和用于实现稳定的电源升高的伪负载电流电路17组合的结构,与图6所示的不足电压动作禁止电路6相比较,无需新设置基准电压电路、比较器,因此应用于搭载有微型计算机的电子式电路断路器。
专利文献1:日本特开昭63-274321号公报
专利文献2:日本特开平6-245362号公报
发明内容
以上说明的搭载有不足电压动作禁止电路的电子式电路断路器的现有例是向单一的控制部、例如通过微型计算机而具有时限特性的电路断路器应用的结构,如图8所示,成为控制部的微型计算机50大致被分为包含有A/D变换电路511的A/D变换·运算部522和时限特性部521两部分。
时限特性部521需要过电流时限特性、其时限特性的设定、事先警报显示灯、额定值超过显示灯这样的显示部控制等针对每个产品而不同的控制,因此根据产品所具有的功能,处理时间增大,在从电路断路器的瞬时跳闸特性这样的电路断路器接通至开闭触点201、202、203的开放为止要求几十msec这样的短时间动作的电路断路器中,处理时间的增大成为问题。
作为缩短该处理时间的方法而考虑提高微型计算机50的动作频率,但微型计算机50的消耗电流增大,因此在将变流器21、22、23的次级输出电流作为电源电路4的正电源401使用的关系上,在电路111、112、113中流动的电流小的长时限跳闸特性中用于使包含有微型计算机50的电路驱动的电源不足。在此基础上,不仅是处理时间,根据功能,微型计算机50内部的ROM、RAM这样的内置存储器的使用容量也增大。
本发明就是为了解决上述问题点而提出的,目的在于在由于微型计算机而具有时限特性的电路断路器中,提供缩短处理时间、实现所要求的短时间动作的动作可靠性高的电子式电路断路器。
本发明所涉及的电子式电路断路器,其特征在于,具有:开闭触点,其对电路进行开闭;电流检测装置,其对所述电路的电流进行检测;第1微型计算机,其被输入所述电流检测装置的输出信号,输出瞬时跳闸信号;第2微型计算机,其与流过所述电路的电流相应地,对用于将所述开闭触点开放的瞬时跳闸特性及时限跳闸特性进行设定,将生成所设定出的所述瞬时跳闸特性的信号发送至所述第1微型计算机,并且从所述第1微型计算机取得流过所述电路的电流信息,输出时限跳闸信号;以及跳闸装置,其基于所述瞬时跳闸信号及所述时限跳闸信号而将所述开闭触点开放。
发明的效果
根据本发明所涉及的电子式电路断路器,将A/D变换·运算部和时限特性部由多个微型计算机分担,因此各微型计算机的处理负担减轻,能够实现处理时间的缩短和内部存储器的使用容量的减小。
本发明的上述以外的目的、特征、观点及效果通过参照附图的以下的本发明的详细的说明而变得更加明了。
附图说明
图1是本发明的实施方式1所涉及的电子式电路断路器的框图。
图2是本发明的实施方式2所涉及的电子式电路断路器的框图。
图3是本发明的实施方式3所涉及的电子式电路断路器的框图。
图4是本发明的实施方式4所涉及的电子式电路断路器的框图。
图5是本发明的实施方式5所涉及的电子式电路断路器的框图。
图6是表示现有的电路断路器的一个例子的电路框图。
图7是图6所示的电路断路器的跳闸特性图。
图8是表示现有的其他电路断路器的一个例子的电路框图。
图9是表示图8所示的电路断路器的不足电压动作禁止电路的框图。
具体实施方式
下面,使用附图对本发明所涉及的电子式电路断路器的实施方式进行说明。此外,在各图中同一标号示出相同或者相当部分。
实施方式1.
图1是本发明的实施方式1所涉及的电子式电路断路器的框图。在图1中,在电路111、112、113中流动的负载电流由作为电流检测装置的变流器21、22、23进行检测。变流器21、22、23的次级输出电流经由整流电路3向信号变换电路7输入,变换为与电流值相对应的电压信号。由信号变换电路7变换后的电压信号输入至第1微型计算机50a(下面,称为微型计算机50a),通过A/D变换电路511变换为与所输入的电压的大小相对应的数字值。瞬时跳闸部516与从A/D变换电路511输入的电压的数字值、即变流器21、22、23的次级输出电流的大小相应地进行动作,在超过瞬时跳闸电流区域时,向经由逆流防止用二极管31连接的开闭电路9将跳闸信号S1进行H电平输出。
另一方面,由A/D变换电路511变换后的输入电压的数字值,通过有效值运算部512及峰值运算部513而对规定的周期中的有效值和最大值进行计算,该数字值向通信电路508a发送。通信电路508a与第2微型计算机50b(下面,称为微型计算机50b)的通信电路508b连接,对计算出的有效值和最大值的数字值进行接收,分别向微型计算机50b的长时限跳闸部514及短时限跳闸部515发送。长时限跳闸部514及短时限跳闸部515与被发送的数字值、即变流器21、22、23的次级输出电流的大小相应地进行动作,在过电流的情况下进行时限动作后,向经由逆流防止用二极管32连接的开闭电路9将跳闸信号S2进行H电平输出。
变流器21、22、23通过在电路111、112、113中流动的负载电流而经由整流电路3将次级输出电流向电源电路4供给。电源电路4生成恒定的正电源401,分别向重置电路14a、14b及微型计算机50a、50b供给。重置电路14a、14b对由电源电路4生成的正电源401的电压值进行监视,在其电压值大于或等于规定值(例如2.8V)的情况下,将重置信号S3、S4从L电平向H电平转换。重置信号S3向伪负载电流电路17的晶体管Tr1输入,重置信号S4向晶体管Tr3输入,基极-发射极间的电位差消失,由此集电极电流成为0。因此,在电阻体R2的两端产生的电压也成为0,与开闭电路9的输入部连接的晶体管Tr2的基极-发射极间的电位差消失。
即,如果电源电路4生成的正电源401的电压值小于规定值,则电流向伪负载电流电路17的电阻体R2流动的同时,通过与开闭电路9连接的AND电路15的晶体管Tr2将开闭电路9的输入部维持为L电平,即使从微型计算机50a、50b将跳闸信号S1、S2错误地以H电平输出,开闭电路9也不被驱动。如果正电源401大于或等于规定值,则在伪负载电流电路17的电阻体R2中流动的电流停止,同时地,AND电路15的晶体管Tr2作为通断动作而成为断开,因此在从微型计算机50a、50b任意者将跳闸信号S1、S2以H电平输出的情况下,开闭电路9驱动,释放型过电流跳闸装置10被励磁,能够经由切断机构11机械地使开闭触点201、202、203分开。
在开闭触点201、202、203从开放状态成为闭合状态的情况下、负载仪器被接通等情况下,电源电路4成为暂态的状态,正电源401逐渐地升高。在小于或等于微型计算机50a、50b的动作电压时其动作不稳定,有可能跳闸信号S1、S2成为H电平,即输出错误的信号。但是如前所述,重置电路14a、14b对电源电路4的正电源401的电压值进行监视,如果输出电压小于规定值,则重置信号S3维持L电平,微型计算机50a、50b的跳闸信号S1、S2被无效化,因此开闭电路9不导通,不进行跳闸动作。在电源电路4的正电源401达到规定值的时刻重置信号S3、S4成为H电平,微型计算机50a、50b的跳闸信号S1、S2成为有效。
重置信号S3、S4分别向微型计算机50a、50b的RST端子连接,微型计算机50a、50b即使在被施加大于或等于自身的动作电压的电压的情况下,只要向RST端子的输入为L电平,则A/D变换电路511、有效值运算部512、峰值运算部513、瞬时跳闸部516、短时限跳闸部515、长时限跳闸部514、通信电路508a、508b就不起作用,在向RST端子的输入成为H电平时才开始运算处理,进行与在电路111、112、113中流动的负载电流相对应的跳闸动作。
在电源电路4的稳态状态下,在电路111、112、113中流动的负载电流减少,在正电源401的电压值降低至小于规定值的情况下,重置电路14a、14b的重置信号S3、S4从H电平向L电平转换,通过AND电路15将微型计算机50a、50b的跳闸信号S1、S2无效化。同时地向微型计算机50a、50b的RST端子输入L电平的重置信号,由此将各个微型计算机50a、50b的运算处理停止,保持为重置状态。然后,在电路111、112、113中流动的负载电流增加的情况下正电源401的电压值上升,如果超过规定值,则重置电路14a、14b的重置信号S3、S4从L电平向H电平转换,将微型计算机50a、50b的跳闸信号S1、S2有效化,并且向微型计算机50a、50b的RST端子输入H电平的重置信号,由此微型计算机50a、50b的重置状态被解除,重新开始运算处理。
如上所述,仅在微型计算机50a、50b的电源电压成为正常的情况下开始运算处理,其跳闸信号S1、S2成为有效化。
如上述所示,根据实施方式1所涉及的电子式电路断路器,由微型计算机50a担当A/D变换·运算部522,由微型计算机50b担当时限特性部521,由此各个运算所需的处理减轻,能够实现处理时间的缩短和各内置存储器的使用容量的减小,且能够针对每个产品使成为共通的A/D变换·运算部分离。但是,需要将通过A/D变换·运算部522处理后的数字信号经由通信电路508a而发送至时限特性部521,因此在包含A/D变换电路511的A/D变换·运算部522中,在时限特性部521内,仅将需要短时间动作的瞬时跳闸特性和在超过瞬时跳闸电流区域的情况下的跳闸信号输出电路保留于微型计算机50a,解决了短时间动作的问题,在此基础上,使微型计算机50b起短时限特性、长时限特性、设定、显示控制等的作用。
另外,将重置电路14a、14b分别向微型计算机50a、50b连接,构成由AND电路15及伪负载电流电路17构成的不足电压动作禁止电路,由此能够通过不足电压动作禁止电路防止来自电源状态不稳定的情况下的各微型计算机50a、50b的错误的跳闸信号输出。
实施方式2.
接下来,对本发明的实施方式2所涉及的电子式电路断路器进行说明。
图2是实施方式2所涉及的电子式电路断路器的框图。实施方式1和实施方式2的差异点在于,如图2所示,将重置电路仅设为单一个的重置电路14,将重置信号S3向微型计算机50a、50b、伪负载电流电路17的晶体管Tr1共通地连接。此外,关于其他结构,与实施方式1相同,标注同一标号而省略重复说明。
在如实施方式1这样搭载多个微型计算机,各自具有跳闸信号输出电路的电路断路器中,在应用了现有的不足电压动作禁止电路的情况下,重置电路也是多个,在重置电路驱动电压存在波动。因此,直至在全部重置电路中大于或等于重置电路驱动电压为止,不足电压动作禁止电路不起作用,存在无法防止各微型计算机的错误的跳闸信号输出的电源电压区域。另外,在各重置电路的解除电压中也同样地存在波动,因此尽管全部微型计算机的重置状态没有被解除,伪负载电流也停止,电源电路成为不稳定的状态。
根据实施方式2所涉及的电子式电路断路器,将重置电路仅设为单一个的重置电路14,因此重置电路的驱动电压及解除电压的波动不存在,始终通过恒定的电压阈值对电源电压进行监视,能够通过不足电压动作禁止电路防止来自电源状态不稳定的情况下的各微型计算机50a、50b的错误的跳闸信号输出。
另外,将重置电路仅设为单一个的重置电路14,由此能够削减由重置电路14、AND电路15及伪负载电流电路17构成的不足电压动作禁止电路的部件个数,能够减小安装面积且低价地构成。
实施方式3.
接下来,对本发明的实施方式3所涉及的电子式电路断路器进行说明。
图3是实施方式3所涉及的电子式电路断路器的框图。实施方式3所涉及的电子式电路断路器,如图3所示,在AND电路15的晶体管Tr2和开闭电路9的输入部之间串联地连接电阻体R3,并且设置有将电阻体R4与GND并联连接的电压分割电路。此外,关于其他结构,与实施方式2相同,标注同一标号而省略重复说明。
重置电路14对电源电路4的正电源401的电压值进行监视,并且通过其正电源电压进行驱动。因此,在电路111、112、113中流动的负载电流小(例如为额定电流的10%),在电源电路4生成的正电源401的电压值小(例如0.7V)的情况下,重置电路14不驱动,重置信号S3为H电平、即存在与正电源401成为相同电位的区域。
在该区域中从微型计算机50a、50b输出错误的跳闸信号S1、S2的情况下,开闭电路9被驱动,电路断路器进行误动作。通过设置由电阻体R3、R4构成的电压分割电路,从而减小如上所述的电压区域中的错误的跳闸信号S1、S2的电压值,对电阻体R3、R4的电阻值进行调整以使得小于或等于开闭电路9的驱动电压,由此能够防止误动作,实现电路断路器的动作可靠性的进一步提高。当然,在电阻体R3、R4在稳态状态下将跳闸信号S1、S2以H电平输出时,需要对电阻值进行调整以使得大于或等于开闭电路9的驱动电压。
实施方式4.
接下来,对本发明的实施方式4所涉及的电子式电路断路器进行说明。
图4是实施方式4所涉及的电子式电路断路器的框图。实施方式2和实施方式4的差异点在于,如图4所示,新设置有缓冲电路18和S/W写入部19。缓冲电路18***至重置电路14和微型计算机50b的RST端子间,S/W写入部19分别与微型计算机50a、50b的RST端子连接。此外,关于其他结构,与实施方式2相同,标注同一标号而省略重复说明。
来自重置电路14的重置信号S3输入至缓冲电路18,在重置信号S3为H电平的情况下缓冲电路18的输出成为高阻抗,经由电阻体R5将H电平信号向微型计算机50b的RST端子输入。在重置信号S3为L电平的情况下缓冲电路18的输出也成为L电平,向微型计算机50b的RST端子输入。虽然在逻辑上没有任何变化,但在微型计算机50b的RST端子电位变化的情况下,也会起到不对微型计算机50a的RST端子、伪负载电流电路17的输入造成影响的作用。
一般来说,微型计算机的RST端子有时作为用于将S/W写入的调试端子被使用,在构成了电路的状态、即微型计算机50a、50b的RST端子为共通的状态下,在将一个S/W从S/W写入部19写入的情况下,通过数据收发而RST端子反复H电平、L电平,因此另一个微型计算机反复进行重置/开始。在这里,在另一个微型计算机解除重置时将RST端子作为通用输出端子而设定这样的规格的情况下,可想到下述问题,即,妨碍S/W写入用的数据收发波形,无法进行写入。
因此通过在微型计算机50a、50b的RST端子间设置缓冲电路18,从而构成为,即使在构成了电路的状态下通过另一个微型计算机(例如50b)反复进行由于一个微型计算机(例如50a)的S/W写入用数据收发引起的重置/开始,微型计算机50b的RST端子输出也不会对微型计算机50a的RST端子造成影响。
实施方式5.
接下来,对本发明的实施方式5所涉及的电子式电路断路器进行说明。
图5是实施方式5所涉及的电子式电路断路器的框图。图4中的缓冲电路18也可以设为如下述的结构,即,设置如图5所示这样的与S/W写入部19连接的开关电路20,在S/W写入部19驱动的情况下将开关电路20设为打开而控制为正常地进行S/W写入,在S/W不写入的情况下将开关电路20关闭。此外,关于其他结构,与实施方式4相同,标注同一标号而省略重复说明。
在实施方式5所涉及的电子式电路断路器中,也与实施方式4同样地,设为即使在构成了电路的状态下通过另一个微型计算机(例如50b)反复进行由一个微型计算机(例如50a)的S/W写入用数据收发引起的重置/开始,微型计算机50b的RST端子输出也不会对微型计算机50a的RST端子造成影响。
以上,对本发明的实施方式1至实施方式5进行了说明,但本发明在其发明的范围内,能够将各实施方式自由地组合,或将各实施方式适当地变形、省略。
Claims (4)
1.一种电子式电路断路器,其特征在于,具有:
开闭触点,其对电路进行开闭;
电流检测装置,其对所述电路的电流进行检测;
第1微型计算机,其被输入所述电流检测装置的输出信号,输出瞬时跳闸信号;
第2微型计算机,其与流过所述电路的电流相应地,对将所述开闭触点开放的瞬时跳闸特性及时限跳闸特性进行设定,将生成所设定出的所述瞬时跳闸特性的信号发送至所述第1微型计算机,并且从所述第1微型计算机取得流过所述电路的电流信息,输出时限跳闸信号;
跳闸装置,其基于所述瞬时跳闸信号及所述时限跳闸信号而将所述开闭触点开放,
整流电路,其与所述电流检测装置的次级侧连接,将与流过所述电路的电流相对应的次级输出电流变换为单一方向;
电源电路,其与所述整流电路的输出端子连接,输出恒定的正侧电压;
单一的重置电路,其在所述电源电路不满足规定的电压的情况下,同时地进行所述第1微型计算机及所述第2微型计算机的重置控制;
不足电压动作禁止电路,其将与所述重置电路的输出侧连接的伪负载电流电路和AND电路进行组合,在所述电源电路的电源升高时或者电源不稳定时,将从所述第1微型计算机及所述第2微型计算机输出的跳闸信号无效化;以及
电压分割电路,其由第1电阻体和第2电阻体构成,该第1电阻体***至对所述跳闸装置进行驱动的开闭电路的输入端子和所述第1微型计算机及所述第2微型计算机的跳闸信号输出端子之间,该第2电阻体从所述第1电阻体与GND连接,
在所述不足电压动作禁止电路不起作用的所述电源电路的电压小的区域中,将从所述第1微型计算机及所述第2微型计算机输出的错误的跳闸信号向所述开闭电路不驱动的电压进行控制。
2.根据权利要求1所述的电子式电路断路器,其特征在于,具有:
缓冲电路,其设置于所述单一的重置电路和所述第1微型计算机及所述第2微型计算机的重置端子间;以及
S/W写入部,其分别与所述第1微型计算机及所述第2微型计算机的重置端子连接,
在使用所述第1微型计算机及所述第2微型计算机的任一者的微型计算机的重置端子进行S/W写入的情况下也不会对另一个微型计算机的重置端子的输出造成影响,在形成电路的状态下也能够进行针对所述第1微型计算机及所述第2微型计算机的S/W写入。
3.根据权利要求2所述的电子式电路断路器,其特征在于,
将所述缓冲电路置换为开关电路,在S/W写入时进行所述开关电路的开闭操作,由此在形成电路的状态下也能够进行针对所述第1微型计算机及所述第2微型计算机的S/W写入。
4.根据权利要求1至3中任一项所述的电子式电路断路器,其特征在于,
具有向所述第1微型计算机输出所述瞬时跳闸信号的瞬时跳闸部,并且具有向所述第2微型计算机输出所述时限跳闸信号的短时限跳闸部和长时限跳闸部。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
PCT/JP2017/007623 WO2018158793A1 (ja) | 2017-02-28 | 2017-02-28 | 電子式回路遮断器 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN110326180A CN110326180A (zh) | 2019-10-11 |
CN110326180B true CN110326180B (zh) | 2021-10-29 |
Family
ID=63370688
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201780087338.7A Active CN110326180B (zh) | 2017-02-28 | 2017-02-28 | 电子式电路断路器 |
Country Status (5)
Country | Link |
---|---|
EP (1) | EP3591779B1 (zh) |
JP (1) | JP6714141B2 (zh) |
KR (1) | KR102227964B1 (zh) |
CN (1) | CN110326180B (zh) |
WO (1) | WO2018158793A1 (zh) |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2010004260A1 (en) * | 2008-07-05 | 2010-01-14 | Qinetiq Limited Registered Office | Circuit breaker |
Family Cites Families (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5915472B2 (ja) * | 1978-10-07 | 1984-04-10 | 三菱電機株式会社 | サイリスタのトリガ回路 |
JPS61182160A (ja) * | 1985-02-06 | 1986-08-14 | Toshiba Corp | デ−タ処理装置 |
JPS62173914A (ja) * | 1986-01-27 | 1987-07-30 | 三菱電機株式会社 | 回路しや断器 |
JPH0787667B2 (ja) | 1987-04-30 | 1995-09-20 | 三菱電機株式会社 | 回路しや断器 |
KR920005225B1 (ko) * | 1989-10-10 | 1992-06-29 | 신석균 | 전복 사용을 가능케한 복사원고용 바이오리듬 콤퓨터 |
US5311392A (en) * | 1991-08-30 | 1994-05-10 | Siemens Energy & Automation, Inc. | Dual processor electric power trip unit |
JP3031101B2 (ja) * | 1993-02-16 | 2000-04-10 | 三菱電機株式会社 | 回路遮断器 |
JP3335838B2 (ja) * | 1995-03-31 | 2002-10-21 | 三菱電機株式会社 | 回路遮断器 |
FR2846803B1 (fr) * | 1998-10-28 | 2005-12-23 | Schneider Electric Ind Sa | Declencheur avec une pluralite de moyens de reglage des parametres de protection |
JP3614048B2 (ja) * | 1999-09-01 | 2005-01-26 | 三菱電機株式会社 | 通電情報計測装置 |
JP2001286052A (ja) * | 2000-03-31 | 2001-10-12 | Kawamura Electric Inc | 配線用遮断器 |
JP4310892B2 (ja) * | 2000-06-16 | 2009-08-12 | 三菱電機株式会社 | 配線用遮断器 |
JP2002345145A (ja) * | 2001-05-18 | 2002-11-29 | Mitsubishi Electric Corp | 回路遮断器 |
CN100530874C (zh) * | 2007-01-26 | 2009-08-19 | 西安交通大学 | 塑壳式低压断路器用双核智能型可通讯控制器 |
CN102510128A (zh) * | 2011-10-27 | 2012-06-20 | 王成楷 | 一种智能型低压电网漏电远程监测保护装置 |
FR3018961B1 (fr) * | 2014-03-24 | 2016-04-01 | Schneider Electric Ind Sas | Dispositif de gestion des causes de declenchement dans un declencheur electronique |
-
2017
- 2017-02-28 CN CN201780087338.7A patent/CN110326180B/zh active Active
- 2017-02-28 JP JP2019502298A patent/JP6714141B2/ja active Active
- 2017-02-28 EP EP17898692.3A patent/EP3591779B1/en active Active
- 2017-02-28 KR KR1020197024074A patent/KR102227964B1/ko active IP Right Grant
- 2017-02-28 WO PCT/JP2017/007623 patent/WO2018158793A1/ja unknown
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2010004260A1 (en) * | 2008-07-05 | 2010-01-14 | Qinetiq Limited Registered Office | Circuit breaker |
Also Published As
Publication number | Publication date |
---|---|
CN110326180A (zh) | 2019-10-11 |
KR102227964B1 (ko) | 2021-03-16 |
JP6714141B2 (ja) | 2020-06-24 |
KR20190103413A (ko) | 2019-09-04 |
WO2018158793A1 (ja) | 2018-09-07 |
EP3591779B1 (en) | 2023-08-30 |
EP3591779A1 (en) | 2020-01-08 |
JPWO2018158793A1 (ja) | 2019-06-27 |
EP3591779A4 (en) | 2020-03-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4738922B2 (ja) | 過電圧保護回路 | |
JP5427356B2 (ja) | 過電圧保護回路およびそれを備える電子機器 | |
JP2010068637A (ja) | 充電制御用半導体集積回路 | |
US11539357B2 (en) | Smart electronic switch | |
CN108933527A (zh) | 用于转换器的输出过电压保护 | |
KR100744593B1 (ko) | 전원 공급 장치 | |
JPS6154874A (ja) | 電気的負荷への給電用回路装置 | |
CN109725671B (zh) | 强化负载瞬态响应补偿的电路以及方法 | |
CN110326180B (zh) | 电子式电路断路器 | |
JP2016208581A (ja) | サージ保護回路 | |
KR20080009895A (ko) | 평활용 커패시터의 충전 및 방전 회로 | |
US11709514B2 (en) | Voltage regulator and in-vehicle backup power supply | |
US11201459B1 (en) | EFuse for use in high voltage applications | |
CN109842089B (zh) | 输入保护电路 | |
CN112311079B (zh) | 冗余电源供应装置及其异常保护控制方法 | |
JP2014021634A (ja) | 突入電流抑制回路 | |
JP2020123582A (ja) | 電子式回路遮断器 | |
JP2022044133A (ja) | 電源用半導体集積回路 | |
US11563430B2 (en) | Transistor diagnostic circuit | |
JP2020167860A (ja) | 処理回路および電源装置 | |
JP7468126B2 (ja) | 半導体装置 | |
JP2022189105A (ja) | 電圧監視回路 | |
JP2007312460A (ja) | 電源保護回路 | |
JP2006101595A (ja) | 2系統電源用電圧検知回路 | |
US5831806A (en) | Protective circuit for BiCMOS/CMOS circuitry in hybrid VCC systems during H operation |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |