CN110189698B - 像素电路及其驱动方法、显示装置 - Google Patents

像素电路及其驱动方法、显示装置 Download PDF

Info

Publication number
CN110189698B
CN110189698B CN201910579057.4A CN201910579057A CN110189698B CN 110189698 B CN110189698 B CN 110189698B CN 201910579057 A CN201910579057 A CN 201910579057A CN 110189698 B CN110189698 B CN 110189698B
Authority
CN
China
Prior art keywords
circuit
sub
signal
node
terminal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201910579057.4A
Other languages
English (en)
Other versions
CN110189698A (zh
Inventor
汤春苗
曾文慧
姜妮
蔡科
徐映嵩
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Chengdu BOE Optoelectronics Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Chengdu BOE Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Chengdu BOE Optoelectronics Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN201910579057.4A priority Critical patent/CN110189698B/zh
Publication of CN110189698A publication Critical patent/CN110189698A/zh
Application granted granted Critical
Publication of CN110189698B publication Critical patent/CN110189698B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)

Abstract

本公开是关于一种像素电路及其驱动方法、显示装置,所述像素电路包括:驱动子电路、数据写入子电路、补偿子电路、发光控制子电路、第一储能子电路和第二储能子电路;驱动子电路分别连接于第一电源端、第一节点和第二节点;数据写入子电路用于响应第一扫描信号而将数据信号传输至所述第一节点;补偿子电路用于响应补偿控制信号而将第一电源信号传输至所述第一节点;发光控制子电路用于响应发光控制信号而将所述第二节点的信号传输至所述发光元件的第一端;第一储能子电路连接于所述第一节点和所述第二节点之间;第二储能子电路连接于所述第一电源端和所述第二节点之间。

Description

像素电路及其驱动方法、显示装置
技术领域
本公开涉及显示技术领域,具体而言,涉及一种像素电路及其驱动方法、显示装置。
背景技术
随着技术的发展和进步,OLED显示装置的使用逐渐广泛。OLED显示装置通常通过像素电路驱动发光元件进行发光,像素电路通过驱动晶体管来产生驱动电流。
在显示装置制作过程中,由于制作技术和工艺的影响,无法保证所有的驱动晶体管的参数一致,进而会导致不同的驱动晶体管的技术参数不同,比如阈值电压和迁移率。由于阈值电压漂移以及迁移率的不同,使得不同晶体管的电流不同,进而导致各发光元件亮度不均一,影响显示效果。
需要说明的是,在上述背景技术部分公开的信息仅用于加强对本公开的背景的理解,因此可以包括不构成对本领域普通技术人员已知的现有技术的信息。
发明内容
本公开的目的在于提供一种像素电路及其驱动方法、显示装置,进而至少一定程度上解决由于阈值电压漂移以及迁移率的不同,导致各发光元件亮度不均一,影响显示效果的问题。
根据本公开的第一方面,提供一种像素电路,所述像素电路包括:
驱动子电路,分别连接于第一电源端、第一节点和第二节点;
数据写入子电路,分别连接数据信号端、第一扫描信号端和所述第一节点,用于响应第一扫描信号而将数据信号传输至所述第一节点;
补偿子电路,分别连接所述第一电源端、补偿控制端和所述第一节点,用于响应补偿控制信号而将第一电源信号传输至所述第一节点;
发光控制子电路,分别连接所述第二节点、发光控制端和发光元件的第一端,用于响应发光控制信号而将所述第二节点的信号传输至所述发光元件的第一端;
第一储能子电路,连接于所述第一节点和所述第二节点之间;
第二储能子电路,连接于所述第一电源端和所述第二节点之间。
根据本公开的一实施方式,所述像素电路还包括:
初始化子电路,分别连接初始化信号端、所述第一扫描信号端和所述发光元件的第一端,用于响应所述第一扫描信号而将初始化信号传输至所述发光元件的第一端。
根据本公开的一实施方式,所述驱动子电路包括:
驱动晶体管,第一端连接于所述第一电源端,第二端连接于所述第二节点,控制端连接所述第一节点。
根据本公开的一实施方式,所述数据写入子电路包括:
第一晶体管,第一端连接于所述数据信号端,第二端连接于所述第一节点,控制端连接于所述第一扫描信号端,用于响应所述第一扫描信号而导通,以将所述数据信号传输至所述第一节点。
根据本公开的一实施方式,所述补偿子电路包括:
第二晶体管,第一端连接于所述第一电源端,第二端连接于所述第一节点,控制端连接于所述补偿控制端,用于响应所述补偿控制信号而导通,以将所述第一电源信号传输至所述第一节点。
根据本公开的一实施方式,所述发光控制子电路包括:
第三晶体管,第一端连接于所述第二节点,第二端连接于所述发光元件的第一端,控制端连接所述发光控制端,用于响应所述发光控制信号而导通,以将所述第一节点的信号传输至所述发光元件的第一端。
根据本公开的一实施方式,所述第一储能子电路包括:
第一储能电容,连接于所述第一节点和所述第二节点之间;
所述第二储能子电路包括:
第二储能电容,连接于所述第一电源端和所述第二节点之间。
根据本公开的一实施方式,所述初始化子电路包括:
第四晶体管,第一端连接于所述初始化信号端,第二端连接于所述发光元件的第一端,控制端连接于所述第一扫描信号端,用于响应所述第一扫描信号而导通,以将所述初始化信号传输至所述发光元件的第一端。
根据本公开的第二方面,提供一种像素电路的驱动方法用于上述的像素电路,所述驱动方法包括:
利用第一扫描信号、补偿控制信号和发光控制信号,导通数据写入子电路,关断补偿子电路和发光控制子电路,以使数据信号写入第一储能子电路;
利用所述第一扫描信号、所述补偿控制信号和所述发光控制信号,关断所述数据写入子电路,导通所述补偿子电路,关断所述发光控制子电路,以通过所述第一电源信号和所述第二储能子电路补偿所述驱动子电路;
利用所述第一扫描信号、所述补偿控制信号和所述发光控制信号,关断所述数据写入子电路和所述补偿子电路,导通所述发光控制子电路,以驱动所述发光元件发光。
根据本公开的一实施方式,当所述像素电路还包括初始化子电路时,所述驱动方法还包括:
利用所述第一扫描信号、所述补偿控制信号和所述发光控制信号,导通所述数据写入子电路、所述初始化子电路和所述发光控制子电路,关断所述补偿子电路,以将初始化信号传输至所述发光元件的第一端和所述第二节点。
根据本公开的第三方面,提供一种显示装置,所述显示装置包括上述的像素电路。
本公开提供的像素电路,通过补偿子电路和第二储能子电路对驱动子电路进行补偿,消除阈值电压漂移对驱动电流的影响,并且解决晶体管迁移率不同而导致的驱动电流不一致而使发光元件亮度不均一的问题,提升显示品质。
应当理解的是,以上的一般描述和后文的细节描述仅是示例性和解释性的,并不能限制本公开。
附图说明
通过参照附图来详细描述其示例实施例,本公开的上述和其它特征及优点将变得更加明显。
图1为本公开示例性实施例提供的一种像素电路的电路图;
图2为本公开示例性实施例提供的另一种像素电路的电路图;
图3为本公开示例性实施例提供的一种像素电路的驱动时序图;
图4为本公开示例性实施例提供的一种像素电路的驱动方法的流程图;
图5为本公开示例性实施例提供的另一种像素电路的驱动方法的流程图。
图中:
100、驱动子电路;200、数据写入子电路;300、补偿子电路;400、发光控制子电路;500、第一储能子电路;600、第二储能子电路;700、初始化子电路。
Vdd、第一电源信号;Vss、第二电源信号;Vdata、数据信号;Sn、第一扫描信号;Bn、补偿控制信号;EM、发光控制信号;Vint、初始化信号;DT、驱动晶体管;T1、第一晶体管;T2、第二晶体管;T3、第三晶体管;T4、第四晶体管;C1、第一储能电容;C2、第二储能电容。
具体实施方式
现在将参考附图更全面地描述示例实施例。然而,示例实施例能够以多种形式实施,且不应被理解为限于在此阐述的实施例;相反,提供这些实施例使得本公开将全面和完整,并将示例实施例的构思全面地传达给本领域的技术人员。在图中相同的附图标记表示相同或类似的部分,因而将省略对它们的重复描述。
此外,所描述的特征、结构或特性可以以任何合适的方式结合在一个或更多实施例中。在下面的描述中,提供许多具体细节从而给出对本公开的实施例的充分理解。然而,本领域技术人员将意识到,可以实践本公开的技术方案而没有所述特定细节中的一个或更多,或者可以采用其它的方法、组元、材料、装置、步骤等。在其它情况下,不详细示出或描述公知结构、方法、装置、实现、材料或者操作以避免模糊本公开的各方面。
附图中所示的方框图仅仅是功能实体,不一定必须与物理上独立的实体相对应。即,可以采用软件形式来实现这些功能实体,或在一个或多个软件硬化的模块中实现这些功能实体或功能实体的一部分,或在不同网络和/或处理器装置和/或微控制器装置中实现这些功能实体。
本公开示例性实施例首先提供一种像素电路,如图1所示,所述像素电路包括:驱动子电路100、数据写入子电路200、补偿子电路300、发光控制子电路400第一储能子电路500和第二储能子电路600;驱动子电路100分别连接于第一电源端、第一节点N1和第二节点N2;数据写入子电路200分别连接数据信号端、第一扫描信号Sn端和所述第一节点N1,用于响应第一扫描信号Sn而将数据信号Vdata传输至所述第一节点N1;补偿子电路300分别连接所述第一电源端、补偿控制端和所述第一节点N1,用于响应补偿控制信号Bn而将第一电源信号Vdd传输至所述第一节点N1;发光控制子电路400分别连接所述第二节点N2、发光控制端和发光元件的第一端,用于响应发光控制信号EM而将所述第二节点N2的信号传输至所述发光元件的第一端,发光元件的第二端连接第二电源信号Vss;第一储能子电路500连接于所述第一节点N1和所述第二节点N2之间;第二储能子电路600连接于所述第一电源端和所述第二节点N2之间。
本公开实施例提供的像素电路,通过补偿子电路300和第二储能子电路600对驱动子电路100进行补偿,一方面将数据电压、第一电源电压和晶体管的阈值电压写入储能子电路,消除阈值电压漂移对驱动电流的影响;另一方面解决了晶体管迁移率不同而导致的驱动电流不一致而使发光元件亮度不均一的问题,提升显示品质。
进一步的,所述像素电路还包括初始化子电路700,初始化子电路700分别连接初始化信号端、所述第一扫描信号Sn端和所述发光元件的第一端,用于响应所述第一扫描信号Sn而将初始化信号Vint传输至所述发光元件的第一端。通过初始化子电路700对像素电路进行初始化,防止显示装置出现残像或者拖影等现象。
下面将对本公开提供的像素电路的各组成器件进行详细说明:
如图2所示,所述驱动子电路100包括驱动晶体管DT,驱动晶体管DT的第一端连接于所述第一电源端,驱动晶体管DT的第二端连接于所述第二节点N2,驱动晶体管DT的控制端连接所述第一节点N1。
所述数据写入子电路200包括第一晶体管T1,第一晶体管T1的第一端连接于所述数据信号端,第一晶体管T1的第二端连接于所述第一节点N1,第一晶体管T1的控制端连接于所述第一扫描信号Sn端,第一晶体管T1用于响应所述第一扫描信号Sn而导通,以将所述数据信号Vdata传输至所述第一节点N1。
所述补偿子电路300包括第二晶体管T2,第二晶体管T2的第一端连接于所述第一电源端,第二晶体管T2的第二端连接于所述第一节点N1,第二晶体管T2的控制端连接于所述补偿控制端,第二晶体管T2用于响应所述补偿控制信号Bn而导通,以将所述第一电源信号Vdd传输至所述第一节点N1。
所述发光控制子电路400包括第三晶体管T3,第三晶体管T3的第一端连接于所述第二节点N2,第三晶体管T3的第二端连接于所述发光元件的第一端,第三晶体管T3的控制端连接所述发光控制端,第三晶体管T3用于响应所述发光控制信号EM而导通,以将所述第一节点N1的信号传输至所述发光元件的第一端。
所述第一储能子电路500包括第一储能电容C1,第一储能电容C1连接于所述第一节点N1和所述第二节点N2之间;所述第二储能子电路600包括第二储能电容C2,第二储能电容C2连接于所述第一电源端和所述第二节点N2之间。
所述初始化子电路700包括第四晶体管T4,第四晶体管T4的第一端连接于所述初始化信号端,第四晶体管T4的第二端连接于所述发光元件的第一端,第四晶体管T4的控制端连接于所述第一扫描信号Sn端,第四晶体管T4用于响应所述第一扫描信号Sn而导通,以将所述初始化信号Vint传输至所述发光元件的第一端。
其中,本公开实施例中提供的每个晶体管均具有一控制端、第一端和第二端。具体的,各个晶体管的控制端可以为栅极、第一端可以为源极、第二端可以为漏极;或者,各个晶体管的控制端可以为栅极、第一端可以为漏极、第二端可以为源极。此外,各个晶体管还可以为增强型晶体管或者耗尽型晶体管,本示例实施方式对此不作具体限定。
在此基础上,所有晶体管可以均为N型薄膜晶体管,各个晶体管的驱动电压为高电平电压;在此情况下,所述第一电源信号Vdd可以为高电平信号,所述第二电源信号Vss可以为低电平信号,所述发光元件的第一端为OLED的阳极,所述发光元的第二端为OLED的阴极。
或者,所有晶体管可以均为P型薄膜晶体管,各个晶体管的驱动电压为低电平电压;在此情况下,所述第一电源信号Vdd可以为低电平信号,所述第二电源信号Vss可以为高电平信号,所述发光元件的第一端为OLED的阴极,所述发光元件的第二端为OLED的阳极。
下面结合图3所示的时序图对图2中的像素驱动电路的工作过程加以详细的说明。以所有晶体管均为N型晶体管为例,第一电源信号Vdd为高电平信号,第二电源信号Vss为低电平信号;其中,发光元件为有机发光二极管OLED,发光元件的第一端为OLED的阳极,发光元件的第二端为OLED的阴极。
第一时段t1(初始化阶段):发光控制信号EM为高电平,第一扫描信号Sn为高电平,补偿控制信号Bn为低电平,第一晶体管T1、第三晶体管T3、第四晶体管T4和驱动晶体管DT导通,第二晶体管T2关断,第一节点N1的电压VN1,第二节点N2电压VN2,发光元件第一端第三节点N3的电压VN3。其中,VN1=Vdata;VN2=VN3=Vint。
第二时段t2(数据写入阶段):发光控制信号EM为低电平,第一扫描信号Sn为高电平,补偿控制信号Bn为低电平,第一晶体管T1、第四晶体管T4和驱动晶体管DT导通,第三晶体管T3和第二晶体管T2关断,第一节点N1的电压VN1,第二节点的N2电压VN2,发光元件第一端第三节点N3的电压VN3。其中,VN1=Vdata;VN2=Vdata-Vth;VN3=Vint。
第三时段t3(补偿阶段):发光控制信号EM为低电平,第一扫描信号Sn为低电平,补偿控制信号Bn为高电平,第二晶体管T2和驱动晶体管DT导通,第一晶体管T1、第三晶体管T3和第四晶体管T4关断,第一节点N1的电压VN1,第二节点N2的电压VN2,发光元件第一端第三节点N3的电压VN3。
其中,VN1=Vdd;
Figure BDA0002112683320000081
VN3=Vint。
此时,
Figure BDA0002112683320000082
由于通常Vdd>Vdata,并且此时Vgd<Vth,因此在补偿阶段可以认为驱动晶体管DT向第二节点N2充电,其充电时间由补偿控制信号Bn的上升沿和下降沿的相对时间来决定,即第二晶体管T2的导通时间决定,数据写入结束时:
Vg=Vdd;
Figure BDA0002112683320000083
其中,δV(μn)为驱动晶体管DT向第二节点N2充电的函数,δV(μn)由第二晶体管T2的导通时间和驱动晶体管DT的μ值决定。第二晶体管T2导通时间包含第一电源信号Vdd的电容耦合写入时间以及δV(μn)上升时间,因此δV(μn)和μn正相关。
第四时段t4(发光阶段):发光控制信号EM为高电平,第一扫描信号Sn为低电平,补偿控制信号Bn为低电平,第三晶体管T3和驱动晶体管DT导通,第一晶体管T1、第二晶体管T2和第四晶体管T4关断。此时虽然第二节点N2电位会受到发光元件第一端电位变化的影响,但是第一节点N1点为浮空状态,所以此时基于第二晶体管T2状态的Vgs差值不变。
因此,
Figure BDA0002112683320000084
Figure BDA0002112683320000085
所以对应的OLED电流为:
Figure BDA0002112683320000086
其中,Vdd为第一电源信号,Vdata为数据信号,Vth为驱动晶体管DT阈值电压,Vint为初始化信号,μn为驱动晶体管DT迁移率,COX是单位面积的绝缘电容,W/L是驱动晶体管DT的宽长比,C1为第一储能电容,C2为第二储能电容,Vs为驱动晶体管DT源极电压;Vgs为驱动晶体管DT栅源电压。
由于COX、W/L均为常数,因此可以令
Figure BDA0002112683320000091
k为一常数,令
Figure BDA0002112683320000092
在同样的数据电压和第一电源电压下V(n)确定。
故,IOLED=kμn[V(n)-δV(μn)]2
由上式可得,由于δV(μn)和μn正相关,当驱动晶体管迁移率低的时候会导致μn小于目标值,但是-δV(μn)较大,当驱动晶体管迁移率高的时候会导致μn大于目标,但是-δV(μn)较小,故此时IOLED的值与目标电流值相近,一定程度上解决了驱动电流不一致而使发光元件亮度不均一的问题,提升显示品质。
需要说明的是:在上述具体的实施例中,所有晶体管均为N型晶体管;但本领域技术人员容易根据本公开所提供的像素驱动电路得到所有晶体管均为P型晶体管的像素驱动电路。在本公开的一种示例性实施方式中,所有晶体管可以均为P型晶体管,此时第一电源信号Vdd为低电平信号,OLED的阴极与第三晶体管T3连接,OLED的阳极与高电平信号连接。采用全P型薄膜晶体管具有以下优点:例如对噪声抑制力强;例如由于是低电平导通,而充电管理中低电平容易实现;例如P型薄膜晶体管制程简单,相对价格较低;例如P型薄膜晶体管的稳定性更好等等。当然,本公开所提供的像素驱动电路也可以改为CMOS(Complementary Metal Oxide Semiconductor,互补金属氧化物半导体)电路等,并不局限于本实施例中所提供的像素驱动电路,这里不再赘述。
应当注意,尽管在上文详细描述中提及了像素电路的若干子电路,但是这种划分并非强制性的。实际上,根据本公开的实施方式,上文描述的两个或更多子电路的特征和功能可以在一个子电路中具体化。反之,上文描述的一个子电路的特征和功能可以进一步划分为由多个子电路来具体化。
本公开实施例提供的像素电路,通过补偿子电路300和第二储能子电路600对驱动子电路100进行补偿,一方面将数据电压、第一电源电压和晶体管的阈值电压写入储能子电路,消除阈值电压漂移对驱动电流的影响;另一方面解决了晶体管迁移率不同而导致的驱动电流不一致而使发光元件亮度不均一的问题,提升显示品质。
本公开示例性实施例还提供一种像素电路的驱动方法,用于上述的像素电路,如图4所示,所述驱动方法包括:
步骤S510,利用第一扫描信号Sn、补偿控制信号Bn和发光控制信号EM,导通数据写入子电路200,关断补偿子电路300和发光控制子电路400,以使数据信号Vdata写入第一储能子电路500;
步骤S520,利用所述第一扫描信号Sn、所述补偿控制信号Bn和所述发光控制信号EM,关断所述数据写入子电路200,导通所述补偿子电路300,关断所述发光控制子电路400,以通过所述第一电源信号Vdd和所述第二储能子电路600补偿所述驱动子电路100;
步骤S530,利用所述第一扫描信号Sn、所述补偿控制信号Bn和所述发光控制信号EM,关断所述数据写入子电路200和所述补偿子电路300,导通所述发光控制子电路400,以驱动所述发光元件发光。
本公开实施例提供的像素电路的驱动方法,通过补偿子电路300和第二储能子电路600对驱动子电路100进行补偿,一方面将数据电压、第一电源电压和晶体管的阈值电压写入储能子电路,消除阈值电压漂移对驱动电流的影响;另一方面解决了晶体管迁移率不同而导致的驱动电流不一致而使发光元件亮度不均一的问题,提升显示品质。
进一步的,当所述像素电路还包括初始化子电路700时,如图5所示,所述驱动方法还包括:
步骤S540,利用所述第一扫描信号Sn、所述补偿控制信号Bn和所述发光控制信号EM,导通所述数据写入子电路200、所述初始化子电路700和所述发光控制子电路400,关断所述补偿子电路300,以将初始化信号Vint传输至所述发光元件的第一端和所述第二节点N2。
当所述驱动子电路100包括驱动晶体管DT,所述数据写入子电路200包括第一晶体管T1,所述补偿子电路300包括第二晶体管T2,所述发光控制子电路400包括第三晶体管T3,所述初始化子电路700包括第四晶体管T4,所述第一储能子电路500包括第一储能电容C1,所述第二储能子电路600包括第二储能电容C2时,以所有晶体管均为N型晶体管为例。
在步骤S540中,发光控制信号EM为高电平,第一扫描信号Sn为高电平,补偿控制信号Bn为低电平,第一晶体管T1、第三晶体管T3、第四晶体管T4和驱动晶体管DT导通,第二晶体管T2关断,第一节点N1的电压VN1,第二节点N2电压VN2,发光元件第一端第三节点N3的电压VN3。其中,VN1=Vdata;VN2=VN3=Vint。
在步骤S510中,发光控制信号EM为低电平,第一扫描信号Sn为高电平,补偿控制信号Bn为低电平,第一晶体管T1、第四晶体管T4和驱动晶体管DT导通,第三晶体管T3和第二晶体管T2关断,第一节点N1的电压VN1,第二节点N2电压VN2,发光元件第一端第三节点N3的电压VN3。其中,VN1=Vdata;VN2=Vdata-Vth;VN3=Vint。
在步骤S520中,发光控制信号EM为低电平,第一扫描信号Sn为低电平,补偿控制信号Bn为高电平,第二晶体管T2和驱动晶体管DT导通,第一晶体管T1、第三晶体管T3和第四晶体管T4关断,第一节点N1的电压VN1,第二节点N2电压VN2,发光元件第一端第三节点N3的电压VN3。
其中,VN1=Vdd;
Figure BDA0002112683320000111
VN3=Vint。
此时,
Figure BDA0002112683320000112
由于通常Vdd>Vdata,并且此时Vgd<Vth,因此在补偿阶段可以认为驱动晶体管DT向第二节点N2充电,其充电时间由补偿控制信号Bn的上升沿和下降沿的相对时间来决定,即第二晶体管T2的导通时间决定,数据写入结束时:
Vg=Vdd;
Figure BDA0002112683320000121
其中,δV(μn)为驱动晶体管DT向第二节点N2充电的函数,δV(μn)由第二晶体管T2的导通时间和驱动晶体管DT的μ值决定。第二晶体管T2导通时间包含第一电源信号Vdd的电容耦合写入时间以及δV(μn)上升时间,因此δV(μn)和μn正相关。
在步骤S530中,发光控制信号EM为高电平,第一扫描信号Sn为低电平,补偿控制信号Bn为低电平,第三晶体管T3和驱动晶体管DT导通,第一晶体管T1、第二晶体管T2和第四晶体管T4关断。此时虽然第二节点N2电位会受到发光元件第一端电位变化的影响,但是第一节点N1点为浮空状态,所以此时基于第二晶体管T2状态的Vgs差值不变。
因此,
Figure BDA0002112683320000122
Figure BDA0002112683320000123
所以对应的OLED电流为:
Figure BDA0002112683320000124
由于COX、W/L均为常数,因此可以令
Figure BDA0002112683320000125
k为一常数,令
Figure BDA0002112683320000126
在同样的数据电压和第一电源电压下V(n)确定。
故,IOLED=kμn[V(n)-δV(μn)]2
由上式可得,由于δV(μn)和μn正相关,当驱动晶体管迁移率低的时候会导致μn小于目标值,但是-δV(μn)较大,当驱动晶体管迁移率高的时候会导致μn大于目标,但是-δV(μn)较小,故此时IOLED的值与目标电流值相近,一定程度上解决了驱动电流不一致而使发光元件亮度不均一的问题,提升显示品质。
本公开示例性实施例还提供一种显示装置,所述显示装置包括上述的像素电路。该显示装置包括:多条扫描线,用于提供第一扫描信号Sn;多条数据线,用于提供数据信号Vdata;多条补偿控制信号Bn线,用于提供补偿控制信号Bn;多个像素驱动电路,电连接于上述的扫描线、数据线和补偿控制信号Bn线;其中至少之一的像素驱动电路包括为本示例实施方式中的上述任一像素驱动电路。通过补偿子电路300和第二储能子电路600对驱动子电路100进行补偿,消除阈值电压漂移对驱动电流的影响,并且解决晶体管迁移率不同而导致的驱动电流不一致而使发光元件亮度不均一的问题,提升显示品质。其中,所述显示装置例如可以包括手机、平板电脑、电视机、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。
需要说明的是,尽管在附图中以特定顺序描述了本公开中方法的各个步骤,但是,这并非要求或者暗示必须按照该特定顺序来执行这些步骤,或是必须执行全部所示的步骤才能实现期望的结果。附加的或备选的,可以省略某些步骤,将多个步骤合并为一个步骤执行,以及/或者将一个步骤分解为多个步骤执行等。
本领域技术人员在考虑说明书及实践这里公开的发明后,将容易想到本公开的其他实施例。本申请旨在涵盖本公开的任何变型、用途或者适应性变化,这些变型、用途或者适应性变化遵循本公开的一般性原理并包括本公开未公开的本技术领域中的公知常识或惯用技术手段。说明书和实施例仅被视为示例性的,本公开的真正范围和精神由权利要求指出。
应当理解的是,本公开并不局限于上面已经描述并在附图中示出的精确结构,并且可以在不脱离其范围进行各种修改和改变。本公开的范围仅由所附的权利要求来限。

Claims (10)

1.一种像素电路,其特征在于,所述像素电路包括:
驱动晶体管,分别连接于第一电源端、第一节点和第二节点;
数据写入子电路,分别连接数据信号端、第一扫描信号端和所述第一节点,用于响应第一扫描信号而将数据信号传输至所述第一节点;
补偿子电路,分别连接所述第一电源端、补偿控制端和所述第一节点,用于响应补偿控制信号而将第一电源信号传输至所述第一节点;
发光控制子电路,分别连接所述第二节点、发光控制端和发光元件的第一端,用于响应发光控制信号而将所述第二节点的信号传输至所述发光元件的第一端;
第一储能子电路,连接于所述第一节点和所述第二节点之间;
第二储能子电路,连接于所述第一电源端和所述第二节点之间;
其中,利用第一扫描信号、补偿控制信号和发光控制信号,在数据写入阶段导通数据写入子电路,关断补偿子电路和发光控制子电路,以使数据信号写入第一储能子电路;在补偿阶段关断所述数据写入子电路,导通所述补偿子电路,关断所述发光控制子电路,以通过所述第一电源信号和所述第二储能子电路补偿所述驱动晶体管的迁移率;在发光阶段关断所述数据写入子电路和所述补偿子电路,导通所述发光控制子电路,以驱动所述发光元件发光,所述补偿阶段在所述数据写入阶段之后。
2.如权利要求1所述的像素电路,其特征在于,所述像素电路还包括:
初始化子电路,分别连接初始化信号端、所述第一扫描信号端和所述发光元件的第一端,用于响应所述第一扫描信号而将初始化信号传输至所述发光元件的第一端。
3.如权利要求1所述的像素电路,其特征在于,所述数据写入子电路包括:
第一晶体管,第一端连接于所述数据信号端,第二端连接于所述第一节点,控制端连接于所述第一扫描信号端,用于响应所述第一扫描信号而导通,以将所述数据信号传输至所述第一节点。
4.如权利要求1所述的像素电路,其特征在于,所述补偿子电路包括:
第二晶体管,第一端连接于所述第一电源端,第二端连接于所述第一节点,控制端连接于所述补偿控制端,用于响应所述补偿控制信号而导通,以将所述第一电源信号传输至所述第一节点。
5.如权利要求1所述的像素电路,其特征在于,所述发光控制子电路包括:
第三晶体管,第一端连接于所述第二节点,第二端连接于所述发光元件的第一端,控制端连接所述发光控制端,用于响应所述发光控制信号而导通,以将所述第二节点的信号传输至所述发光元件的第一端。
6.如权利要求1所述的像素电路,其特征在于,所述第一储能子电路包括:
第一储能电容,连接于所述第一节点和所述第二节点之间;
所述第二储能子电路包括:
第二储能电容,连接于所述第一电源端和所述第二节点之间。
7.如权利要求2所述的像素电路,其特征在于,所述初始化子电路包括:
第四晶体管,第一端连接于所述初始化信号端,第二端连接于所述发光元件的第一端,控制端连接于所述第一扫描信号端,用于响应所述第一扫描信号而导通,以将所述初始化信号传输至所述发光元件的第一端。
8.一种像素电路的驱动方法,其特征在于,用于权利要求1-7任一项所述的像素电路,所述驱动方法包括:
利用第一扫描信号、补偿控制信号和发光控制信号,导通数据写入子电路,关断补偿子电路和发光控制子电路,以使数据信号写入第一储能子电路;
利用所述第一扫描信号、所述补偿控制信号和所述发光控制信号,关断所述数据写入子电路,导通所述补偿子电路,关断所述发光控制子电路,以通过所述第一电源信号和所述第二储能子电路补偿所述驱动晶体管的迁移率;
利用所述第一扫描信号、所述补偿控制信号和所述发光控制信号,关断所述数据写入子电路和所述补偿子电路,导通所述发光控制子电路,以驱动所述发光元件发光。
9.如权利要求8所述的驱动方法,其特征在于,当所述像素电路还包括初始化子电路时,所述驱动方法还包括:
利用所述第一扫描信号、所述补偿控制信号和所述发光控制信号,导通所述数据写入子电路、所述初始化子电路和所述发光控制子电路,关断所述补偿子电路,以将初始化信号传输至所述发光元件的第一端和所述第二节点。
10.一种显示装置,其特征在于,所述显示装置包括权利要求1-7任一项所述的像素电路。
CN201910579057.4A 2019-06-28 2019-06-28 像素电路及其驱动方法、显示装置 Active CN110189698B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201910579057.4A CN110189698B (zh) 2019-06-28 2019-06-28 像素电路及其驱动方法、显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910579057.4A CN110189698B (zh) 2019-06-28 2019-06-28 像素电路及其驱动方法、显示装置

Publications (2)

Publication Number Publication Date
CN110189698A CN110189698A (zh) 2019-08-30
CN110189698B true CN110189698B (zh) 2021-04-13

Family

ID=67724307

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910579057.4A Active CN110189698B (zh) 2019-06-28 2019-06-28 像素电路及其驱动方法、显示装置

Country Status (1)

Country Link
CN (1) CN110189698B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI705428B (zh) * 2019-11-25 2020-09-21 友達光電股份有限公司 發光二極體裝置及其控制方法
CN113053311A (zh) * 2021-03-23 2021-06-29 京东方科技集团股份有限公司 像素电路及其驱动方法、显示装置
CN114203109B (zh) * 2021-12-20 2022-12-13 长沙惠科光电有限公司 像素驱动电路及其补偿方法、显示面板

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101075407A (zh) * 2006-05-18 2007-11-21 Lg.菲利浦Lcd株式会社 有机发光显示器的像素电路
CN107316614A (zh) * 2017-08-22 2017-11-03 深圳市华星光电半导体显示技术有限公司 Amoled像素驱动电路

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008257086A (ja) * 2007-04-09 2008-10-23 Sony Corp 表示装置、表示装置の製造方法および電子機器
KR100986896B1 (ko) * 2008-12-05 2010-10-08 삼성모바일디스플레이주식회사 유기전계발광 표시장치 및 그의 구동방법
CN102005182A (zh) * 2010-11-18 2011-04-06 友达光电股份有限公司 像素的驱动电路及驱动像素的方法
CN103927990B (zh) * 2014-04-23 2016-09-14 上海天马有机发光显示技术有限公司 有机发光显示器的像素电路及驱动方法、有机发光显示器
CN104200778B (zh) * 2014-09-25 2017-03-29 上海天马有机发光显示技术有限公司 像素电路及其驱动方法、显示面板、显示装置
CN108109590A (zh) * 2017-12-11 2018-06-01 京东方科技集团股份有限公司 Oled像素驱动电路、其驱动方法、及包括其的显示装置
CN108597450A (zh) * 2018-04-26 2018-09-28 京东方科技集团股份有限公司 像素电路及其驱动方法、显示面板
CN108806596A (zh) * 2018-06-26 2018-11-13 京东方科技集团股份有限公司 像素驱动电路及方法、显示装置

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101075407A (zh) * 2006-05-18 2007-11-21 Lg.菲利浦Lcd株式会社 有机发光显示器的像素电路
CN107316614A (zh) * 2017-08-22 2017-11-03 深圳市华星光电半导体显示技术有限公司 Amoled像素驱动电路

Also Published As

Publication number Publication date
CN110189698A (zh) 2019-08-30

Similar Documents

Publication Publication Date Title
US10373555B2 (en) Organic light emitting display panel, organic light emitting display device, and pixel compensation method
CN109545145B (zh) 像素电路及其驱动方法、显示装置
US11404001B2 (en) Pixel driving circuit and method, display panel
CN110136650B (zh) 像素电路、其驱动方法、阵列基板及显示装置
US11380256B2 (en) Pixel driving circuit and method, and display device
CN107945737B (zh) 像素补偿电路、其驱动方法、显示面板及显示装置
CN109887466B (zh) 像素驱动电路及方法、显示面板
WO2016161866A1 (zh) 像素电路及其驱动方法、显示装置
CN109509428B (zh) 像素驱动电路、像素驱动方法和显示装置
CN109509430B (zh) 像素驱动电路及方法、显示装置
CN109801592B (zh) 像素电路及其驱动方法、显示基板
CN111540315B (zh) 像素驱动电路及其驱动方法、显示装置
CN110189698B (zh) 像素电路及其驱动方法、显示装置
CN109064975B (zh) 像素电路及其驱动方法、显示面板、显示装置
CN110223639B (zh) 像素电路、像素驱动方法、显示基板和显示装置
CN109712570B (zh) 一种像素驱动电路及其驱动方法、显示装置
CN112908267B (zh) 像素电路及驱动方法、显示装置
TWI735338B (zh) 畫素驅動電路
CN110010076B (zh) 像素电路及其驱动方法、显示基板、显示装置
CN113112964B (zh) 像素电路、像素驱动方法和显示装置
US20240169915A1 (en) Pixel driving circuit, driving method thereof and display panel
CN114898712B (zh) 像素电路、像素驱动方法及显示装置
KR20130002115A (ko) 유기전계발광 표시장치의 구동회로 및 구동방법
CN114241978A (zh) 像素电路及其驱动方法和显示面板
CN109308878B (zh) 像素电路及其驱动方法、显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant