CN108597450A - 像素电路及其驱动方法、显示面板 - Google Patents
像素电路及其驱动方法、显示面板 Download PDFInfo
- Publication number
- CN108597450A CN108597450A CN201810388273.6A CN201810388273A CN108597450A CN 108597450 A CN108597450 A CN 108597450A CN 201810388273 A CN201810388273 A CN 201810388273A CN 108597450 A CN108597450 A CN 108597450A
- Authority
- CN
- China
- Prior art keywords
- circuit
- driving
- voltage
- driving circuit
- transistor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3233—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/2092—Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3266—Details of drivers for scan electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3275—Details of drivers for data electrodes
- G09G3/3291—Details of drivers for data electrodes in which the data driver supplies a variable data voltage for setting the current through, or the voltage across, the light-emitting elements
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0421—Structural details of the set of electrodes
- G09G2300/0426—Layout of electrodes and connections
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0819—Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
- G09G2300/0852—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor being a dynamic memory with more than one capacitor
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
- G09G2300/0861—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/06—Details of flat display driving waveforms
- G09G2310/061—Details of flat display driving waveforms for resetting or blanking
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Control Of El Displays (AREA)
- Electroluminescent Light Sources (AREA)
Abstract
一种像素电路及其驱动方法、显示面板。该像素电路包括数据写入电路、驱动电路、补偿电路和发光元件。驱动电路包括控制端、第一端和第二端,且配置为控制流经第一端和第二端的用于驱动发光元件发光的驱动电流;数据写入电路配置为响应于扫描信号将数据信号写入驱动电路的控制端;补偿电路和驱动电路的控制端、驱动电路的第一端、驱动电路的第二端连接以及第一电压端连接,且配置为存储数据写入电路写入的数据信号并对驱动电路进行补偿以及耦合调整驱动电路的第二端的电压;发光元件的第一端配置为接收驱动电流,发光元件的第二端与第二电压端连接。该像素电路可以对驱动电路的阈值电压进行补偿,提高显示面板的显示质量。
Description
技术领域
本公开实施例涉及一种像素电路及其驱动方法、显示面板。
背景技术
有机发光二极管(Organic Light Emitting Diode,OLED)显示装置由于具有视角宽、对比度高、响应速度快以及相比于无机发光显示器件更高的发光亮度、更低的驱动电压等优势而逐渐受到人们的广泛关注。由于上述特点,有机发光二极管(OLED)可以适用于手机、显示器、笔记本电脑、数码相机、仪器仪表等具有显示功能的装置。
OLED显示装置中的像素电路一般采用矩阵驱动方式,根据每个像素单元中是否引入开关元器件分为有源矩阵(Active Matrix,AM)驱动和无源矩阵(Passive Matrix,PM)驱动。PMOLED虽然工艺简单、成本较低,但因存在交叉串扰、高功耗、低寿命等缺点,不能满足高分辨率大尺寸显示的需求。相比之下,AMOLED在每一个像素的像素电路中都集成了一组薄膜晶体管和存储电容,通过对薄膜晶体管和存储电容的驱动控制,实现对流过OLED的电流的控制,从而使OLED根据需要发光。相比PMOLED,AMOLED所需驱动电流小、功耗低、寿命更长,可以满足高分辨率多灰度的大尺寸显示需求。同时,AMOLED在可视角度、色彩的还原、功耗以及响应时间等方面具有明显的优势,适用于高信息含量、高分辨率的显示装置。
发明内容
本公开至少一实施例提供一种像素电路,包括数据写入电路、驱动电路、补偿电路和发光元件。所述驱动电路包括控制端、第一端和第二端,且配置为控制流经所述第一端和所述第二端的用于驱动所述发光元件发光的驱动电流;所述数据写入电路连接到所述驱动电路的控制端且配置为响应于扫描信号将数据信号写入所述驱动电路的控制端;所述补偿电路和所述驱动电路的控制端、所述驱动电路的第一端、所述驱动电路的第二端连接以及第一电压端连接,且配置为存储所述数据写入电路写入的所述数据信号并对所述驱动电路进行补偿以及耦合调整所述驱动电路的第二端的电压;所述发光元件包括第一端和第二端,所述发光元件的第一端配置为接收所述驱动电流,所述发光元件的第二端与第二电压端连接。
例如,在本公开一实施例提供的像素电路中,所述补偿电路包括第一补偿子电路和第二补偿子电路。所述第一补偿子电路和所述驱动电路的控制端以及所述驱动电路的第二端连接,且配置为存储所述数据写入电路写入的所述数据信号并对所述驱动电路进行补偿;所述第二补偿子电路和所述第一电压端、所述驱动电路的第一端以及所述驱动电路的第二端连接,且配置为根据所述驱动电路的控制端的电压变化量耦合调整所述驱动电路的第二端的电压。
例如,在本公开一实施例提供的像素电路中,所述第一补偿子电路包括第一存储电容。所述第一存储电容的第一极和所述驱动电路的控制端连接,所述第一存储电容的第二极和所述驱动电路的第二端连接。
例如,在本公开一实施例提供的像素电路中,所述第二补偿子电路包括第二存储电容。所述第二存储电容的第一极和所述第一电压端以及所述驱动电路的第一端连接,所述第二存储电容的第二极和所述驱动电路的第二端连接。
例如,本公开一实施例提供的像素电路还包括发光控制电路。所述发光控制电路和所述驱动电路的第二端以及所述发光元件的第一端连接,且配置为响应于发光控制信号将所述驱动电流施加至所述发光元件。
例如,本公开一实施例提供的像素电路还包括复位电路。所述复位电路与复位电压端以及所述发光元件的第一端连接,且配置为响应于复位信号将复位电压施加至所述发光元件的第一端;所述复位信号和所述扫描信号同步。
例如,在本公开一实施例提供的像素电路中,所述驱动电路包括第一晶体管。述第一晶体管的栅极作为所述驱动电路的控制端,所述第一晶体管的第一极作为所述驱动电路的第一端且配置为和所述第一电压端连接以接收第一电压,所述第一晶体管的第二极作为所述驱动电路的第二端。
例如,在本公开一实施例提供的像素电路中,所述数据写入电路包括第二晶体管。所述第二晶体管的栅极配置为和扫描线连接以接收所述扫描信号,所述第二晶体管的第一极配置为和数据线连接以接收所述数据信号,所述第二晶体管的第二极配置为和所述驱动电路的控制端连接。
例如,在本公开一实施例提供的像素电路中,所述发光控制电路包括第三晶体管。所述第三晶体管的栅极配置为和发光控制线连接以接收所述发光控制信号,所述第三晶体管的第一极配置为和所述驱动电路的第二端连接,所述第三晶体管的第二极配置为和所述发光元件的第一端连接。
例如,在本公开一实施例提供的像素电路中,所述复位电路包括第四晶体管。所述第四晶体管的栅极配置为和复位控制线连接以接收所述复位信号,所述第四晶体管的第一极配置为和所述复位电压端连接以接收所述复位电压,所述第四晶体管的第二极配置为和所述发光元件的第一端连接。
本公开至少一实施例还提供一种显示面板,包括阵列布置的多个像素单元。所述像素单元每个包括本公开任一实施例提供的像素电路。
例如,本公开一实施例提供的显示面板还包括多条扫描线,该多条扫描线对应连接到每行像素单元的像素电路的数据写入电路以提供所述扫描信号,并且在所述像素电路还包括复位电路的情形下,所述多条扫描线还对应连接到每行像素单元的像素电路中的复位电路以将所述扫描信号作为所述复位信号。
本公开至少一实施例还提供一种像素电路的驱动方法,包括:补偿阶段和数据写入阶段。在补偿阶段,输入所述扫描信号,开启所述数据写入电路和所述驱动电路,所述补偿电路对所述驱动电路进行补偿;以及在数据写入阶段,输入所述扫描信号和所述数据信号,开启所述数据写入电路,所述数据写入电路将所述数据信号写入所述补偿电路,且所述补偿电路根据所述驱动电路的控制端的电压变化量耦合调整所述驱动电路的第二端的电压。
例如,在本公开一实施例提供的驱动方法中,在所述补偿电路包括第一补偿子电路和第二补偿子电路的情况下,所述驱动方法包括:在补偿阶段,输入所述扫描信号,开启所述数据写入电路和所述驱动电路,所述第一补偿子电路对所述驱动电路进行补偿;以及在数据写入阶段,输入所述扫描信号和所述数据信号,开启所述数据写入电路,所述数据写入电路将所述数据信号写入所述第一补偿子电路,且所述第二补偿子电路根据所述驱动电路的控制端的电压变化量耦合调整所述驱动电路的第二端的电压。
例如,在本公开一实施例提供的驱动方法中,在所述像素电路还包括发光控制电路的情况下,所述驱动方法还包括发光阶段。在所述发光阶段,输入所述发光控制信号,开启所述发光控制电路和所述驱动电路,所述第一补偿子电路根据所述驱动电路的第二端的电压的变化耦合调整所述驱动电路的控制端的电压,所述发光控制电路将所述驱动电流施加至所述发光元件以使其发光。
附图说明
为了更清楚地说明本公开实施例的技术方案,下面将对实施例的附图作简单地介绍,显而易见地,下面描述中的附图仅仅涉及本公开的一些实施例,而非对本公开的限制。
图1A为一种2T1C像素电路的示意图;
图1B为另一种2T1C像素电路的示意图;
图2为本公开一实施例提供的一种像素电路的示意框图;
图3为本公开一实施例提供的另一种像素电路的示意框图;
图4为本公开一实施例提供的又一种像素电路的示意框图;
图5为图4中所示的像素电路的一种具体实现示例的电路图;
图6为本公开一实施例提供的一种像素电路的驱动方法的时序图;
图7至图10分别为图5中所示的像素电路对应于图6中四个阶段的电路示意图;
图11为本公开一实施例提供的另一种像素电路的电路图;以及
图12为本公开一实施例提供的一种显示面板的示意图。
具体实施方式
为使本公开实施例的目的、技术方案和优点更加清楚,下面将结合本公开实施例的附图,对本公开实施例的技术方案进行清楚、完整地描述。显然,所描述的实施例是本公开的一部分实施例,而不是全部的实施例。基于所描述的本公开的实施例,本领域普通技术人员在无需创造性劳动的前提下所获得的所有其他实施例,都属于本公开保护的范围。
除非另外定义,本公开使用的技术术语或者科学术语应当为本公开所属领域内具有一般技能的人士所理解的通常意义。本公开中使用的“第一”、“第二”以及类似的词语并不表示任何顺序、数量或者重要性,而只是用来区分不同的组成部分。同样,“一个”、“一”或者“该”等类似词语也不表示数量限制,而是表示存在至少一个。“包括”或者“包含”等类似的词语意指出现该词前面的元件或者物件涵盖出现在该词后面列举的元件或者物件及其等同,而不排除其他元件或者物件。“连接”或者“相连”等类似的词语并非限定于物理的或者机械的连接,而是可以包括电性的连接,不管是直接的还是间接的。“上”、“下”、“左”、“右”等仅用于表示相对位置关系,当被描述对象的绝对位置改变后,则该相对位置关系也可能相应地改变。
AMOLED显示装置中使用的基础像素电路通常为2T1C像素电路,即利用两个TFT(Thin-film transistor,薄膜晶体管)和一个存储电容Cs来实现驱动OLED发光的基本功能。图1A和图1B分别为示出了两种2T1C像素电路的示意图。
如图1A所示,一种2T1C像素电路包括开关晶体管T0、驱动晶体管N0以及存储电容Cs。例如,该开关晶体管T0的栅极连接扫描线以接收扫描信号Scan1,例如源极连接到数据线以接收数据信号Vdata,漏极连接到驱动晶体管N0的栅极;驱动晶体管N0的源极连接到第一电压端以接收第一电压Vdd(高电压),漏极连接到OLED的正极端;存储电容Cs的一端连接到开关晶体管T0的漏极以及驱动晶体管N0的栅极,另一端连接到驱动晶体管N0的源极以及第一电压端;OLED的负极端连接到第二电压端以接收第二电压Vss(低电压,例如接地电压)。该2T1C像素电路的驱动方式是将像素的明暗(灰阶)经由两个TFT和存储电容Cs来控制。当通过扫描线施加扫描信号Scan1以开启开关晶体管T0时,数据驱动电路通过数据线送入的数据信号Vdata将经由开关晶体管T0对存储电容Cs充电,由此将数据信号Vdata存储在存储电容Cs中,且此存储的数据信号Vdata控制驱动晶体管N0的导通程度,由此控制流过驱动晶体管以驱动OLED发光的电流大小,即此电流决定该像素发光的灰阶。在图1A所示的2T1C像素电路中,开关晶体管T0为N型晶体管而驱动晶体管N0为P型晶体管。
如图1B所示,另一种2T1C像素电路也包括开关晶体管T0、驱动晶体管N0以及存储电容Cs,但是其连接方式略有改变,且驱动晶体管N0为N型晶体管。图1B的像素电路相对于图1A的变化之处包括:OLED的正极端连接到第一电压端以接收第一电压Vdd(高电压),而负极端连接到驱动晶体管N0的漏极,驱动晶体管N0的源极连接到第二电压端以接收第二电压Vss(低电压,例如接地电压)。存储电容Cs的一端连接到开关晶体管T0的漏极以及驱动晶体管N0的栅极,另一端连接到驱动晶体管N0的源极以及第二电压端。该2T1C像素电路的工作方式基本上与图1A所示的像素电路基本相同,这里不再赘述。
此外,对于图1A和图1B所示的像素电路,开关晶体管T0不限于N型晶体管,也可以为P型晶体管,由此控制其导通或截止的扫描信号Scan1的极性进行相应地改变即可。
OLED显示装置通常包括多个按阵列排布的像素单元,每个像素单元例如可以包括上述像素电路。在OLED显示装置中,一方面,各个像素电路中的驱动晶体管的阈值电压由于制备工艺可能存在差异,而且随着工作时间的变化例如温度变化的影响使得驱动晶体管的阈值电压可能会发生漂移现象,因此,各个驱动晶体管的阈值电压的不同可能会导致显示不良(例如显示不均匀),所以就需要对驱动晶体管的阈值电压进行补偿;另一方面,第一电压Vdd(例如高电压)在从集成电路(Integrated Circuit,IC)输出并传送至像素单元的过程中,由于第一电压线上有电阻,从而引起第一电压Vdd的电压压降,从而导致屏幕亮度在近IC端和远IC端存在亮度偏差。
本公开至少一实施例提供一种像素电路。该像素电路包括数据写入电路、驱动电路、补偿电路和发光元件。驱动电路包括控制端、第一端和第二端,且配置为控制流经第一端和第二端的用于驱动发光元件发光的驱动电流;数据写入电路连接到驱动电路的控制端且配置为响应于扫描信号将数据信号写入驱动电路的控制端;补偿电路和驱动电路的控制端、驱动电路的第一端、驱动电路的第二端连接以及第一电压端连接,且配置为存储数据写入电路写入的数据信号并对驱动电路进行补偿以及耦合调整驱动电路的第二端的电压;发光元件的第一端配置为接收驱动电流,发光元件的第二端与第二电压端连接。
本公开至少一实施例还提供对应于上述像素电路的驱动方法和显示面板。
本公开至少一实施例提供的像素电路及其驱动方法、显示面板,一方面,可以对像素电路的驱动电路的阈值电压进行补偿,从而可以避免显示装置显示不均匀的现象;另一方面,还可以解决由于集成电路远端和近端的电压压降引起的亮度差异的问题,从而可以改善采用该像素电路的显示面板的显示效果。
下面结合附图对本公开的实施例及其示例进行详细说明。需要注意的是,不同的附图中相同的附图标记用于指代已描述的相同的元件。
本公开实施例的一个示例提供一种像素电路10,该像素电路10例如用于OLED显示面板的子像素。如图2所示,该像素电路10包括驱动电路100、数据写入电路200、补偿电路300和发光元件400。
例如,驱动电路100包括第一端110、第二端120和控制端130,其配置为控制流经第一端110和第二端120的用于驱动发光元件400发光的驱动电流,且驱动电路100的控制端130和第一节点N1连接,驱动电路100的第一端110和第四节点N4连接,例如,第四节点N4与第一电压端VDD(例如,提供高电平)连接,驱动电路100的第二端120和第二节点N2连接。例如,在发光阶段,驱动电路100可以向发光元件400提供驱动电流以驱动发光元件400进行发光,且可以根据需要的“灰度”发光。例如,在图2和图3所示的示例中,发光元件400可以采用OLED,且配置为和第二节点N2以及第二电压端VSS(例如,提供低电平)连接,例如,在本公开的其他示例中,如图4所示的示例中,在像素电路10包括发光控制电路500的情形下,发光元件400还可以通过发光控制电路500与第二节点N2连接。本公开的实施例包括但不限于此情形。
例如,数据写入电路200与驱动电路100的控制端130(第一节点N1)连接,且配置为响应于扫描信号将数据信号写入驱动电路100的控制端130(第一节点N1)。例如,数据写入电路200分别和数据线(数据信号端Vdata)、第一节点N1以及扫描线(扫描信号端Gate)连接。例如,来自扫描信号端Gate的扫描信号被施加至数据写入电路200以控制数据写入电路200开启与否。例如,在数据写入阶段,数据写入电路200可以响应于扫描信号而开启,从而可以将数据信号写入驱动电路100的控制端130(第一节点N1),并将数据信号存储在补偿电路300中,以在例如发光阶段时可以根据该数据信号生成驱动发光元件400发光的驱动电流。
例如,补偿电路300与驱动电路的控制端130(第一节点N1)、第一端110以及第二端120(第二节点N2)连接且与第一电压端VDD(第四节点N4)连接,配置为存储数据写入电路200写入的数据信号并对驱动电路100进行补偿以及耦合调整驱动电路100的第二端120(第二节点N2)的电压。例如,在补偿电路300包括存储电容的情形下,例如在补偿阶段,补偿电路300可以使驱动电路100的阈值电压的相关信息相应地存储在存储电容中。又例如,在数据写入阶段,补偿电路300可以将数据写入电路200写入的数据信号存储在存储电容中,从而在例如发光阶段时可以利用存储的包括数据信号Vdata以及阈值电压的电压对驱动电路100进行控制,使得驱动电路100的输出可以得到补偿。
例如,发光元件400包括第一端410和第二端420,发光元件400的第一端410配置为从驱动电路100的第二端120接收驱动电流,发光元件400的第二端420配置为与第二电压端VSS连接。例如,发光元件400的第一端410与第三节点N3连接。例如,在图2或图3所示的示例中,第三节点N3与第二节点N2连接,发光元件400的第一端410与第二节点N2连接,例如,在图4所示的示例中,在像素电路10包括发光控制电路500的情形下,发光元件400的第一端410(第三节点N3)还可以通过发光控制电路500与第二节点N2连接。
如图3所示,在图2所示的示例的基础上,例如补偿电路300包括第一补偿子电路310和第二补偿子电路320。
该第一补偿子电路310和驱动电路100的控制端130(第一节点N1)以及驱动电路100的第二端120(第二节点N2)连接,且配置为存储数据写入电路200写入的数据信号并对驱动电路100进行补偿。例如,在第一补偿子电路310包括存储电容的情形下,例如在补偿阶段,第一补偿子电路310可以使驱动电路100的阈值电压的相关信息相应地存储在存储电容中。又例如,在数据写入阶段,第一补偿子电路310可以将数据写入电路200写入的数据信号存储在存储电容中,从而在例如发光阶段时可以利用存储的包括数据信号Vdata以及阈值电压的电压对驱动电路100进行控制,使得驱动电路100的输出可以得到补偿。
该第二补偿子电路120和第一电压端VDD、驱动电路100的第一端110以及驱动电路100的第二端120(第二节点N2)连接,且配置为根据驱动电路100的控制端130(第一节点N1)的电压变化量耦合调整驱动电路100的第二端120(第二节点N2)的电压。例如,在第二补偿子电路320包括存储电容的情形下,在数据写入阶段和发光阶段,当驱动电路100的控制端130(即第一节点N1)的电压变化时,根据该第二补偿子电路320的存储电容自身的特性,第二补偿子电路320可以根据第一节点N1的电压变化量耦合调整驱动电路100的第二端120(第二节点N2)的电压,从而可以调整在发光阶段时用于驱动发光元件400进行发光的驱动电流的大小。
例如,如图4所示,在图3所示的示例的基础上,像素电路10还可以包括发光控制电路500和复位电路600。
该发光控制电路500和驱动电路100的第二端120(即第二节点N2)以及发光元件400的第一端410(即第三节点N3)连接,且配置为响应于发光控制信号将驱动电流施加至发光元件400。例如,发光控制电路500分别和发光控制线(发光控制端Em)、驱动电路100的第二端120(第二节点N2)以及发光元件400的第一端410(即第三节点N3)连接。例如,在复位阶段,发光控制电路500可以响应于发光控制信号而开启,从而复位电路600提供的复位电压可以通过发光控制电路500施加至驱动电路100的第二端120(即第二节点N2)以及发光元件400,从而可以对发光元件400、驱动电路100、第一补偿子电路310以及第二补偿子电路320进行复位操作,以消除之前的发光阶段的影响。又例如,在发光阶段,发光控制电路500可以响应于发光控制信号而开启,从而驱动电流可以通过发光控制电路500传输至发光元件400以使其发光。
该复位电路600与复位电压端Vinit以及发光元件400的第一端410(第三节点N3)连接,且配置为响应于复位信号将复位电压施加至发光元件400的第一端410。例如,复位电路600分别和发光元件400的第一端410(第三节点N3)、复位电压端Vinit和复位控制线(复位控制端Reset)连接。例如,在复位阶段,复位电路600可以响应于复位信号而开启,从而可以将复位电压施加至第三节点N3,在此阶段,由于发光控制电路500响应于发光控制信号导通,从而可以对第一补偿子电路310、第二补偿子电路320、驱动电路100以及发光元件500进行复位操作,以消除之前的发光阶段的影响。
例如,复位电压可以由独立的复位电压端Vinit提供,在其他实施例中也可以由第一电压端VSS提供,由此相应地,复位电路600不是连接到复位电压端而是连接到该第一电压端VSS,本公开的实施例对此不作限制。
例如,在本公开的实施例中,复位信号可以是扫描线(扫描信号端Gate)提供的扫描信号,由此相应地,复位电路600的复位控制端Reset可以直接连接到扫描信号端Gate,相对于传统显示面板而言,这种方式无需增加新的信号,电路结构简单,易于实现。在其他实施例中也可以由独立的复位控制端Reset提供,但需要满足复位信号和扫描信号同步,本公开的实施例对此不作限制。
例如,在一个显示装置中,当像素电路10呈阵列排布时,多条扫描线对应连接到每行像素单元的像素电路的数据写入电路以提供所述扫描信号,多条扫描线还对应连接到每行像素单元的像素电路中的复位电路以将扫描信号作为复位信号。
例如,在驱动电路100实现为驱动晶体管的情形时,例如驱动晶体管的栅极可以作为驱动电路100的控制端130,第一极(例如漏极)可以作为驱动电路100的第一端110,第二极(例如源极)可以作为驱动电路100的第二端120。
需要说明的是,本公开的各实施例中的第一电压端VDD例如保持输入直流高电平信号,将该直流高电平称为第一电压,第二电压端VSS例如保持输入直流低电平信号,将该直流低电平称为第二电压;且第二电压低于第一电压。以下各实施例与此相同,不再赘述。
需要说明的是,在本公开的各实施例的描述中,符号Vdata既可以表示数据信号端又可以表示数据信号的电平。同样地,符号Reset既可以表示复位控制端又可以表示复位信号的电平,符号Vinit既可以表示复位电压端又可以表示复位电压,符号Vref既可以表示参考电压信号又可以表示参考电压,符号VDD既可以表示第一电压端又可以表示第一电压,符号VSS既可以表示第二电压端又可以表示第二电压。以下各实施例与此相同,不再赘述。
本公开的实施例提供的像素电路10,一方面,可以对像素电路的驱动电路的阈值电压进行补偿,从而可以避免显示装置显示不均匀的现象;另一方面,还可以解决由于集成电路远端和近端的电压压降引起的亮度差异的问题,从而可以改善采用该像素电路的显示装置的显示效果。
例如,图4所示的像素电路10可以具体实现为图5所示的像素电路结构。如图5所示,该像素电路10包括:第一至第四晶体管T1、T2、T3、T4以及包括第一存储电容C1、第二存储电容C2和发光元件OLED。例如,第一晶体管T1被用作驱动晶体管,其他的第二至第四晶体管被用作开关晶体管。例如,发光元件OLED可以为各种类型,例如顶发射、底发射、双侧发射等,可以发红光、绿光、蓝光或白光等,本公开的实施例对此不作限制。
例如,如图5所示,更详细地,第一补偿子电路310可以实现为第一存储电容C1。第一存储电容C1的第一极和驱动电路100的控制端130(第一节点N1)连接,第一存储电容C1的第二极和驱动电路100的第二端120(第二节点N2)连接。需要注意的是,不限于此,第一补偿子电路310也可以是由其他的组件组成的电路,以实现相应的功能。
第二补偿子电路320可以实现为第二存储电容C2。第二存储电容C2的第一极和第一电压端VDD以及驱动电路100的第一端110(第四节点N4)连接,第二存储电容C2的第二极和驱动电路100的第二端120(第二节点N2)连接。需要注意的是,不限于此,第二补偿子电路320也可以是由其他的组件组成的电路,以实现相应的功能。
驱动电路100可以实现为第一晶体管T1。第一晶体管T1的栅极作为驱动电路100的控制端130,和第一节点N1连接;第一晶体管T1的第一极作为驱动电路100的第一端110,和第四节点N4连接;第一晶体管T1的第二极作为驱动电路100的第二端120,和第二节点N2连接。需要注意的是,不限于此,驱动电路100也可以是由其他的组件组成的电路,以实现相应的功能。
数据写入电路200可以实现为第二晶体管T2。第二晶体管T2的栅极配置为和扫描线(扫描信号端Gate)连接以接收扫描信号,第二晶体管T2的第一极配置为和数据线(数据信号端Vdata)连接以接收数据信号,第二晶体管T2的第二极配置为和驱动电路100的控制端130(即第一节点N1)连接。需要注意的是,不限于此,数据写入电路200也可以是由其他的组件组成的电路。
发光元件400可以实现为发光元件OLED。发光元件OLED的第一端410(这里为阳极)和第三节点N3连接配置为接收驱动电流,例如,在图4所示的示例中,当发光控制电路500导通时,发光元件OLED的第一端410可以配置为从驱动电路100的第二端120接收驱动电流,例如,在图2和图3所示的示例中,发光元件OLED的第一端410可以配置为直接从驱动电路100的第二端120接收驱动电流。发光元件OLED的第二端420(这里为阴极)配置为和第二电压端VSS连接以接收第二电压。例如第二电压端可以接地,即VSS可以为0V。例如,在一个显示面板中,当像素电路10呈阵列排布时,发光元件OLED的阴极可以电连接到同一个电压端,即采用共阴极连接方式,以下实施例与此相同,不再赘述
发光控制电路500可以实现为第三晶体管T3。第三晶体管T3的栅极配置为和发光控制线(发光控制端Em)连接以接收发光控制信号,第三晶体管T3的第一极配置为和驱动电路100的第二端120(第二节点N2)连接,第三晶体管T3的第二极配置为和发光元件OLED的第一端410(第三节点N3)连接。
复位电路600可以实现为第四晶体管T4。第四晶体管T4的栅极配置为和复位控制线(复位控制端Reset)连接以接收复位信号,第四晶体管T4的第一极配置为和复位电压端Vinit连接以接收复位电压,第四晶体管T4的第二极配置为和发光元件OLED的第一端(第三节点N3)连接。例如,在本公开的实施例中,复位信号可以是扫描线(扫描信号端Gate)提供的扫描信号,在其他实施例中也可以由独立的复位控制端Reset提供,但需要满足复位信号和扫描信号同步,本公开的实施例对此不作限制。例如,在该示例中,复位控制端Reset为扫描信号端Gate,因此,第四晶体管T4的栅极配置为和扫描线连接以接收扫描信号作为复位信号。需要注意的是,不限于此,复位电路600也可以是由其他的组件组成的电路,以实现相应的功能。
在本公开的说明中,第一节点N1、第二节点N2、第三节点N3、第四节点N4并非表示实际存在的部件,而是表示电路图中相关电连接的汇合点。
图6为本公开一实施例提供的一种像素电路的信号时序图。下面结合图6所示的信号时序图,对图5所示的像素电路10的工作原理进行说明,并且这里以各个晶体管为N型晶体管为例进行说明,但是本公开的实施例不限于此。
如图6所示,每一帧图像的显示过程包括四个阶段,分别为复位阶段1、补偿阶段2、数据写入阶段3以及发光阶段4,图中示出了每个阶段中各个信号的时序波形。
需要说明的是,图7为图5中所示的像素电路处于复位阶段1时的示意图,图8为图5中所示的像素电路处于补偿阶段2时的示意图,图9为图5中所示的像素电路处于数据写入阶段3时的示意图,图10为图5中所示的像素电路处于发光阶段4时的示意图。另外图7至图10中用虚线标识的晶体管均表示在对应阶段内处于截止状态,图7至图10中带箭头的虚线表示像素电路在对应阶段内的电流方向。图7至图10中所示的晶体管均以N型晶体管为例进行说明,即各个晶体管的栅极在接入高电平时导通,而在接入低电平时截止。以下实施例与此相同,不再赘述。
在复位阶段1,输入复位信号、扫描信号和发光控制信号,开启复位电路600、数据写入电路200和发光控制电路500,对第一补偿子电路310、第二补偿子电路320和发光元件400进行复位。
例如,在本公开的实施例中,复位信号可以是扫描线(扫描信号端Gate)提供的扫描信号,因此,在该阶段,只须输入扫描信号和发光控制信号即可。在其他实施例中也可以由独立的复位控制端Reset提供,但需要满足复位信号和扫描信号同步,本公开的实施例对此不作限制。以下实施例与此相同,不再赘述。
如图6和图7所示,在复位阶段1,第四晶体管T4被复位信号(扫描信号)的高电平导通,第二晶体管T2被扫描信号的高电平导通;同时,第三晶体管T3被发光控制信号的高电平导通。
如图7所示,在复位阶段1,形成一条复位路径(如图7中带箭头的虚线所示)。在此阶段,发光元件OLED通过第四晶体管T4放电,由于第三晶体管T3被发光控制信号的高电平导通,所以第一存储电容C1和第二存储电容C2通过第四晶体管T4放电,从而将第二节点N2和第三节点N3复位,所以经过复位阶段1后,第二节点N2和第三节点N3的电位为复位电压Vinit,例如复位电压Vinit为约-3V。由于在此阶段,数据信号端Vdata输入数据信号的低电平,即参考电压Vref,因此经过复位阶段1后第一节点N1的电位为参考电压Vref,例如参考电压Vref的电平为约3V,此时第一晶体管T1的栅极由于施加的参考电压信号而导通。例如,在一个显示装置中,当像素电路10呈阵列排布时,第N(N为大于2的整数)行的第二晶体管T2的栅极与第N行的扫描线(扫描信号端Gate)连接以接收扫描信号,第N行的第四晶体管T4的栅极与第N行的扫描线(扫描信号端Gate)连接以接收第N行的扫描信号作为复位信号。相对于传统显示面板而言,这种方式无需增加新的信号,电路结构简单,易于实现。
在复位阶段1,第二节点N2被复位,所以第一存储电容C1和第二存储电容C2被复位,使存储在第一存储电容C1中的电压放电,从而使后续阶段中的数据信号可以被更迅速、更可靠地存储在第一存储电容C1中;同时,第三节点N3也被复位,即将发光元件OLED复位,从而可以使发光元件OLED在发光阶段4之前显示为黑态不发光,改善采用上述像素电路的显示装置的对比度等显示效果。
在补偿阶段2,输入扫描信号,开启数据写入电路200和驱动电路100,第一补偿子电路310对驱动电路100进行补偿。
如图6和图8所示,在补偿阶段2,第二晶体管T2被扫描信号的高电平导通,由于第二晶体管T2的导通,数据信号端Vdata输入数据信号的低电平,即参考电压Vref,至第一节点N1,因此第一晶体管T1被参考电压Vref的电平导通;同时,第三晶体管T3被发光控制信号的低电平截止,第四晶体管T4被复位信号(即扫描信号)的高电平导通,从而保证在此阶段发光元件OLED不发光。
如图8所示,在补偿阶段2,形成一条补偿路径(如图8中带箭头的虚线所示),第一电压端VDD提供的第一电压通过第一晶体管T1对第二节点N2进行充电(即对第一存储电容C1充电)。容易理解,在此阶段,第一节点N1的电位保持为参考电压Vref,同时根据第一晶体管T1的自身特性,当第二节点N2的电位变为Vref-Vth时,第一晶体管T1截止,充电过程结束。需要说明的是,Vth表示第一晶体管T1的阈值电压,由于在本实施例中,第一晶体管T1是以N型晶体管为例就行说明的,所以此处阈值电压Vth是个正值。
在图3所示的示例中,例如,没有发光控制电路500和复位电路600,通过根据第一晶体管T1的阈值电压Vth,选择参考电压Vref,使得第一晶体管T1在该补偿阶段2开启时间较短且流过的电流较小,从而避免导致发光元件OLED发光。
经过补偿阶段2后,第一节点N1的电位保持为参考电压Vref,第三节点N3的电位保持为复位电压Vinit,第二节点N2的电位为Vref-Vth,也就是说将带有阈值电压Vth的电压信息存储在了第一存储电容C1中,以用于后续在发光阶段时,对第一晶体管T1自身的阈值电压进行补偿。
在数据写入阶段3,输入扫描信号和数据信号,开启数据写入电路200,数据写入电路200将数据信号写入第一补偿子电路310,且第二补偿子电路320根据驱动电路100的控制端130(第一节点N1)的电压变化量耦合调整驱动电路100的第二端120(第二节点N2)的电压。
如图6和图9所示,在数据写入阶段3,第二晶体管T2被扫描信号的高电平导通;同时,第四晶体管T4被复位信号(扫描信号)的高电平导通,第三晶体管T3被发光控制信号的低电平截止。
如图9所示,在数据写入阶段3,形成一条数据写入路径(如图9中带箭头的虚线所示),数据信号Vdata经过第二晶体管T2对第一节点N1进行充电,从而第一节点N1的电位由参考电压Vref变为数据信号的电平Vdata。由于电容本身的特性,第一存储电容C1的一端即第一节点N1的电位的变化会导致另一端即第二节点N2的变化,同时又根据第一存储电容C1和第二存储电容C2串联连接,第二存储电容C2的一端即第四节点N4的电位保持不变,根据电荷守恒原理可以得到第二节点N2的电位变为Vref-Vth+(Vdata-Vref)C1/(C1+C2)。
经过数据写入阶段3后,第一节点N1的电位为数据信号的电平Vdata,第三节点N3的电位保持为复位电压Vinit,第二节点N2的电位为Vref-Vth+(Vdata-Vref)C1/(C1+C2),也就是说将带有数据信号Vdata的电压信息存储在了第一存储电容C1中,以用于后续在发光阶段时,提供灰度显示数据。
在发光阶段4,输入发光控制信号,开启发光控制电路500和驱动电路100,第一补偿子电路310根据驱动电路100的第二端120(第二节点N2)的电压的变化耦合调整驱动电路100的控制端130(第一节点N1)的电压,发光控制电路500将驱动电流施加至发光元件OLED以使其发光。
如图6和图10所示,在发光阶段4,第三晶体管T3被发光控制信号的高电平导通,第一晶体管T1由于上一阶段第一节点N1的电平也保持导通状态;同时,第二晶体管T2被扫描信号的低电平截止,第四晶体管T4被复位信号(扫描信号)的低电平截止。
如图10所示,在发光阶段4,形成一条驱动发光路径(如图10中带箭头的虚线所示)。发光元件OLED可以在流经第一晶体管T1的驱动电流的作用下发光。在发光阶段4中,第三节点N3的电位为VOLED+VSS,由于第三晶体管T3被发光控制信号的高电平导通,所以第二节点N2的电位由Vref-Vth+(Vdata-Vref)C1/(C1+C2)变为和第三节点N3的电位相等,因此,在此阶段,第一节点N1的电位为VOLED+VSS-(Vdata-Vref)C1/(C1+C2)-Vref+Vth+Vdata。
具体地,流经发光元件OLED的驱动电流IOLED的值可以根据下述公式得出:
IOLED=1/2*K*(Vgs-Vth)2
将如下值:
Vg=VN1=VOLED+VSS-(Vdata-Vref)C1/(C1+C2)-Vref+Vth+Vdata,
Vs=VN2=VOLED+VSS
代入上述公式可以得到:
IOLED=1/2*K*((Vdata-Vref)C2/(C1+C2))2
在上述公式中,Vth表示第一晶体管T1的阈值电压,Vgs表示第一晶体管T1的栅极和第二极例如源极之间的电压,VN1表示第一节点N1的电位,VN2表示第二节点N2的电位,K为一常数值。
从上述公式可以看出,一方面,流经发光元件OLED的驱动电流IOLED不再与第一晶体管T1的阈值电压Vth有关,由此可以实现对该像素电路的补偿,解决了驱动晶体管(在本公开的实施例中为第一晶体管T1)由于工艺制程及长时间的操作造成阈值电压漂移的问题,消除其对驱动电流IOLED的影响,从而可以避免显示不均匀的现象,改善显示效果;另一方面,流经发光元件OLED的驱动电流IOLED也不再与第一电压VDD有关,从而解决了由于集成电路远端和近端的第一电压VDD的电压压降引起的亮度差异的问题,从而可以改善采用该像素电路的显示装置的显示效果。
需要注意的是,由于之前的第三节点N3的电位为复位电压Vinit,发光时第三节点N3的电位变为Voled+Vss,从而在发光阶段4,第三节点N3的电位会有Voled+Vss-Vinit的变化,在第三晶体管T3导通时,由于第二节点N2与第三节点N3连接,从而第三节点N3的电位的变化会影响第二节点N2的电位的变化,从而影响Vgs-Vth的值,从而影响显示面板的显示质量。对于这种现象,可以通过增大第二存储电容C2的电容值来避免,使得第二存储电容C2的电容值远大于发光元件OLED的寄存电容的电容值,从而可以一定程度上避免第三节点N3的电位变化导致的显示问题。
需要说明的是,本公开的实施例中采用的晶体管均可以为薄膜晶体管或场效应晶体管或其他特性相同的开关器件,本公开的实施例中均以薄膜晶体管为例进行说明。这里采用的晶体管的源极、漏极在结构上可以是对称的,所以其源极、漏极在结构上可以是没有区别的。在本公开的实施例中,为了区分晶体管除栅极之外的两极,直接描述了其中一极为第一极,另一极为第二极。
另外,需要说明的是,图5所示的像素电路10中的晶体管均是以N型晶体管为例进行说明的,此时,第一极可以是漏极,第二极可以是源极。本公开的实施例包括但不限于图5的配置方式,例如如图11所示,在本公开的另一个实施例中,像素电路10中的晶体管也可以混合采用P型晶体管和N型晶体管,只需同时将选定类型的晶体管的各端的极性按照本公开的实施例中的相应晶体管的端口极性相应连接即可。例如,如图11所示,第一晶体管T1采用N型晶体管,第二晶体管T2、第三晶体管T3和第四晶体管T4采用P型晶体管,需要注意的是,此时提供给第二晶体管T2、第三晶体管T3和第四晶体管T4的信号电平需要相应的变更为低电平。
需要说明的是,当采用N型晶体管时,可以采用氧化铟镓锌(Indium Gallium ZincOxide,IGZO)作为薄膜晶体管的有源层,相对于采用低温多晶硅(Low Temperature PolySilicon,LTPS)或非晶硅(例如氢化非晶硅)作为薄膜晶体管的有源层,可以有效减小晶体管的尺寸以及防止漏电流。
本公开至少一个实施例还提供一种显示面板,阵列布置的多个像素单元,该多个像素单元每个包括本公开任一实施例提供的像素电路。
图12为本公开一实施例提供的一种显示面板的示意框图。如图12所示显示面板11设置在显示装置1中,并与栅极驱动器12、定时控制器13和数据驱动器14电连接。该显示面板11包括根据多条扫描线GL和多条数据线DL交叉限定的像素单元P;栅极驱动器12用于驱动多条扫描线GL;数据驱动器14用于驱动多条数据线DL;定时控制器13用于处理从显示装置1外部输入的图像数据RGB、向数据驱动器14提供处理的图像数据RGB以及向栅极驱动器12和数据驱动器14输出扫描控制信号GCS和数据控制信号DCS,以对栅极驱动器12和数据驱动器14进行控制。
例如,该显示面板11包括多个像素单元P,该像素单元P包括上述实施例中提供的任一像素电路10。例如,包括图5所示像素电路10。如图12所示,显示面板11还包括多条扫描线GL和多条数据线DL。例如,该多条扫描线对应连接到每行像素单元的像素电路10中的数据写入电路200以提供扫描信号,并且该多条扫描线还对应连接到每行像素单元的像素电路10中的复位电路600以将扫描信号作为复位信号。
例如,像素单元P设置在扫描线GL和数据线DL的交叉区域。例如,如图12所示,每个像素单元P连接到三条扫描线GL(分别提供扫描信号、复位信号以及发光控制信号)、一条数据线DL、用于提供第一电压的第一电压线、用于提供第二电压的第二电压线以及用于提供复位电压的复位电压线。例如,第一电压线或第二电压线可以用相应的板状公共电极(例如公共阳极或公共阴极)替代。需要说明的是,在图12中仅示出了部分的像素单元P、扫描线GL、数据线DL。需要注意的是,在本公开实施例中,由于扫描线提供的扫描信号用作复位信号,所以每个像素单元P可以仅连接到两条扫描线GL,即一条扫描线GL用于提供扫描信号和复位信号,一条扫描线GL用于提供发光控制信号。以下实施例与此相同,不再赘述。
例如,该多个像素单元P排列为多行,每一行像素单元P的像素电路的数据写入电路200和复位电路600连接到同一条扫描线GL,每一行像素单元P的像素电路的发光控制电路500连接到另一条扫描线GL以接收发光控制信号。例如,每一列的数据线DL和本列像素电路10中的数据写入电路200连接以提供数据信号。
例如,栅极驱动器12根据源自定时控制器13的多个扫描控制信号GCS向多个扫描线GL提供多个选通信号。多个选通信号包括扫描信号、发光控制信号以及复位信号(即扫描信号)。这些信号通过多个扫描线GL提供给每个像素单元P。
例如,数据驱动器14使用参考伽玛电压根据源自定时控制器13的多个数据控制信号DCS将从定时控制器13输入的数字图像数据RGB转换成数据信号。数据驱动器14向多条数据线DL提供转换的数据信号。
例如,定时控制器13对外部输入的图像数据RGB进行处理以匹配显示面板11的大小和分辨率,然后向数据驱动器14提供处理的图像数据。定时控制器13使用从显示装置外部输入的同步信号(例如点时钟DCLK、数据使能信号DE、水平同步信号Hsync以及垂直同步信号Vsync)产生多条扫描控制信号GCS和多条数据控制信号DCS。定时控制器13分别向栅极驱动器12和数据驱动器14提供产生的扫描控制信号GCS和数据控制信号DCS,以用于栅极驱动器12和数据驱动器14的控制。
例如,数据驱动器14可以与多条数据线DL连接,以提供数据信号Vdata;同时还可以与多条第一电压线、多条第二电压线和多条复位电压线连接以分别提供第一电压、第二电压和复位电压。
例如,栅极驱动器12和数据驱动器14可以实现为半导体芯片。该显示装置1还可以包括其他部件,例如信号解码电路、电压转换电路等,这些部件例如可以采用已有的常规部件,这里不再详述。
例如,本实施例提供的显示面板11可以应用于电子纸、手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件中。
关于显示面板11的技术效果可以参考本公开的实施例中提供的像素电路10的技术效果,这里不再赘述。
本公开的实施例还提供一种驱动方法,可以用于驱动本公开的实施例提供的像素电路10。例如,在图2所示的示例中,该驱动方法包括如下操作:
在补偿阶段,输入扫描信号,开启数据写入电路200和驱动电路100,补偿电路300对驱动电路100进行补偿;以及
在数据写入阶段,输入扫描信号和数据信号,开启数据写入电路200,数据写入电路200将数据信号写入补偿电路300,且补偿电路300根据驱动电路100的控制端130的电压变化量耦合调整驱动电路100的第二端120的电压。
例如,在图3所示的示例中,在补偿电路300包括第一补偿子电路310和第二补偿子电路320的情况下,该驱动方法包括如下操作:
在补偿阶段,输入扫描信号,开启数据写入电路200和驱动电路100,第一补偿子电路310对驱动电路100进行补偿;以及
在数据写入阶段,输入扫描信号和数据信号,开启数据写入电路200,数据写入电路200将数据信号写入第一补偿子电路310,且第二补偿子电路320根据驱动电路100的控制端130的电压变化量耦合调整驱动电路100的第二端120的电压。
例如,在图4或图5所示的示例中,该驱动方法包括如下操作:
例如,在像素电路10还包括发光控制电路500的情况下,该驱动方法还包括发光阶段。在发光阶段,输入发光控制信号,开启发光控制电路500和驱动电路100,第一补偿子电路310根据驱动电路100的第二端120的电压的变化耦合调整驱动电路100的控制端130的电压,发光控制电路500将驱动电流施加至发光元件OLED以使其发光。
例如,在像素电路10还包括复位电路600的情况下,该驱动方法还包括复位阶段。在复位阶段,输入复位信号、扫描信号和发光控制信号,开启复位电路600、数据写入电路200和发光控制电路500,对第一补偿子电路310、第二补偿子电路320和发光元件OLED进行复位,例如该复位信号和该扫描信号同步,又例如,该扫描信号可以作为复位信号。
需要说明的是,关于该驱动方法的详细描述可以参考本公开的实施例中对于像素电路10的工作原理的描述,这里不再赘述。
本实施例提供的驱动方法,一方面,可以对像素电路的驱动电路的阈值电压进行补偿,从而可以避免显示装置显示不均匀的现象;另一方面,还可以解决由于集成电路远端和近端的电压压降引起的亮度差异的问题,从而可以改善采用该像素电路的显示装置的显示效果。
以上所述,仅为本公开的具体实施方式,但本公开的保护范围并不局限于此,本公开的保护范围应以所述权利要求的保护范围为准。
Claims (15)
1.一种像素电路,包括:数据写入电路、驱动电路、补偿电路和发光元件;其中,
所述驱动电路包括控制端、第一端和第二端,且配置为控制流经所述第一端和所述第二端的用于驱动所述发光元件发光的驱动电流;
所述数据写入电路连接到所述驱动电路的控制端且配置为响应于扫描信号将数据信号写入所述驱动电路的控制端;
所述补偿电路和所述驱动电路的控制端、所述驱动电路的第一端、所述驱动电路的第二端、以及第一电压端连接,且配置为存储所述数据写入电路写入的所述数据信号并对所述驱动电路进行补偿以及耦合调整所述驱动电路的第二端的电压;
所述发光元件包括第一端和第二端,所述发光元件的第一端配置为接收所述驱动电流,所述发光元件的第二端与第二电压端连接。
2.根据权利要求1所述的像素电路,其中,所述补偿电路包括第一补偿子电路和第二补偿子电路;其中,
所述第一补偿子电路和所述驱动电路的控制端以及所述驱动电路的第二端连接,且配置为存储所述数据写入电路写入的所述数据信号并对所述驱动电路进行补偿;
所述第二补偿子电路和所述第一电压端、所述驱动电路的第一端以及所述驱动电路的第二端连接,且配置为根据所述驱动电路的控制端的电压变化量耦合调整所述驱动电路的第二端的电压。
3.根据权利要求2所述的像素电路,其中,所述第一补偿子电路包括第一存储电容;
所述第一存储电容的第一极和所述驱动电路的控制端连接,所述第一存储电容的第二极和所述驱动电路的第二端连接。
4.根据权利要求2所述的像素电路,其中,所述第二补偿子电路包括第二存储电容;
所述第二存储电容的第一极和所述第一电压端以及所述驱动电路的第一端连接,所述第二存储电容的第二极和所述驱动电路的第二端连接。
5.根据权利要求1-4任一所述的像素电路,还包括发光控制电路,其中,
所述发光控制电路和所述驱动电路的第二端以及所述发光元件的第一端连接,且配置为响应于发光控制信号将所述驱动电流施加至所述发光元件。
6.根据权利要求5所述的像素电路,还包括复位电路,其中,
所述复位电路与复位电压端以及所述发光元件的第一端连接,且配置为响应于复位信号将复位电压施加至所述发光元件的第一端;
其中,所述复位信号和所述扫描信号同步。
7.根据权利要求1所述的像素电路,其中,所述驱动电路包括第一晶体管;
所述第一晶体管的栅极作为所述驱动电路的控制端,所述第一晶体管的第一极作为所述驱动电路的第一端且配置为和所述第一电压端连接以接收第一电压,所述第一晶体管的第二极作为所述驱动电路的第二端。
8.根据权利要求1所述的像素电路,其中,所述数据写入电路包括第二晶体管;
所述第二晶体管的栅极配置为和扫描线连接以接收所述扫描信号,所述第二晶体管的第一极配置为和数据线连接以接收所述数据信号,所述第二晶体管的第二极配置为和所述驱动电路的控制端连接。
9.根据权利要求5所述的像素电路,其中,所述发光控制电路包括第三晶体管;
所述第三晶体管的栅极配置为和发光控制线连接以接收所述发光控制信号,所述第三晶体管的第一极配置为和所述驱动电路的第二端连接,所述第三晶体管的第二极配置为和所述发光元件的第一端连接。
10.根据权利要求6所述的像素电路,其中,所述复位电路包括第四晶体管;
所述第四晶体管的栅极配置为和复位控制线连接以接收所述复位信号,所述第四晶体管的第一极配置为和所述复位电压端连接以接收所述复位电压,所述第四晶体管的第二极配置为和所述发光元件的第一端连接。
11.一种显示面板,包括阵列布置的多个像素单元,其中,所述像素单元每个包括权利要求1-10任一所述的像素电路。
12.根据权利要求11所述的显示面板,还包括多条扫描线,其中,所述多条扫描线对应连接到每行像素单元的像素电路的数据写入电路以提供所述扫描信号,
所述像素电路还包括复位电路,所述多条扫描线还对应连接到每行像素单元的像素电路中的复位电路以将所述扫描信号作为所述复位信号。
13.一种权利要求1-10任一所述的像素电路的驱动方法,包括:补偿阶段和数据写入阶段;其中,
在补偿阶段,输入所述扫描信号,开启所述数据写入电路和所述驱动电路,所述补偿电路对所述驱动电路进行补偿;以及
在数据写入阶段,输入所述扫描信号和所述数据信号,开启所述数据写入电路,所述数据写入电路将所述数据信号写入所述补偿电路,且所述补偿电路根据所述驱动电路的控制端的电压变化量耦合调整所述驱动电路的第二端的电压。
14.根据权利要求13所述的像素电路的驱动方法,所述补偿电路包括第一补偿子电路和第二补偿子电路,所述驱动方法包括:
在补偿阶段,输入所述扫描信号,开启所述数据写入电路和所述驱动电路,所述第一补偿子电路对所述驱动电路进行补偿;以及
在数据写入阶段,输入所述扫描信号和所述数据信号,开启所述数据写入电路,所述数据写入电路将所述数据信号写入所述第一补偿子电路,且所述第二补偿子电路根据所述驱动电路的控制端的电压变化量耦合调整所述驱动电路的第二端的电压。
15.根据权利要求14所述的像素电路的驱动方法,所述像素电路还包括发光控制电路,所述驱动方法还包括发光阶段;
在所述发光阶段,输入所述发光控制信号,开启所述发光控制电路和所述驱动电路,所述第一补偿子电路根据所述驱动电路的第二端的电压的变化耦合调整所述驱动电路的控制端的电压,所述发光控制电路将所述驱动电流施加至所述发光元件以使其发光。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201810388273.6A CN108597450A (zh) | 2018-04-26 | 2018-04-26 | 像素电路及其驱动方法、显示面板 |
PCT/CN2019/080831 WO2019205898A1 (zh) | 2018-04-26 | 2019-04-01 | 像素电路及其驱动方法、显示面板 |
US16/492,682 US11881164B2 (en) | 2018-04-26 | 2019-04-01 | Pixel circuit and driving method thereof, and display panel |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201810388273.6A CN108597450A (zh) | 2018-04-26 | 2018-04-26 | 像素电路及其驱动方法、显示面板 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN108597450A true CN108597450A (zh) | 2018-09-28 |
Family
ID=63609917
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201810388273.6A Pending CN108597450A (zh) | 2018-04-26 | 2018-04-26 | 像素电路及其驱动方法、显示面板 |
Country Status (3)
Country | Link |
---|---|
US (1) | US11881164B2 (zh) |
CN (1) | CN108597450A (zh) |
WO (1) | WO2019205898A1 (zh) |
Cited By (19)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN109523951A (zh) * | 2018-12-29 | 2019-03-26 | 云谷(固安)科技有限公司 | 一种像素电路和显示装置 |
CN110189698A (zh) * | 2019-06-28 | 2019-08-30 | 京东方科技集团股份有限公司 | 像素电路及其驱动方法、显示装置 |
WO2019205898A1 (zh) * | 2018-04-26 | 2019-10-31 | 京东方科技集团股份有限公司 | 像素电路及其驱动方法、显示面板 |
CN110444167A (zh) * | 2019-06-28 | 2019-11-12 | 福建华佳彩有限公司 | 一种amoled补偿电路 |
CN110444161A (zh) * | 2019-06-28 | 2019-11-12 | 福建华佳彩有限公司 | 一种内部补偿电路 |
CN110570819A (zh) * | 2019-09-10 | 2019-12-13 | 京东方科技集团股份有限公司 | 像素驱动电路及其驱动方法、阵列基板以及显示装置 |
CN110689845A (zh) * | 2019-10-28 | 2020-01-14 | 南京中电熊猫平板显示科技有限公司 | 一种像素驱动电路及其驱动方法 |
CN110969985A (zh) * | 2019-12-13 | 2020-04-07 | 福建华佳彩有限公司 | 一种像素电路驱动方法及像素电路 |
CN111243492A (zh) * | 2020-01-17 | 2020-06-05 | 京东方科技集团股份有限公司 | 像素电路、像素驱动方法和显示装置 |
CN111383598A (zh) * | 2020-04-26 | 2020-07-07 | 中国科学院微电子研究所 | 像素补偿电路及其控制方法、显示驱动装置、显示设备 |
CN111445850A (zh) * | 2020-04-30 | 2020-07-24 | 京东方科技集团股份有限公司 | 一种像素电路及其驱动方法及显示装置及其驱动方法 |
CN112562522A (zh) * | 2020-12-14 | 2021-03-26 | 昆山国显光电有限公司 | 一种显示面板及显示装置 |
CN113838415A (zh) * | 2020-06-08 | 2021-12-24 | 京东方科技集团股份有限公司 | 像素驱动电路及其驱动方法、显示面板及显示装置 |
CN113870767A (zh) * | 2020-06-29 | 2021-12-31 | 京东方科技集团股份有限公司 | 像素电路、显示基板、显示面板和显示装置 |
CN113990257A (zh) * | 2021-10-29 | 2022-01-28 | 京东方科技集团股份有限公司 | 像素电路、驱动方法和显示装置 |
CN114927102A (zh) * | 2022-05-30 | 2022-08-19 | 京东方科技集团股份有限公司 | 像素驱动电路及其驱动方法、显示面板、显示装置 |
CN114999399A (zh) * | 2022-06-30 | 2022-09-02 | 惠科股份有限公司 | 像素驱动电路、显示面板及显示装置 |
CN115938311A (zh) * | 2021-09-03 | 2023-04-07 | 乐金显示有限公司 | 像素电路和包括该像素电路的显示装置 |
WO2024108477A1 (zh) * | 2022-11-24 | 2024-05-30 | 京东方科技集团股份有限公司 | 像素电路、驱动方法、显示基板、显示面板和显示装置 |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110491335A (zh) * | 2019-09-03 | 2019-11-22 | 京东方科技集团股份有限公司 | 一种驱动电路及其驱动方法、显示装置 |
US11908405B2 (en) * | 2021-07-08 | 2024-02-20 | Lg Display Co., Ltd. | Pixel circuit and display device including the same |
CN114694579B (zh) * | 2022-03-18 | 2023-10-31 | 武汉华星光电半导体显示技术有限公司 | 显示面板和显示装置 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102005182A (zh) * | 2010-11-18 | 2011-04-06 | 友达光电股份有限公司 | 像素的驱动电路及驱动像素的方法 |
CN106205495A (zh) * | 2016-09-09 | 2016-12-07 | 深圳市华星光电技术有限公司 | Amoled像素驱动电路及像素驱动方法 |
CN106205494A (zh) * | 2016-09-09 | 2016-12-07 | 深圳市华星光电技术有限公司 | Amoled像素驱动电路及像素驱动方法 |
KR20170132598A (ko) * | 2016-05-24 | 2017-12-04 | 엘지전자 주식회사 | 유기발광다이오드를 포함하는 화소 회로 및 이를 포함하는 표시장치 |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20040220994A1 (en) * | 2003-04-30 | 2004-11-04 | Intel Corporation | Low power adder circuit utilizing both static and dynamic logic |
CN103325343B (zh) * | 2013-07-01 | 2016-02-03 | 京东方科技集团股份有限公司 | 一种像素电路、显示装置及像素电路的驱动方法 |
US9805652B2 (en) | 2014-07-29 | 2017-10-31 | Lg Display Co., Ltd. | Organic light emitting display device and method of driving the same |
KR102333868B1 (ko) * | 2014-12-10 | 2021-12-07 | 엘지디스플레이 주식회사 | Oled 표시 장치 |
CN104898887B (zh) * | 2015-06-23 | 2017-10-17 | 京东方科技集团股份有限公司 | 一种内嵌式触摸显示屏、其驱动方法及显示装置 |
US10607539B2 (en) | 2016-08-12 | 2020-03-31 | Hon Hai Precision Industry Co., Ltd. | Organic light emitting display apparatus and pixel driving circuit that compensates for a threshold voltage degradation of a driving transistor |
CN109215569B (zh) * | 2017-07-04 | 2020-12-25 | 京东方科技集团股份有限公司 | 一种像素电路、驱动方法及显示装置 |
CN108597450A (zh) | 2018-04-26 | 2018-09-28 | 京东方科技集团股份有限公司 | 像素电路及其驱动方法、显示面板 |
-
2018
- 2018-04-26 CN CN201810388273.6A patent/CN108597450A/zh active Pending
-
2019
- 2019-04-01 WO PCT/CN2019/080831 patent/WO2019205898A1/zh active Application Filing
- 2019-04-01 US US16/492,682 patent/US11881164B2/en active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102005182A (zh) * | 2010-11-18 | 2011-04-06 | 友达光电股份有限公司 | 像素的驱动电路及驱动像素的方法 |
KR20170132598A (ko) * | 2016-05-24 | 2017-12-04 | 엘지전자 주식회사 | 유기발광다이오드를 포함하는 화소 회로 및 이를 포함하는 표시장치 |
CN106205495A (zh) * | 2016-09-09 | 2016-12-07 | 深圳市华星光电技术有限公司 | Amoled像素驱动电路及像素驱动方法 |
CN106205494A (zh) * | 2016-09-09 | 2016-12-07 | 深圳市华星光电技术有限公司 | Amoled像素驱动电路及像素驱动方法 |
Cited By (27)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11881164B2 (en) | 2018-04-26 | 2024-01-23 | Chengdu Boe Optoelectronics Technology Co., Ltd. | Pixel circuit and driving method thereof, and display panel |
WO2019205898A1 (zh) * | 2018-04-26 | 2019-10-31 | 京东方科技集团股份有限公司 | 像素电路及其驱动方法、显示面板 |
CN109523951A (zh) * | 2018-12-29 | 2019-03-26 | 云谷(固安)科技有限公司 | 一种像素电路和显示装置 |
CN110444161A (zh) * | 2019-06-28 | 2019-11-12 | 福建华佳彩有限公司 | 一种内部补偿电路 |
CN110189698A (zh) * | 2019-06-28 | 2019-08-30 | 京东方科技集团股份有限公司 | 像素电路及其驱动方法、显示装置 |
CN110444167A (zh) * | 2019-06-28 | 2019-11-12 | 福建华佳彩有限公司 | 一种amoled补偿电路 |
CN110570819A (zh) * | 2019-09-10 | 2019-12-13 | 京东方科技集团股份有限公司 | 像素驱动电路及其驱动方法、阵列基板以及显示装置 |
CN110689845A (zh) * | 2019-10-28 | 2020-01-14 | 南京中电熊猫平板显示科技有限公司 | 一种像素驱动电路及其驱动方法 |
CN110689845B (zh) * | 2019-10-28 | 2020-11-06 | 南京中电熊猫平板显示科技有限公司 | 一种像素驱动电路及其驱动方法 |
CN110969985A (zh) * | 2019-12-13 | 2020-04-07 | 福建华佳彩有限公司 | 一种像素电路驱动方法及像素电路 |
CN111243492A (zh) * | 2020-01-17 | 2020-06-05 | 京东方科技集团股份有限公司 | 像素电路、像素驱动方法和显示装置 |
CN111243492B (zh) * | 2020-01-17 | 2022-08-30 | 京东方科技集团股份有限公司 | 像素电路、像素驱动方法和显示装置 |
CN111383598A (zh) * | 2020-04-26 | 2020-07-07 | 中国科学院微电子研究所 | 像素补偿电路及其控制方法、显示驱动装置、显示设备 |
CN111445850A (zh) * | 2020-04-30 | 2020-07-24 | 京东方科技集团股份有限公司 | 一种像素电路及其驱动方法及显示装置及其驱动方法 |
CN113838415A (zh) * | 2020-06-08 | 2021-12-24 | 京东方科技集团股份有限公司 | 像素驱动电路及其驱动方法、显示面板及显示装置 |
CN113838415B (zh) * | 2020-06-08 | 2023-01-17 | 京东方科技集团股份有限公司 | 像素驱动电路及其驱动方法、显示面板及显示装置 |
CN113870767A (zh) * | 2020-06-29 | 2021-12-31 | 京东方科技集团股份有限公司 | 像素电路、显示基板、显示面板和显示装置 |
CN112562522A (zh) * | 2020-12-14 | 2021-03-26 | 昆山国显光电有限公司 | 一种显示面板及显示装置 |
CN115938311A (zh) * | 2021-09-03 | 2023-04-07 | 乐金显示有限公司 | 像素电路和包括该像素电路的显示装置 |
CN113990257B (zh) * | 2021-10-29 | 2023-02-07 | 京东方科技集团股份有限公司 | 像素电路、驱动方法和显示装置 |
CN113990257A (zh) * | 2021-10-29 | 2022-01-28 | 京东方科技集团股份有限公司 | 像素电路、驱动方法和显示装置 |
CN114927102A (zh) * | 2022-05-30 | 2022-08-19 | 京东方科技集团股份有限公司 | 像素驱动电路及其驱动方法、显示面板、显示装置 |
CN114927102B (zh) * | 2022-05-30 | 2023-12-05 | 京东方科技集团股份有限公司 | 像素驱动电路及其驱动方法、显示面板、显示装置 |
CN114999399A (zh) * | 2022-06-30 | 2022-09-02 | 惠科股份有限公司 | 像素驱动电路、显示面板及显示装置 |
CN114999399B (zh) * | 2022-06-30 | 2023-05-26 | 惠科股份有限公司 | 像素驱动电路、显示面板及显示装置 |
US11854488B1 (en) | 2022-06-30 | 2023-12-26 | HKC Corporation Limited | Pixel driving circuit having a coupling capacitance and display panel thereof |
WO2024108477A1 (zh) * | 2022-11-24 | 2024-05-30 | 京东方科技集团股份有限公司 | 像素电路、驱动方法、显示基板、显示面板和显示装置 |
Also Published As
Publication number | Publication date |
---|---|
US11881164B2 (en) | 2024-01-23 |
WO2019205898A1 (zh) | 2019-10-31 |
US20210327347A1 (en) | 2021-10-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN108597450A (zh) | 像素电路及其驱动方法、显示面板 | |
US11631369B2 (en) | Pixel circuit and driving method thereof, display panel | |
CN113838421B (zh) | 像素电路及其驱动方法、显示面板 | |
CN105741781B (zh) | Amoled像素驱动电路及像素驱动方法 | |
CN109599062A (zh) | 像素电路及其驱动方法、显示装置 | |
CN207217082U (zh) | 像素电路及显示装置 | |
US10978002B2 (en) | Pixel circuit and driving method thereof, and display panel | |
CN104658484B (zh) | 显示装置、像素驱动电路及其驱动方法 | |
CN110021263A (zh) | 像素电路及其驱动方法、显示面板 | |
CN110010072A (zh) | 像素电路及其驱动方法、显示装置 | |
CN109523956A (zh) | 像素电路及其驱动方法、显示装置 | |
CN109872692A (zh) | 像素电路及其驱动方法、显示装置 | |
CN105679244B (zh) | Amoled像素驱动电路及像素驱动方法 | |
CN110021273B (zh) | 像素电路及其驱动方法、显示面板 | |
CN108257549A (zh) | 电致发光显示器 | |
CN110268465A (zh) | 像素电路、显示面板及像素电路的驱动方法 | |
CN108510936A (zh) | 电致发光显示装置 | |
CN107424563A (zh) | 有机发光二极管显示装置 | |
CN110021264A (zh) | 像素电路及其驱动方法、显示面板 | |
WO2020151007A1 (zh) | 像素驱动电路及其驱动方法、显示面板 | |
CN108538255A (zh) | 像素驱动电路、像素驱动方法、阵列基板和显示装置 | |
CN109979394A (zh) | 像素电路及其驱动方法、阵列基板及显示装置 | |
CN108376534A (zh) | 像素电路及其驱动方法、显示面板 | |
CN110364119A (zh) | 像素电路及其驱动方法、显示面板 | |
CN110246459A (zh) | 像素电路及其驱动方法、显示面板及显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
WD01 | Invention patent application deemed withdrawn after publication |
Application publication date: 20180928 |
|
WD01 | Invention patent application deemed withdrawn after publication |