CN109801592A - 像素电路及其驱动方法、显示基板 - Google Patents

像素电路及其驱动方法、显示基板 Download PDF

Info

Publication number
CN109801592A
CN109801592A CN201910239897.6A CN201910239897A CN109801592A CN 109801592 A CN109801592 A CN 109801592A CN 201910239897 A CN201910239897 A CN 201910239897A CN 109801592 A CN109801592 A CN 109801592A
Authority
CN
China
Prior art keywords
node
signal
circuit
grid
current potential
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201910239897.6A
Other languages
English (en)
Other versions
CN109801592B (zh
Inventor
王志冲
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Ordos Yuansheng Optoelectronics Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Ordos Yuansheng Optoelectronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Ordos Yuansheng Optoelectronics Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN201910239897.6A priority Critical patent/CN109801592B/zh
Publication of CN109801592A publication Critical patent/CN109801592A/zh
Priority to US17/256,184 priority patent/US11417280B2/en
Priority to PCT/CN2020/074292 priority patent/WO2020192278A1/zh
Application granted granted Critical
Publication of CN109801592B publication Critical patent/CN109801592B/zh
Priority to US17/851,440 priority patent/US11741909B2/en
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0262The addressing of the pixel, in a display other than an active matrix LCD, involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependent on signals of two data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0257Reduction of after-image effects
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • G09G2320/045Compensation of drifts in the characteristics of light emitting or modulating elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)

Abstract

本发明公开了一种像素电路及其驱动方法、显示基板。该像素电路包括补偿电路,由于该补偿电路可以向第一节点输出初始电源信号,且由于驱动电路可以根据第一节点的电位和第二电源端提供的第二电源信号,驱动发光元件发光。因此可以使得显示面板包括的每个驱动电路均从相同的偏压状态开始工作,并驱动对应的发光元件发光,改善了显示画面易出现短期残像的问题,显示效果较好。

Description

像素电路及其驱动方法、显示基板
技术领域
本发明涉及显示技术领域,特别涉及一种像素电路及其驱动方法、显示基板。
背景技术
有机发光二极管(organic light emitting diode,OLED)因其自发光、快速响应和宽视角等特点而被应用于高性能显示面板中。
相关技术中,OLED显示面板包括阵列排布的像素单元,每个像素单元包括:开关晶体管、驱动晶体管和OLED。开关晶体管可以将数据信号端提供的数据电压输出至驱动晶体管,驱动晶体管可以将该数据电压转化为驱动电流,并输出至OLED,以驱动OLED发光。
但是,由于驱动晶体管的磁滞效应,因此可能造成显示画面切换时,各个驱动晶体管输出的驱动电流随其栅源电压差的变化幅度不同,进而造成显示画面出现短期残像的问题,显示效果较差。
发明内容
本发明提供了一种像素电路及其驱动方法、显示基板,可以解决相关技术中显示画面中可能出现短期残像的问题,所述技术方案如下:
一方面,提供了一种像素电路,所述像素电路包括:发光控制电路、补偿电路和驱动电路;
所述发光控制电路分别与第一栅极信号端、数据信号端、发光控制信号端、第一电源端、第一节点、第二节点以及发光元件耦接,所述发光控制电路用于响应于来自所述第一栅极信号端的第一栅极驱动信号,来自所述数据信号端的数据信号,来自所述发光控制信号端的发光控制信号,和来自所述第一电源端的第一电源信号,控制所述第一节点的电位,以及控制所述第二节点与所述发光元件的通断;
所述补偿电路分别与所述第一栅极信号端、第二栅极信号端、第三栅极信号端、初始电源端、所述第一节点和所述第二节点耦接,所述补偿电路用于响应于所述第一栅极驱动信号和来自所述第二栅极信号端的第二栅极驱动信号,向所述第一节点输出所述初始电源端提供的初始电源信号,以及响应于所述第一栅极驱动信号和来自所述第三栅极信号端的第三栅极驱动信号,根据所述第二节点的电位调节所述第一节点的电位;
所述驱动电路分别与所述第一节点、第二电源端和所述第二节点耦接,所述驱动电路用于响应于所述第一节点的电位和来自所述第二电源端的第二电源信号,向所述第二节点输出驱动信号。
可选的,所述补偿电路包括:第一补偿子电路和第二补偿子电路;
所述第一补偿子电路分别与所述第二栅极信号端、所述第三栅极信号端、所述初始电源端、所述第二节点和第三节点耦接,所述第一补偿子电路用于响应于所述第二栅极驱动信号,向所述第三节点输出所述初始电源信号,以及用于响应于所述第三栅极驱动信号,控制所述第二节点与所述第三节点的通断;
所述第二补偿子电路分别与所述第一栅极信号端、所述第三节点和所述第一节点耦接,所述第二补偿子电路用于响应于所述第一栅极驱动信号,控制所述第三节点和所述第一节点的通断。
可选的,所述第一补偿子电路包括:第一补偿晶体管和第二补偿晶体管;
所述第一补偿晶体管的栅极与所述第二栅极信号端耦接,所述第一补偿晶体管的第一极与所述初始电源端耦接,所述第一补偿晶体管的第二极与所述第三节点耦接;
所述第二补偿晶体管的栅极与所述第三栅极信号端耦接,所述第二补偿晶体管的第一极与所述第二节点耦接,所述第二补偿晶体管的第二极与所述第三节点耦接。
可选的,所述第二补偿子电路包括:第三补偿晶体管;
所述第三补偿晶体管的栅极与所述第一栅极信号端耦接,所述第三补偿晶体管的第一极与所述第三节点耦接,所述第三补偿晶体管的第二极与所述第一节点耦接。
可选的,所述驱动电路包括:驱动晶体管;
所述驱动晶体管的栅极与所述第一节点耦接,所述驱动晶体管的第一极与所述第二电源端耦接,所述驱动晶体管的第二极与所述第二节点耦接。
可选的,所述发光控制电路包括:数据写入子电路、发光控制子电路和存储子电路;
所述数据写入子电路分别与所述第一栅极信号端、所述数据信号端和第四节点耦接,所述数据写入子电路用于响应于所述第一栅极驱动信号,向所述第四节点输出所述数据信号;
所述发光控制子电路分别与所述发光控制信号端、所述第一电源端、所述第四节点、所述第二节点和所述发光元件耦接,所述发光控制子电路用于响应于所述发光控制信号,向所述第四节点输出所述第一电源信号,以及控制所述第二节点与所述发光元件的通断;
所述存储子电路分别与所述第四节点和所述第一节点耦接,所述存储子电路用于根据所述第四节点的电位调节所述第一节点的电位。
可选的,所述数据写入子电路包括:数据写入晶体管;所述发光控制子电路包括:第一发光控制晶体管和第二发光控制晶体管;所述存储子电路包括:存储电容;
所述数据写入晶体管的栅极与所述第一栅极信号端耦接,所述数据写入晶体管的第一极与所述数据信号端耦接,所述数据写入晶体管的第二极与所述第四节点耦接;
所述第一发光控制晶体管的栅极与所述发光控制信号端耦接,所述第一发光控制晶体管的第一极与所述第一电源端耦接,所述第一发光控制晶体管的第二极与所述第四节点耦接;
所述第二发光控制晶体管的栅极与所述发光控制信号端耦接,所述第二发光控制晶体管的第一极与所述第二节点耦接,所述第二发光控制晶体管的第二极与所述发光元件耦接;
所述存储电容的一端与所述第四节点耦接,所述存储电容的另一端与所述第一节点耦接。
另一方面,提供了一种像素电路的驱动方法,应用于如上述方面所述的像素电路,所述方法包括:
初始化阶段,第一栅极信号端提供的第一栅极驱动信号的电位,和第二栅极信号端提供的第二栅极驱动信号的电位均为第一电位,补偿电路响应于所述第一栅极驱动信号和所述第二栅极驱动信号,向第一节点输出初始电源端提供的初始电源信号,所述初始电源信号的电位为第一电位;
数据写入阶段,所述第二栅极驱动信号的电位为第二电位,所述第一栅极驱动信号的电位和第三栅极信号端提供的第三栅极驱动信号的电位均为第一电位,所述补偿电路响应于所述第一栅极驱动信号和所述第三栅极驱动信号,根据第二节点的电位调节所述第一节点的电位,发光控制电路响应于所述第一栅极驱动信号和数据信号端提供的数据信号,调节所述第一节点的电位;
发光阶段,所述第一栅极驱动信号的电位为第二电位,发光控制信号端提供的发光控制信号的电位为第一电位,所述发光控制电路响应于所述发光控制信号和第一电源端提供的第一电源信号,控制所述第一节点的电位,以及控制所述第二节点与发光元件导通,驱动电路响应于所述第一节点的电位和第二电源端提供的第二电源信号,向所述第二节点输出驱动信号。
又一方面,提供了一种显示基板,所述显示基板包括:多个像素单元,所述多个像素单元中,至少一个所述像素单元包括:发光元件,以及与所述发光元件耦接的如上述方面所述的像素电路。
可选的,所述显示基板还包括:栅极驱动电路和反相器;
所述像素电路的第二栅极信号端、第一栅极信号端和第三栅极信号端分别与所述栅极驱动电路相邻的三个输出端耦接;
所述栅极驱动电路中与所述第一栅极信号端耦接的输出端还通过所述反相器与所述像素电路的发光控制信号端耦接。
本发明实施例提供的技术方案带来的有益效果至少可以包括:
本发明实施例提供了一种像素电路及其驱动方法、显示基板。该像素电路包括补偿电路,由于该补偿电路可以向第一节点输出初始电源信号,且由于驱动电路可以根据第一节点的电位和第二电源端提供的第二电源信号,驱动发光元件发光。因此可以使得显示面板包括的每个驱动电路均从相同的偏压状态开始工作,并驱动对应的发光元件发光,改善了显示画面易出现短期残像的问题,显示效果较好。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本发明实施例提供的一种显示画面出现短期残像的示意图;
图2是本发明实施例提供的一种像素电路的结构示意图;
图3是本发明实施例提供的另一种像素电路的结构示意图;
图4是本发明实施例提供的又一种像素电路的结构示意图;
图5是本发明实施例提供的再一种像素电路的结构示意图;
图6是本发明实施例提供的再一种像素电路的结构示意图;
图7是本发明实施例提供的一种像素电路的驱动方法的流程图;
图8是本发明实施例提供的一种像素电路中各信号端的时序图;
图9是本发明实施例提供的一种像素电路在初始化阶段的等效电路图;
图10是本发明实施例提供的一种像素电路在数据写入阶段的等效电路图;
图11是本发明实施例提供的一种像素电路在发光阶段的等效电路图;
图12是本发明实施例提供的一种显示基板的结构示意图。
具体实施方式
为使本发明的目的、技术方案和优点更加清楚,下面将结合附图对本发明实施方式作进一步地详细描述。
本发明所有实施例中采用的晶体管均可以为薄膜晶体管或场效应管或其他特性相同的器件,根据在电路中的作用本发明的实施例所采用的晶体管主要为开关晶体管。由于这里采用的开关晶体管的源极、漏极是对称的,所以其源极、漏极是可以互换的。在本发明实施例中,将其中源极称为第一极,漏极称为第二极,或者,可以将漏极称为第一极,源极称为第二极。按附图中的形态规定晶体管的中间端为栅极、信号输入端为源极、信号输出端为漏极。本发明实施例所采用的开关晶体管可以为P型开关晶体管,P型开关晶体管在栅极为低电平时导通,在栅极为高电平时截止。此外,本发明各个实施例中的多个信号都对应有第一电位和第二电位。第一电位和第二电位仅代表该信号的电位有2个状态量,不代表全文中第一电位或第二电位具有特定的数值。
由于像素电路中驱动晶体管的磁滞效应,可能会造成显示画面切换时,像素电路中各个驱动晶体管输出的驱动电流随其栅源电压差的变化幅度不同。相应的,即造成切换至目标显示画面后,短时间内,各驱动晶体管输出的驱动电流不同。进而造成切换至目标显示画面后,该目标显示画面内短时间残留有切换前的显示画面的部分图像,即造成短期残像的问题。
示例的,假设目标显示画面中每个像素单元的灰阶均为目标灰阶(例如48灰阶),切换前的显示画面中一部分像素单元的灰阶为第一灰阶(例如0),另一部分像素单元的灰阶均为第二灰阶(例如255)。由于驱动晶体管的磁滞效应,可能造成从第一灰阶切换至目标灰阶时,驱动晶体管的输出的驱动电流随其栅源电压差的变化幅度,与从第二灰阶切换至目标灰阶时,驱动晶体管的输出的驱动电流随其栅源电压差的变化幅度不同。相应的,即造成切换至目标显示画面后,短时间内各驱动晶体管输出的驱动电流不同,进而造成该目标显示画面中短时间内会残留有切换前的显示画面的部分图像。例如,参考图1,该目标显示画面A1中残留有4块切换前的显示画面的部分图像A2,显示效果较差。
本发明实施例提供了一种像素电路,可以解决显示画面易出现短期残像的问题。图2是本发明实施例提供的一种像素电路的结构示意图。如图2所示,该像素电路可以包括:发光控制电路10、补偿电路20和驱动电路30。
该发光控制电路10可以分别与第一栅极信号端G(n)、数据信号端D、发光控制信号端EM、第一电源端V1、第一节点P1、第二节点P2以及发光元件O1耦接。该发光控制电路10可以响应于来自第一栅极信号端G(n)的第一栅极驱动信号,来自数据信号端D的数据信号,来自发光控制信号端EM的发光控制信号,和来自第一电源端V1的第一电源信号,控制第一节点P1的电位,以及控制第二节点P2与发光元件O1的通断。
其中,耦接可以包括:两端之间电连接或者两端之间直接连接(如两端之间通过信号线建立连接)。本发明实施例对两端之间的耦接方式不做限定。
示例的,该发光控制电路10可以在第一栅极信号端G(n)提供的第一栅极驱动信号的电位为第一电位时,根据数据信号端D提供的数据信号,调节第一节点P1的电位。该发光控制电路10还可以在发光控制信号端EM提供的发光控制信号的电位为第一电位时,根据第一电源端V1提供的第一电源信号,调节第一节点P1的电位,以及控制第二节点P2与发光元件O1导通。
该补偿电路20可以分别与第一栅极信号端G(n)、第二栅极信号端G(n-1)、第三栅极信号端G(n+1)、初始电源端Vint、第一节点P1和第二节点P2耦接。该补偿电路20可以响应于第一栅极驱动信号和来自第二栅极信号端G(n-1)的第二栅极驱动信号,向第一节点P1输出初始电源端Vint提供的初始电源信号,以及用于响应于第一栅极驱动信号和来自第三栅极信号端G(n+1)的第三栅极驱动信号,根据第二节点P2的电位调节第一节点P1的电位。
示例的,该补偿电路20可以在第一栅极驱动信号的电位和第二栅极信号端G(n-1)提供的第二栅极驱动信号的电位均为第一电位时,向第一节点P1输出初始电源端Vint提供的初始电源信号。且该补偿电路20还可以在第一栅极驱动信号的电位和第三栅极信号端G(n+1)提供的第三栅极驱动信号的电位均为第一电位时,根据第二节点P2的电位调节第一节点P1的电位。在本发明实施例中,该初始电源信号的电位可以为第一电位。
该驱动电路30可以分别与第一节点P1、第二电源端V2和第二节点P2耦接。该驱动电路30可以响应于第一节点P1的电位和来自第二电源端V2的第二电源信号,向第二节点P2输出驱动信号。
示例的,该驱动电路30可以在第一节点P1的电位为第一电位时,根据该第一节点P1的电位和第二电源端V2提供的第二电源信号,向第二节点P2输出驱动信号。在本发明实施例中,该第二电源信号的电位可以为第二电位,且该第二电位相对于第一电位可以为高电位。
由于补偿电路20可以向第一节点P1输出处于第一电位的初始电源信号。且由于驱动电路30可以根据该第一节点P1的电位和第二电源信号,向第二节点P2输出驱动信号,以驱动发光元件O1发光。因此可以使得显示画面切换时,显示面板包括的每个像素电路中的驱动电路30均可以从相同的偏压(Bias)状态开始工作,并驱动对应的发光元件O1发光,即保证各个像素电路中的驱动电路30输出的驱动信号的变化幅度相同,进而改善了短期残像的问题。
综上所述,本发明实施例提供了一种像素电路。该像素电路包括补偿电路,由于该补偿电路可以向第一节点输出初始电源信号,且由于驱动电路可以根据第一节点的电位和第二电源端提供的第二电源信号,驱动发光元件发光。因此可以使得显示面板包括的每个驱动电路均从相同的偏压状态开始工作,并驱动对应的发光元件发光,改善了显示画面易出现短期残像的问题,显示效果较好。
图3是本发明实施例提供的另一种像素电路的结构示意图。如图3所示,该补偿电路20可以包括:第一补偿子电路201和第二补偿子电路202。
该第一补偿子电路201可以分别与第二栅极信号端G(n-1)、第三栅极信号端G(n+1)、初始电源端Vint、第二节点P2和第三节点P3耦接。该第一补偿子电路201可以响应于第二栅极驱动信号,向第三节点P3输出初始电源信号,以及可以响应于第三栅极驱动信号,控制第二节点P2与第三节点P3的通断。
示例的,该第一补偿子电路201可以在第二栅极驱动信号的电位为第一电位时,向第三节点P3输出初始电源信号。且可以在第三栅极驱动信号的电位为第一电位时,控制第二节点P2与第三节点P3导通,相应的,该第一补偿子电路201即可以根据第二节点P2的电位调节第三节点P3的电位。
该第二补偿子电路202可以分别与第一栅极信号端G(n)、第三节点P3和第一节点P1耦接。该第二补偿子电路202可以响应于第一栅极驱动信号,控制第三节点P3和第一节点P1的通断。
示例的,该第二补偿子电路202可以在第一栅极驱动信号的电位为第一电位时,控制第三节点P3与第一节点P1导通,相应的,该第二补偿子电路202即可以根据第三节点P3的电位调节第一节点P1的电位。
图4是本发明实施例提供的又一种像素电路的结构示意图。如图4所示,该第一补偿子电路201可以包括:第一补偿晶体管K1和第二补偿晶体管K2。
该第一补偿晶体管K1的栅极可以与第二栅极信号端G(n-1)耦接,该第一补偿晶体管K1的第一极可以与初始电源端Vint耦接,该第一补偿晶体管K1的第二极可以与第三节点P3耦接。
该第二补偿晶体管K2的栅极可以与第三栅极信号端G(n+1)耦接,该第二补偿晶体管K2的第一极可以与第二节点P2耦接,该第二补偿晶体管K2的第二极可以与第三节点P3耦接。
可选的,参考图4,该第二补偿子电路202可以包括:第三补偿晶体管K3。
该第三补偿晶体管K3的栅极可以与第一栅极信号端G(n)耦接,该第三补偿晶体管K3的第一极可以与第三节点P3耦接,该第三补偿晶体管K3的第二极可以与第一节点P1耦接。
可选的,参考图4,该驱动电路30可以包括:驱动晶体管T1。
驱动晶体管T1的栅极可以与第一节点P1耦接,该驱动晶体管T1的第一极可以与第二电源端V2耦接,该驱动晶体管T1的第二极可以与第二节点P2耦接。
由于第一补偿晶体管K1可以在第二栅极驱动信号的电位为第一电位时,向第三节点P3输出处于第一电位的初始电源信号。且由于第三补偿晶体管K3可以在第一栅极驱动信号的电位为第一电位时,控制第三节点P3与第一节点P1导通,因此该第三补偿晶体管K3即可以将初始电源信号写入至第一节点P1。
另外,由于驱动晶体管T1的栅极与第一节点P1耦接,第二极与第二电源端V2耦接,因此假设初始电源信号的电压为Vint0,第二电源信号的电压为V20,则第三补偿晶体管K3将初始电源信号写入至第一节点P1后,驱动晶体管T1的栅极电压Vg为Vint0,驱动晶体管T1的源极电压Vs为V20。则在每帧画面的数据写入之前,该驱动晶体管T1的栅源电压差Vgs均可以满足:Vgs=Vg-Vs=Vint0-V20。
通过向驱动晶体管T1的栅极写入初始电源信号,使得驱动晶体管T1的栅源电压差Vgs满足:Vgs=Vint0-V20,可以保证切换至目标灰阶的显示画面时,显示面板包括的每个像素电路中的驱动晶体管T1均可以从相同的偏压状态开始工作,并驱动对应的发光元件O1发光,改善了短期残像的问题。
图5是本发明实施例提供的再一种像素电路的结构示意图。如图5所示,该发光控制电路10可以包括:数据写入子电路101、发光控制子电路102和存储子电路103。
该数据写入子电路101可以分别与第一栅极信号端G(n)、数据信号端D和第四节点P4耦接。该数据写入子电路101可以响应于第一栅极驱动信号,向第四节点P4输出数据信号。
示例的,该数据写入子电路101可以在第一栅极驱动信号的电位为第一电位时,向第四节点P4输出数据信号。
该发光控制子电路102可以分别与发光控制信号端EM、第一电源端V1、第四节点P4、第二节点P2和发光元件O1耦接。该发光控制子电路102可以响应于发光控制信号,向第四节点P4输出第一电源信号,以及控制第二节点P2与发光元件O1的通断。
示例的,该发光控制子电路102可以在发光控制信号的电位为第一电位时,向第四节点P4输出第一电源信号,以及控制第二节点P2与发光元件O1导通。
该存储子电路103可以分别与第四节点P4和第一节点P1耦接。该存储子电路103可以根据第四节点P4的电位调节第一节点P1的电位。
图6是本发明实施例提供的再一种像素电路的结构示意图。如图6所示,该数据写入子电路101可以包括:数据写入晶体管M1。该发光控制子电路102可以包括:第一发光控制晶体管L1和第二发光控制晶体管L2。该存储子电路103可以包括:存储电容C1。
该数据写入晶体管M1的栅极可以与第一栅极信号端G(n)耦接,该数据写入晶体管M1的第一极可以与数据信号端D耦接,该数据写入晶体管M1的第二极可以与第四节点P4耦接。
该第一发光控制晶体管L1的栅极可以与发光控制信号端EM耦接,该第一发光控制晶体管L1的第一极可以与第一电源端V1耦接,该第一发光控制晶体管L1的第二极可以与第四节点P4耦接。
该第二发光控制晶体管L2的栅极可以与发光控制信号端EM耦接,该第二发光控制晶体管L2的第一极可以与第二节点P2耦接,该第二发光控制晶体管L2的第二极可以与发光元件O1耦接。且参考图6,该发光元件O1还可以与低电平电源端ELVSS耦接。
该存储电容C1的一端可以与第四节点P4耦接,该存储电容C1的另一端可以与第一节点P1耦接。
可选的,在本发明实施例中,该第一电源端V1可以为参考电源端Vref,该第二电源端V2可以为发光直流电源端ELVDD。或者,该第一电源端V1和第二电源端V2可以为同一个电源端。例如,该第一电源端V1和第二电源端V2可以均为发光直流电源端ELVDD。通过使用相同的电源端,可以减少设置的信号端的数量,有利于窄边框的实现。
需要说明的是,在上述实施例中,均是以各个晶体管为P型晶体管,且第一电位为相对于该第二电位低电位为例进行的说明。当然,该各个晶体管还可以采用N型晶体管,当该各个晶体管采用N型晶体管时,该第一电位相对于该第二电位可以为高电位。
综上所述,本发明实施例提供了一种像素电路。该像素电路包括补偿电路,由于该补偿电路可以向第一节点输出初始电源信号,且由于驱动电路可以根据第一节点的电位和第二电源端提供的第二电源信号,驱动发光元件发光。因此可以使得显示面板包括的每个驱动电路均从相同的偏压状态开始工作,并驱动对应的发光元件发光,改善了显示画面易出现短期残像的问题,显示效果较好。
图7是本发明实施例提供的一种像素电路的驱动方法的流程图,该方法可以应用于图2至图6任一所示的像素电路中。如图7所示,该方法可以包括:
步骤701、初始化阶段,第一栅极信号端提供的第一栅极驱动信号的电位,和第二栅极信号端提供的第二栅极驱动信号的电位均为第一电位,补偿电路响应于第一栅极驱动信号和第二栅极驱动信号,向第一节点输出初始电源端提供的初始电源信号,该初始电源信号的电位为第一电位。
步骤702、数据写入阶段,第二栅极驱动信号的电位为第二电位,第一栅极驱动信号的电位和第三栅极信号端提供的第三栅极驱动信号的电位均为第一电位,补偿电路响应于第一栅极驱动信号和第三栅极驱动信号,根据第二节点的电位调节第一节点的电位,发光控制电路响应于第一栅极驱动信号和数据信号端提供的数据信号,调节第一节点的电位。
步骤703、发光阶段,第一栅极驱动信号的电位为第二电位,发光控制信号端提供的发光控制信号的电位为第一电位,发光控制电路响应于发光控制信号和第一电源端提供的第一电源信号,控制第一节点的电位,以及控制第二节点与发光元件导通,驱动电路响应于第一节点的电位和第二电源端提供的第二电源信号,向第二节点输出驱动信号。
综上所述,本发明实施例提供了一种像素电路的驱动方法。由于该补偿电路可以向第一节点输出初始电源信号,且由于驱动电路可以根据第一节点的电位和第二电源端提供的第二电源信号,驱动发光元件发光。因此可以使得显示面板包括的每个驱动电路均从相同的偏压状态开始工作,并驱动对应的发光元件发光,改善了显示画面易出现短期残像的问题,显示效果较好。
以图6所示的像素电路为例,并以像素电路中的晶体管均为P型晶体管,初始电源端Vint提供的初始电源信号的电位为第一电位,第二电源端V2提供的第二电源信号的电位为第二电位,第一电位相对于第二电位为低电位为例,详细介绍本发明实施例提供的像素电路的驱动原理。
图8是本发明实施例提供的一种像素电路中各信号端的时序图。如图8所示,在初始化阶段t1,第一栅极信号端G(n)提供的第一栅极驱动信号的电位,和第二栅极信号端G(n-1)提供的第二栅极驱动信号的电位为第一电位。数据写入晶体管M1、第一补偿晶体管K1和第三补偿晶体管K3均开启。初始电源端Vint通过该第一补偿晶体管K1和第三补偿晶体管K3向第一节点P1输出处于第一电位的初始电源信号,为该第一节点P1进行充电,驱动晶体管T1开启。数据信号端D通过该数据写入晶体管M1向第四节点P4输出数据信号。
另外,参考图8,在该初始化阶段t1,第三栅极驱动信号端G(n+1)提供的第三栅极驱动信号的电位,和发光控制信号端EM提供的发光控制信号的电位均为第二电位。第二补偿晶体管K2、第一发光控制晶体管L1和第二发光控制晶体管L2均关断,发光元件O1不发光。像素电路在初始化阶段t1的等效电路图可以参考图9。
由于初始电源端Vint可以在初始化阶段t1,通过第一补偿晶体管K1和第三补偿晶体管K3向第一节点P1输出处于第一电位的初始电源信号。且由于驱动晶体管T1的栅极与第一节点P1耦接,驱动晶体管T1的第一极与第二电源端V2耦接。因此假设初始电源信号的电压为Vint0,第二电源信号的电压为V20,则在初始化阶段t1,即在驱动晶体管T1开始工作之前,该驱动晶体管T1的栅源电压差Vgs可以满足:Vgs=Vint0-V20。通过向驱动晶体管T1的栅极写入初始电源信号,使得驱动晶体管T1的栅源电压差Vgs满足:Vgs=Vint0-V20,可以使得显示面板包括的每个驱动晶体管T1均从相同的偏压状态,进行数据写入并驱动发光元件O1发光,改善了短期残像的问题。
在数据写入阶段t2,第二栅极驱动信号的电位跳变为第二电位,第三栅极驱动信号的电位跳变为第一电位,第一栅极驱动信号的电位依然为第一电位。第一补偿晶体管K1关断,数据写入晶体管M1和第三补偿晶体管K3依然保持开启状态,且第二补偿晶体管K2开启。数据信号端D通过该数据写入晶体管M1向第四节点P4继续输出数据信号。且由于在初始化阶段t1,驱动晶体管T1开启,因此在该数据写入阶段t2,第二电源端V2可以通过该驱动晶体管T1、第二补偿晶体管K2和第三补偿晶体管K3,向第一节点P1输出第二电源信号,直至第一节点P1的电位变为:V20+Vth,Vth为驱动晶体管T1的阈值电压。
另外,参考图8,在该数据写入阶段t2,发光控制信号的电位依然为第二电位,相应的,第一发光控制晶体管L1和第二发光控制晶体管L2依然保持关断,发光元件O1不发光。像素电路在数据写入阶段t2的等效电路图可以参考图10。
在发光阶段t3,第一栅极驱动信号的电位跳变为第二电位,发光控制信号的电位跳变为第一电位,第二栅极驱动信号的电位依然为第二电位。数据写入晶体管M1、第一补偿晶体管K1和第三补偿晶体管K3均关断,第一发光控制晶体管L1和第二发光控制晶体管L2开启。第一电源端V1通过该第一发光控制晶体管L1向第四节点P4输出第一电源信号,假设第一电源信号的电压为V10,则该第四节点P4的电位即变为V10。若数据信号端D在数据写入阶段t2向第四节点P4输出的数据信号的电压为Vd,则在该发光阶段t3,第四节点P4的电位变化量即为:V10-Vd。并且,由于在数据写入阶段t2,第一节点P1的电位变为:V20+Vth,因此在存储电容C1的耦合作用下,在该发光阶段t3,第一节点P1的电位即变为:V20+Vth+V10-Vd。也即是,驱动晶体管T1的栅极电压变为:V20+Vth+V10-Vd,驱动晶体管T1开启。该像素电路在发光阶段t3的等效电路图可以参考图11。
进一步的,该驱动晶体管T1即可以根据第一节点P1的电位和第二电源信号,向第二节点P2输出驱动信号。且该第二节点P2的电位可以通过该第二发光控制晶体管L2输出至发光元件O1,从而驱动发光元件O1发光。
由于在发光阶段t3中,驱动晶体管T1的栅极电压Vg变为:V20+Vth+V10-Vd,且驱动晶体管T1的源极电压Vs为V20,因此驱动晶体管T1的栅源电压差Vgs即满足:Vgs=Vg-Vs=V20+Vth+V10-Vd-V20=Vth+V10-Vd。
该驱动晶体管T1产生的驱动电流IOLED可以满足:
其中,K满足:μ为驱动晶体管T1的载流子迁移率,COX为驱动晶体管T1的栅极绝缘层的电容,W/L为驱动晶体管T1的宽长比。
将栅源电压差Vgs代入上述公式(1)即可以计算得到驱动晶体管T1输出至第二节点P2的驱动电流IOLED为:
需要说明的是,当该第一电源端V1和第二电源端V2均为发光直流电源端ELVDD时,该V10即为发光直流电源端ELVDD提供的直流电源信号。假设该直流电源信号的电压为Velvdd,则该驱动晶体管T1输出至第二节点P2的驱动电流IOLED即为:
当该第一电源端V1为参考电源端Vref,第二电源端V2为发光直流电源端ELVDD时,该V10即为参考电源端Vref提供的参考电源信号,且该参考电源信号的电位可以为第一电位。假设该参考电源信号的电压为Vref,则该驱动晶体管T1输出至第二节点P2的驱动电流IOLED即为:
从上述公式(2)可以看出,在发光元件O1正常工作时,用于驱动发光元件O1的驱动电流IOLED的大小仅与数据信号端D提供的数据信号,和第一电源端V1提供的第一电源信号有关,而与驱动晶体管T1的阈值电压Vth无关。因此即实现了对驱动晶体管T1的阈值电压Vth的补偿。避免了由于Vth发生漂移而造成显示亮度不均匀的问题,保证了显示面板显示亮度的均一性。
需要说明的是,参考图8,虽然在初始化阶段t1之前,第二栅极驱动信号的电位为第一电位。但是由于第一栅极驱动信号、发光控制信号和第三栅极驱动信号的电位均为第二电位,因此也并未对像素电路的工作造成影响。
可选的,在本发明实施例中,该第一栅极信号端提供的第一栅极驱动信号、第二栅极信号端提供的第二栅极驱动信号和第三栅极信号端提供的第三栅极驱动信号的占空比,可以均与发光控制信号端提供的发光控制信号的占空比相同。
综上所述,本发明实施例提供了一种像素电路的驱动方法。由于该补偿电路可以向第一节点输出初始电源信号,且由于驱动电路可以根据第一节点的电位和第二电源端提供的第二电源信号,驱动发光元件发光。因此可以使得显示面板包括的每个驱动电路均从相同的偏压状态开始工作,并驱动对应的发光元件发光,改善了显示画面易出现短期残像的问题,显示效果较好。
图12是本发明实施例提供的一种显示基板的结构示意图。如图12所示,该显示基板可以包括:多个像素单元。该多个像素单元中,至少一个像素单元可以包括:发光元件(图12未示出),以及与发光元件耦接的如图2至图6任一所示的像素电路01。
可选的,参考图12,该显示基板还可以包括:栅极驱动电路00和反相器02。每个像素电路01的第二栅极信号端G(n-1)、第一栅极信号端G(n)和第三栅极信号端G(n+1)可以分别与栅极驱动电路00相邻的三个输出端耦接。并且,对于每个像素电路01,栅极驱动电路00中与该像素电路01的第一栅极信号端G(n)耦接的输出端还可以通过反相器02与该像素电路01的发光控制信号端EM耦接。可选的,该反相器02可以集成在该栅极驱动电路00中。
示例的,参考图12,对于第n行的每个像素电路01,其第一栅极信号端G(n)可以和栅极驱动电路00的输出端OUT(n)耦接,第二栅极信号端G(n-1)可以和栅极驱动电路00中,与该输出端OUT(n)相邻的一个输出端OUT(n-1)耦接,第三输出端G(n+1)可以和栅极驱动电路00中,与该输出端OUT(n)相邻的另一个输出端OUT(n+1)耦接。且该栅极驱动电路00与该第n行的每个像素电路01的第一栅极信号端G(n)耦接的输出端OUT(n),还可以通过同一个反相器02与该第n行的每个像素电路01的发光控制信号端EM耦接。
通过使用栅极驱动电路的一个输出端同时耦接栅极信号端和发光控制信号端,相对于相关技术中,采用栅极驱动电路与栅极信号端耦接,采用发光控制驱动电路与发光控制信号端耦接,减小了显示基板内设置的元器件数量,有利于窄边框的实现。
另外,本发明实施例还提供了一种显示装置,该显示装置可以包括如图2至图6任一所示的像素电路。该显示装置可以为:OLED面板、AMOLED面板、手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。
所属领域的技术人员可以清楚地了解到,为描述的方便和简洁,上述描述的像素电路和各子电路的具体工作过程,可以参考前述方法实施例中的对应过程,在此不再赘述。
以上所述仅为本发明的可选实施例,并不用以限制本发明,凡在本发明的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。

Claims (10)

1.一种像素电路,其特征在于,所述像素电路包括:发光控制电路、补偿电路和驱动电路;
所述发光控制电路分别与第一栅极信号端、数据信号端、发光控制信号端、第一电源端、第一节点、第二节点以及发光元件耦接,所述发光控制电路用于响应于来自所述第一栅极信号端的第一栅极驱动信号,来自所述数据信号端的数据信号,来自所述发光控制信号端的发光控制信号,和来自所述第一电源端的第一电源信号,控制所述第一节点的电位,以及控制所述第二节点与所述发光元件的通断;
所述补偿电路分别与所述第一栅极信号端、第二栅极信号端、第三栅极信号端、初始电源端、所述第一节点和所述第二节点耦接,所述补偿电路用于响应于所述第一栅极驱动信号和来自所述第二栅极信号端的第二栅极驱动信号,向所述第一节点输出所述初始电源端提供的初始电源信号,以及响应于所述第一栅极驱动信号和来自所述第三栅极信号端的第三栅极驱动信号,根据所述第二节点的电位调节所述第一节点的电位;
所述驱动电路分别与所述第一节点、第二电源端和所述第二节点耦接,所述驱动电路用于响应于所述第一节点的电位和来自所述第二电源端的第二电源信号,向所述第二节点输出驱动信号。
2.根据权利要求1所述的电路,其特征在于,所述补偿电路包括:第一补偿子电路和第二补偿子电路;
所述第一补偿子电路分别与所述第二栅极信号端、所述第三栅极信号端、所述初始电源端、所述第二节点和第三节点耦接,所述第一补偿子电路用于响应于所述第二栅极驱动信号,向所述第三节点输出所述初始电源信号,以及用于响应于所述第三栅极驱动信号,控制所述第二节点与所述第三节点的通断;
所述第二补偿子电路分别与所述第一栅极信号端、所述第三节点和所述第一节点耦接,所述第二补偿子电路用于响应于所述第一栅极驱动信号,控制所述第三节点和所述第一节点的通断。
3.根据权利要求2所述的电路,其特征在于,所述第一补偿子电路包括:第一补偿晶体管和第二补偿晶体管;
所述第一补偿晶体管的栅极与所述第二栅极信号端耦接,所述第一补偿晶体管的第一极与所述初始电源端耦接,所述第一补偿晶体管的第二极与所述第三节点耦接;
所述第二补偿晶体管的栅极与所述第三栅极信号端耦接,所述第二补偿晶体管的第一极与所述第二节点耦接,所述第二补偿晶体管的第二极与所述第三节点耦接。
4.根据权利要求2所述的电路,其特征在于,所述第二补偿子电路包括:第三补偿晶体管;
所述第三补偿晶体管的栅极与所述第一栅极信号端耦接,所述第三补偿晶体管的第一极与所述第三节点耦接,所述第三补偿晶体管的第二极与所述第一节点耦接。
5.根据权利要求1至4任一所述的电路,其特征在于,所述驱动电路包括:驱动晶体管;
所述驱动晶体管的栅极与所述第一节点耦接,所述驱动晶体管的第一极与所述第二电源端耦接,所述驱动晶体管的第二极与所述第二节点耦接。
6.根据权利要求1至4任一所述的电路,其特征在于,所述发光控制电路包括:数据写入子电路、发光控制子电路和存储子电路;
所述数据写入子电路分别与所述第一栅极信号端、所述数据信号端和第四节点耦接,所述数据写入子电路用于响应于所述第一栅极驱动信号,向所述第四节点输出所述数据信号;
所述发光控制子电路分别与所述发光控制信号端、所述第一电源端、所述第四节点、所述第二节点和所述发光元件耦接,所述发光控制子电路用于响应于所述发光控制信号,向所述第四节点输出所述第一电源信号,以及控制所述第二节点与所述发光元件的通断;
所述存储子电路分别与所述第四节点和所述第一节点耦接,所述存储子电路用于根据所述第四节点的电位调节所述第一节点的电位。
7.根据权利要求6所述的电路,其特征在于,所述数据写入子电路包括:数据写入晶体管;所述发光控制子电路包括:第一发光控制晶体管和第二发光控制晶体管;所述存储子电路包括:存储电容;
所述数据写入晶体管的栅极与所述第一栅极信号端耦接,所述数据写入晶体管的第一极与所述数据信号端耦接,所述数据写入晶体管的第二极与所述第四节点耦接;
所述第一发光控制晶体管的栅极与所述发光控制信号端耦接,所述第一发光控制晶体管的第一极与所述第一电源端耦接,所述第一发光控制晶体管的第二极与所述第四节点耦接;
所述第二发光控制晶体管的栅极与所述发光控制信号端耦接,所述第二发光控制晶体管的第一极与所述第二节点耦接,所述第二发光控制晶体管的第二极与所述发光元件耦接;
所述存储电容的一端与所述第四节点耦接,所述存储电容的另一端与所述第一节点耦接。
8.一种像素电路的驱动方法,其特征在于,应用于如权利要求1至7任一所述的像素电路,所述方法包括:
初始化阶段,第一栅极信号端提供的第一栅极驱动信号的电位,和第二栅极信号端提供的第二栅极驱动信号的电位均为第一电位,补偿电路响应于所述第一栅极驱动信号和所述第二栅极驱动信号,向第一节点输出初始电源端提供的初始电源信号,所述初始电源信号的电位为第一电位;
数据写入阶段,所述第二栅极驱动信号的电位为第二电位,所述第一栅极驱动信号的电位和第三栅极信号端提供的第三栅极驱动信号的电位均为第一电位,所述补偿电路响应于所述第一栅极驱动信号和所述第三栅极驱动信号,根据第二节点的电位调节所述第一节点的电位,发光控制电路响应于所述第一栅极驱动信号和数据信号端提供的数据信号,调节所述第一节点的电位;
发光阶段,所述第一栅极驱动信号的电位为第二电位,发光控制信号端提供的发光控制信号的电位为第一电位,所述发光控制电路响应于所述发光控制信号和第一电源端提供的第一电源信号,控制所述第一节点的电位,以及控制所述第二节点与发光元件导通,驱动电路响应于所述第一节点的电位和第二电源端提供的第二电源信号,向所述第二节点输出驱动信号。
9.一种显示基板,其特征在于,所述显示基板包括:多个像素单元,所述多个像素单元中,至少一个所述像素单元包括:发光元件,以及与所述发光元件耦接的如权利要求1至7任一所述的像素电路。
10.根据权利要求9所述的显示基板,其特征在于,所述显示基板还包括:栅极驱动电路和反相器;
所述像素电路的第二栅极信号端、第一栅极信号端和第三栅极信号端分别与所述栅极驱动电路相邻的三个输出端耦接;
所述栅极驱动电路中与所述第一栅极信号端耦接的输出端还通过所述反相器与所述像素电路的发光控制信号端耦接。
CN201910239897.6A 2019-03-27 2019-03-27 像素电路及其驱动方法、显示基板 Active CN109801592B (zh)

Priority Applications (4)

Application Number Priority Date Filing Date Title
CN201910239897.6A CN109801592B (zh) 2019-03-27 2019-03-27 像素电路及其驱动方法、显示基板
US17/256,184 US11417280B2 (en) 2019-03-27 2020-02-04 Pixel circuit and driving method therefor, and display substrate and display device
PCT/CN2020/074292 WO2020192278A1 (zh) 2019-03-27 2020-02-04 像素电路及其驱动方法、显示基板、显示装置
US17/851,440 US11741909B2 (en) 2019-03-27 2022-06-28 Pixel circuit and driving method therefor, and display substrate and display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910239897.6A CN109801592B (zh) 2019-03-27 2019-03-27 像素电路及其驱动方法、显示基板

Publications (2)

Publication Number Publication Date
CN109801592A true CN109801592A (zh) 2019-05-24
CN109801592B CN109801592B (zh) 2021-01-22

Family

ID=66564088

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910239897.6A Active CN109801592B (zh) 2019-03-27 2019-03-27 像素电路及其驱动方法、显示基板

Country Status (3)

Country Link
US (2) US11417280B2 (zh)
CN (1) CN109801592B (zh)
WO (1) WO2020192278A1 (zh)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2020192278A1 (zh) * 2019-03-27 2020-10-01 京东方科技集团股份有限公司 像素电路及其驱动方法、显示基板、显示装置
CN113192458A (zh) * 2021-01-12 2021-07-30 京东方科技集团股份有限公司 一种像素电路及其驱动方法、显示面板
WO2022061718A1 (zh) * 2020-09-25 2022-03-31 京东方科技集团股份有限公司 像素电路、像素驱动方法、显示面板和显示装置
CN114596814A (zh) * 2022-02-21 2022-06-07 京东方科技集团股份有限公司 显示面板及显示装置
WO2023005670A1 (zh) * 2021-07-30 2023-02-02 京东方科技集团股份有限公司 像素电路及其驱动方法、显示基板、显示装置
WO2023115444A1 (zh) * 2021-12-20 2023-06-29 深圳市华星光电半导体显示技术有限公司 发光电路、背光模组以及显示面板

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112419967B (zh) * 2020-11-19 2022-04-12 京东方科技集团股份有限公司 像素电路及其驱动方法、显示装置
KR20220111820A (ko) * 2021-02-02 2022-08-10 삼성디스플레이 주식회사 픽셀 및 이를 포함하는 표시 장치
KR20230044091A (ko) * 2021-09-24 2023-04-03 삼성디스플레이 주식회사 픽셀 회로 및 이를 포함하는 표시 장치

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106910468A (zh) * 2017-04-28 2017-06-30 上海天马有机发光显示技术有限公司 显示面板、显示装置及像素电路的驱动方法
CN108154844A (zh) * 2018-03-09 2018-06-12 京东方科技集团股份有限公司 一种像素电路、其驱动方法及显示面板

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102320641B1 (ko) * 2015-04-29 2021-11-02 삼성디스플레이 주식회사 유기 발광 표시 장치
KR102491117B1 (ko) 2015-07-07 2023-01-20 삼성디스플레이 주식회사 유기 발광 표시 장치
KR20180062282A (ko) * 2016-11-30 2018-06-08 엘지디스플레이 주식회사 표시 장치용 발광 제어부 및 이를 적용한 유기 발광 표시 장치
CN109801592B (zh) 2019-03-27 2021-01-22 京东方科技集团股份有限公司 像素电路及其驱动方法、显示基板

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106910468A (zh) * 2017-04-28 2017-06-30 上海天马有机发光显示技术有限公司 显示面板、显示装置及像素电路的驱动方法
CN108154844A (zh) * 2018-03-09 2018-06-12 京东方科技集团股份有限公司 一种像素电路、其驱动方法及显示面板

Cited By (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2020192278A1 (zh) * 2019-03-27 2020-10-01 京东方科技集团股份有限公司 像素电路及其驱动方法、显示基板、显示装置
US11417280B2 (en) 2019-03-27 2022-08-16 Ordos Yuansheng Optoelectronics Co., Ltd. Pixel circuit and driving method therefor, and display substrate and display device
US11741909B2 (en) 2019-03-27 2023-08-29 Ordos Yuansheng Optoelectronics Co., Ltd. Pixel circuit and driving method therefor, and display substrate and display device
WO2022061718A1 (zh) * 2020-09-25 2022-03-31 京东方科技集团股份有限公司 像素电路、像素驱动方法、显示面板和显示装置
CN116420183A (zh) * 2020-09-25 2023-07-11 京东方科技集团股份有限公司 像素电路、像素驱动方法、显示面板和显示装置
US11710452B2 (en) 2020-09-25 2023-07-25 Chengdu Boe Optoelectronics Technology Co, Ltd. Pixel circuit, pixel driving method, display panel, and display device
CN113192458A (zh) * 2021-01-12 2021-07-30 京东方科技集团股份有限公司 一种像素电路及其驱动方法、显示面板
US11651735B2 (en) 2021-01-12 2023-05-16 Chengdu Boe Optoelectronics Technology Co., Ltd. Pixel circuit and drive method thereof, and display panel
WO2023005670A1 (zh) * 2021-07-30 2023-02-02 京东方科技集团股份有限公司 像素电路及其驱动方法、显示基板、显示装置
WO2023115444A1 (zh) * 2021-12-20 2023-06-29 深圳市华星光电半导体显示技术有限公司 发光电路、背光模组以及显示面板
CN114596814A (zh) * 2022-02-21 2022-06-07 京东方科技集团股份有限公司 显示面板及显示装置
CN114596814B (zh) * 2022-02-21 2024-01-26 京东方科技集团股份有限公司 显示面板及显示装置

Also Published As

Publication number Publication date
US11417280B2 (en) 2022-08-16
WO2020192278A1 (zh) 2020-10-01
US20210264862A1 (en) 2021-08-26
US20220328010A1 (en) 2022-10-13
CN109801592B (zh) 2021-01-22
US11741909B2 (en) 2023-08-29

Similar Documents

Publication Publication Date Title
CN109801592A (zh) 像素电路及其驱动方法、显示基板
CN110942743B (zh) 像素电路的驱动方法、显示面板和显示装置
CN109493795B (zh) 像素电路、像素驱动方法和显示装置
US11094260B2 (en) Pixel circuit, display panel, display device, and driving method
CN107808630B (zh) 一种像素补偿电路、其驱动方法、显示面板及显示装置
WO2016187990A1 (zh) 像素电路以及像素电路的驱动方法
WO2017117940A1 (zh) 像素驱动电路、像素驱动方法、显示面板和显示装置
CN109285503B (zh) 像素电路、像素阵列、显示装置和驱动方法
CN109509433A (zh) 像素电路、显示装置和像素驱动方法
CN109887464B (zh) 像素电路及其驱动方法、显示面板和显示设备
CN108630151A (zh) 像素电路及其驱动方法、阵列基板及显示装置
WO2014153806A1 (zh) 像素电路及其驱动方法、显示装置
CN109087609A (zh) 像素电路及其驱动方法、显示基板、显示装置
US11355060B2 (en) Pixel circuit, method of driving pixel circuit, display panel and display device
TW201816758A (zh) 像素補償電路
US20170116917A1 (en) Organic light-emitting diode pixel circuit, display apparatus and control method
CN108133947A (zh) 显示面板、显示设备及补偿方法
JP7090412B2 (ja) 画素回路、表示装置、画素回路の駆動方法および電子機器
CN214377609U (zh) 像素电路、显示面板及显示装置
CN109754756A (zh) 像素电路及其驱动方法、显示基板、显示装置
CN110010076A (zh) 像素电路及其驱动方法、显示基板、显示装置
CN106940983A (zh) 像素电路及其驱动方法、显示装置
CN109767730A (zh) 一种像素驱动电路、显示面板及显示装置
US10789891B2 (en) Pixel circuit, driving method thereof, display substrate and display apparatus
CN111383598A (zh) 像素补偿电路及其控制方法、显示驱动装置、显示设备

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant